# Arquivo Principal do Projeto da CPU

## Módulos do Arquivo top.sv:

- Arquivo top.sv: .
  - Módulo controller: Módulo que contém o decodificador das instruções da CPU.
  - Módulo datapath: Módulo referente ao bloco DATA PATH da CPU.
  - Módulo riscv\_single: Camada superior da CPU RISC\_V do tipo SINGLE-CYCLE.
  - Módulo main\_module: Módulo criado dentro do módulo top.
  - Módulo top: MÓDULO PRINCIPAL do projeto.

### 1 - Módulo controller

- Módulo que contém o decodificador das instruções da CPU.
  - Constantes:
    - \* DATA\_WIDTH: Comprimento, em bits, do array de dados.
    - \* END\_IDX: Índice do último elemento do array com os dados.
  - Entradas:
    - \* opcode: Bits 0 a 7 da instrução.
    - \* funct3: Bits 12 a 14 da instrução.
    - \* funct7b0: Bit 25 da instrução.
    - \* funct7b5: Bit 30 da instrução.
    - \* of\_z: Output Flag z Indica se result  $\acute{\mathbf{e}}$  0.
  - Saídas:
    - \* result\_src: Array de 2 bits.
    - \* mem\_write: Sinal indicando se a instrução deverá escrever dados na memória.
    - \* pc\_src: Sinal indicando se deverá selecionar pc\_plus4 ou pc\_target.
    - \* alu\_src: Sinal indicando se devemos usar o valor gerado na saída result da ALU.
    - \* reg\_write: Sinal indicando se deverá ser realizada uma operação de escrita no register file...

- \* is\_jal: Sinal indicando se a instrução atual é jal.
- \* is\_jalr: Sinal indicando se a instrução atual é jalr.
- \* imm\_src: Array de 3 bits.
- \* alu\_ctrl: Código da instrução que será executada na ALU.

```
module controller(input logic [6:0] opcode,
                  input logic [2:0] funct3,
                  input logic
                                     funct7b0.
                            funct7b5,
            input logic
                  input logic
                                    of_z
                  output logic [1:0] result_src,
                  output logic
                                    mem_write,
                                   pc_src,
                  output logic
                                 pc_src,
alu_src,
reg_write,
is_jal,
                  output logic
                  output logic
                  output logic
                                    is_jal,
            output logic
                             is_jalr,
                  output logic [2:0] imm_src,
                  output logic [4:0] alu_ctrl );
      logic [1:0] alu_op;
      logic
                  branch;
    // Instancia do modulo 'main_dec'
      main_dec md ( .opcode( opcode ),
                    .result_src( result_src ),
                    .mem_write( mem_write ),
                    .branch( branch ),
                    .alu_src( alu_src ),
                    .reg_write( reg_write ),
                    .is_jal( is_jal ),
              .is_jalr( is_jalr ),
                    .imm_src( imm_src ),
                    .alu_op( alu_op ) );
    // Instancia do modulo 'alu dec2'
      alu_dec ad ( .opcode( opcode ),
                    .funct3(funct3),
              .funct7b5( funct7b5 ),
              .funct7b0(funct7b0),
              .alu_op( alu_op ),
                    .alu_ctrl( alu_ctrl ) );
    // --> Atribuicao no sinal 'pc_src'
      assign pc_src = branch & of_z | (is_jal || is_jalr);
endmodule
```

### 2 - Módulo datapath

- Módulo referente ao bloco DATA PATH da CPU.
  - Constantes:
    - \* DATA\_WIDTH: Comprimento, em bits, do array de dados.
    - \* END\_IDX: Índice do último elemento do array com os dados.

#### - Entradas:

- \* clk: Entrada que recebe os pulsos de clock.
- \* reset: Reset assíncrono.
- \* result\_src: Array de 2 bits.
- \* pc\_src: Sinal indicando se deverá selecionar pc\_plus4 ou pc\_target.
- \* alu\_src: Sinal indicando se devemos usar o valor gerado na saída result da ALU.
- \* wr\_en: Sinal indicando se o valor da entrada w\_data deverá ser escrito no registrador w\_addr.
- \* imm\_src: Array de 3 bits indicando se a instrução atual recebe um valor imediato (immediate).
- \* alu\_ctrl: Código da instrução que será executada na ALU.
- \* instr: Instrução de 32 bits a ser decodificada.
- \* rd: Endereço do registrador de destino.
- \* rs1: Endereço do registrador com o primeiro operando.
- \* rs2: Endereço do registrador com o segundo operando.
- \* read\_data: Array com o valor lido em um dos registradores do register file.

### – Saídas:

- \* of\_c: Output Flag c Indica se a operação gerou um carry-out.
- \* of\_n: Output Flag n Indica se result é negativo.
- \* of\_v: Output Flag v Indica a ocorrência de overflow.
- \* of\_z: Output Flag z Indica se result é 0.
- \* pc: Registrador que armazena o endereço da instrução atual na memória de programa (program counter).
- $\ast$ alu\_result: Resultado produzido na ALU.
- \* write\_data: Dados a serem escritos no registrador de destino do register file.

```
input logic [1:0]
                                        result_src, // Codigo para selecionar entre 'alu_result',
                                      pc_src, // Codigo para selecionar entre 'pc_plus4' e
alu_src, // Codigo para selecionar entre 'write_data'
wr_en, // Write Enable
imm_src, // Codigo do tipo de instrucao cujo immediate
               input logic
               input logic
               input logic
               input logic [2:0]
               input logic [4:0]
                                        alu_ctrl,
                                                    // Codigo da instrucao selecionada
                                      instr,
                                                     // Instrucao com 32 bits
               input logic [31:0]
                                      rd, // Campo referente ao endereco do registrador com o
               input logic [4:0]
                             rs1,
         input logic [4:0]
                                             // Campo referente ao endereco do registrador com o
                                rs2,
         input logic [4:0]
         input logic [END_IDX:0] read_data,  // Dados lidos em um registrador
                                                     // 'Output Flag' 'c': Indica se a operacao ge
              output logic
                                of_c,
                                                // 'Output Flag' 'n': Indica se o resultado eh nega
         output logic
                                  of_n,
                                of_v,
                                                // 'Output Flag' 'v': Indica a ocorrencia de overfl
         output logic
                                 of_z,
                                                // 'Output Flag' 'z': Indica se o resultado eh O
         output logic
               output logic [END_IDX:0] pc,
                                                // Contador do programa
               output logic [END_IDX:0] alu_result, // Resultado produzido na ALU
               output logic [END_IDX:0] write_data ); // Dados a serem escritos no registrador de d
  // Constante: valor 4 com 'DATA_WIDTH' bits
parameter VAL_4 = \{ \{ (DATA_WIDTH-3) \{ 1'b0 \} \}, 3'b100 \};
// Arrays usados nos modulos instanciados abaixo
logic [END_IDX:0] pc_next, pc_plus4, pc_target;
  logic [END IDX:0] imm ext, src a, src b, result;
logic taken_br, branch;
/********
  ** Next PC logic
*********/
assign branch = taken_br || pc_src;
ff_rst #( .DATA_WIDTH(DATA_WIDTH) ) pcreg
          ( .clk( clk ),
            .reset( reset ),
            .d(pc_next),
            .q( pc ) );
  adder #( .DATA_WIDTH(DATA_WIDTH) ) pcadd4
         ( .op_val1( pc ),
           .op_val2( VAL_4 ),
           .sum_result( pc_plus4 ) );
  adder #( .DATA_WIDTH(DATA_WIDTH) ) pcaddbranch
         ( .op_val1( pc ),
           .op_val2( imm_ext ),
           .sum_result( pc_target ) );
  take_branch #( .DATA_WIDTH(DATA_WIDTH) ) tk_br
         ( .src1_value( src_a ),
           .src2_value( src_b ),
           .alu_control( alu_ctrl ),
           .taken_br( taken_br ));
```

```
mux2 #( .DATA_WIDTH(DATA_WIDTH) ) pcmux
        ( .d0( pc_plus4 ),
          .d1( pc_target ),
          //.sel( pc src ),
          .sel( branch ),
      .y( pc_next ) );
  /********
  ** Register File logic
*********
  reg_file #( .DATA_WIDTH(DATA_WIDTH) ) rf
            ( .clk( clk ),
              .wr_en( wr_en ),
                                      // Sinal de 'Write Enable'
              .r_addr1( rs1 ),
                                      // Endereco do registrador com o 1o valor
              .r_addr2( rs2 ),
                                      // Endereco do registrador com o 2o valor
              .w_addr( rd ),
              .w_data( result ),
                                      // Valor lido no 1o registrador
              .r_data1( src_a ),
              .r_data2( write_data ) ); // Valor lido no 2o registrador
  // --> Array de 32 bits com o conteudo do valor imediato (immediate)
extend ext ( .instr( instr[31:7] ), // As instrucoes possuem o tamanho fixo de 32 bits
               .imm src( imm src ),
               .imm_ext( imm_ext ) );
/********
  ** ALU logic
**********
/\!/ Mux para selecionar o valor do segundo operando da ALU
  mux2 #( .DATA_WIDTH(DATA_WIDTH) ) srcbmux
        ( .dO( write_data ), // Valor lido no 20 registrador do register file
                             // Valor imediato (immediate)
          .d1( imm_ext ),
          .sel( alu_src ),
          .y( src_b ) );
// Instancia do modulo com a ALU da CPU
  alu #( .DATA WIDTH(DATA WIDTH) ) alu
        ( .src1 value( src a ),
          .src2_value( src_b ),
          .alu_ctrl( alu_ctrl ),
          .result( alu_result ),
          .of_c( of_c ),
      .of_n( of_n ),
      .of_v( of_v ),
      .of_z( of_z ) );
// Mux para selecionar o resultado a ser enviado para 'result'
  mux4 #( .DATA_WIDTH(DATA_WIDTH) ) resultmux
        ( .dO( alu_result ), // Resultado gerado na ALU
          .d1( read_data ), // Valor lido na memoria RAM (data memory)
.d2( pc_plus4 ), // Endereco atual na ROM, mais 4.
          .d3( imm_ext ),
                            // Valor imediato lido na instrucao
      .sel( result_src ),
```

```
.y( result ) );
endmodule
```

## 3 - Módulo riscv\_single

- Camada superior da CPU RISC\_V do tipo SINGLE-CYCLE.
  - Constantes:
    - \* DATA\_WIDTH: Comprimento, em bits, do array de dados.
    - \* END\_IDX: Índice do último elemento do array com os dados.

#### - Entradas:

- \* clk: Entrada que recebe os pulsos de clock.
- \* reset: Reset assíncrono.
- \* instr: Array com o valor lido em um dos registradores do register file.
- \* read\_data: Array com o valor lido em um dos registradores do register file.

#### - Saídas:

- \* mem\_write: Sinal indicando se a instrução deverá escrever dados na memória.
- \* pc: Registrador que armazena o endereço da instrução atual na memória de programa (program counter).
- \* alu\_result: Resultado produzido na ALU.
- \* write\_data: Dados a serem escritos no registrador de destino do register file.

```
module riscv_single #( parameter DATA_WIDTH=32, parameter END_IDX=DATA_WIDTH-1 )
                                                       // Sinais de clock
                    (input logic
                                              clk,
                                                            // Reset sincrono
                      input logic
                                              reset,
                                              instr,
                                                          // Instrucao de 32 bits
                      input logic [31:0]
                      input logic [END_IDX:0] read_data, // Dados lidos em um registrador
                      output logic
                                              mem_write,
                                                            // Sinal que indica se deve realizar uma
                      output logic [END_IDX:0] pc,
                                                             // Contadr do programa
                      output logic [END_IDX:0] alu_result, // Resultado produzido na ALU
                      output logic [END_IDX:0] write_data ); // Dados a serem escritos no registrador
     logic alu_src, reg_write, pc_src, is_jal, is_jalr;
   logic of_c, of_n, of_v, of_z;
   logic funct7b5, funct7b0;
   logic [1:0] result_src;
     logic [2:0] funct3;
   logic [2:0] imm_src;
   logic [4:0] alu_ctrl;
   logic [4:0] rd, rs1, rs2;
   logic [6:0] opcode;
```

```
// Instancia do modulo 'instr_fields'
    instr_fields c_instr ( .instr(instr),
                       .opcode(opcode),
                       .rd(rd),
                       .funct3(funct3),
                       .rs1(rs1),
                       .rs2(rs2),
                       .funct7b0(funct7b0),
                       .funct7b5(funct7b5) );
   // Instancia do modulo 'controller'
    controller c( .opcode( opcode ),
                    .funct3(funct3),
                    .funct7b5 (funct7b5).
              .funct7b0 (funct7b0),
                    .of_z(of_z),
                    .result_src( result_src ),
                    .mem_write( mem_write ),
                    .pc_src( pc_src ),
                    .alu_src( alu_src ),
                    .reg_write( reg_write ),
                    .is_jal( is_jal ),
              .is_jalr( is_jalr ),
                    .imm_src( imm_src ),
                    .alu_ctrl( alu_ctrl ) );
   // Instancia do modulo 'datapath'
   datapath #( .DATA_WIDTH(DATA_WIDTH) ) dp
                ( .clk( clk ),
                  .reset( reset ),
                  .result_src( result_src ),
                  .pc_src( pc_src ),
                  .alu_src( alu_src ),
                  .wr_en( reg_write ),
                  .imm_src( imm_src ),
                  .alu_ctrl( alu_ctrl ),
                  .instr( instr ),
            .rd(rd).
            .rs1(rs1),
            .rs2(rs2),
                  .read_data( read_data ),
                  .of_c( of_c ),
            .of_n( of_n ),
            .of_v( of_v ),
            .of_z(of_z),
                  .pc( pc ),
                  .alu_result( alu_result ),
                  .write_data( write_data ) );
endmodule
```

## 4 - Módulos Referentes à Camada Superior do Projeto

### 4.1 - Módulo main\_module

- Módulo criado dentro do módulo top.
  - Constantes:
    - \* DATA\_WIDTH: Comprimento, em bits, do array de dados.
    - \* END\_IDX: Índice do último elemento do array com os dados.
    - \* ADDR\_W\_ROM: Comprimento dos endereços de memória da memória de programa (program memory).
    - \* ADDR\_W\_RAM: Comprimento dos endereços de memória da memória para dados (data memory).
    - \* HEX\_FILE: Caminho completo para o arquivo com as instruções em Assembly RISC-V compiladas no formato hexadecimal.
  - Entradas:
    - \* clk: Entrada que recebe os pulsos de clock.
    - \* reset: Reset assíncrono.
  - Saídas:
    - \* mem\_write: Sinal indicando se a instrução deverá escrever dados na memória.
    - \* write\_data: Dados a serem escritos no registrador de destino do register file.
    - \* data\_addr: Endereço da isntrução atual na memória de programa (program memory).

```
module main_module #( parameter DATA_WIDTH=32, parameter END_IDX=DATA_WIDTH-1, parameter ADDR_W_ROM=10
                  parameter ADDR W RAM=10, parameter HEX FILE="riscvtest.txt" )
                    ( input logic
                                               clk.
                      input logic
                                               reset.
                      output logic
                                               mem write,
                      output logic [END_IDX:0] write_data,
                      output logic [END_IDX:0] data_addr );
    // Sinais e variaveis usadas aqui:
   logic [31:0]
                     instr;
   logic [END_IDX:0] read_data;
   logic [END_IDX:0] pc;
    //logic waitrequest, readdatavalid;
      // --> Instanciacao de um processador RISC-V Single-Cycle
     riscv_single #( .DATA_WIDTH(DATA_WIDTH) ) rvsingle
                    ( .clk( clk ),
                      .reset( reset ),
                      .instr(instr),
                      .read_data( read_data ),
                      .mem write ( mem write ),
                .pc( pc ),
                      .alu_result( data_addr ),
                      .write_data( write_data ) );
```

### 4.1 - Módulo top

- MÓDULO PRINCIPAL do projeto.
  - Constantes: NÃO POSSUI.
  - Entradas:
    - \* MAX10\_CLK1\_50: Pino referente ao clock de 50 MHz.
  - Saídas: NÃO POSSUI.

```
module top ( input logic
                             MAX10_CLK1_50 );
   // --> Constantes:
   parameter RST = 1'b0;
   // Sinais e variaveis usadas aqui:
   logic
                MemWrite;
   logic [31:0] WriteData;
   logic [31:0] DataAdr;
      // --> Instanciacao de um processador RISC-V Single-Cycle
      //main_module #( .DATA_WIDTH(32), .ADDR_W_ROM(14), .ADDR_W_RAM(12), .HEX_FILE("Script_teste_01.tx
   main_module #( .DATA_WIDTH(32), .ADDR_W_ROM(14), .ADDR_W_RAM(12), .HEX_FILE("riscvtest_03B_script3B
               ( .clk( MAX10_CLK1_50 ),
                 .reset( RST ),
                 .mem write( MemWrite ),
                 .write_data( WriteData ),
                 .data_addr( DataAdr ));
endmodule
```