## AT90S2333/4433

## 特点

- 1. 高性能、低功耗 AVR RISC 结构
  - 一118条指令——大多数为单指令周期
  - 一32个8位通用(工作)寄存器
  - 一工作在 8MHz 时具有 8MIPS 的性能
- 2. 数据和非易失性程序内存
  - 一2K/4K 字节的在线可编程 FLASH (擦除次数: 1000 次)
  - —128 字节 SRAM
  - ---128/256 字节在线可编程 EEPROM (寿命: 100000 次)
  - -程序  $E^2$ 加密位
- 3. 外围 (Peripheral) 特点
  - 一个可预分频 (Prescale) 8 位定时器/计数器
  - ── 个可预分频、具有比较、捕捉和 8/9/10 位 PWM 功能的 16 位定时器/计数器
  - 一片内模拟比较器
  - ──可编程的看门狗定时器(由片内振荡器生成)
  - 一可编程 UART
  - ─6 通道 10 位 ADC
  - 一主/从 SPI 接口
- 4. 特别的 MCU特点
  - 一电源检测 (Brown-Out-Detection) 功能
  - ──增强的上电复位电路
  - —低功耗空闲和掉电模式
  - 一内外部中断源
- 5. 指标
  - 一低功耗。高速度 COMS 工艺
  - 一全静态工作
- 6. 4MHz、3V、20℃条件下的功耗:
  - ─工作模式: 3.4mA
  - 一空闲模式: 1.4mA
  - ─掉电模式: <1 µA
- 7. I/O 和封装
  - -20 个可编程的 I/O 脚
  - —28 脚 PDIP 32 脚 TQFP 封装
- 8. 工作电压

  - —4.0V-6.0V(AT90S2333 和 AT90S4433)
- 9. 速度
  - —0-4MHz (AT90LS2333 和 AT90LS4433)
  - —0-8MHz(AT90S2333 和 AT90S4433)

## 管脚配置



## 描述

AT90S2333/4433 是一款基于 AVR RISC 的低功耗 CMOS 的 8 位单片机。通过在一个时钟周期内执行一条指令,AT90S2333/4433 可以取得接近 1MIPS/MHz 的性能,从而使得设计人员可以在功耗和执行速度之间取得平衡。

AVR 核将 32 个工作寄存器和丰富的指令集联结在一起。所有的工作寄存器都与 ALU (算逻单元)直接相连,允许在一个时钟周期内执行的单条指令同时访问两个独立的寄存器。 这种结构提高了代码效率,使 AVR 得到了比普通 CISC 单片机高将近 10 倍的性能。

AT90S2333/4433 具有以下特点: 2K/4K字节 FLASH 128/256字节 EEPROM. 128字节 SRAM, 20 个通用 I/0 口, 32 个通用工作寄存器, 两个具有比较模式的灵活的定时器/计数器, 内外中断源, 可编程的 UART, 6 通道 10 位 ADC, 可编程的看门狗定时器, SPI 口以及 2 种可通过软件选择的节电模式。工作于空闲模式时,CPU 将停止运行,而寄存器定时器/计数器、SPI、看门狗和中断系统继续工作, 掉电模式时振荡器停止工作,所有功能都被禁止,而寄存器内容得到保留。只有外部中断或硬件复位才可以退出此状态。器件是以 ATMEL 的高密度非易失性内存技术生产的。片内 FLASH可以通过 SPI 接口或通

器件是以 ATMEL 的高密度非易失性内存技术生产的。片内 FLASH 可以通过 SPI 接口或通用编程器多次编程。通过将增强的 RISC 8 位 CPU 与 FLASH 集成在一个芯片内,2333/4433 为许多嵌入式控制应用提供了灵活而低成本的方案。

AT90S2333/4433 具有一整套的编程和系统开发工具: 宏汇编、调试/仿真器、在线仿真器和评估板。

| 型号         | FLASH | <b>EEPROM</b> | SRAM   | 电压范围        | 频率       |
|------------|-------|---------------|--------|-------------|----------|
| AT90S2333  | 2K 字节 | 128 字节        | 128 字节 | 4.0V - 6.0V | 0 – 8MHz |
| AT90LS2333 | 2K 字节 | 128 字节        | 128 字节 | 2.7V - 6.0V | 0 - 4MHz |
| AT90S4433  | 4K 字节 | 256 字节        | 128 字节 | 4.0V - 6.0V | 0 - 8MHz |
| AT90LS4433 | 4K 字节 | 256 字节        | 128 字节 | 2.7V - 6.0V | 0 - 4MHz |

表 1 存储器比较



图 1 AT90S2333/4433 结构方框图

## 管脚定义

VCC GND: 电源

B □ (PB5.PB0):

B 口是一个 6 位双向 I/O 口,每一个管脚都有内部上拉电阻。B 口的输出缓冲器能够吸

收 20mA 的电流。当作为输入时,如果外部被拉低,由于上拉电阻的存在,管脚将输出电流。 B 口作为特殊功能口的使用方方法见光盘文件。

在复位过程中, B口为三态, 即使此时时钟还未起振。

#### C □ (PC5.PC0);

C 口是一个 6 位双向 I/O 口,每一个管脚都有内部上拉电阻。C 口的输出缓冲器能够吸收 20mA 的电流。当作为输入时,如果外部被拉低,由于上拉电阻的存在,管脚将输出电流。C 口还用作 ADC 的模拟输入。在复位过程中,C 口为三态,即使此时时钟还未起振。

#### D □ (PD7.PD0);

D 口是一个带内部上拉电阻的 8 位双向 I/O 口。输出缓冲器能够吸收 20mA 的电流。当作为输入时,如果外部被拉低,由于上拉电阻的存在,管脚将输出电流。在复位过程中,D 口为三态,即使此时时钟还未起振。

D 口作为特殊功能口的使用方方法见光盘文件。

/RESET: 复位输入。超过 50ns 的低电平将引起系统复位。低于 50ns 的脉冲不能保证可靠 复位。

XTAL1/2: 振荡器放大器的输入/出端。

AVCC: A/D 转换器的电源。应该通过一个低通滤波器与  $V_{CC}$  连接。

AREF: A/D 转换器的参考电源,介于 AGND 与 AVCC 之间。

AGND: 模拟地。

### 晶体振荡器

XTAL1 和 XTAL2 分别是片内振荡器的输入、输出端,可使用晶体振荡器或是陶瓷振荡器。 当使用外部时钟时,XTAL2 应悬空。

#### 外部时钟

如果要利用振荡器作为外围器件的时钟,XTAL2 信号就要连接到一个 HC 缓冲器,同时减少负载电容 5pF。若要由外部时钟作为系统时钟,则 XTAL2 要悬空,信号由 XTAL1 输入。

图 2 振荡器连接



图 3 利用 MCU 振荡器作为外围器件的时钟



图 4 外部时钟驱动配置



## 结构纵览

图 5 AT90S2333/4433 AVR RISC 结构



快速访问寄存器文件包含 32 个 8 位可单周期访问的通用寄存器。这意味着在一个时钟周期内,ALU 可以完成一次如下操作: 读取寄存器文件中的两个操作数,执行操作,将结果存回到寄存器文件。

寄存器文件中的 6 个可以组成 3 个 16 位用于数据寻址的间接寻址寄存器指针 X 、Y 、Z 以提高地址运算能力。其中 Z 指针还用于查表功能。

ALU 支持两个寄存器之间、寄存器和常数之间的算术和逻辑操作,以及单寄存器的操作。除了寄存器操作模式,通常的内存访问模式也适用于寄存器文件。这是因为 AT90S2333/4433 为寄存器文件分配了 32 个最低的数据空间地址(\$00 - \$1F),允许其象普通内存地址一样访

间。

I/O 内存空间包括 64 个地址作为 CPU 外设的控制寄存器,T/C, A/D 转换器,以及其他 I/O 功能。I/O 内存可以直接访问,也可以作为数据地址(\$20 - \$5F)来访问。

AVR 采用了 HARVARD 结构:程序和数据总线分离。程序内存通过两段式的管道(Pipeline)进行访问:当 CPU 在执行一条指令的同时,就去取下一条指令。这种预取指的概念使得指令可以在一个时钟完成。

相对跳转和相对调用指令可以直接访问 1K/2K 字地址空间。多数 AVR 指令都为 16 位长。每个程序内存地址都包含一条 16 位或 32 位的指令。

当执行中断和子程序调用时,返回地址存储于堆栈中。堆栈分布于通用数据 SRAM 之中,堆栈大小只受 SRAM 数量的限制。用户应该在复位例程里就初始化 SP。SP 为可读写的 8 位堆栈指针。

128 字节的 SRAM 可以通过 5 种不同的寻址方式很容易地进行访问。 AVR 结构的内存空间是线性的。



图 6 内存映像

中断模块由 I/O 空间中的控制寄存器和状态寄存器中的全局中断使能位组成。每个中断都具有一个中断向量,由中断向量组成的中断向量表位于程序存储区的最前面。中断向量地址低的中断具有高的优先级。

## 通用工作寄存器文件

|   |     | 图 7 | 通 | 用工作寄存器 |          |
|---|-----|-----|---|--------|----------|
|   | 7   |     | 0 | 地址     |          |
|   | R0  |     |   | \$00   |          |
|   | R1  |     |   | \$01   |          |
|   | R2  |     |   | \$02   |          |
|   |     |     |   |        |          |
|   | R13 |     |   | \$0D   |          |
|   | R14 |     |   | \$0E   |          |
| 通 | R15 |     |   | \$0F   |          |
| 用 | R16 |     |   | \$10   |          |
| I | R17 |     |   | \$11   |          |
| 作 | ••• |     |   |        |          |
| 寄 | R26 |     |   | \$1A   | X 寄存器低字节 |
| 存 | R27 |     |   | \$1B   | X 寄存器高字节 |
| 器 | R28 |     |   | \$1C   | Y 寄存器低字节 |
|   | R29 |     |   | \$1D   | Y 寄存器高字节 |
|   | R30 |     |   | \$1E   | Z 寄存器低字节 |
|   | R31 |     |   | \$1F   | Z 寄存器高字节 |

所有的寄存器操作指令都可以单指令的形式直接访问所有的寄存器。例外情况为 5 条涉及常数操作的指令: SBCI、SUBI、CPI、ANDI 和 ORI。这些指令只能访问通用寄存器文件的后半部分: R16 到 R31。

如图 7 所示,每个寄存器都有一个数据内存地址,将他们直接映射到用户数据空间的头 32 个地址。虽然寄存器文件的实现与 SRAM 不同,这种内存组织方式在访问寄存器方面具有极大的灵活性。

#### X Y Z寄存器

寄存器 R26~R31 除了用作通用寄存器外,还可以作为数据间接寻址用的地址指针。

图8 X Y Z 寄存器



## **ALU**

AVR ALU与 32 个通用工作寄存器直接相连。ALU操作分为 3 类: 算术 逻辑和位操作。

## 在线可编程 FLASH

AT90S2333/4433 具有 2K/4K 字节的 FLASH。因为所有的指令为 16 位宽,故尔 FLASH 结构为 1K×16/2K×16。FLASH 的擦除次数至少为 1000 次。

AT90S2333/4433 的程序计数器(PC)为 10/11 位宽,可以寻址到 1024/2048 个字的 FLASH 程序区。

#### **SRAM**

图 9 为 AT90S2333/4433 的数据组织方式。

图 9 SRAM 分布

| 国 2     | SKAWI 7141 |
|---------|------------|
| 寄存器文件   | 数据地址空间     |
| R0      | \$0000     |
| R1      | \$0001     |
| R2      | \$0002     |
|         |            |
| R29     | \$001D     |
| R30     | \$001E     |
| R31     | \$001F     |
| I/O 寄存器 | 数据地址空间     |
| \$00    | \$0020     |
| \$01    | \$0021     |
| \$02    | \$0022     |
|         |            |
| \$3D    | \$005D     |
| \$3E    | \$005E     |
| \$3F    | \$005F     |
|         | 片内 SRAM    |
|         | \$0060     |
|         | \$0061     |
|         |            |
|         | \$00DE     |
|         | \$00DF     |
|         |            |

224 个数据地址用于寻址寄存器文件,I/O 和 SRAM。 起始的 96 个地址为寄存器文件+I/O 其后的 128 个地址用于寻址 SRAM。

数据寻址模式分为 5 种: 直接,带偏移量的间接,间接,预减的间接,后加的间接。寄存器 R26 到 R31 为间接寻址的指针寄存器。

直接寻址范围可达整个数据空间。

带偏移量的间接寻址模式寻址到 Y、Z指针给定地址附近的 63 个地址。

带预减和后加的间接寻址模式要用到 X、Y、Z 指针。

32 个通用寄存器,64 个 I/O 寄存器,128 字节的 SRAM 和最大可达 62K 的外部 SRAM 可以被所有的寻址模式访问。

#### 程序和数据寻址模式

AT90S2333/4433 支持强大而有效的寻址模式。本节将要介绍各种寻址模式。

## 单寄存器直接寻址 图 10



## 双寄存器直接寻址 图 11



## I/O 直接寻址 图 12



## 数据直接寻址 图 13



## 带偏移的数据间接寻址 图 14



## 数据间接寻址 图 15



# 带预减的数据间接寻址 图 16 Data Space \$0000 X, Y, OR Z - REGISTER \$00DF 带后加的数据间接寻址 图 17 Data Space \$0000 X, Y, OR Z - REGISTER \$00DF 使用 LPM 指令寻址常数 图 18 PROGRAM MEMORY \$000 10 Z - REGISTER \$3FF/\$7FF 间接程序寻址。IJMP 和 ICALL 图 19 PROGRAM MEMORY \$000 15 ٥ Z - REGISTER \$3FF/\$7FF

第11页共11页



#### **EEPROM**

AT90S2333/4433 包含 128/256 字节的 EEPROM。它是作为一个独立的数据空间而存在的,可以按字节读写。EEPROM 的寿命至少为 100000 次(擦除)。EEPROM 的访问由地址寄存器,数据寄存器和控制寄存器决定。

## 内存访问和指令执行时序

这一节介绍指令执行和内存访问时序。

AVR CPU 由系统时钟中驱动。此时钟由外部晶体直接产生。

图 21 说明了由 HARVARD 结构决定了的并行取指和执行,以及快速访问寄存器文件的概念。这是一个基本的,达到 1MIPS/MHz,具有优良的性价比、功能/时钟比、功能/功耗比的流水线概念。



图 22 演示的是寄存器文件内部时序。在一个时钟周期里,ALU可以同时对两个寄存器操作数进行操作,同时将结果存回到其中的一个寄存器中去。



图 22 单时钟 ALU 操作



## I/O 内存

表 2 AT90S2333/4433 的 I/O 空间

| 地址 (16 进制) | 名 称    | 功能              |
|------------|--------|-----------------|
| \$3F(\$5F) | SREG   | 状态寄存器           |
| \$3D(\$5D) | SP     | 堆栈指针            |
| \$3B(\$5B) | GIMSK  | 通用中断屏蔽寄存器       |
| \$3A(\$5A) | GIFR   | 通用中断标志寄存器       |
| \$39(\$59) | TIMSK  | T/C 屏蔽寄存器       |
| \$38(\$58) | TIFR   | T/C 中断标志寄存器     |
| \$35(\$55) | MCUCR  | MCU 控制寄存器       |
| \$34(\$54) | MCUSR  | MCU 状态寄存器       |
| \$33(\$53) | TCCR0  | T/C0 控制寄存器      |
| \$32(\$52) | TCNT0  | T/C0 (8位)       |
| \$2F(\$4F) | TCCR1A | T/C1 控制寄存器 A    |
| \$2E(\$4E) | TCCR1B | T/C1 控制寄存器 B    |
| \$2D(\$4D) | TCNT1H | T/C1 高字节        |
| \$2C(\$4C) | TCNT1L | T/C1 低字节        |
| \$2B(\$4B) | OCR1H  | T/C1 输出比较寄存器高字节 |
| \$2A(\$4A) | OCR1L  | T/C1 输出比较寄存器低字节 |
| \$27(\$47) | ICR1H  | T/C1 输入捕捉寄存器高字节 |
| \$26(\$46) | ICR1L  | T/C1 输入捕捉寄存器低字节 |
| \$21(\$41) | WDTCR  | 看门狗控制寄存器        |
| \$1E(\$3E) | EEAR   | EEPROM 地址寄存器    |
| \$1D(\$3D) | EEDR   | EEPROM 数据寄存器    |
| \$1C(\$3C) | EECR   | EEPROM 控制寄存器    |
| \$18(\$38) | PORTB  | B 口数据寄存器        |
| \$17(\$37) | DDRB   | B 口数据方向寄存器      |
| \$16(\$36) | PINB   | B口输入引脚          |
| \$15(\$35) | PORTC  | C 口数据寄存器        |
| \$14(\$34) | DDRC   | C 口数据方向寄存器      |
| \$13(\$33) | PINC   | C 口输入引脚         |
| \$12(\$32) | PORTD  | D 口数据寄存器        |
| \$11(\$31) | DDRD   | D 口数据方向寄存器      |
| \$10(\$30) | PIND   | D 口输入引脚         |
| \$0F(\$2F) | SPDR   | SPI 数据寄存器       |

| \$0E(\$2E) | SPSR   | SPI 状态寄存器      |
|------------|--------|----------------|
| \$0D(\$2D) | SPCR   | SPI 控制寄存器      |
| \$0C(\$2C) | UDR    | UART 数据寄存器     |
| \$0B(\$2B) | USR    | UART 状态寄存器     |
| \$0A(\$2A) | UCR    | UART 控制寄存器     |
| \$09(\$29) | UBRR   | UART 波特率寄存器    |
| \$08(\$28) | ACSR   | 模拟比较器控制及状态寄存器  |
| \$07(\$27) | ADMUX  | ADC 多路选择寄存器    |
| \$06(\$26) | ADCSR  | ADC 控制和状态寄存器   |
| \$05(\$25) | ADCH   | ADC 数据寄存器高字节   |
| \$04(\$24) | ADCL   | ADC 数据寄存器低字节   |
| \$03(\$23) | BURRHI | UART 波特率寄存器高字节 |

AVR2333/4433 的所有 I/O 和外围都被放置在 I/O 空间。IN 和 OUT 指令用来访问不同的 I/O 地址,以及在 32 个通用寄存器之间传输数据。地址为\$00-\$1F 的 I/O 寄存器还可用 SBI 和 CBI 指令进行位寻址,而 SIBC 和 SIBS 则用来检查单个位置位与否。当使用 IN 和 OUT 指令时地址必须在\$00-\$3F 之间。如果要象 SRAM 一样访问 I/O 寄存器,则相应地址要加上\$20。在本文档里所有 I/O 寄存器的 SRAM 地址写在括号中。

为了与后续产品兼容,保留未用的未应写"0" 而保留的 I/O 寄存器则不应写。

一些状态标志位的清除是通过写"1"来实现的。CBI 和 SBI 指令读取已置位的标志位时,会回写"1",因此会清除这些标志位。CBI 和 SBI 指令只对\$00-\$1F 有效。

I/O 寄存器和外围控制寄存器在后续章节介绍。

#### 状态寄存器 SREG (Status Register)

| BIT         | 7   | 6   | 5   | 4   | 3   | 2   | 1   | 0   |   |
|-------------|-----|-----|-----|-----|-----|-----|-----|-----|---|
| \$3F (\$5F) | I   | T   | Н   | S   | V   | N   | Z   | C   | ] |
| 读/写         | R/W | _ |
| 初始值         | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 0   |   |

#### I: 全局中断使能

置位时使能全局中断。单独的中断使能由个独立控制寄存器控制。如果 I 清零,则不论单独中断标志置位与否,都不会产生中断。I 在复位时清零,RETI 指令执行后置位。

#### T: 位拷贝存储

位拷贝指令 BLD 和 BST 利用 T 作为目的或源地址。BST 把寄存器的某一位拷贝到 T,而 BLD 把 T 拷贝到寄存器的某一位。

#### H: 半加标志位

S: 符号位

N与V的异或。

V₂ 二进制补码溢出标志位

N₌ 负数标志位

Z₌ 零标志位

C: 进位标志位

状态寄存器在进入中断和退出中断时并不自动进行存储和恢复。这项工作由软件完成。

#### 堆栈指针 SP

| \$3D(\$5D) | SP7 | SP6 | SP5 | SP4 | SP3 | SP2 | SP1 | SP0 |
|------------|-----|-----|-----|-----|-----|-----|-----|-----|
|            | 7   | 6   | 5   | 4   | 3   | 2   | 1   | 0   |

R/W R/W 读/写 R/W R/W R/W R/W R/W R/W 初始值 0 0 0 0 0 0 0 堆栈指针指向位于 SRAM 的函数及中断堆栈。堆栈空间必须在调用函数或中断使能之前定 义。指针必须指向高于\$60 的地址。用 PUSH 指令推数据入栈时,堆栈指针将减一,而当调 用函数或中断时,指针将减二。使用 POP 指令时,堆栈指针将加一,而用 RET 或 RETI 返 回时 指针将加二。

## 复位和中断处理

AT90S2333/4433 有 13 个中断源。每个中断源在程序空间都有一个独立的中断向量。所有的中断事件都有自己的使能位。当使能位置位,且 I 也置位的情况下,中断可以发生。器件复位后,程序空间的最低位置自动定义为复位及中断向量。完整的中断表见表 3。在中断向量表中处于低地址的中断具有高的优先级。所以,RESET 具有最高的优先级。

| 代5 支匠与中町門里 |       |             |                 |  |  |  |  |
|------------|-------|-------------|-----------------|--|--|--|--|
| 向量号        | 程序地址  | 来源          | 定义              |  |  |  |  |
| 1          | \$000 | RESET       | 硬件管脚,上电复位和看门狗复位 |  |  |  |  |
| 2          | \$001 | INT0        | 外部中断 0          |  |  |  |  |
| 3          | \$002 | INT1        | 外部中断 1          |  |  |  |  |
| 4          | \$003 | TIMER1 CAPT | T/C1 捕捉事件       |  |  |  |  |
| 5          | \$004 | TIMER1 COMP | T/C1 比较匹配       |  |  |  |  |
| 6          | \$005 | TIMER1 OVF  | T/C1 溢出         |  |  |  |  |
| 7          | \$006 | TIMER0 OVF  | T/C0 溢出         |  |  |  |  |
| 8          | \$007 | SPI. STC    | 串行传输结束          |  |  |  |  |
| 9          | \$008 | UART RX     | UART 接收结束       |  |  |  |  |
| 10         | \$009 | UART UDRE   | UART 数据寄存器空     |  |  |  |  |
| 11         | \$00A | UART: TX    | UART 发送结束       |  |  |  |  |
| 12         | \$00B | ADC         | ADC 转换结束        |  |  |  |  |
| 13         | \$00C | EE_RDY      | EEPROM 准备好      |  |  |  |  |
| 14         | \$00D | ANA COMP    | 模拟比较器           |  |  |  |  |

表 3 复位与中断向量

设置中断向量地址最典型的方法如下:

| 地址    | 标号    | 代码   |                   | 注释          |
|-------|-------|------|-------------------|-------------|
| \$000 |       | RJMP | RESET             | ; 复位        |
| \$001 |       | RJMP | EXT_INT0          | ; IRQ0      |
| \$002 |       | RJMP | EXT_INT1          | ; IRQ1      |
| \$003 |       | RJMP | TIM1_CAPT         | ; T1 捕捉     |
| \$004 |       | RJMP | TIM1_COMP         | ;T1 比较匹配    |
| \$005 |       | RJMP | TIM1_OVF          | ; T1 溢出     |
| \$006 |       | RJMP | TIM0_OVF          | ; T0 溢出     |
| \$007 |       | RJMP | SPI_STC           | ; SPI 传输结束  |
| \$008 |       | RJMP | UART_RXC          | ; UART 接收结束 |
| \$009 |       | RJMP | UART_DRE          | ; UART 数据空  |
| \$00a |       | RJMP | UART_TXC          | ; UART 发送结束 |
| \$00b |       | RJMP | ADC               | ; AD 转换结束   |
| \$00c |       | RJMP | EE_RDY            | ; EEP 准备好   |
| \$00d |       | RJMP | ANA_COMP          | ; 模拟比较器     |
| \$00e | MAIN: | LDI  | R16. HIGH(REMEND) | ; 主程序开始     |

| \$00f | OUT  | SP, R16 |
|-------|------|---------|
| \$010 | <指令> | XXX     |

#### 复位源

AT90S2333/4433 有 4 个复位源:

- 上电复位。当电源电压低于上电门限 VPOT 时 MCU 复位。
- 外部复位。当/RESET 引脚上的低电平超过 50ns 时 MCU 复位。
- 看门狗复位。看门狗定时器超时后 MCU 复位。
- BROWN-OUT 复位。当电源电压 V<sub>CC</sub>低于一个特定值时 MCU 复位。

在复位期间, 所有的 I/O 寄存器被设置为初始值, 程序从地址\$000 开始执行。\$000 地址中 放置的指令必须为 RJMP一相对跳转指令一跳转到复位处理例程。若程序永远不需中断,则 中断向量就可放置通常的程序代码。图 24 为复位电路的逻辑图。表 4 和表 5 定义了复位电 路的时序和电参数。

图 24 复位逻辑



复位电参数(V<sub>CC</sub> = 5.0V)

| 符号              | 参数           | Min                   | Тур.                  | Max                   | 单位 |
|-----------------|--------------|-----------------------|-----------------------|-----------------------|----|
|                 | 上电复位电压门限(上升) | 1.0                   | 1.4                   | 1.8                   | V  |
| $V_{POT}^{(1)}$ | 工电复位电压门路(工门/ | 1.7                   | 2.2                   | 2.7                   | V  |
| <b>V</b> POT    | 上电复位电压门限(下降) | 0.4                   | 0.6                   | 0.8                   | V  |
|                 | 工电复位电压门阀(下阵) | 1.7                   | 2.2                   | 2.7                   | V  |
| $V_{RST}$       | 管脚门限电压       |                       | $0.6V_{CC}$           |                       | V  |
| V               | BOD 门限电压     | 2.6(BODLE<br>VEL = 1) | 2.7(BODLEV<br>EL = 1) | 2.8(BODLE<br>VEL = 1) | V  |
| $V_{BOT}$       | DOD   I版电压   | 3.8(BODLE<br>VEL = 0) | 4.0(BODLEV<br>EL = 0) | 4.2(BODLE<br>VEL = 0) | V  |

注:1.除非电源电压低于 VPOT · 否则上电复位不会发生。

表 5 复位延时选择

| CKSEL[2:0] | 起动时间 $t_{\mathrm{TOUT}}$ $V_{\mathrm{CC}} = 2.7\mathrm{V}$ | 起动时间 $t_{\mathrm{TOUT}}$<br>$V_{\mathrm{CC}} = 5.0 \mathrm{V}$ | 推荐用法                       |
|------------|------------------------------------------------------------|----------------------------------------------------------------|----------------------------|
| 000        | 16ms + 6 CK                                                | 4ms + 6 CK                                                     | 外部时钟 电源慢速稳定                |
| 001        | 6 CK                                                       | 6 CK                                                           | 外部时钟,BOD 使能 <sup>11)</sup> |
| 010        | 256ms + 16K CK                                             | 64ms + 16K CK                                                  | 晶振                         |
| 011        | 16ms + 16K CK                                              | 4ms + 16K CK                                                   | 晶振 电源快速稳定                  |
| 100        | 16K CK                                                     | 16K CK                                                         | 晶振。BOD 使能 <sup>(1)</sup>   |
| 101        | 256ms + 1K CK                                              | 64ms + 1K CK                                                   | 陶瓷振荡器                      |
| 110        | 16ms + 1K CK                                               | 4ms + 1K CK                                                    | 陶瓷振荡器 电源快速稳定               |
| 111        | 1K CK                                                      | 1K CK                                                          | 陶瓷振荡器 BOD 使能 11)           |

注意:1、或外部上电复位

表 5 表示的是复位起动时间。如果 CPU 从掉电模式唤醒,则只使用时钟记数部分。看门狗振荡器用于对起动时间的实时部分的定时。看门狗振荡器溢出时间与周期的关系见表 6。

表 6 看门狗振荡器周期数

| 溢出时间 (V <sub>CC</sub> =5V) | WDT周期数 |
|----------------------------|--------|
| 4.0ms                      | 4K     |
| 64ms                       | 64K    |

看门狗振荡器的频率与电压有关。

#### 上电复位

上电复位(POR)脉冲由片内检测电路产生。标称检测电平为 2.2 V。当  $V_{CC}$  低于检测电平时 POR 启动。POR 保证器件在上电时正确复位。外加电源达到门限电压将激发延时计数器,在延时期间使 MCU 保持复位状态。内部 RC 振荡器周期与外部振荡器周期联合构成延时时间。用户可以通过 CKSEL 熔丝位对其进行选择。表 5 给出了 8 种选择。

図 25 MCU 起动,/RESET 与 V<sub>CC</sub> 相连

VCC V<sub>POT</sub>

RESET t<sub>TOUT</sub>

INTERNAL RESET

图 26 MCU启动,/RESET 由外电路控制

VCC VPOT

RESET

TIME-OUT

INTERNAL RESET

#### 外部复位

外部复位由外加于/RESET 引脚的低电平产生。大于 50ns 的复位脉冲将造成芯片复位。当外加信号达到复位门限电压  $V_{RST}$ (上升沿)时, $t_{TOUT}$ 亚时周期开始。然后,MCU 启动。



Brown-Out 检测

AT90S2333/2343 具有片内 BOD 检测电路用以监测  $V_{CC}$  使用 BOD 功能时要用 74nF 到 100nF 电容对  $V_{CC}$  进行解耦。 BOD 可由熔丝位 BODEN 控制。如果 BODEN 使能(被编程)则只要  $V_{CC}$  低于触发电平,BOD 就立即工作。等电压回升到触发电平后,器件等待一段时间,然后 BOD 复位。延迟时间与 POR 的相同,见表 9。BOD 触发电平由 BODLEVEL 控制为 2.7V (BODLEVEL 未编程)或 4.0V (BODLEVEL 已编程)。触发电平有 50mV 的冗余。触发电平为 4.0V 时,只要  $V_{CC}$  低于这个值  $3\mu$  s,BOD 就起作用,而当触发电平为 2.7V 时时间延长到  $7\mu$  s。



图 28 工作期间的 BOD 复位

#### 看门狗复位

当看门狗定时器溢出时,将产生 1 个 XTAL 周期的复位脉冲。在脉冲的下降沿,延时定时器开始对  $t_{TOUT}$ 记数。

#### 图 29 工作期间的看门狗复位



#### MCU状态寄存器—MCUSR

| BIT        | 7 | 6 | 5 | 4 | 3    | 2    | 1     | 0    |
|------------|---|---|---|---|------|------|-------|------|
| \$34(\$54) | - | - | - | - | WDFR | BORF | EXTRF | PORF |
| 读/写        | R | R | R | R | R/W  | R/W  | R/W   | R/W  |
| 初始值        | 0 | 0 | 0 | 0 |      |      |       |      |

位 7.4: 保留

WDRF: 看门狗复位标志

看门狗复位时这一位置位。上电复位或对其写"0"将使其清零。

BORF: BOD 复位标志

BOD 复位时这一位置位。上电复位或对其写"0"将使其清零。

EXTRF: 外部复位标志

外部复位时这一位置位。上电复位或对其写"0"将使其清零。

PORF: 上电复位标志

上电复位时这一位置位。对其写"0"将使其清零。

如果要利用这些复位标志来识别复位条件,用户软件要尽早对其清零。如果寄存器在其他复位发生前清零,则以后的复位源可以通过检查这些标志位找出来。

#### 中断处理

AT90S2333/4433 有 2 个中断屏蔽控制寄存器 GIMSK—通用中断屏蔽寄存器和 TIMSK—T/C 中断屏蔽寄存器。

一个中断产生后,全局中断使能位 I 将被清零,后续中断被屏蔽。用户可以在中断例程里对 I 置位,从而开放中断。执行 RETI 后 I 重新置位。

当程序计数器指向实际中断向量开始执行相应的中断例程时,硬件清除对应的中断标志。一些中断标志位也可以通过软件写"1"来清除。

当一个符合条件的中断发生后,如果相应的中断使能位为"0",则中断标志位挂起,并一直保持到中断执行,或者被软件清除。

如果全局中断标志被清零,则所有的中断都不会被执行,直到 I 置位。然后被挂起的各个中断按中断优先级依次中断。

#### 通用中断屏蔽寄存器—GIMSK



第19页共19页

初始值 0 0 0 0 0 0 0 0

位 5.0: 保留。读出值为 0。

#### INT1:外部中断1请求使能

当 INT0 和 I 都为"1"时,外部引脚中断使能。MCU 通用控制寄存器(MCUCR)中的中断检测控制位 1/0(ISC11 和 ISC10)定义中断 1 是上升沿中断还是下降沿中断,或者是低电平中断。即使管脚被定义为输出,中断仍可产生。

#### INTO: 外部中断 0 请求使能

当 INT0 和 I 都为"1"时,外部引脚中断使能。MCU 通用控制寄存器(MCUCR)中的中断检测控制位 1/0(ISC01 和 ISC00)定义中断 0 是上升沿中断还是下降沿中断,或者是低电平中断。即使管脚被定义为输出,中断仍可产生。

#### 通用中断标志寄存器—GIFR

| BIT        | 7     | 6     | 5 | 4 | 3 | 2 | 1 | 0 |
|------------|-------|-------|---|---|---|---|---|---|
| \$3A(\$5A) | INTF1 | INTF0 | - | - | - | - | - | - |
| 读/写        | R/W   | R/W   | R | R | R | R | R | R |
| 初始值        | 0     | 0     | 0 | 0 | 0 | 0 | 0 | 0 |

位 5.0: 保留。读出值为 0。

#### INTF1:外部中断标志1

当 INT1 管脚有事件触发中断请求时,INTF1 置位("1")。如果 SREG 中的 I 及 GIMSK 中的 INT1 都为"1",则 MCU 将跳转到中断地址\$002。中断例程执行后,此标志被清除。另外,标志也可以通过对其写"1"来清除。

#### INTFO: 外部中断标志 0

当 INT0 管脚有事件触发中断请求时,INTF0 置位("1")。如果 SREG 中的 I 及 GIMSK 中的 INT0 都为 "1",则 MCU 将跳转到中断地址\$001。中断例程执行后,此标志被清除。另外,标志也可以通过对其写"1"来清除。

#### T/C 中断屏蔽寄存器—TIMSK

| BIT        | 7     | 6     | 5 | 4 | 3      | 2 | 1     | 0 |
|------------|-------|-------|---|---|--------|---|-------|---|
| \$39(\$59) | TOIE1 | OCIE1 | - | - | TICIE1 | - | TOIE0 |   |
| 读/写        | R/W   | R/W   | R | R | R/W    | R | R/W   | R |
| 初始值        | 0     | 0     | 0 | 0 | 0      | 0 | 0     | 0 |

位 5 4 2 0: 保留。读出值为 0。

### TOIE1: T/C1 溢出中断使能

当 TOIE1 和 I 都为 "5" 时,T/C1 溢出中断使能。当 T/C1 溢出,或 TIFR 中的 TOV1 位置位时,中断例程(\$008)得到执行。

#### OCIE1: T/C1 输出比较匹配中断使能

当 TOIE1 和 I 都为"1"时,输出比较匹配中断使能。当 T/C1 的比较匹配发生,或 TIFR 中的 OCF1 置位,中断例程(\$004)将执行。

#### TICIE1: T/C1 输入捕捉中断使能

当 TICIE1 和 I 都为"1"时,输入捕捉中断使能。当 T/C1 的输入捕捉事件发生(ICP),或 TIFR 中的 ICF1 置位,中断例程(\$003)将执行。

#### TOIE0: T/C0 溢出中断使能

当 TOIE0 和 I 都为"1"时,T/C0 溢出中断使能。当 T/C0 溢出,或 TIFR 中的 TOV0 位置位时,中断例程(\$006)得到执行。

#### T/C 中断标志寄存器—TIFR

| BIT        | 7    | 6    | 5 | 4 | 3    | 2 | 1    | 0 |
|------------|------|------|---|---|------|---|------|---|
| \$38(\$58) | TOV1 | OCF1 | - | - | ICF1 | - | TOV0 | - |
| 读/写        | R/W  | R/W  | R | R | R/W  | R | R/W  | R |
| 初始值        | 0    | 0    | 0 | 0 | 0    | 0 | 0    | 0 |

位 5 4 2 0: 保留。读出值为 0。

#### TOV1: T/C1 溢出中断标志位

当 T/C1 溢出时,TOV1 置位。执行相应的中断例程后此位硬件清零。此外,TOV1 也可以通过写 "1"来清零。当 SREG 中的位 I、TOIE1 和 TOV1 一同置位时,中断例程得到执行。在 PWM 模式中,当 T/C1 在\$0000 改变记数方向时,TOV1 置位。

#### OCF1: 输出比较标志

当 T/C1 与 OCR1 的值匹配时,OCF1 置位。此位在中断例程里硬件清零,或者通过对其写"1"来清零。当 SREG 中的位 I、OCIE1 和 OCF1 一同置位时,中断例程得到执行。

#### ICF1: 输入捕捉标志位

当输入捕捉事件发生时,ICF1 置位,表明 T/C1 的值已经送到输入捕捉寄存器 ICR1。此位在中断例程里硬件清零,或者通过对其写"1"来清零。当 SREG 中的位 I、TICIE1A 和 ICF1 一同置位时,中断例程得到执行。

#### TOV0: T/C0溢出中断标志位

当 T/C0 溢出时,TOV0 置位。执行相应的中断例程后此位硬件清零。此外,TOV0 也可以通过写"1"来清零。当 SREG 中的位 I、TOIE0 和 TOV0 一同置位时,中断例程得到执行。

#### 外部中断:

外部中断由 INTO 和 INTO 利 INTO 引脚触发。应当注意,如果中断使能,则即使 INTO/INTO 配置为输出,中断照样会被触发。此特点提供了一个产生软件中断的方法。触发方式可以为上升沿,下降沿或低电平。这些设置由 MCU 控制寄存器 MCUCR 决定。当设置为低电平触发时,只要电平为低,中断就一直触发。

#### 中断响应时间:

AVR 中断响应时间最少为 4 个时钟周期。在这 4 个时钟期间,PC(2 个字节)自动入栈,而 SP 减 2。在通常情况下,中断向量为一个相对跳转指令,此跳转要花 2 个时钟周期。如果中断在一个多周期指令执行期间发生,则在此多周期指令执行完后 MCU 才会执行中断程序。

中断返回亦需 4 个时钟。在此期间,PC 将被弹出栈,SREG 的位 I 被置位。如果在中断期间发生了其他中断,则 AVR 在退出中断程序后,要执行一条主程序指令之后才能再响应被挂起的中断。

#### MCU控制寄存器—MCUCR

| BIT        | 7 | 6 | 5   | 4   | 3     | 2     | 1     | 0     |
|------------|---|---|-----|-----|-------|-------|-------|-------|
| \$35(\$55) | - | - | SE  | SM  | ISC11 | ISC10 | ISC01 | ISC00 |
| 读/写        | R | R | R/W | R/W | R/W   | R/W   | R/W   | R/W   |
| 初始值        | 0 | 0 | 0   | 0   | 0     | 0     | 0     | 0     |

位 7 6: 保留。读出值为 0。

#### SE 休眠使能

执行 SLEEP 指令时,SE 必须置位才能使 MCU 进入休眠模式。为了防止无意间使 MCU 进入休眠,建议与 SLEEP 指令相连使用。

#### SM: 休眠模式

此位用于选择休眠模式。SM 为"0"时为闲置模式; SM 为"1"时为掉电模式。

ISC11, ISC10: 中断检测控制 1 位 1 和位 0

选择 INT1 中断的边沿或电平, 如下表所示:

表 7 中断 1 检测控制

| ISC11 | ISC10 | 描述    |
|-------|-------|-------|
| 0     | 0     | 低电平中断 |
| 0     | 1     | 保留    |
| 1     | 0     | 下降沿中断 |
| 1     | 1     | 上升沿中断 |

注:改变 ISC11/ISC10 时,首先要禁止 INT1(清除 GIMSK 的 INT1 位),否则可能引发不必要的中断。

ISC01. ISC00: 中断检测控制 0 位 1 和位 0

选择 INT0 中断的边沿或电平, 如下表所示:

表8 中断0检测控制

| ISC01 | ISC00 | 描述    |
|-------|-------|-------|
| 0     | 0     | 低电平中断 |
| 0     | 1     | 保留    |
| 1     | 0     | 下降沿中断 |
| 1     | 1     | 上升沿中断 |

注:改变 ISC01/ISC00 时,首先要禁止 INT0(清除 GIMSK 的 INT0 位),否则可能引发不必要的中断。 INTn 引脚的电平在检测边沿之前采样。如果边沿中断使能,则大于一个 MCU 时钟的脉冲将触发中断。如果选择了低电平触发,则此电平必须保持到当前执行的指令结束。

## 休眠模式

进入休眠模式的条件是 SE 为"1",然后执行 SLEEP 指令。SM 决定休眠的模式。使能的中断将唤醒 MCU。完成中断例程后,MCU执行 SLEEP 以后的指令。如果利用引脚电平变化中断将 MCU从掉电模式唤醒,则 MCU在执行中断例程前要执行 SLEEP 语句之后两条指令。在休眠期间,寄存器文件及 I/O 内存的内容不会丢失。如果在休眠模式下复位,则 MCU 从RESET 向量(\$000)处开始运行。

用低电平中断方式唤醒 MCU 时要注意保持低电平不变,直至超过复位延迟时间  $t_{TOUT}$ ,否则 MCU 无法唤醒。

#### 闲置模式

当 SM 为"0"时,SLEEP 指令将使 MCU 进入闲置模式。在此模式下,CPU 停止运行,而定时器/计数器。看门狗和中断系统继续工作。内外部中断都可以唤醒 MCU。如果不需要从模拟比较器中断唤醒 MCU。为了减少功耗,可以切断比较器的电源。方法是置位 ACSR 的ACD。

#### 掉电模式

当 SM 为"1"时,SLEEP 指令将使 MCU 进入掉电模式。在此模式下,外部晶振停振,而外部中断及看门狗(在使能的前提下)继续工作。外部复位、看门狗复位、外部电平中断及引脚电平中断可以使 MCU 脱离掉电模式。

当使用外部电平中断方式将 MCU 从掉电模式唤醒时,外部电平必须保持一定的时间。这样可以减少 MCU 对噪声的敏感。唤醒周期等同于复位周期的时钟记数部分(见表 5)。如果电平保持 2 个以上看门狗周期,MCU 就可以唤醒。如果唤醒周期少于 2 个看门狗周期,那么电平也要保持那么长的时间才会唤醒 MCU。如果在复位周期结束之前要求的电平变化了,

则 MCU 也会唤醒,但不会执行相应的中断例程。标称的看门狗振荡周期为  $2.7 \mu s$ , 3.0 V,  $25 \mathbb{C}$ 。

从掉电模式唤醒时有一个延迟时间,此时间用于时钟的重新起动及稳定。唤醒周期由 CKSEL 定义。

从施加掉电唤醒条件到真正唤醒有一个延迟时间,此时间用于晶振重新启动并稳定下来。 唤醒周期与复位周期是一样的。

## 定时器/计数器

AT90S2333/4433 内部有 2 个通用定时器/计数器: 一个 8 位 T/C 和一个 16 位 T/C。 T/C0 和 T/C1 从同一个 10 位的预分频定时器取得预分频的时钟。T/C 既可用作使用片内时钟的定时器,也可用作对外部触发信号记数的计数器。

## T/C 的预分频器



4 种可选的预分频时钟为: CK/8、CK/64、CK/256 和 CK/1024。CK 为振荡器时钟。还可以选择 CK、外部时钟,以及停止工作。

## 8 位 T/C0

图 31 为 T/C0 的框图。

适用于低速功能 如计时。

T/C0 的时钟可以选择 CK、预分频的 CK 或外部引脚输入。另外还可以由 T/C0 控制寄存器 TCCR0 来停止它。TIFR 为状态标志寄存器,TCCR0 为控制寄存器,而 TIMSK 控制 T/C0 的中断屏蔽。

当 T/C0 由外部时钟信号驱动时,为了保证 CPU 对信号的正确采样,要保证外部信号的转换时间至少为一个 CPU 时钟周期。MCU 在内部 CPU 时钟的上升沿对外部信号进行采样。在低预分频条件下,T/C0 具有高分辨率和高精度的特点;而在高预分频条件下,T/C0 非常

图 31 T/C0 工作框图

T/C0 OVER-FLOW IRQ

TIMER INT. MASK REGISTER (TIMSK)

TIMER INT. FLAG REGISTER (TIFR)

REGISTER (TIMSK)

TIMER INT. MASK REGISTER (TIFR)

TO CLK SOURCE

CONTROL
LOGIC

TO TO CLK SOURCE

### T/C0控制寄存器—TCCR0

| BIT        | 7 | 6 | 5 | 4 | 3 | 2    | 1    | 0    |
|------------|---|---|---|---|---|------|------|------|
| \$33(\$53) | - | - | - | - | - | CS02 | CS01 | CS00 |
| 读/写        | R | R | R | R | R | R/W  | R/W  | R/W  |
| 初始值        | 0 | 0 | 0 | 0 | 0 | 0    | 0    | 0    |

位 7.3: 保留。读出值为 0。

CS02、CS01、CS00: 时钟选择

表9 T/C0 预分频选择

| CS02 | CS01 | CS00 | 描述          |
|------|------|------|-------------|
| 0    | 0    | 0    | 停止          |
| 0    | 0    | 1    | CK          |
| 0    | 1    | 0    | CK/8        |
| 0    | 1    | 1    | CK/64       |
| 1    | 0    | 0    | CK/256      |
| 1    | 0    | 1    | CK/1024     |
| 1    | 1    | 0    | 外部引脚 TO,下降沿 |
| 1    | 1    | 1    | 外部引脚 TO,上升沿 |

停止条件提供了一个定时器使能/禁止的功能。预分频的 CK 直接由时钟振荡器分频而来。

#### T/C0—TCNT0

| BIT        | 7   | 6   | 5   | 4   | 3   | 2   | 1   | 0   |
|------------|-----|-----|-----|-----|-----|-----|-----|-----|
| \$32(\$52) | MSB |     |     |     |     |     |     | LSB |
| 读/写        | R/W |
| 初始值        | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 0   |

T/C0 是可以进行读/写访问的向上计数器。只要有时钟输入,T/C0 就会在写入的值基础上向上记数。

## 16 位 T/C1

#### 图 32 为 T/C1 的框图。

图 32 T/C1 工作框图



T/C1 的时钟可以选择 CK、预分频的 CK 或外部引脚输入。另外还可以由 T/C1 控制寄存器 TCCR1A 和 TCCR1B 来停止它。TIFR 为状态标志寄存器,而 TIMSK 控制 T/C1 的中断屏蔽。当 T/C0 由外部时钟信号驱动时,为了保证 CPU 对信号的正确采样,要保证外部信号的转换时间至少为一个 CPU 时钟周期。MCU 在内部 CPU 时钟的上升沿对外部信号进行采样。

在低预分频条件下,T/C1 具有高分辨率和高精度的特点,而在高预分频条件下,T/C1 非常适用于低速功能,如计时。

利用输出比较寄存器 OCR1 作为数据源,T/C1 还可以实现输出比较的功能。此功能包括比较匹配发生时清除计数器和比较输出引脚的动作。

T/C1 还可以用作 8, 9 或 10 位的 PWM 调制器。在此模式下,计数器和 OCR1 寄存器用于无尖峰干扰的中心对称的 PWM。

当输入捕捉引脚 ICP 发生相应事件时,T/C1 的值将被传到输入捕捉寄存器 ICR1。捕捉事件的设置由 TCCR1 控制。此外,模拟比较器也可以设置为触发输入捕捉。ICP 引脚逻辑见图 33。

图 33 ICP 引脚原理图



ACIC: COMPARATOR IC ENABLE ACO: COMPARATOR OUTPUT

如果噪声抑制功能使能,则触发信号要进行 4 次采样。只有当 4 个采样值都相等时,才会触发捕捉标志。

#### T/C1 控制寄存器 A一TCCR1A

| BIT        | 7     | 6     | 5 | 4 | 3 | 2 | 1     | 0     |
|------------|-------|-------|---|---|---|---|-------|-------|
| \$2F(\$4F) | COM11 | COM10 | - | - | - | - | PWM11 | PWM10 |
| 读/写        | R/W   | R/W   | R | R | R | R | R/W   | R/W   |
| 初始值        | 0     | 0     | 0 | 0 | 0 | 0 | 0     | 0     |

位 3. 2: 保留。读出值为 0。

#### COM11, COM10; 比较输出模式, 位 1 和 0

COM11 和 COM10 决定 T/C1 的比较匹配发生时输出引脚 OC1 的动作。这是 I/O 口的第二功能,相应的方向控制位要设置为"1"以便将其配置为输出。具体配置见表 10。

表 10 比较 1 模式选择

| COM11 | COM10 | 描述                |
|-------|-------|-------------------|
| 0     | 0     | T/C1 与输出引脚 OC1 断开 |
| 0     | 1     | OC1 输出变换          |
| 1     | 0     | 清除 OC1            |
| 1     | 1     | 置位 OC1            |

在 PWM 模式 这些位具有不同的功能。细节见表 11。

PWM11. PWM10: PWM选择

表 11 PWM 模式选择

| PWM11 | PWM10 | 描述              |
|-------|-------|-----------------|
| 0     | 0     | T/C1 的 PWM 操作无效 |
| 0     | 1     | T/C1 为 8 位 PWM  |
| 1     | 0     | T/C1 为 9 位 PWM  |
| 1     | 1     | T/C1 为 10 位 PWM |

#### T/C1控制寄存器 B—TCCR1B

| BIT        | 7     | 6     | 5 | 4 | 3    | 2    | 1    | 0    |
|------------|-------|-------|---|---|------|------|------|------|
| \$2E(\$4E) | ICNC1 | ICES1 | - | - | CTC1 | CS12 | CS11 | CS10 |
| 读/写        | R/W   | R/W   | R | R | R/W  | R/W  | R/W  | R/W  |
| 初始值        | 0     | 0     | 0 | 0 | 0    | 0    | 0    | 0    |

位 5 4: 保留。读出值为 0。

#### ICNC1: 输入捕捉抑制器(4个时钟)

ICNC1 高有效。输入捕捉在 ICP-输入捕捉引脚的第一个上升/下降边沿触发。当 ICNC1 为"1"时,ICP 信号要进行 4 次连续采样,只有 4 个采样值都有效时输入捕捉标志才置位。采样频率为 XTAL 时钟。

#### ICES1: 输入捕捉 1 边沿选择

当 ICES1 位为"0"时,T/C1 的值在 ICP 引脚电平的下降沿被传送到输入捕捉寄存器 ICR1。

若 ICES1 位为"1" 则 T/C1 的值在 ICP 引脚电平的上升沿被传送到 ICR1。

#### CTC1: 比较匹配时清除 T/C1

CTC1 为 "1" 时,比较 A 匹配事件发生后,T/C1 将复位为 0。若 CTC1 为 "0",则 T/C1 将连续记数而不受比较匹配的影响。由于比较匹配事件的检测发生在匹配发生之后的一个 CPU 时钟,故而定时器的预分频比率的不同将引起此功能有不同的表现。当预分频为 1,A 比较匹配寄存器的值设置为 C 时,定时器的记数方式为:

..|.C-2 | C-1 | C | 0 | 1 |...

而当预分频为8时,定时器的记数方式则为:

表 14 T/C1 预分频选择

#### CS12、CS11、CS10: 时钟选择

|                   | 农 14 1/C1 ]贝刀 则应注 |   |              |  |  |  |  |  |
|-------------------|-------------------|---|--------------|--|--|--|--|--|
| CS12 CS11 CS10 描述 |                   |   |              |  |  |  |  |  |
| 0                 | 0                 | 0 | 停止           |  |  |  |  |  |
| 0                 | 0                 | 1 | CK           |  |  |  |  |  |
| 0                 | 1                 | 0 | CK/8         |  |  |  |  |  |
| 0                 | 1                 | 1 | CK/64        |  |  |  |  |  |
| 1                 | 0                 | 0 | CK/256       |  |  |  |  |  |
| 1                 | 0                 | 1 | CK/1024      |  |  |  |  |  |
| 1                 | 1                 | 0 | 外部引脚 T1, 下降沿 |  |  |  |  |  |
| 1                 | 1                 | 1 | 外部引脚 T1. 上升沿 |  |  |  |  |  |

T/C1—TCNT1H和 TCNT1L

| BIT        | 15  | 14  | 13  | 12  | 11  | 10  | 9   | 8   |
|------------|-----|-----|-----|-----|-----|-----|-----|-----|
| \$2D(\$4D) | MSB |     |     |     |     |     |     |     |
| \$2C(\$4C) |     |     |     |     |     |     |     | LSB |
| •          | 7   | 6   | 5   | 4   | 3   | 2   | 1   | 0   |
| 读/写        | R/W |
|            | R/W |
| 初始值        | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 0   |
|            | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 0   |

此 16 位寄存器包含了 T/C1 的值。当 CPU 访问这两个寄存器时,为了保证高字节和低字节能够同时读写,要用到一个 8 位的临时寄存器 TEMP。此寄存器在访问 OCR1A、OCR1B和 ICR1 的时候也要用到。如果主程序和中断程序在访问寄存器时都要用到 TEMP,那么在适当的时候需要关闭中断使能防止出错。

#### ● 写 TCNT1:

当 CPU 写 TCNT1H 时,数据将被放置在 TEMP 寄存器。当 CPU 写低字节 TCNT1L 时,此数据及 TEMP 中的数据一并写入 TCNT1。因此,在写 TCNT1(16 位)时,首先要写 TCNT1H。

#### ● 读 TCNT1:

当 CPU 读取 TCNT1L 时,TCNT1L 的数据将送入 CPU。同时,TCNT1H 将送入 TEMP 寄存器。等到 CPU 读取 TCNT1H 时,TEMP 中的数据送入 CPU。因此,在读 16 位的 TCNT1 时,首先要读 TCNT1L。

T/C1 是向上记数器或上/下记数器(在 PWM 模式下)。若 T/C1 被置数,则 T/C1 将在预置数的基础上记数。

#### T/C1 输出比较寄存器—OCR1H和 OCR1L

| BIT        | 15  | 14  | 13  | 12  | 11  | 10  | 9   | 8   |
|------------|-----|-----|-----|-----|-----|-----|-----|-----|
| \$2B(\$4B) | MSB |     |     |     |     |     |     |     |
| \$2A(\$4A) |     |     |     |     |     |     |     | LSB |
| •          | 7   | 6   | 5   | 4   | 3   | 2   | 1   | 0   |
| 读/写        | R/W |
|            | R/W |
| 初始值        | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 0   |
|            | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 0   |

T/C1 输出比较寄存器包含与 T/C1 值连续比较的数据。如果 T/C1 的值与 OCR 相等,则比较匹配发生。

由于 OCR1 为 16 位寄存器, 所以在访问时要用到 TEMP 寄存器以保证两个字节的同步更新。 其读写过程与读写 TCNT1 相同。

访问 TCNT1 和 ICR1 同样要用到 TEMP 寄存器。如果主程序和中断例程都要用到 TEMP,则在主程序访问这些寄存器时要禁止中断。

T/C1 输入捕捉寄存器—ICR1H和 ICR1L

| BIT        | 15  | 14 | 13 | 12 | 11 | 10 | 9 | 8   |
|------------|-----|----|----|----|----|----|---|-----|
| \$25(\$45) | MSB |    |    |    |    |    |   |     |
| \$24(\$44) |     |    |    |    |    |    |   | LSB |
| =          | 7   | 6  | 5  | 4  | 3  | 2  | 1 | 0   |
| 读/写        | R   | R  | R  | R  | R  | R  | R | R   |
|            | R   | R  | R  | R  | R  | R  | R | R   |
| 初始值        | 0   | 0  | 0  | 0  | 0  | 0  | 0 | 0   |
|            | 0   | 0  | 0  | 0  | 0  | 0  | 0 | 0   |

按照 ICES1 的设定,输入捕捉引脚 ICP 发生上跳变或下跳变时, TCNT1 被送入 ICR1。同时, ICF1 置位。

由于 ICR1 为 16 位寄存器,所以在访问时要用到 TEMP 寄存器以保证同时读取两个字节。 读写过程与读写 TCNT1 相同。

#### PWM 模式下的 T/C1

选择 PWM 模式后,T/C1 和输出比较寄存器 OCR1 共同组成 8,9 或 10 位的无尖峰的自由运行的 PWM。T/C1 作为上/下计数器,从 0 记数到 TOP,然后反向记数回到 0。当计数器中的数值和 OCR1 的数值(低 8,9 或 10 位)一致时,OC1 引脚按照 COM11/COM10 设置动作。

表 13 TOP 值及 PWM 频率

| PWM分辨率 | TOP的值        | 频率                     |
|--------|--------------|------------------------|
| 8 位    | \$00FF (255) | F <sub>TC1</sub> /510  |
| 9 位    | \$01FF (511) | $F_{TC1}/1022$         |
| 10 位   | \$03FF(1023) | F <sub>TC1</sub> /2046 |

表 14 PWM 模式下的比较模式选择

|       | R I I WIN IXEV   HODE IX IXEV CITY |                                             |  |  |  |  |  |  |
|-------|------------------------------------|---------------------------------------------|--|--|--|--|--|--|
| COM11 | COM10                              | OC1                                         |  |  |  |  |  |  |
| 0     | 0                                  | 不用作 PWM 功能                                  |  |  |  |  |  |  |
| 0     | 1                                  | 不用作 PWM 功能                                  |  |  |  |  |  |  |
| 1     | 0                                  | 向上记数时的匹配清除 OC1; 而向下记数时的匹配<br>置位 OC1(正向 PWM) |  |  |  |  |  |  |
| 1     | 1                                  | 向下记数时的匹配清除 OC1; 而向上记数时的匹配<br>置位 OC1(反向 PWM) |  |  |  |  |  |  |

注: 在 PWM 模式下, OCR1 的低 10 位首先存储在一个临时的位置, 等到 T/C1 达到 TOP 时才真正存入

OCR1。这样可以防止在写 OCR1 时由于失步而出现奇数长度的 PWM 脉冲。

图 34 失步的 OCR1 锁存



如果在执行写和锁存操作的时候读取 OCR1, 读到的是临时位置的数据。 OCR1 的值为\$0000 或 TOP 时 OC1 的输出见表 15。

表 15 OCR1=\$0000 或 TOP 时的 PWM 输出

| COM11 | COM10 | OCR1   | OC1 |
|-------|-------|--------|-----|
| 1     | 0     | \$0000 | L   |
| 1     | 0     | TOP    | Н   |
| 1     | 1     | \$0000 | Н   |
| 1     | 1     | TOP    | L   |

在 PWM 模式下,当计数器达到\$0000 时将置位 TOV1。此时发生的中断与正常情况下的中断是完全一样的。

## 看门狗定时器

看门狗定时器由片内独立的振荡器驱动。在  $V_{CC}=5V$  的条件下,典型振荡频率为 1MHz。通过调整定时器的预分频因数 $(8\, h)$ ,可以改变看门狗复位时间间隔。看门狗复位指令是WDT。如果定时时间已经到,而且没有执行 WDT 指令,则看门狗将复位 MCU。2333/4433 从复位地址重新开始执行。

为了防止不小心关闭看门狗。需要有一个特定的关闭程序。

图 35 看门狗定时器



#### 看门狗定时器控制寄存器—WDTCR

| BIT        | 7 | 6 | 5 | 4     | 3   | 2    | 1    | 0    |
|------------|---|---|---|-------|-----|------|------|------|
| \$21(\$41) | - | - | - | WDTOE | WDE | WDP2 | WDP1 | WDP0 |
| 读/写        | R | R | R | R/W   | R/W | R/W  | R/W  | R/W  |
| 初始值        | 0 | 0 | 0 | 0     | 0   | 0    | 0    | 0    |
| 位 7.5: 伢   | 留 |   |   |       |     |      |      |      |

#### WDTOE: 看门狗关闭使能

当 WDE 清零时此位必须为"1"才能关闭看门狗。在置位的 4 个时钟后,硬件对其清零。

#### WDE: 看门狗使能

WDE 为"1"时,看门狗使能。只有在 WDTOE 为"1"时 WDE 才能清零。以下为关闭看门狗的步骤。

- 1. 在同一个指令内对 WDTOE 和 WDE 写逻辑 1. 即使 WDE 已经为"1"。
- 2 在 4 个时钟之内 对 WDE 写逻辑 0。

WDP2.0: 预分频器

表 22 看门狗定时器预分频选择

| WDP2 | WDP1 | WDP0 | 振荡周期  | 典型溢出时间 V <sub>CC</sub> =3V | 典型溢出时间 V <sub>CC</sub> =5V |
|------|------|------|-------|----------------------------|----------------------------|
| 0    | 0    | 0    | 16K   | 47ms                       | 15ms                       |
| 0    | 0    | 1    | 32K   | 94ms                       | 30ms                       |
| 0    | 1    | 0    | 64K   | 0.19s                      | 60ms                       |
| 0    | 1    | 1    | 128K  | 0.38s                      | 0.12s                      |
| 1    | 0    | 0    | 256K  | 0.75s                      | 0.24s                      |
| 1    | 0    | 1    | 511K  | 1.5s                       | 0.49s                      |
| 1    | 1    | 0    | 1022K | 3.0s                       | 0.97s                      |
| 1    | 1    | 1    | 2048K | 6.0s                       | 1.9s                       |

注:看门狗的振荡频率于电压有关。

WDT 应该在看门狗使能之前执行一次。如果看门狗在复位之前使能,则看门狗定时器有可能不是从 0 开始记数。

## EEPROM 读/写

EEPROM 访问寄存器位于 I/O 空间。

写 EEP 的时间与电压有关,大概在 2.5~4ms 之间。自定时功能可以让用户监测何时开始写下一字节。EEPROM 准备好中断可以用来指明 EEP 什么时候可以接收新数据。

为了防止无意识的 EEPROM 写操作,需要执行一个特定的写时序。具体参看后续内容。 当执行 EEPROM 读/写操作时,CPU 会停止工作 4/2 个周期,然后再执行后续指令。

#### EEPROM 地址寄存器—EEAR

| BIT        | 7     | 6     | 5     | 4     | 3     | 2     | 1     | 0     |
|------------|-------|-------|-------|-------|-------|-------|-------|-------|
| \$1E(\$3E) | EEAR7 | EEAR6 | EEAR5 | EEAR4 | EEAR3 | EEAR2 | EEAR1 | EEAR0 |
| 读/写        | R/W   |
| 初始值        | X     | X     | X     | X     | X     | X     | X     | X     |

#### EEAR7. EEAR0:

EEPROM 的地址是线性的。

#### EEPROM 数据寄存器—EEDR

| BIT        | 7   | 6   | 5   | 4   | 3   | 2   | 1   | 0   |
|------------|-----|-----|-----|-----|-----|-----|-----|-----|
| \$1D(\$3D) | MSB |     |     |     |     |     |     | LSB |
| 读/写        | R/W |
| 初始值        | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 0   |

#### EEDR7. EEDR0: EEPROM 数据

对于 EEPROM 写操作,EEDR 是需要写到 DDAR 单元的数据,对于读操作,EEDR 是从地址 EEAR 读取的数据。

### EEPROM控制寄存器—EECR

| BIT  | 7 | 6 | 5 | 4 | 3     | 2     | 1    | 0    |
|------|---|---|---|---|-------|-------|------|------|
| \$1E | - | - | - | - | EERIE | EEMWE | EEWE | EERE |
| 读/写  | R | R | R | R | R/W   | R/W   | R/W  | R/W  |
| 初始值  | 0 | 0 | 0 | 0 | 0     | 0     | 0    | 0    |

位 7.3: 保留。读出值为 0。

#### EERIE: EEPROM准备好中断使能

当 I 和 EERIE 置位时,EEPROM 准备好中断使能。EEWE 为"0"时,EEPROM 准备好中断将产生(constant)中断。

#### EEMWE EEPROM 主写使能

EEMWE 决定是否设置 EEWE 为"1"以写 EEPROM。当 EEMWE 为"1"时,置位 EEWE 将把数据写入 EEPROM 的指定地址,若 EEMWE 为"0",则 EEWE 不起作用。EEMWE 置位后 4 个周期,硬件对其清零。

#### EEWE: EEPROM写使能

当 EEP 数据和地址设置好之后,需置位 EEWE 以便将数据写入 EEPROM。写时序如下(第2 和第3 步不是必须的):

- 1 等待 EEWE 为 0;
- 2. 将 EEP 的新地址写入 EEAR;
- 3. 将新数据写入 EEDR:
- 4. 置位 EEMWE;
- 5. 在置位 EEMWE 的 4 个周期内,对 EEWE 写逻辑 1。

经过写访问时间( $V_{CC}$ =2.7V 时为 4ms 左右, $V_{CC}$ =5V 时为 2.5ms 左右)之后,EEWE 硬件清零。用户可以凭此位判断写时序是否已经完成。EEWE 置位后,CPU 要停止 2 个周期。注意:发生在步骤 4 和 5 之间的中断将导致写操作失败。如果一个操作 EEP 的中断打断了EEP 操作,RRAR 或 EEDR 寄存器可能被修改,引起 EEP 操作失败。建议此时关闭全局中断标志 I。

#### EERE: EEPROM 读使能

当 EEP 地址设置好之后,需置位 EERE 以便将数据读入 EEDR。EERE 清零表示 EEPROM 的数据已经读入 EEDR。EEPROM 数据的读取只需要一条指令,且无需等待。EERE 置位后。CPU 要停止 2 个周期。

用户在读取 EEP 时应该检测 EEWE。如果一个写操作正在进行,写 EEAR 和 EEDR 将中断 EEP 的写入,使得结果无法预测。

#### 防止 EEPROM 数据毁坏:

由于电源电压过低,CPU 和 EEPROM 有可能工作不正常,造成 EEPROM 数据的毁坏。这种情况在使用独立的 EEPROM 器件时也会遇到。

由于电压过低造成 EEPROM 数据损坏有两种可能: 一是电压低至 EEPROM 写操作所需要的最低电压; 二是 CPU 本身已经无法正常工作。

EEPROM 数据损坏的问题可以通过以下 3 种方法解决:

- 1 当电压过低时保持/RESET 信号为低。这可以通过外加复位电路(BOD—Brown-out Detection)来完成。有些 AVR 产品本身就内含 BOD 电路。详情请看有关数据手册。
- 2、当 V<sub>CC</sub>过低时使 AVR 内核处于掉电休眠状态。这可以防止 CPU 对程序解码和执行代码,有效防止对 EEPROM 的误操作。
- 3. 将那些不需修改的常数存储于 FLASH 之中。

## 串行外设接口—SPI

串行外设接口 SPI 允许 AT90S2333/4433 和外设之间进行高速的同步数据传输。AT90S2333/4433 SPI 的特点如下:

- 全双工 3线同步数据传输
- 主从操作
- LSB 在先或 MSB 在先
- 4 种可编程的比特率
- 传输结束中断
- 写碰撞标志检测
- 可以从闲置模式唤醒(作为从机工作时)



主从 CPU 的 SPI 连接见图 37。PB5(SCK)为主机的时钟输出,从机的时钟输出。把数据写入主机 SPI 数据寄存器的操作将启动 SPI 时钟产生器,数据从主机的 PB3(MOSI)移出,从从机的 PB3(MOSI)移入。移完一个字节后,SPI 时钟停止,并设置发送结束标志。此时如果 SPCR 的 SPIE(SPI 中断使能)置位,则引发中断。若要选择某器件为从机,需要将从机选择输入,PB2(/SS),拉低。主从机的移位寄存器可以看成一个分布式的 16 位循环移位寄存器。当数据从主机移向从机的同时,数据也从从机移向主机。这说明在移位过程当中,主从机进行了数据交换。

MSB MASTER LSB MSB SLAVE LSB MISO MISO 8 BIT SHIFT REGISTER 8 BIT SHIFT REGISTER \* MOSI MOSI SPI SCK SCK CLOCK GENERATOR SS SS Vcc

图 37 SPI 主从连接

SPI 在发送方向有一个缓冲器,而在接收方向有两个缓冲器。这意味着在移位周期没有完全结束之前,新的数据不能写到 SPI 数据寄存器。而在新的数据完全移入 SPI 数据寄存器之前,旧的数据必须读出。

当 SPI 功能使能后 MOSI、MISO、SCK 和/SS 引脚被自动配置成如下:

| 引脚   | 方向(主机) | 方向(从机) |
|------|--------|--------|
| MOSI | 用户定义   | 输入     |
| MISO | 输入     | 用户定义   |
| SCK  | 用户定义   | 输入     |
| /SS  | 用户定义   | 输入     |

表 17 SPI 引脚配置

#### /SS 引脚功能

当 SPI 配置为主机时(SPCR 的 MSTR 置位),用户可以决定/SS 引脚的方向。若/SS 配置为输出,则此引脚可以用作普通的 I/O 口而不影响 SPI。如果/SS 配置为输入,则/SS 必须保持为高以保证 SPI 的正常工作。若系统配置为主机,/SS 为输入,但被外设拉低,则 SPI 控制器会将此低电平解释为有一个外部主机将自己选择为从机。为了防止总线冲突,SPI 系统遵循以下规则:

- 1. 如果 SPCR 的 MSTR 位为"0"则 SPI 为从机 MOSI 和 SCK 为输入。
- 2. 如果 SPSR 的 SPIF 置位,且 SPI 中断和全局中断开放,则中断例程将得到执行。因此,在 SPI 主机使用中断方式进行数据发送时,/SS 有可能被拉低。中断例程必须要检测 MSTR 置位。如果检测到 MSTR 被清零,用户必须置位 MSTR,以便重新进入主机模式。如果 SPI 配置为从机,则/SS 一直为输入。当/SS 为低时,SPI 功能激活,MISO 成为输出引脚而其他成为输入。如果/SS 为高,则所有相关引脚都为输入,SPI 不接收任何数据。要注意的是若/SS 拉高,SPI 逻辑将复位。如果在发送过程中/SS 被拉高,则数据传输马上中断,数据丢失。

#### 数据模式

SCK 的相位、极性与数据间有 4 种组合。CPHA 和 CPOL 控制组合的方式。SPI 数据传输格式见图 38 和 39。





<sup>\*</sup> Not defined but normally MSB of character just received

图 39 SPI 传输格式(CPHA=1, DORD=0)



<sup>\*</sup> Not defined but normally LSB of previously transmitted character

#### SPI 控制寄存器—SPCR

| BIT        | 7    | 6   | 5    | 4    | 3    | 2    | 1    | 0    |
|------------|------|-----|------|------|------|------|------|------|
| \$0D(\$2D) | SPIE | SPE | DORD | MSTR | CPOL | СРНА | SPR1 | SPR0 |
| 读/写        | R/W  | R/W | R/W  | R/W  | R/W  | R/W  | R/W  | R/W  |
| 初始值        | 0    | 0   | 0    | 0    | 0    | 0    | 0    | 0    |

SPIE: SPI 中断使能

SPE: SPI 使能

DORD: 数据次序

DORD 为"1" LSB 先发送; DORD 为"0" MSB 先发送。

MSTR: 主从选择

MSTR 置位时选择主机模式,否则为从机。如果 MSTR 为"1",/SS 为输入,但被拉低,则 MSTR 被清零,SPIF 置位。用户必须重新设置 MSTR 进入主机模式。

CPOL: 时钟极性

CPOL 置位表明总线空闲时 SCK 为高。

**CPHA**: 时钟相位 参见图 36 和 37。

SPR1. SPR0: SPI 时钟速率选择位

表 18 SCK 和时钟频率之间的关系

| SPR1 | SPR0 | SCK              |
|------|------|------------------|
| 0    | 0    | $f_{\rm CL}/4$   |
| 0    | 1    | $f_{CL}/16$      |
| 1    | 0    | $f_{\rm CL}/64$  |
| 1    | 1    | $f_{\rm CL}/128$ |

#### SPI 状态寄存器—SPSR

BIT 7 6 5 4 3 2 1 0

| \$0E(\$2E) | SPIF | WCOL | - | - | - | - | - | - |
|------------|------|------|---|---|---|---|---|---|
| 读/写        | R/W  | R/W  | R | R | R | R | R | R |
| 初始值        | 0    | 0    | 0 | 0 | 0 | 0 | 0 | 0 |

位 5.0: 保留。读出值为 0。

#### SPIF: SPI 中断标志

串行发送结束后、SPIF 置位、即使此时/SS 被拉低(作为输入口)。进入中断例程后 SPIF 自动复位。或者可以通过先读 SPSR、紧接着读 SPDR 来对 SPIF 清零。

#### WCOL: 写碰撞标志

在 SPI 发送当中对 SPI 数据寄存器 SPDR 写数据将置位 WCOL。WCOL 可以通过先读 SPSR。 紧接着读 SPDR 来清零。

#### SPI 数据寄存器—SPDR

| BIT        | 7   | 6   | 5   | 4   | 3   | 2   | 1   | 0   |
|------------|-----|-----|-----|-----|-----|-----|-----|-----|
| \$0F(\$2F) | MSB |     |     |     |     |     |     | LSB |
| 读/写        | R/W |
| 初始值        | X   | X   | X   | X   | X   | X   | X   | X   |

#### **UART**

AT90S2333/4433 具有全双工通用异步收发器。其主要特点为:

- 波特率发生器可以产生大量的波特率(bps)
- 在低时钟下仍然可以得到高的波特率
- 8或9位数据
- 噪声滤波
- 过速检测
- 帧错误检测
- 错误起始位检测
- 3 个独立的中断: 发送结束 发送数据寄存器空 接收结束
- 多处理器通讯模式

## 数据发送

图 40 为 UART 发送器的原理图。

把待发送的数据写入 UART 数据寄存器 UDR 将起动数据发送。在如下情况下 UDR 的数据进入发送移位寄存器。

- 若前一个字符的停止位已经移出移位寄存器,则 UDR 的数据立即送入移位寄存器。
- 若前一个字符的停止位还没有移出移位寄存器,则要等到停止位移出后,UDR 的数据 才送入移位寄存器。



如果 10(11)位收发器移位寄存器为空,UDR 中的数据将传送到移位寄存器。此时 UDRE 置位,表明 UART 可以接收下一个数据。当数据送入移位寄存器的时候,移位寄存器的 0位(起始位)自动清零,而位 9 和 10(停止位)置位。如果选择了 9 位数据格式(UART 的 CHR9 置位),则 UCR 中的 TXB8 将送到移位寄存器的位 9。

UART 首先在 TXD 引脚送出起始位,然后是数据,低位在前。如果 UDR 里有新数据,则 UART 会在停止位发送完毕只有自动加载数据。在加载数据的同时,UDRE 置位,并一直保持到有新数据写入 UDR。如果 UDR 没有新数据,而且停止位也已经输出一个 bit 的长度,则发送结束标志 TXC 置位。

UCR 的 TXEN 使能 UART 发送器。当 TXEN 为"0"时,PD1 可用作普通 I/O 口。当 TXEN 为"1"时,UART 输出自动连接到 PD1,强迫其为输出,而不管方向寄存器的设置。

# 数据接收

DATA BUS UART I/O DATA REGISTER (UDR) BAUD X 16 BAUD BAUD RATE /16 XTAL: GENERATOR STORE UDR PIN CONTROL LOGIC RXD DATA RECOVERY PD0 10(11)-BIT RX SHIFT REGISTER LOGIC 원벌삔똥 UART CONTROL UART STATUS REGISTER (UCSRB) REGISTER (UCSRA) DATA BUS RXC

图 41 UART 接收器

接收器的前端以 16 倍于波特率的频率对 RXD 引脚进行采样。如果在此管脚处于空闲状态的时候检测到低电平,则认为这是起始位的下降沿,起始位检测序列开始。假定采样 1 为第一次检测到低电平的时刻。CPU 会在采样 8,9 和 10 对 RXD 进行 3 次连续采样。如果有两个或全部采样值为高,则认为当前信号是一个虚假的起始位,要丢弃。MCU 将开始等待新一次的 1 到 0 的转换。

如果检测到了一个有效的起始位, MCU 就会开始采样数据。数据位的检测同样是在采样 8,9 和 10。两个或 3 个相同的值被认为是当前位的值。图 40 说明了采样过程。

图 42 采样接收到的数据

当停止位进入接收器时,3个采样值当中必须要有两个以上为高。否则,USR中的帧错误标志位 FE 置位。在读 UDR 之前,用户应该检查 FE。

不管停止位有效与否,接收到的数据都将被送入 UDR,USR 的 RXC 置位。UDR 实际上是两个物理上分离的寄存器,一个用于发送,一个用于接收。读取 UDR 时,访问的是接收 UDR,而在写 UDR 时,访问的是发送 UDR。如果数据格式为 9 位,则 UCR 的 RXB8 在数据传送到 UDR 时加载到发送移位寄存器的位 9。

如果在读取 UDR 之前,UART 又接收到一个数据,则 USR 的 OR 置位。这表明数据无法转移到 UDR 而丢失了。OR 一直保持到 UDR 被读取。因此,如果波特率比较高,或者 CPU 负载比较重,用户应该在读 UDR 时首先检测 OR 标志。

如果 RXEN 为"0",则接收器不工作。PD0 可以用作普通 I/O 口。而若 RXEN 置位,则 UART 接收器连接到 PD0,强迫其作为输入而不管方向寄存器的设置。

当 UCR 的 CHR9 为"1"时,收发的数据格式为 9 位。要发送的第 9 位是 UCR 的 TXB8(要在写 UDR 之前设置),而接收到的第 9 位是 RXB8。

### 多处理器通讯模式

多处理器通讯模式使得几个从处理器与一个主处理器通讯。实现方法是在发送数据前首先发送一个地址字节以找出哪一个 MCU 被寻址。 若某一个特定的从 MCU 被寻址, 它将接收后续的数据, 而其它从 MCU 忽略这些信息, 直到新的地址字节的到来。

作为主 MCU,应该进入 9 位发送模式(置位 MCSRB 的 CHR9)。第 9 位为"1"代表地址字节,为"0"代表数据字节。

对于从 MCU, 8 位或 9 位接收模式略有不同。8 位模式时,地址字节到来时停止位为"1",数据字节则为"0",9 位模式时,地址字节到来时第 9 位为"1",数据字节则为"0",而停止位一直为高。

以下为多处理器的数据通讯规程:

- 1 所有的从 MCU 设置为多处理器通讯模式 (置位 MPCM);
- 2. 主 MCU 发出一个地址字节,所有的从 MCU 都接收到这个字节,并导致 RXC 置位。
- 3 各个从 MCU 读取 UDR 寄存器以决定自己是否被选中与主 MCU 通讯。如果是,它将清除 UCSRA 的 MPCM 位,而其他从 MCU 则继续等待新的地址字节。
- 4、接收到数据字节后,被选中的从 MCU 置位 RTC。在 8 位数据格式模式下,接收的 MCU 同时还会产生一个帧错误,因为此时停止位为"0"。而其他 MPCM 为"1"的从 MCU 则忽略数据字节,从而不影响 UDR、TXC 和 FE。
- 5 数据发送完后 整个过程从第二步开始循环。

### UART 控制

#### UART 数据寄存器—UDR

| BIT        | 7   | 6   | 5   | 4   | 3   | 2   | 1   | 0   |
|------------|-----|-----|-----|-----|-----|-----|-----|-----|
| \$0C(\$2C) | MSB |     |     |     |     |     |     | LSB |
| 读/写        | R/W |
| 初始值        | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 0   |

UDR 实际上是两个物理上分离的寄存器,一个用于发送,一个用于接收。读取 UDR 时,访问的是接收 UDR,而在写 UDR 时,访问的是发送 UDR。

### UART控制状态寄存器—UCSRA

| BIT        | 7   | 6   | 5    | 4  | 3  | 2 | 1 | 0    |
|------------|-----|-----|------|----|----|---|---|------|
| \$0B(\$2B) | RXC | TXC | UDRE | FE | OR | - | - | MPCM |
| 读/写        | R   | R/W | R    | R  | R  | R | R | R/W  |
| 初始值        | 0   | 0   | 1    | 0  | 0  | 0 | 0 | 0    |

位 2. 1: 保留。读出值为 0。

#### RXC: UART接收结束

RXC 置位表示接收到的数据已经从接收移位寄存器传送到 UDR,但是不管数据是否有误。如果 RXCIE 为"1",则 RXC 置位时将引起接收结束中断。RXC 在读 UDR 时自动被清除。

如果采用中断方式,则中断例程必须读一次 UDR 以清除 RXC,否则中断结束后又会引发中断。

#### TXC: UART发送结束

TXC 置位表示数据已经从发送移位寄存器发送出去,且 UDR 中没有新的要发送的数据。在 半双工通信应用当中,由于发送器在发送完数据之后要立即转换到接收模式,所以这个标志 位特别有用。

如果 TXCIE 已置位,则 TXC 置位将引发发送结束中断。进入中断例程后 TXC 自动清零,或者用户可以对其写"1"以达到清零的目的。

### UDRE: UART数据寄存器空

当数据从 UDR 传送到发送移位寄存器后,UDRE 置位,表明发送器已经准备好接收新的要发送的数据。

当 UDRIE 置位,则只要 UDRE 为"1",UART 发送结束中断就可以执行。写 UDR 将复位 UDRE。如果利用中断方式发送数据,则在 UART 数据寄存器空中断例程里必须写 UDR 以清除 UDRE,否则中断将连续发生。

复位后 UDRE 的初始值为"1" 表明发送器就绪。

#### FE: 帧错误

MCU 检测到帧错误(如: 检测到停止位为"0")时 FE 置位。

当检测到数据停止位为"1"时 FE 复位。

#### OR: 过速

如果 UDR 未读 而新的数据又已进入移位寄存器 则 OR 置位。

UDR 数据移入后 OR 清零。

### MPCM: 多处理器通讯模式

置位时进入多处理器通讯模式

### UART控制状态寄存器—UCSRB

| BIT        | 7     | 6     | 5     | 4    | 3    | 2    | 1    | 0    |
|------------|-------|-------|-------|------|------|------|------|------|
| \$0A(\$2A) | RXCIE | TXCIE | UDRIE | RXEN | TXEN | CHR9 | RXB8 | TXB8 |
| 读/写        | R/W   | R/W   | R/W   | R/W  | R/W  | R/W  | R    | W    |
| 初始值        | 0     | 0     | 0     | 0    | 0    | 0    | 1    | 0    |

RXCIE: 接收结束中断使能

TXCIE: 发送结束中断使能

UDRIE: UART数据寄存器空中断使能

RXEN: 接收使能

使能 UART 接收。接收禁止将导致 TXC,OR 和 FE 无法置位,同时也不能复位已经置位的标志位。

### TXEN: 发送使能

TXEN 清零不能立即关闭发送器,如果发送器当前正在发送的话。只有等到发送完毕后,发送器才真正关闭。

#### CHR9: 9位字符

置位后 MCU 将接收和发送 9 位字符。第 9 位字符的读/写分别由 RXB8/TXB8 控制。第 9 位字符可用作停止位或奇偶校验。

RXB8:接收的第9位 接收到的字符的第9位

TXB8: 发送的第9位 发送字符的第9位

# 波特率产生器

波特率计算公式为:

$$BAUD = \frac{f_{CK}}{16(BUR + 1)}$$

式中, BAUD = 波特率,

f<sub>CK</sub> = 晶振时钟频率

UBR = UART 波特率寄存器 UBRRHI 和 UBRR 的内容(0-4095)

表 18 给出了在某些晶振下波特率对应的 UBRR 的值。

表 18 不同频率下 UBRR 的设定值

| 农 16 中间颁牛中 CDIKK 的 CC IE |           |               |    |      |      |      |  |  |  |  |  |  |
|--------------------------|-----------|---------------|----|------|------|------|--|--|--|--|--|--|
| 波特率                      | 1MHz      | %误差 1.8432MHz |    | %误差  | 2MHz | %误差  |  |  |  |  |  |  |
| 2400                     | UBRR = 25 | 0.2           | 47 | 0.0  | 51   | 0.2  |  |  |  |  |  |  |
| 4800                     | 12        | 0.2           | 23 | 0.0  | 25   | 0.2  |  |  |  |  |  |  |
| 9600                     | 6         | 7.5           | 11 | 0.0  | 12   | 0.2  |  |  |  |  |  |  |
| 14400                    | 3         | 7.8           | 7  | 0.0  | 8    | 3.7  |  |  |  |  |  |  |
| 19200                    | 2         | 7.8           | 5  | 0.0  | 6    | 7.5  |  |  |  |  |  |  |
| 28800                    | 1         | 7.8           | 3  | 0.0  | 3    | 7.8  |  |  |  |  |  |  |
| 38400                    | 1         | 22.9          | 2  | 0.0  | 2    | 7.8  |  |  |  |  |  |  |
| 57600                    | 0         | 7.8           | 1  | 0.0  | 1    | 7.8  |  |  |  |  |  |  |
| 76800                    | 0         | 22.9          | 1  | 33.3 | 1    | 22.9 |  |  |  |  |  |  |
| 115200                   | 0         | 84.3          | 0  | 0.0  | 0    | 7.8  |  |  |  |  |  |  |

| 波特率    | 3.2768MHz | %误差  | 3.6864MHz | %误差 | 4MHz | %误差 |
|--------|-----------|------|-----------|-----|------|-----|
| 2400   | UBRR = 84 | 0.4  | 95        | 0.0 | 103  | 0.2 |
| 4800   | 42        | 0.8  | 47        | 0.0 | 51   | 0.2 |
| 9600   | 20        | 1.6  | 23        | 0.0 | 25   | 0.2 |
| 14400  | 13        | 1.6  | 15        | 0.0 | 16   | 2.1 |
| 19200  | 10        | 3.1  | 11        | 0.0 | 12   | 0.2 |
| 28800  | 6         | 1.6  | 7         | 0.0 | 8    | 3.7 |
| 38400  | 4         | 6.3  | 5         | 0.0 | 6    | 7.5 |
| 57600  | 3         | 12.5 | 3         | 0.0 | 3    | 7.8 |
| 76800  | 2         | 12.5 | 2         | 0.0 | 2    | 7.8 |
| 115200 | 1         | 12.5 | 1         | 0.0 | 1    | 7.8 |

| 波特率    | 7.3728MHz  | %误差 | 8MHz | %误差 | 9.216MHz | %误差 |
|--------|------------|-----|------|-----|----------|-----|
| 2400   | UBRR = 191 | 0.0 | 207  | 0.2 | 299      | 0.0 |
| 4800   | 95         | 0.0 | 103  | 0.2 | 119      | 0.0 |
| 9600   | 47         | 0.0 | 51   | 0.2 | 59       | 0.0 |
| 14400  | 31         | 0.0 | 34   | 0.8 | 39       | 0.0 |
| 19200  | 23         | 0.0 | 25   | 0.2 | 29       | 0.0 |
| 28800  | 15         | 0.0 | 16   | 2.1 | 19       | 0.0 |
| 38400  | 11         | 0.0 | 12   | 0.2 | 14       | 0.0 |
| 57600  | 7          | 0.0 | 8    | 3.7 | 9        | 0.0 |
| 76800  | 5          | 0.0 | 6    | 7.5 | 7        | 6.7 |
| 115200 | 3          | 0.0 | 3    | 7.8 | 4        | 0.0 |

# UART 波特率寄存器—UBRRHI, UBRR

| BIT        | 15 | 14 | 13 | 12 | 11  | 10 | 9 | 8   |
|------------|----|----|----|----|-----|----|---|-----|
| \$03(\$23) | -  | -  | •  | -  | MSB |    |   |     |
| \$09(\$29) |    |    |    |    |     |    |   | LSB |

|     | 7   | 6   | 5   | 4   | 2   | 2   | 1   | 0   |
|-----|-----|-----|-----|-----|-----|-----|-----|-----|
|     | /   | 6   | 5   | 4   | 3   | 2   | 1   | U   |
| 读/写 | R   | R   | R   | R   | R/W | R/W | R/W | R/W |
|     | R/W |
| 初始值 | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 0   |
|     | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 0   |

## 模拟比较器

模拟比较器比较正输入端 PD6(AIN0)和负输入端 PD7(AIN1)的值。如果 PD6(AIN0)的电压高于 PD7(AIN1)的值,比较器的输出 ACO 将置位。此输出可用来触发模拟比较器中断(上升沿、下降沿或电平变换),也可以触发 T/C1 的输入捕捉功能。其框图如图 43。

INTERNAL VOLTAGE REFERENCE ACD AINBG ACIE PD6 (AIN0) ANALOG COMPARATOR ÆD) INTERRUPT SELECT PD7 (AIN1) ACI ACIC ACIS1 ACIS0 TO T/C1 CAPTURE ACO

图 43 模拟比较器框图

### 模拟比较器控制和状态寄存器—ACSR

| BIT        | 7   | 6     | 5   | 4   | 3    | 2    | 1     | 0     |
|------------|-----|-------|-----|-----|------|------|-------|-------|
| \$08(\$28) | ACD | AINBG | ACO | ACI | ACIE | ACIC | ACIS1 | ACIS0 |
| 读/写        | R/W | R/W   | R   | R/W | R/W  | R/W  | R/W   | R/W   |
| 初始值        | 0   | 0     | 0   | 0   | 0    | 0    | 0     | 0     |

位 6: 保留。读出值为 0。

### ACD: 模拟比较器禁止

当 ACD 为"1"时模拟比较器的电源将切断。可以在任何时候对其置位以关闭模拟比较器。这样可以减少器件的功耗。改变 ACD 时要注意禁止模拟比较器的中断。否则有可能引发不必要的中断。

### AINBG: 模拟比较器能隙基准源选择

置位后内部 1.22±0.05V 能隙基准源取代输入管脚连接到 AIN0。

#### ACO: 模拟比较器输出

ACO 与比较器的输出直接相连。

### ACI: 模拟比较器中断标志位

当比较器输出触发中断时 ACI 将置位。中断方式由 ACIS1 和 ACIS0 决定。如果 ACI 和 I 都 为 "1",则 CPU 执行比较器中断例程。进入中断例程后,ACI 被硬件清零。此外,ACI 也 可以通过对此位写 "1"来达到清零的目的。要注意的是,如果 ACSR 的另一些位被 SBI 或 CBI 指令修改时,ACI 亦被清零。

### ACIE: 模拟比较器中断使能

ACIE 为"1"时,比较器中断使能。

### ACIC: 模拟比较器输入捕捉使能

ACIC 为"1"时,T/C1 的输入捕捉功能由比较器中断触发。此时,比较器的输出与 T/C1 的输入捕捉前端直接相连,T/C1 的输入捕捉噪声抑制和边沿选择仍然适用。如果 ACIC 为"0",则模拟比较器与 T/C1 没有关联。为了使能比较器驱动的 T/C1 输入捕捉中断,TICIE1 必须置位。

ACIS1. ACIS0: 模拟比较器中断模式选择

表 16 ACIS1/ACIS0 设置

| ACIS1 | ACIS0 | 中断模式       |
|-------|-------|------------|
| 0     | 0     | 电平变换引发中断   |
| 0     | 1     | 保留         |
| 1     | 0     | (ACO)下降沿中断 |
| 1     | 1     | (ACO)上升沿中断 |

注:改变 ACIS1/ACIS0 时要注意禁止模拟比较器的中断。否则有可能引发不必要的中断。

# 模数转换器

### 特点:

- 10 位精度
- ±2LSB 精确度
- 0.5LSB 非线性度
- 65 260 µs 转换时间
- 轨到轨输入范围
- 6 通道
- 自由运行模式和单次转换模式
- ADC 转换结束中断
- 睡眠模式下噪声消除功能

AT90S2333/4433 具有 10 位精度的逐次逼近型 AD 转换器。ADC 与一个 6 通道的模拟多路器相连,这样就允许 C 口作为 ADC 的输入引脚。ADC 包含一个采保放大器。ADC 框图见图 44。ADC 具有两个电源引脚  $AV_{CC}$ 和 AGND。AGND 必须与 GND 相连, $AV_{CC}$ 与  $V_{CC}$ 的差别不能大于土0.3V。AREF 为外部参考电压输入端。此电压介于 AGND -  $AV_{CC}$ 

图 44 ADC 框图



# 操作

ADC 可以工作于两种模式一单次转换及自由运行方式。单次转换时,用户须启动每一次转换,而在自由运行方式下,ADC 将连续采样并更新 ADC 数据寄存器。ADCSR 的 ADFR 位用于选择模式。

ADC 使能由 ADCSR 的 ADEN 位控制。使能 ADC 后,第一次转换将引发一次哑转换过程以初始化 ADC,然后才真正进行 AD 转换。对用户而言,此次转换过程比其他转换过程要 8 12 个 ADC 时钟周期。

ADSC 置位将启动 AD 转换。在转换过程当中 ADSC 一直保持为高;转换结束后 ADSC 硬件清零。如果在转换过程当中通道改变了,ADC 首先完成当前的转换,然后再改变通道。ADC 产生 10 位结果:ADCH和 ADCL。为保证读数正确,系统采用了如下保护逻辑:读数据时,首先要读 ADCL。一旦开始读 ADCL,ADC 对数据寄存器的访问就被禁止了。也就是说,如果读取了 ADCL,那么即使在读 ADCH之前另一次 ADC 结束了,两个寄存器的值也不会被新的 ADC 结果更新,此次转换的数据将丢失。当读完 ADCH之后,ADC 才能继续对 ADCH和 ADCL进行访问。ADC 结束后会置位 ADIF。即使发生如上所说的由于 ADCH未被读取而丢失转换数据的情况,ADC 结束中断仍将触发。

# 预分频器

图 45 ADC 预分频器



ADC 有一个预分频器,可以将系统时钟调整到可接受的 ADC 时钟(50 - 200 kHz)。过高的 频率将导致低的精度。

ADCSR 的 ADPS0 – ADPS2 用于产生合适的 ADC 时钟。一旦 ADCSR 的 ADEN 置位,预分频器就开始连续不断地记数,直到 ADEN 清零。 ADSC 的作用是对 ADC 进行初始化。 AD 转换在 ADC 时钟的上升沿启动。采样-保持要花费 1.5 个 ADC 时钟。在第 13 个时钟 ADC 转换结束,数据进入 ADC 数据寄存器。对于单次转换模式,在进行下一次转换时需要一个额外的 ADC 时钟,如图 47 所示。然后转换可继续进行,如果此时 ADSC 为"1"的话。而在自由运行模式下,ADC 结果写入寄存器后立即进行下一次转换。工作于 200kHz 的自由运行模式具有最快的转换速度。 $65 \,\mu$  s,亦即 15.2KSPS(Samplings Per Second)。转换时序见表 21。

|                | 21   |         |         |            |  |  |  |  |  |  |  |
|----------------|------|---------|---------|------------|--|--|--|--|--|--|--|
| 条件             | 采样周期 | 得到结果的周期 | 总的转换周期数 | 总的转换时间(μs) |  |  |  |  |  |  |  |
| 第一次转换,<br>自由运行 | 14   | 25      | 25      | 125 - 500  |  |  |  |  |  |  |  |
| 第一次转换<br>单次转换  | 14   | 25      | 26      | 130 – 520  |  |  |  |  |  |  |  |
| 自由运行模式         | 2    | 13      | 13      | 65 – 260   |  |  |  |  |  |  |  |
| 单次转换模式         | 2    | 13      | 14      | 70 - 280   |  |  |  |  |  |  |  |

表 21 ADC 时序







# ADC 噪声抑制功能

ADC 具有消除由 CPU 核引入的噪声的功能。实现过程如下:

1 使能 ADC. 选择单次转换模式 并使能转换结束中断

ADEN = 1

ADSC = 0

ADFR = 0

ADIE = 1

- 2 进入空闲状态。一旦 CPU 停止,ADC 将开始转换。
- 3. 如果在 ADC 转换结束中断之前没有发生其他中断,则 ADC 转换结束中断将唤醒 MCU 并执行中断例程。

### ADC 多址许则选择寄存器—ADMUX

| BIT        | 7 | 6     | 5 | 4 | 3 | 2    | 1    | 0    |
|------------|---|-------|---|---|---|------|------|------|
| \$07(\$27) | - | ADCBG | - | - | - | MUX2 | MUX1 | MUX0 |
| 读/写        | R | R/W   | R | R | R | R/W  | R/W  | R/W  |
| 初始值        | 0 | 0     | 0 | 0 | 0 | 0    | 0    | 0    |

位 7 5.3: 保留

ADCBG: ADC 能隙基准源选择 置位时能隙基准源作为 ADC 的输入。

MUX2.MUX0: 模拟通道选择位

#### 用于选择 ADC 的模拟输入通道 0-5

### ADC 控制和状态寄存器—ADCSR

| BIT        | 7    | 6    | 5    | 4    | 3    | 2     | 1      | 0      |
|------------|------|------|------|------|------|-------|--------|--------|
| \$06(\$26) | ADEN | ADSC | ADFR | ADIF | ADIE | ADPS2 | ADPS 1 | ADPS 0 |
| 读/写        | R/W  | R/W  | R/W  | R/W  | R/W  | R/W   | R/W    | R/W    |
| 初始值        | 0    | 0    | 0    | 0    | 0    | 0     | 0      | 0      |

ADEN: ADC 使能

ADSC: ADC 开始转换

当 ADC 工作于单次转换模式时,这一位必须设置为"1"以启动每一次转换。而对于自由运行模式,则只需在第一次转换时设置一次。不论设置动作是在 ADEN 置位之后还是一同进行,ADC 都将进行一次哑转换以初始化 ADC。

转换过程中 ADSC 保持为高。实际转换过程结束后,但在转换结果进入 ADC 数据寄存器之前(差一个 ADC 时钟),ADSC 变为低。这样就允许在当前转换完成之前(ADSC 变低之时)对下一次转换进行初始化,一旦当前转换彻底完成立即就可以进行新的一次转换过程。在哑转换过程当中,ADSC 保持为高。

对 ADSC 写零没有意义。

ADFR: ADC 自由运行模式选择

这一位置位后 ADC 工作于自由运行模式。ADC 将连续不断地进行采样和数据更新。

ADIF: ADC 中断标志

ADC 完成及数据更新完成后 ADIF 置位。如果 I 和 ADIE 置位,则 ADC 结束中断发生。在中断例程里 ADIF 硬件清零。写"1"也可以对其清零。因此要注意对 ADCSR 执行读-修改-写操作时会使挂起的中断

ADIE: ADC 中断使能

ADPS2.ADPS0: ADC 预分频器选择

表 22 ADC 预分频器选择

| ADPS2 | ADPS1 | ADPS0 | 分频因子 |
|-------|-------|-------|------|
| 0     | 0     | 0     | 2    |
| 0     | 0     | 1     | 2    |
| 0     | 1     | 0     | 4    |
| 0     | 1     | 1     | 8    |
| 1     | 0     | 0     | 16   |
| 1     | 0     | 1     | 32   |
| 1     | 1     | 0     | 64   |
| 1     | 1     | 1     | 128  |

### ADC 数据寄存器—ADCL 和 ADCH

|            |      |      | _    |      |      |      |      |      |
|------------|------|------|------|------|------|------|------|------|
| BIT        | 15   | 14   | 13   | 12   | 11   | 10   | 9    | 8    |
| \$05(\$25) | -    | -    | -    | -    | -    | -    | ADC9 | ADC8 |
| \$04(\$24) | ADC7 | ADC6 | ADC5 | ADC4 | ADC3 | ADC2 | ADC1 | ADC0 |
|            | 7    | 6    | 5    | 4    | 3    | 2    | 1    | 0    |
| 读/写        | R    | R    | R    | R    | R    | R    | R    | R    |
|            | R    | R    | R    | R    | R    | R    | R    | R    |
| 初始值        | 0    | 0    | 0    | 0    | 0    | 0    | 0    | 0    |
|            | 0    | 0    | 0    | 0    | 0    | 0    | 0    | 0    |

ADCL 要先于 ADCH 读取。

# 扫描多个通道

由于模拟通道的转换总是要延迟到转换结束,因此自由运行模式可以用来扫描多个通道而不中断转换器。一般情况下, ADC 转换结束中断用于修改通道, 但需注意:

中断在转换结果可读时触发。在自由运行模式下,下一次转换在中断触发的同时启动。在 ADC 中断触发/新一次转换开始后改变 ADMUX 将不起作用。

# ADC 噪声消除技术

AT90S2333/4433 的内外部数字电路会产生 EMI,从而影响模拟测量精度。如果转换精度要求很高,则需要应用如下技术以减少噪声:

- 1、AT90S2333/4433 的模拟部分及其他模拟器件在 PCB 上要有独立的地线层。模拟地线与数字地线单点相连。
- 2、使模拟信号通路尽量短。要使模拟走线在模拟地上通过,并尽量远离高速数字通路。
- 3 AVcc 要通过一个 RC 网络连接到 Vcc 3
- 4 利用 ADC 的噪声消除技术减少 CPU 引入的噪声。
- 5、如果 C 口的一些引脚用作数字输出口,则在 ADC 转换过程中不要改变其状态。



图 49 ADC 电源连接

注意:由于 AV<sub>CC</sub> 同时也为 C 口输出驱动提供电源。因此。如果 C 口有输出引脚。则 RC 网络不要使用。

**ADC** 特性(T<sub>A</sub> = -40℃ - 85℃)

| 符号 | 参数   | 条件              | Min | Тур. | Max | 单位  |
|----|------|-----------------|-----|------|-----|-----|
|    | 精度   |                 |     | 10   |     | Bit |
|    | 绝对精度 | $V_{REF} = 4V$  |     | 1    | 2   | LSB |
|    |      | ADC 时钟 = 200kHz |     |      |     |     |
|    | 绝对精度 | $V_{REF} = 4V$  | _   | 4    |     | LSB |
|    |      | ADC 时钟 = 1MHz   |     |      |     |     |

|           | 绝对精度    | $V_{REF} = 4V$ |                      | 16  |                      | LSB     |
|-----------|---------|----------------|----------------------|-----|----------------------|---------|
|           |         | ADC 时钟 = 2MHz  |                      |     |                      |         |
|           | 整体非线性   | $V_{REF} > 2V$ |                      | 0.5 |                      | LSB     |
|           | 差分非线性   | $V_{REF} > 2V$ |                      | 0.5 |                      | LSB     |
|           | 零误差(偏移) |                |                      | 1   |                      | LSB     |
|           | 转换时间    |                | 65                   |     | 260                  | $\mu_s$ |
|           | 时钟频率    |                | 50                   |     | 200                  | kHz     |
| $AV_{CC}$ | 模拟电源    |                | $V_{CC} - 0.3^{(1)}$ |     | $V_{CC} + 0.3^{(2)}$ | V       |
| $V_{REF}$ | 参考电源    |                | AGND                 |     | $AV_{CC}$            | V       |
| $R_{REF}$ | 参考输入电阻  |                | 6                    | 10  | 13                   | KΩ      |
| $R_{AIN}$ | 模拟输入电阻  |                |                      | 100 |                      | MΩ      |

注: 1、AV<sub>CC</sub>的最小值为 2.7V

# I/O □

所有的 AVR I/O 端口都具有真正的读-修改-写功能。这意味着用 SBI 或 CBI 指令改变某些管脚的方向(值、禁止/使能、上拉)时不会无意地改变其他管脚的方向(值、禁止/使能、上拉)。

### $\mathbf{B} \square$

B 口是 6 位双向 I/O 口。

B 口有 3 个 I/O 地址: 数据寄存器—PORTB, \$18(\$38), 数据方向寄存器—DDRB, \$17(\$37) 和输入引脚—PINB, \$16(\$36)。PORTB和 DDRB 可读可写,PINB 只可读。

所有的管脚都可以单独选择上拉电阻。引脚缓冲器可以吸收 20mA 的电流,能够直接驱动 LED。当管脚被拉低时,如果上拉电阻已经激活,则引脚会输出电流。

B 口的第二功能如下表所示:

表 30 B 口第二功能

| 管脚  | 第二功能               |
|-----|--------------------|
| PB0 | ICP(T/C1 输入捕捉)     |
| PB1 | OC1(T/C1 输出比较匹配输出) |
| PB2 | /SS(SPI 从机选择)      |
| PB3 | MOSI (程序下载时的数据输入线) |
| PB4 | MISO (程序下载时的数据输出线) |
| PB5 | SCK (串行时钟)         |

当使用 B 口的第二功能时,DDRB 和 PORTB 要设置成对应的值。

### B 口数据寄存器—PORTB

| BIT        | 7 | 6 | 5      | 4   | 3   | 2   | 1   | 0      |
|------------|---|---|--------|-----|-----|-----|-----|--------|
| \$18(\$38) | - | - | PORTB5 |     |     |     |     | PORTB0 |
| 读/写        | R | R | R/W    | R/W | R/W | R/W | R/W | R/W    |
| 初始值        | 0 | 0 | 0      | 0   | 0   | 0   | 0   | 0      |

### B 口数据方向寄存器—DDRB

| BIT        | 7 | 6 | 5    | 4   | 3   | 2   | 1   | 0    |
|------------|---|---|------|-----|-----|-----|-----|------|
| \$17(\$37) | - | - | DDB5 |     |     |     |     | DDB0 |
| 读/写        | R | R | R/W  | R/W | R/W | R/W | R/W | R/W  |
| 初始值        | 0 | 0 | 0    | 0   | 0   | 0   | 0   | 0    |

第48页共48页

<sup>2、</sup>AV<sub>CC</sub>的最大值为 6.0V

### B 口输入引脚地址—PINB

| BIT        | 7 | 6 | 5     | 4    | 3    | 2    | 1    | 0     |
|------------|---|---|-------|------|------|------|------|-------|
| \$16(\$36) |   |   | PINB5 |      |      |      |      | PINB0 |
| 读/写        | R | R | R     | R    | R    | R    | R    | R     |
| 初始值        | 0 | 0 | Hi-Z  | Hi-Z | Hi-Z | Hi-Z | Hi-Z | Hi-Z  |

PINB 不是一个寄存器,这个地址用来访问 B 口的物理值。读取 PORTB 时,读到的是 B 口锁存的数据,而读取 PINB 时,读到的是施加于引脚上的逻辑数值。

# B 口用作通用数字 I/O

作为通用数字 I/O 时, B 口的 6 个管脚具有相同的功能。

PBn, 通用 I/O 引脚: DDRB 中的 DDBn 选择引脚的方向。如果 DDBn 为"1",则 PBn 为输出脚,如果 DDBn 为"0",则 PBn 为输入脚。在复位期间,B 口为三态口。

|      | K OF D HINE |     |    |            |  |  |  |  |  |  |  |
|------|-------------|-----|----|------------|--|--|--|--|--|--|--|
| DDBn | PORTBn      | I/O | 上拉 | 注释         |  |  |  |  |  |  |  |
| 0    | 0           | 输入  | N  | 三态(高阻)     |  |  |  |  |  |  |  |
| 0    | 1           | 输入  | Y  | 外部拉低时会输出电流 |  |  |  |  |  |  |  |
| 1    | 0           | 输出  | N  | 推挽 0 输出    |  |  |  |  |  |  |  |
| 1    | 1           | 输出  | N  | 推挽 1 输出    |  |  |  |  |  |  |  |

表 31 B 口的配置

n:5.0 引脚号

# B 口的第二功能

#### • SCK—PB5

SPI 的主机时钟输出,从机时钟输入。配置为从机时,此引脚配置为输入而不管 DDB5 的值。而当 SPI 为主机时,SCK 的配置由 PB5 和 DDB5 控制。

#### • MISO—PB4

SPI 的主机数据输入,从机数据输出。配置为主机时,此引脚配置为输入而不管 DDB4 的值。而当 SPI 为主机时,MISO 的配置由 PB4 和 DDB4 控制。

#### • MOSI—PB3

SPI 的主机数据输出,从机数据输入。配置为从机时,此引脚配置为输入而不管 DDB3 的值。而当 SPI 为主机时,MOSI 的配置由 PB3 和 DDB3 控制。

#### • /SS—PB2

从机选择信号。配置为从机时,此引脚配置为输入而不管 DDB2 的值。/SS 为低将激活 SPI。配置为主机时,此引脚的方向由 DDB2 控制。如果 DDB2 为"1",则上拉仍然可以由 PORTB2 控制。

#### ● OC1—PB1

PB1 可以用作 T/C1 输出匹配的外部输出,此时要配置为输出口。PB1 同时还是 PWM 的输出口。

#### • ICP—PB0

PB0 可以用作 T/C1 输入捕捉的外部输入, 此时要配置为输入口。

# B 口示意图

图 50 B 口示意图 (PB0)



图 51 B 口示意图 (PB1)











# $C \square$

C 口是 6 位双向 I/O 口。

C 口有 3 个 I/O 地址: 数据寄存器—PORTC, \$15(\$35), 数据方向寄存器—DDRC, \$14(\$34) 和输入引脚—PINC, \$13(\$33)。PORTC 和 DDRC 可读可写, PINC 只可读。

所有的管脚都可以单独选择上拉电阻。引脚缓冲器可以吸收 20mA 的电流,能够直接驱动 LED。当管脚被拉低时,如果上拉电阻已经激活,则引脚会输出电流。

## C 口数据寄存器—PORTC

| BIT        | 7 | 6 | 5      | 4   | 3   | 2   | 1   | 0      |  |
|------------|---|---|--------|-----|-----|-----|-----|--------|--|
| \$15(\$35) | - | - | PORTC5 |     |     |     |     | PORTC0 |  |
| 读/写        | R | R | R/W    | R/W | R/W | R/W | R/W | R/W    |  |
| 初始值        | 0 | 0 | 0      | 0   | 0   | 0   | 0   | 0      |  |

### C 口数据方向寄存器—DDRC

| BIT        | 7 | 6 | 5    | 4   | 3   | 2   | 1   | 0    |
|------------|---|---|------|-----|-----|-----|-----|------|
| \$14(\$34) | - | - | DDC5 |     |     |     |     | DDC0 |
| 读/写        | R | R | R/W  | R/W | R/W | R/W | R/W | R/W  |
| 初始值        | 0 | 0 | 0    | 0   | 0   | 0   | 0   | 0    |

### C口输入引脚地址—PINC

| BIT        | 7 | 6 | 5     | 4    | 3    | 2    | 1    | 0     |
|------------|---|---|-------|------|------|------|------|-------|
| \$13(\$33) |   |   | PINC5 |      |      |      |      | PINC0 |
| 读/写        | R | R | R     | R    | R    | R    | R    | R     |
| 初始值        | 0 | 0 | Hi-Z  | Hi-Z | Hi-Z | Hi-Z | Hi-Z | Hi-Z  |

PINC 不是一个寄存器,这个地址用来访问 C 口的物理值。读取 PORTC 时,读到的是 C 口锁存的数据,而读取 PINC 时,读到的是施加于引脚上的逻辑数值。

# C 口用作通用数字 I/O

RD: READ DORG PWRDN: POWER DOWN MODE

作为通用数字 I/O 时 C 口的 6 个管脚具有相同的功能。

PCn. 通用 I/O 引脚: DDRC 中的 DDCn 选择引脚的方向。如果 DDCn 为"1",则 PCn 为输出脚,如果 DDCn 为"0",则 PCn 为输入脚。在复位期间,C 口为三态口。

| DDCn | PORTCn | I/O | 上拉 | 注释         |  |  |  |
|------|--------|-----|----|------------|--|--|--|
| 0    | 0      | 输入  | N  | 三态(高阻)     |  |  |  |
| 0    | 1      | 输入  | Y  | 外部拉低时会输出电流 |  |  |  |
| 1    | 0      | 输出  | N  | 推挽 0 输出    |  |  |  |
| 1    | 1      | 输出  | N  | 推挽 1 输出    |  |  |  |

表 32 C口的配置

n: 5.0 引脚号

PONTER OF TO ADC MUX

WP: WRITE PORTC
WB: WRITE DDRC
RE: READ PORTC LATCH
RP: READ PORTC LATCH
RP: READ PORTC IN TO ADC MUX

RESET

ADC:

WD

ADC:

ADC:

WD

ADC:

ADC:

WD

ADC:

WD

ADC:

WD

ADC:

ADC:

WD

ADC:

WD

ADC:

ADC:

WD

ADC:

图 56 C 口示意图 (PC0-PC5)

# $D \square$

- D 口是 8 位双向 I/O 口。
- D 口有 3 个 I/O 地址:数据寄存器—PORTD \$12 (\$32),数据方向寄存器—DDRD \$11 (\$31) 和输入引脚—PIND \$10 (\$30)。PORTD 和 DDRD 可读可写,PIND 只可读。
- D 口的引脚缓冲器可以吸收 20mA 的电流, 能够直接驱动 LED。当管脚被拉低时, 如果上拉电阻已经激活,则引脚会输出电流。
- D 口的第二功能如下表所示:

表 33 D 口第二功能

| 管脚  | 第二功能            |
|-----|-----------------|
| PD0 | RXD(UART 接收引脚)  |
| PD1 | TXD(UART 发送引脚)  |
| PD2 | INTO(外部中断 0 输入) |
| PD3 | INT1(外部中断 1 输入) |
| PD4 | TO (T/CO 的外部输入) |
| PD5 | T1 (T/C1 的外部输入) |
| PD6 | AINO(模拟比较器的正输入) |
| PD7 | AIN1(模拟比较器的负输入) |

### D 口数据寄存器—PORTD

| BIT _      | 7      | 6   | 5   | 4   | 3   | 2   | 1   | 0      |   |
|------------|--------|-----|-----|-----|-----|-----|-----|--------|---|
| \$12(\$32) | PORTD7 |     |     |     |     |     |     | PORTD0 | ĺ |
| 读/写        | R/W    | R/W | R/W | R/W | R/W | R/W | R/W | R/W    |   |
| 初始值        | 0      | 0   | 0   | 0   | 0   | 0   | 0   | 0      |   |

### D 口数据方向寄存器—DDRD

| BIT        | 7    | 6   | 5   | 4   | 3   | 2   | 1   | 0    |
|------------|------|-----|-----|-----|-----|-----|-----|------|
| \$11(\$31) | DDD7 |     |     |     |     |     |     | DDB0 |
| 读/写        | R/W  | R/W | R/W | R/W | R/W | R/W | R/W | R/W  |
| 初始值        | 0    | 0   | 0   | 0   | 0   | 0   | 0   | 0    |

### D 口输入引脚地址—PIND

| BIT        | 7     | 6    | 5    | 4    | 3    | 2    | 1    | 0     |
|------------|-------|------|------|------|------|------|------|-------|
| \$10(\$30) | PIND7 |      |      |      |      |      |      | PINB0 |
| 读/写        | R     | R    | R    | R    | R    | R    | R    | R     |
| 初始值        | Hi-Z  | Hi-Z | Hi-Z | Hi-Z | Hi-Z | Hi-Z | Hi-Z | Hi-Z  |

PIND 不是一个寄存器,这个地址用来访问 D 口的物理值。读取 PORTD 时,读到的是 D 口锁存的数据,而读取 PIND 时,读到的是施加于引脚上的逻辑数值。

# D 口用作通用数字 I/O

PDn. 通用 I/O 引脚: DDRD 中的 DDDn 选择引脚的方向。如果 DDDn 为"1",则 PDn 为输出脚,如果 DDDn 为"0",则 PDn 为输入脚。在复位期间,D 口为三态口。

表 34 D 口的配置

| DDDn | PORTDn | I/O | 上拉 | 注释         |
|------|--------|-----|----|------------|
| 0    | 0      | 输入  | N  | 三态(高阻)     |
| 0    | 1      | 输入  | Y  | 外部拉低时会输出电流 |

| 1 | 0 | 输出 | N | 推挽 0 输出 |
|---|---|----|---|---------|
| 1 | 1 | 输出 | N | 推挽 1 输出 |

n: 6.0 引脚号

# D 口的第二功能

- AIN1—PD7
- AIN0—PD6
- T1—PD5
- T0—PD4
- INT1—PD3 外部中断源 1
- INT0—PB2 外部中断源 0
- TXD—PD1 发送数据引脚。发送器使能后,引脚自动配置为输出而不管 DDR1。
- RXD—PD0 接收数据引脚。接收器使能后,引脚自动配置为输入而不管 DDR0。若此时 PORTD0 为"1",则上拉有效。

### D 口示意图:

WP: WRITE PORTD WD RESET RESE









# 程序编程

# 程序和数据锁定位

AT90S2333/4433 具有两个锁定位. 如表 35 所示。锁定位只能通过片擦除命令擦除。

程序锁定位 保护类型 LB2 模式 LB1 无锁定功能 1 1 1 禁止编程 11 2 0 0 0 3 禁止校验

表 35 锁定保护模式

注意: 1 在并行编程模式下,熔断位编程也被禁止。要先编程熔断位,然后编程锁定位。

# 熔断位

AT90S2333/4433 有 6 个熔断位: SPIEN, BODLEVEL, BODEN 和 CKSEL2..0, a

- SPIEN: 编程后使能串行编程。缺省已编程("0")。
- BODLEVEL:选择BOD检测电压。缺省未编程("1")。
- BODEN: 编程后使能 BOD 功能。
- CKSEL2..0: 见表 5。缺省值为"010"。

# 厂标

所有的 Atmel 微处理器都有 3 字节的厂标,用以识别器件。此代码在串行或并行模式下都可以访问。其位置为:

对于 AT90S2333:

- 1、\$000: \$1E(表明是 Atmel 生产的)
- 2、\$001: \$91 (2K 字节的 FLASH)
- 3 \$002: \$05 (当\$01 地址为\$91 时, 器件为 2333)

对于 AT90S4433:

- 1 \$000: \$1E (表明是 Atmel 生产的)
- 2 \$001: \$92 (4K 字节的 FLASH)
- 3 \$002: \$03(当\$01地址为\$92时,器件为4433)

注意: 在锁定保护模式 3 有效时, 厂标不能以串行模式读出。其返回值将为\$00, \$01 和\$02。

# 编程 FLASH 和 EEPROM

AT90S2333/4433 具有 2K/4K 字节的片内可编程 FLASH和 128/256 字节的 EEPROM. 在出厂时已经被擦除为"1"。器件支持+12V 高压并行编程和低压串行编程。+12V 只用来使能高压编程,不会有明显的电流流过。

在两种编程模式下,FLASH 是以字节的形式写入的。而对于 EEPROM,片内集成了自擦除和自定时除功能。在编程时,要注意电源电压要满足要求。

| 型号         | 串行编程        | 并行编程        |
|------------|-------------|-------------|
| AT90S2333  | 4.0V - 6.0V | 4.5V – 5.5V |
| AT90LS2333 | 2.7V - 6.0V | 4.5V – 5.5V |
| AT90S4433  | 4.0V - 6.0V | 4.5V – 5.5V |
| AT90LS4433 | 2.7V - 6.0V | 4.5V – 5.5V |

表 29 编程电源电压

# 并行编程



第62页共62页

### 信号命名:

AT90S2333/4433 的某些管脚在本节将以并行编程的信号来命名。XA1/XA0 决定了当 XTAL1 引脚上出现正脉冲时要进行的动作。

当驱动/WE 或/OE 时,执行加载的命令。

表 30 管脚命名

| 信号名称    | 管脚           | I/O | 功能                      |
|---------|--------------|-----|-------------------------|
| RDY/BSY | PD1          | О   | 0: 器件忙 1: 可以接受新命令       |
| /OE     | PD2          | I   | 输出使能(低电平)               |
| /WR     | PD3          | I   | 写脉冲(低电平)                |
| BS      | PD4          | I   | 字节选择("0": 低字节 "1": 高字节) |
| XA0     | PD5          | I   | 见表 31                   |
| XA1     | PD6          | I   | 见表 31                   |
| DATA    | PC1-0: PB0-7 | I/O | 双向数据总线(/OE 为低时输出)       |

表 31 XA1 和 XA0 编码

| XA1 | XA0 | XTAL1 给正脉冲后的操作                          |
|-----|-----|-----------------------------------------|
| 0   | 0   | 加载 FLASH 或 EEPROM 的地址(BS 决定是高位地址还是低位地址) |
| 0   | 1   | 加载数据(BS 决定是高位地址还是低位地址)                  |
| 1   | 0   | 加载命令                                    |
| 1   | 1   | 无操作                                     |

表 32 命令字节编码

| 命令字节      | 执行的命令    |
|-----------|----------|
| 1000 0000 | 芯片擦除     |
| 0100 0000 | 写熔断位     |
| 0010 0000 | 写锁定位     |
| 0001 0000 | 写FLASH   |
| 0001 0001 | 写EEPROM  |
| 0000 1000 | 读厂标      |
| 0000 0100 | 读熔断位和锁定位 |
| 0000 0010 | 读 FLASH  |
| 0000 0011 | 读 EEPROM |

## 进入编程模式:

以下步骤使器件进入并行编程模式:

- 1、按表 29 在 V<sub>CC</sub>和 GND 之间加上电源电压
- 2 拉低/RESET 和 BS 等待至少 100ns
- 3 给/RESET 引脚加上 11.5~12.5V 的电压 如果 BS 在/RESET 加上+12V 之后 100ns 之内发生动作,将导致器件无法进入编程模式。

### 芯片擦除:

此命令擦除所有的 FLASH和 EEPROM,以及锁定位。在 FLASH和 EEPROM 完全擦除之前,锁定位不会擦除。擦除过程不影响熔断位。擦除命令必须在对 FLASH和 EEPROM 重新编程之前执行。

加载"擦除"命令:

1 设置 XA1 XA0 为"10"一使能命令加载

- 2 设置 BS 为 "0"。
- 3. 设置 DATA 为"1000 0000" 一擦除命令
- 4. 给 XTAL1 一个正脉冲—加载命令
- 5、给/WE 施加一个 twl.wif CE 的负脉冲。擦除命令在 RDY/BSY 引脚没有反馈。

#### FLASH编程:

- A: 加载命令
- 1、设置 XA1、XA0 为"10" 一使能命令加载
- 2. 设置 BS 为 "0"。
- 3. 设置 DATA 为 "0001 0000" 一写 FLASH 命令
- 4. 给 XTAL1 一个正脉冲一加载命令
- B: 加载高位地址
- 1 设置 XA1 XA0 为 "00" 一使能地址加载
- 2. 设置 BS 为"1" 一 选择地址的高位字节
- 3. 设置 DATA = 地址的高位字节(\$00 \$03/\$07)
- 4. 给 XTAL1 一个正脉冲一加载地址的高位字节
- C: 加载低位地址
- 1. 设置 XA1. XA0 为 "00" 一使能地址加载
- 2. 设置 BS 为 "0" 一 选择地址的低位字节
- 3. 设置 DATA = 地址的低位字节(\$00~\$FF)
- 4. 给 XTAL1 一个正脉冲一加载地址的低位字节
- D: 加载数据的低位字节
- 1. 设置 XA1. XA0 为 "01" 一使能数据加载
- 3. 设置 DATA = 数据的低位字节(\$00~\$FF)
- 5. 给 XTAL1 一个正脉冲一加载数据的低位字节
- E: 写数据的低位字节
- 1 设置 BS 为 "0" 一 选择低位数据
- 2 给/WR 一个负脉冲一开始编程数据 同时 RDY/BSY 变低
- 3、等待 RDY/BSY 变高,然后开始编程下一字节 (波形见图 63)
- F: 加载数据的高位字节
- 1. 设置 XA1. XA0 为 "01" 一使能数据加载
- 2. 设置 DATA = 数据的高位字节(\$00~\$FF)
- 3、给 XTAL1 一个正脉冲一加载数据的低位字节
- G: 写数据的高位字节
- 1 设置 BS 为"1" 一 选择高位数据
- 2 给/WR 一个负脉冲—开始编程数据 同时 RDY/BSY 变低
- 3、 等待 RDY/BSY 变高,然后开始编程下一字节 (波形见图 64)

器件在编程时保存加载的命令和地址。为了有效地进行编程。请注意以下几点:

- 当写(读)多个内存地址时。命令只需加载一次。
- 仅在编程新的页(256字节)时才需要加载高位地址字节。
- 因为芯片擦除之后所有的 FLASH 和 EEPROM 的内容都为"1",故数据为\$FF 时可以 跳过编程。

以上几点适用于 EEPROM 的编程, 以及 FLASH. EEPROM 和厂标的读取。

DATA X \$10 X ADDR. HIGH X ADDR. LOW X DATA LOW X XA1 \_ XA0 \_\_ WR RDY/BSY RESET 12V ŌĒ 图 64 编程波形二 X DATA HIGH XA1 \_\_ XA0 \_\_ BS .. WR RDY/BSY RESET +12V

图 63 编程波形一

### 读 FLASH:

ÕĒ

- 1. A: 加载命令"0000 0010"
- 2、B: 加载地址的高位字节(\$00~\$03/\$07)
- 3. C: 加载地址的低位字节(\$00~\$FF)
- 4、设置/OE 和 BS 为 "0"。此时可以从 DATA 总线读 FLASH 数据的低位字节。
- 5、设置 BS 为"1"。 此时可以读 FLASH 数据的高位字节。
- 6. 设置/OE 为"1"。

### 编程 EEPROM:

- 1 A: 加载命令"0001 0001"
- 2. C: 加载地址的低位字节(\$00~\$7F/\$FF)
- 3. D: 加载数据的低位字节(\$00~\$FF)

4. E: 写数据的低位字节

### 读 EEPROM:

- 1 A: 加载命令"0000 0011"
- 2. C: 加载地址的低位字节(\$00~\$7F/\$FF)
- 3. 设置/OE 和 BS 为 "0"。此时可以从 DATA 总线读取数据的低位字节。
- 4 设置/OE 为"1"。

### 编程熔断位:

- 1 A: 加载命令"0100 0000"
- 2. D: 加载数据的低位字节。Bit n = "0" 代表要编程 "1" 代表要擦除。
  - Bit 5 = SPIEN
  - Bit 4 = BODLEVEL
  - Bit 3 = BODEN
  - Bit 2 = CKSEL2
  - Bit 1 = CKSEL1
  - Bit 0 = CKSEL0
  - Bit 7-6 = "1"。这些位是保留位。
- 3、给/WR 施加一个 twlwh PFB 的负脉冲。此命令在 RDY/BSY 引脚没有反馈。

### 编程锁定位:

- 1 A: 加载命令"0010 0000"
- 2 D: 加载数据的低位字节。Bit n = "0" 代表要编程。
  - Bit 2 = Lock Bit2
  - Bit 1 = Lock Bit1
  - Bit 7-3,0 = "1"。这些位是保留位。
- 4 E: 写数据的低位字节

锁定位只能在芯片擦除上时清除。

### 读熔断位和锁定位:

- 1 A: 加载命令"0000 0100"
- 2. 设置/OE 为 "0" BS 为 "1"。 此时可以从 DATA 总线读取数据。
  - Bit 5 = SPIEN
  - Bit 4 = BODLEVEL
  - Bit 3 = BODEN
  - Bit 2 = CKSEL2
  - Bit 1 = CKSEL1
  - Bit 0 = CKSEL0
- 3、设置/OE 为"1"。 此时可以从数据总线读出熔丝位状态。
  - Bit 2 = Lock Bit2
  - Bit 1 = Lock Bit1

### 读厂标:

1 A: 加载命令"0000 1000"

- C: 加载数据的低位字节(\$00~\$02)。
- 设置/OE 为 "0" BS 为 "0"。
- 2. 设置/OE 为"1"。

# 并行编程特性



表 33 并行编程特性 T<sub>A</sub> = 25℃±10%, V<sub>CC</sub>= 5V±10%

| 符号                      | 参数                                      | 最小值  | 典型值 | 最大值  | 单位 |
|-------------------------|-----------------------------------------|------|-----|------|----|
| $V_{PP}$                | 编程使能电压                                  | 11.5 |     | 12.5 | V  |
| $I_{PP}$                | 编程使能电流                                  |      |     | 250  | μА |
| $t_{ m DVXH}$           | Data & Control Setup before XTAL1 High  | 67   |     |      | ns |
| $t_{XHXL}$              | XTAL2 脉宽                                | 67   |     |      | ns |
| $t_{XLDX}$              | Data & Control Hold after XTAL1 Low     | 67   |     |      | ns |
| $t_{ m XLWL}$           | XTAL1 Low to /WR Low                    | 67   |     |      | ns |
| $t_{ m BVWL}$           | BS Valid to /WR Low                     | 67   |     |      | ns |
| $t_{RHBX}$              | BS Hold after RDY/BSY High              | 67   |     |      | ns |
| $t_{\mathrm{WLWH}}$     | /WR Pluse Width Low <sup>(1)</sup>      | 67   |     |      | ns |
| $t_{ m WHRL}$           | /WR High to RDY/BSY Low <sup>(2)</sup>  |      | 20  |      | ns |
| $t_{ m WLRH}$           | /WR Low to RDY/BSY Gigh <sup>(2)</sup>  | 0.5  | 0.7 | 0.9  | ms |
| $t_{\rm XLOL}$          | XTAL1 Low to /OE Low                    | 67   |     |      | ns |
| $t_{OLDV}$              | /OE Low to DATA Valid                   |      | 20  |      | ns |
| $t_{\mathrm{OHDZ}}$     | /OE High to DATA Tri-stated             |      |     | 20   | ns |
| t <sub>WLWH CE</sub>    | /WR Pulse Width Low for Chip Erase      | 5    | 10  | 15   | ms |
| $t_{\mathrm{WLWH\_PF}}$ | /WR Pulse Width Low for Programming the | 1.0  | 1.5 | 1.8  | ms |
| В                       | Fuse Bits                               |      |     |      |    |

注:1、在芯片擦除时使用 twlwH\_CE I 而在编程锁定位是使用 twlwH\_PFB I

# 串行下载

当/RESET 拉到地时,FLASH和 EEPROM 可以利用 SPI 总线进行串行下载。串行接口包括 SCK,MOSI(输入)和 MISO(输出)。/RESET 拉低后,在进行编程/擦除之前首先要执行编程使能指令。

<sup>2、</sup>如果 twlwH 保持地比 twlRH 长,则看不见 RDY/BSY 脉冲。

DATA OUT PB4(MISO)
INSTR. IN PB3(MOSI)
CLOCK IN PB5(SCK)

RESET

XTAL2

XTAL1
GND

图 66 串行编程和校验

对于 EEPROM 由于其本身有自动擦除功能和自定时功能,因此更新时无需擦除。擦除指令将使 FLASH和 EEPROM 的内容全部变为\$FF。

FLASH 和 EEPROM 的地址是分离的。

对于 AT90S4433, FLASH 的范围是\$0000~\$07FF, EEPROM 的范围是\$000~\$00FF。

对于 AT90S2333, FLASH 的范围是\$0000~\$03FF, EEPROM 的范围是\$000~\$01FF。

时钟可以从 XTAL1 引脚输入,或是将晶振接到 XTAL1 和 XTAL2。SCK 脉冲的最小高低电平时间为:

低: > 2 个 XTAL1 时钟

高: > 2 个 XTAL1 时钟

# 串行编程算法

进行串行编程时,数据在 SCK 的上升沿输入 AT90S2333/4433,在 SCK 的下降沿输出。编程算法如下:

1 上电过程:

在/RESET 和 SCK 拉低的同时在  $V_{CC}$ 和 GND 之间加上电源电压。

- 2、至少等待 20ms。 然后在 MOSI (PB3) 串行输入编程使能指令。
- 3 如果通讯失步则串行编程将失败。如果同步,则在写编程使能命令第 3 个字节的时候器件会响应第二个字节(\$53)。不论响应正确与否,4 字节指令必须发完。如果响应不是\$53,则要产生一个 SCK 正脉冲并发送编程使能指令。如果发送编程使能指令 32 次都没有正确的响应就说明外部器件不存在或器件已坏。
- 4、如果此时执行了擦除指令,则须等待  $t_{WD\_ERASE}$ ,然后在/RESET 上施加正脉冲,回到第二步。
- 5. FLASH 和 EEPROM 是一个字节一个字节编程的。发送完写指令后要等待 two\_PROG 的时间。对于擦除过的器件,数据\$FF 就用不着再写了。
- 6. 任意一个内存地址都可以用读指令在 MISO (PB4) 读出。
- 7 编程结束后,可以把/RESET 拉高,进入正常工作模式。

## 8 下电过程(如果需要的话):

将 XTAL1 拉低(如果没有用外部晶振,或者用的是内部 RC 振荡器)。 把/RESET 拉高。 关掉电源。

## EEPROM 数据检测

写 EEPROM 时,如果内部的自擦除过程没有结束,读正在写的地址会得到 P1;自擦除过程 结束后,器件则返回 P2(P1和P2的定义见表27)。当写过程结束后,读取的数据则为写入 的数据。用这种方法可以确定何时可以写入新数据。但是对于特定的数据 P1 和 P2, 就不可 以用这种方法了。此时应当在编程新数据之前至少等待 two PROG 的时间。如果芯片在编程 EEPROM 之前已经进行过芯片擦除. 则数据\$FF 就可以不用再编程了。

型号 **P1 P2** AT90S2333 \$00 \$FF \$00 AT90S4433 \$FF

表 34 EEPROM 数据检测返回值

### FLASH 数据检测:

写 FLASH 时,如果内部写过程没有结束,则读取正在写的地址时会得到返回值\$FF,否则, 读取结果为写入的数据。但是对于数据\$FF,应当在编程新数据之前至少等待 two prog 的时 间。如果芯片在编程 FLASH 之前已经进行过芯片擦除,则数据\$FF 就可以不用再编程了。

图 67



串行编程波形

表 35 AT90S2333/4433 的串行编程指令

| 指令       | 指令格式              |                    |                   | 操作                 |                                          |
|----------|-------------------|--------------------|-------------------|--------------------|------------------------------------------|
|          | 字节1               | 字节 2               | 字节3               | 字节 4               |                                          |
| 编程使能     | 1010 1100         | 0101 0011          | xxxx xxxx         | xxxx xxxx          | /RESET 为低时使能                             |
|          |                   |                    |                   |                    | 串行编程                                     |
| 芯片擦除     | 1010 1100         | 100x xxxx          | xxxx xxxx         | XXXX XXXX          | 擦除 FLASH 和 EE                            |
| 读 FLASH  | 0010 <b>H</b> 000 | xxxx x <b>aaa</b>  | bbbb bbbb         | 0000 0000          | 从字地址 a:b 读取 H                            |
|          |                   |                    |                   |                    | (高或低)字节 o                                |
| 写 FLASH  | 0100 <b>H</b> 000 | xxxx x <b>aaa</b>  | bbbb bbbb         | iiii iiii          | 写 H(高或低)字节                               |
|          |                   |                    |                   |                    | i 到字地址 a:b                               |
| 读 EEPROM | 1010 0000         | XXXX XXXX          | bbbb bbbb         | 0000 0000          | 从地址 b 读取数据 o                             |
| 写 EEPROM | 1100 0000         | xxxx xxxx          | bbbb bbbb         | iiii iiii          | 写数据 i 到地址 b                              |
| 读锁定位     | 0101 1000         | xxxx xxxx          | xxxx xxxx         | xxxx x <b>12</b> x | "0"代表已编程                                 |
| 写锁定位     | 1010 1100         | 1111 1 <b>21</b> 1 | xxxx xxxx         | xxxx xxxx          | 写锁定位                                     |
| 读厂标      | 0011 0000         | xxxx xxxx          | xxxx xx <b>bb</b> | 0000 0000          | 从地址 <b>b</b> 读厂标 <b>o</b> <sup>(1)</sup> |
| 写熔丝位     | 1010 1100         | 101 <b>7 6543</b>  | xxxx xxxx         | xxxx xxxx          | 7-3 = "0" 为编程                            |
| 读熔丝位     | 0101 0000         | xxxx xxxx          | xxxx xxxx         | xx <b>87 6543</b>  | "0" 为已编程                                 |

注: **a** = 地址高 Bit

b = 地址低 Bit

**H** = 0: 低地址; 1: 高地址

o= 输出数据

i= 输入数据

x = 任意

1 = Lock Bit1

2 = Lock Bit 2

*3* = CKSEL0

**4** = CKSEL1

*5* = CKSEL2

6 = BODEN

*7* = BODLEVEL

8 = SPIEN

注意:厂标不能在锁定模式3下读出。

# 串行编程电特性

图 68 串行编程时序



表 36 串行编程电特性,TA = -40℃到 85℃,VCC = 2.7V - 6.0V

| 符号                  | 参数                                  | 最小值                 | 典型值 | 最大值 | 单位  |
|---------------------|-------------------------------------|---------------------|-----|-----|-----|
| 1/t <sub>CLCL</sub> | 振荡频率(V <sub>CC</sub> = 2.7V – 4.0V) | 0                   |     | 4   | MHz |
| $t_{CLCL}$          | 振荡周期(V <sub>CC</sub> = 2.7V – 4.0V) | 250                 |     |     | ns  |
| 1/t <sub>CLCL</sub> | 振荡频率(V <sub>CC</sub> = 4.0V – 6.0V) | 0                   |     | 8   | MHz |
| $t_{CLCL}$          | 振荡周期(V <sub>CC</sub> = 4.0V – 6.0V) | 125                 |     |     | ns  |
| $t_{SHSL}$          | SCK 高                               | 2 t <sub>CLCL</sub> |     |     | ns  |
| $t_{SLSH}$          | SCK 低                               | $2t_{CLCL}$         |     |     | ns  |
| $t_{OVSH}$          | MOSI Setup to SCK High              | $t_{CLCL}$          |     |     | ns  |
| $t_{ m SHOX}$       | MOSI Hold after SCK High            | $2t_{CLCL}$         |     |     | ns  |
| $t_{ m SLIV}$       | SCK Low to MISO Valid               | 10                  | 16  | 32  | ns  |

表 44 擦除指令之后的最小等待时间

| 符号                    | 3.2V | 3.6V | 4.0V | 5.0V |
|-----------------------|------|------|------|------|
| t <sub>wd erase</sub> | 18ms | 14ms | 12ms | 8ms  |

表 45 写指令之后的最小延迟时间

| 符号                   | 3.2V | 3.6V | 4.0V | 5.0V |
|----------------------|------|------|------|------|
| t <sub>wd prog</sub> | 9ms  | 7ms  | 6ms  | 4ms  |

# 直流特性

 $T_A = -40$  で到 85 で、  $V_{CC} = 2.7V - 6.0V$ 

| 符号                | 参数                   | 条件                                             | 最小值                  | 典型值 | 最大值                  | 单位 |
|-------------------|----------------------|------------------------------------------------|----------------------|-----|----------------------|----|
| $V_{\rm IL}$      | 输入低电压                | 除了 XTAL1 和                                     | -0.5                 |     | $0.3 \ V_{CC}^{(1)}$ | V  |
|                   |                      | /RESET                                         |                      |     |                      |    |
| $V_{IL1}$         | 输入低电压                | XTAL1                                          | -0.5                 |     | $0.1^{(1)}$          | V  |
| $V_{IL1}$         | 输入低电压                | /RESET                                         | -0.5                 |     | $0.2 \ V_{CC}^{(1)}$ |    |
| $V_{IH}$          | 输入高电压                | 除了 XTAL1 和                                     | $0.7 \ V_{CC}^{(2)}$ |     | $V_{CC} + 0.5$       | V  |
|                   |                      | /RESET                                         |                      |     |                      |    |
| $V_{IH1}$         | 输入高电压                | XTAL1                                          | $0.7 \ V_{CC}^{(2)}$ |     | $V_{CC} + 0.5$       | V  |
| $V_{IH2}$         | 输入高电压                | /RESET                                         | $0.85\ V_{CC}^{(2)}$ |     | $V_{CC} + 0.5$       | V  |
| $V_{OL}$          | 输出低电压                | $I_{OL} = 20 \text{mA}$ $V_{CC} = 5 \text{ V}$ |                      |     | 0.6                  | V  |
|                   | <sup>13)</sup> B D □ | $I_{OL} = 10 \text{mA}$ $V_{CC} = 3 \text{ V}$ |                      |     | 0.5                  |    |
| $V_{OH}$          | 输出高电压                | $I_{OH} = 20 \text{mA}$ $V_{CC} = 5 \text{ V}$ | 4.3                  |     |                      | V  |
|                   | <sup>14)</sup> B D □ | $I_{OH} = 10 \text{mA}$ $V_{CC} = 3 \text{ V}$ | 2.2                  |     |                      |    |
| $I_{IL}$          | 输入泄露电                | $V_{CC} = 6V$ pin low                          |                      |     | 8.0                  | μА |
|                   | 流 I/O 脚              |                                                |                      |     |                      |    |
| $I_{IH}$          | 输入泄露电                | $V_{CC} = 6V_1$ pin low                        |                      |     | 8.0                  | μА |
|                   | 流 I/O 脚              | •                                              |                      |     |                      |    |
| RRST              | 复位上拉电                |                                                | 100                  |     | 500                  | kΩ |
|                   | 阻                    |                                                |                      |     |                      |    |
| $R_{I/O}$         | I/O 口的上拉             |                                                | 35                   |     | 120                  | kΩ |
|                   | 电阻                   |                                                |                      |     |                      |    |
| $I_{CC}$          | 电源电流                 | 工作状态 V <sub>CC</sub> = 3V                      |                      |     | 5.0                  | mA |
|                   |                      | 4MHz                                           |                      |     |                      |    |
|                   |                      | 闲置状态 V <sub>CC</sub> = 3V                      |                      |     | 2.0                  | mA |
|                   |                      | 4MHz                                           |                      |     |                      |    |
| $I_{CC}$          | 掉电模式 <sup>15)</sup>  | WDT 使能 V <sub>CC</sub> =3V                     |                      |     | 20.0                 | μА |
|                   |                      | WDT 禁止 V <sub>CC</sub> =3V                     |                      |     | 10                   | μА |
| $V_{ACIO}$        | 模拟比较器                | $V_{CC} = 5V$                                  |                      |     | 40                   | mV |
|                   | 输入偏置电                |                                                |                      |     |                      |    |
|                   | 流                    | _                                              |                      |     |                      |    |
| I <sub>ACLK</sub> | 模拟比较器                | $V_{CC}=5V V_{IN}=V_{CC}/2$                    | -50                  |     | 50                   | nA |
|                   | 输入泄露电                |                                                |                      |     |                      |    |
|                   | 流                    |                                                |                      |     |                      |    |
| $t_{ACPD}$        | 模拟比较器                | $V_{CC} = 2.7V$                                |                      | 750 |                      | ns |
|                   | 传输延迟                 | $V_{CC} = 4.0V$                                |                      | 500 |                      |    |
| :→ •              |                      |                                                |                      |     |                      |    |

#### 注:

- 1、"最大值"代表保证可以"0"读取时的最高电压
- 2、"最小值"代表保证可以"1"读取时的最低电压
- 3、 虽然每个 I/O 口在常态下可以吸收超过测试条件 (  $V_{CC}=5V$  为 20mA ,  $V_{CC}=3V$  为 10mA ) 的电流,但需遵守如下条件:
  - 1] 所有 I/O 口的 IOL 之和不能超过 300mA
  - 2] A 口的 IOL 之和不能超过 100mA
  - 3] B0-B5、D0-D7 和 XTAL2 的 IOL 之和不能超过 200mA
  - 如果 IOL 超过测试条件,则 VOL 也将超过相关的指标。超过测试标准使用没有保证。
- 4、 虽然每个 I/O 口在常态下可以吸收超过测试条件 (  $V_{\rm CC}$  = 5V 为 3mA  $_{\rm I}$   $V_{\rm CC}$  = 3V 为 1.5mA  $_{\rm I}$  的电流  $_{\rm I}$  但

#### 需遵守如下条件:

1]所有 I/O 口的 IOH 之和不能超过 300mA

2]A 口的 IOH 之和不能超过 100mA

3]B、C、D 口和 XTAL2 的 IOH 之和不能超过 200mA

如果 IOH 超过测试条件,则 VOH 也将超过相关的指标。超过测试标准使用没有保证。

5、 掉电时的最小 V<sub>CC</sub> 为 2V

# 外部时钟驱动波形

t<sub>CHCX</sub> t<sub>CHCX</sub> t<sub>CHCX</sub> t<sub>CHCX</sub>

图 69 外部时钟

t<sub>CLCL</sub>

外部时钟

| 符号                   | 参数    | V <sub>CC</sub> =2.7V~4.0V |     | V <sub>CC</sub> =4.0V~6.0V |     | 单位  |
|----------------------|-------|----------------------------|-----|----------------------------|-----|-----|
|                      |       | 最小值                        | 最大值 | 最小值                        | 最大值 |     |
| 1/ t <sub>CLCL</sub> | 振荡频率  | 0                          | 4   | 0                          | 8   | MHz |
| $t_{CLCL}$           | 时钟周期  | 250                        |     | 125                        |     | ns  |
| $t_{CHCX}$           | 高电平时间 | 100                        |     | 50                         |     | ns  |
| $t_{CLCX}$           | 低电平时间 | 100                        |     | 50                         |     | ns  |
| $t_{CLCH}$           | 上升时间  |                            | 1.6 |                            | 0.5 | μs  |
| $t_{CHCL}$           | 下降时间  |                            | 1.6 |                            | 0.5 | μs  |

# 典型特性

后续图表表明了器件的典型特点。这些数据并没有进行 100% 的测试。功耗测量的条件为所有 I/O 引脚配置为输入(有上拉)。正弦波发生器作为时钟。

掉电模式的功耗与时钟的选择无关。

器件功耗受以下因素影响:工作电压,工作频率,I/O口的加载,I/O口变换频率,执行的代码以及工作温度。主要因素是工作电压和频率。

容性负载的功耗可由公式  $C_L*V_{CC}*f$  进行计算。式中, $C_L$  为负载电容, $V_{CC}$  =工作电压,f=I/O 引脚的平均开关频率。

器件曲线标度高于测试的极限。使用时一定要按照订购器件的指标来使用。

工作于掉电模式时,看门狗使能及禁止两条曲线之差即表示了看门狗的功耗。







## 图 72









图 76



### ANALOG COMPARATOR CURRENT vs. V cc





图 79







## 图 81

### WATCHDOG OSCILLATOR FREQUENCY vs. Voc



图 82





# PULL-UP RESISTOR CURRENT vs. INPUT VOLTAGE $V_{\rm cc}$ = 2.7V



## 图 84

# I/O PIN SINK CURRENT Vs. OUTPUT VOLTAGE $V_{\rm ol} = 5 \rm V$



图 85





# I/O PIN SINK CURRENT vs. OUTPUT VOLTAGE $V_{\text{tot}} = 2.7V$



## 图 87

# VO PIN SOURCE CURRENT vs. OUTPUT VOLTAGE $V_{\rm obs} = 2.7 \rm V$





# 定货信息

| 速度(MHz) | 电源(V)     | 定货号                                | 封装          | 工作范围               |
|---------|-----------|------------------------------------|-------------|--------------------|
| 4       | 2.7 – 6.0 | AT90S2333 – 4AC<br>AT90S2333 – 4PC | 32A<br>28P3 | 商用<br>(0℃ - 70℃)   |
| 7       | 2.7 - 0.0 | AT90S2333 – 4AI<br>AT90S2333 – 4PI | 32A<br>28P3 | 工业<br>(-40℃ - 85℃) |
| 8       | 4.0 – 6.0 | AT90S2333 – 8AC<br>AT90S2333 – 8PC | 32A<br>28P3 | 商用<br>(0℃ - 70℃)   |
| 8       | 4.0 – 0.0 | AT90S2333 – 8AI<br>AT90S2333 – 8PI | 32A<br>28P3 | 工业<br>(-40℃ - 85℃) |
| 4       | 2.7 – 6.0 | AT90S4433 – 4AC<br>AT90S4433 – 4PC | 32A<br>28P3 | 商用<br>(0℃ - 70℃)   |
| 4       | 2.7 – 0.0 | AT90S4433 – 4AI<br>AT90S4433 – 4PI | 32A<br>28P3 | 工业<br>(-40℃ - 85℃) |
| 8       | 4.0 – 6.0 | AT90S4433 – 8AC<br>AT90S4433 – 8PC | 32A<br>28P3 | 商用<br>(0℃ - 70℃)   |
| [       |           | AT90S4433 – 8AI                    | 32A         |                    |

### AT90S2333/4433

| AT90S4433 – 8PI | 28P3 | 工业             |
|-----------------|------|----------------|
|                 |      | (-40°C - 85°C) |

|      | 封装类型            |
|------|-----------------|
| 32A  | 32 脚,1.0mm,TQFP |
| 28P3 | 28 脚,0.3'',PDIP |

# 开发过程及所需工具

# 汇编软件

AVR ASM(免费软件,可从<u>www.atmel.com</u>或<u>WWW.SL.COM.CN</u>下载)

# 仿真器

AVR ICE(STDPOD 或 ADCPOD),或 ICE 200。 调试软件为 AVR STUDIO(免费软件,可 从<u>www.atmel.com</u>或<u>WWW.SL.COM.CN</u>下载)

# 下载器

START KIT 200 或第三方厂商(如:广州天河双龙电子有限公司 SL-AVR,LT-48.)