# 超声测距系统的设计

duskmoon314<sup>1</sup>, Phynon<sup>2</sup>

(1. github/duskmoon314; 2. github/Phynon)

### 0 课程任务和实验要求

### 0.1 课程任务

《电子电路课程设计》是一门综合应用模拟电路和数字电路理论进行电子系统设计的课程,要求设计并制作具有较完整功能的小型电子系统,它侧重于电子技术理论知识的灵活运用和设计的创新,因此具有系统性、综合性和探索性。课程任务有:

- (1) 掌握一般电路系统的设计思路和方法
- (2) 培养系统观念和工程观念、解决电路实际 问题的能力和探索创新精神
  - (3) 培养实验研究的总结和表达能力

### 0.2 实验要求

设计并制作一个超声测距系统。

(1) 基本要求:

用示波器显示并测量出接收波与发射波的时延, 计算出测量距离。

测量距离大于 1m,显示精度为 0.01m,数字显示测量结果,并能动态更新。

测量距离大于 2m, 显示方式同上。

(2) 提高要求:

实现测量距离的稳定显示,即显示不闪烁。

## 1 实验设计

### 1.1 总体方案设计

此超声测距系统基于分为三个部分:

- (1) 40kHz 窄脉冲的放大与发射;
- (2) 超声波信号的接收、放大、整形与数字化;
- (3) 时钟生成、脉冲信号调制、计数与显示。

前两个部分需进行模拟电路设计,第三个部分则需进行数字电路的设计。考虑到硬件的可靠性,我们使用 Verilog 硬件描述语言和基于 Xilinx Artix 7 FPGA 的 EGO1 开发板进行第三部分的设计,使用直插式 LF347 和 CD40106 等器件进行前两个部分的设计。

测距系统的工作流程为:

- (1) FPGA 产生受 34Hz 窄脉冲调制的 40kHz 方波,同时开始以 17kHz 的频率计数;
  - (2) 放大调制波并使用超声波发射装置发射;
- (3) 接收返回的超声波,放大、数字化并整形, 输入 FPGA;
- (4) FPGA 检测到信号前沿,暂停计数,寄存计数并显示;
- (5) 下一个 34Hz 到来时回到 1, 重复所有步骤。

使用 17kHz 进行计数,计数结果为以 1cm 为分度的测距结果,满足精度要求。使用 34Hz 作为每次测量步骤的起始点,保证可以使用 17kHz 计数从 0到 499,即量程可达 5m,满足量程要求。

### 1.2 电路框图设计

电路的整体设计框图如图1所示。其中中间虚线 表示 FPGA,用于实现总体方案设计中部分(3)。其 上方为超声波发射部分,下方为超声波接受部分,分 别对应于总体方案设计的部分(1)和部分(2)。



图 1: 电路框图

### 1.3 数字电路设计

如总体设计所述,本实验为保证硬件的可靠性,使用 Verilog 硬件描述语言 FPGA 开发板实现时钟生成、信号调制、计数与显示等功能,并将关键接口通过板上引脚与外围电路连接,完成整体设计。数

字电路部分原理图见图 2, Verilog 代码与约束文件见附件。下面分模块进行介绍。



图 2: 数字电路原理图

### 1.3.1 时钟生成于信号调制模块

如总体设计所述,本实验需要  $40 \mathrm{kHz}$ 、 $17 \mathrm{kHz}$ 、 $1 \mathrm{kHz}$  时钟和  $34 \mathrm{Hz}$  窄脉冲。使用 FPGA 板载  $100 \mathrm{MHz}$  时钟,并结合计数分频,生成周期为  $25 \mu \mathrm{s}$ 、 $58.82 \mu \mathrm{s}$ 、 $1 \mathrm{ms}$  的方波,即  $40 \mathrm{kHz}$ 、 $17.001 \mathrm{kHz}$ (误差很小,下称为  $17 \mathrm{kHz}$  时钟)、 $1 \mathrm{kHz}$  的时钟。再对  $17 \mathrm{kHz}$  时钟进行计数分频,生成占空比 0.2% 的  $34 \mathrm{Hz}$  窄脉冲。后文中分别称这些信号为  $\mathrm{clk}_40 \mathrm{k}$ 、 $\mathrm{clk}_17 \mathrm{k}$ 、 $\mathrm{clk}_1 \mathrm{k}$  和  $\mathrm{clk}_34$ 。

调制信号为窄脉冲时间段内的 40kHz 方波,故使用 clk\_40k 和 clk\_34 直接通过二输入与门得到,再通过板上针脚引出。

时钟模块仿真验证如下,上升沿间距分别为  $58.82\mu s$  和 29.41ms,证明设计正确:



图 3: 17kHz 时钟仿真波形



图 4: 34Hz 窄脉冲仿真波形

### 1.3.2 计数模块

由于需要对计数和信号发射进行控制,计数器需要一个复位信号、一个使能信号以及计数信号和输出信号接口。实验中使用 clk\_34 作为复位信号,当 clk\_34 上升沿到来时将计数器复位为 0,并将使能信号 enable 置为 1, 开始对 clk\_17k 进行计数。当超声波接收装置接收到回波的信号经外围电路处理

后传入 FPGA, 会先使用逻辑判断此时计数是否大于等于 20, 如果为是则将 enable 拉低为 0, 停止计数器计数。输出信号为 12 位 BCD 码, 满足 clk\_34对应计数 0-499 的需要, 即量程为 5m, 精度 0.01m。

是否大于 20 的判断是本检测器的死区设置。根据实验的观察,超声波发射装置发射的信号会直接传到接收装置中,这个干扰信号距离信号发送时间基本在 1ms 以内,故添加死区以排除干扰。

### 1.3.3 显示模块

本实验使用 FPGA 板上 7 位数码管进行显示。由于计数器输出为 12 位 BCD 码,显示部分需要将其转为 7 位数码管控制信号,在每次 clk\_34 的上升沿到时将前一个周期的计数结果存在寄存器后使用组合逻辑转为控制信号进行显示。由于使用的FPGA 板的数码管间不独立,使用 1kHz 时钟对三个数码管进行扫描显示。

### 1.4 数字电路仿真分析

为确认 Verilog 代码与设计功能相一致,我们利用 Vivado 的仿真功能,结合如下代码进行测试:

即将 FPGA 生成的调制信号延时 2058823ns 后 传入信号接收端口,用来测试是否能正确显示 34。 仿真得到波形如图5。



图 5: 数字电路仿真波形

由于刚上电时的复位信号,导致第一次发射调制信号前有一小段未定状态信号,故第一个运行周期少计一次为 33,之后正常计数得到 34。传输给板上数码管的信号也符合 033 对应的 10111111\_01001111\_01001111 (最高位为小数点控制信号),功能正常。

通过仿真,我们确认代码与设计功能相符,各 部分均符合预期在理想的信号条件下正常工作。

### 1.5 模拟电路设计

根据框图,整个设计的模拟电路分为发射机和 接收机两个部分。

发射机接受从 FPGA 传来的窄脉冲输入,将窄脉冲信号放大后送入扬声器,扬声器将电信号转化为超声信号,发送到大气中。

接收机的传感器将拾音得到的超声信号直接变为电信号,输入给后面的放大电路。信号经两级反相放大后,信号与一个参考电平作比较,以滤去大部分噪声,再经电平匹配和整形,压限成 FPGA 可接受的幅值,再送入 FPGA,进行后续的检测和计数处理。

### 1.5.1 超声波发射电路

由于调制好的窄脉冲已经由 FPGA 产生,发射 电路相对来说就比较简单。为方便起见,使用 LF347 构建同相比例放大电路,放大倍数一开始定为 2 倍, 在完成了电路的功能测试之后,又进行优化,增大 到 3 倍。

#### 1.5.2 超声波接收电路

传感器直接产生的电信号幅值在 mV 量级,频 率为 40kHz。放大电路可以采用反相放大和同相放 大两种设计,由于传感器没有直流通路,采用同相放 大就必须额外增加运放的直流通路。考虑到运放摆 率的问题,我们的放大电路采用 LF347 实现。LF347 的增益带宽积为 4MHz, 因此每级比例放大的倍数 不能超过 100 倍。根据课程资料提供的放大电路设 计方案, 我们采用两级反相放大, 每级的放大倍数 为 100 倍, 两级放大电路之间设置一个交流耦合电 容,容值需要视情况选取合适的值。电压比较器仍 然使用 LF347 同两个限流电阻构造而成,参考电 平由某个固定电压经电位器分压而产生, 可以根据 实验中的具体情况来调节。我们使用一个限流电阻 和两个 CD40106 反相器构造电平匹配和整形电路, CD40106 的供电电压由 FPGA 开发板自带的 3.3V 电源提供,从根本上避免了输出信号电平过高烧坏 FPGA 的可能性。信号经过两个反相器之后被量化, 可以认为是实现了模拟转为数字。

### 1.6 模拟电路仿真分析

### 1.6.1 发射电路仿真分析

在设计时,按照发射电路放大倍数为 2 倍进行 仿真。Multisim 不方便接入直接调制好的短脉冲,因 此信号源采用了两个方波相与的形式进行实现。如果不用 FPGA,则这应该也是实际电路的信号源的一个实现。根据信号源 V2 的占空比,短脉冲当中,应有 2 个或 3 个上升沿。



图 6: 发射电路仿真原理图

仿真的结果如图7所示。这一段短脉冲有 3 个上 升沿,放大后得到的输出信号存在一定的上升时间, 长得像一串梯形波,说明 LF347 的摆率虽高,也并 不能称之为理想。



图 7: 发射电路仿真结果

### 1.6.2 接收电路仿真分析

接收电路的部分,相对来说较为复杂。超声波传感器的输出约为 mV 量级,我们为了模拟这个信号,在 Multisim 中加入了一个幅值为 1mV,频率为40kHz 的方波作为待接收的信号。同时,为了模拟环境中超声噪声对信号接收的影响,我们还添加了一个热噪声源,一同输入到接收电路当中。两级放大电路按照设计值进行搭建,两级之间的耦合电容起隔直流、通交流的作用,应当选择较大的电容。同样是由于仿真软件的部分限制,电压比较器的参考电压使用了两个可变电阻分压 VDD 产生,相当于使用了单个电位器。仿真当中的 CD40106 电源电压只能选取为 5V,在实际实验时,应从 FPGA 接出一个 3.3V 的电平为 CD40106 供电。

经过两级放大之后,输出的信号波形仿真如图9。



图 8: 接收电路仿真原理图

由于  $1\mu$ F 的电容容值相对不是很大,因此两级放大后的输出幅值也没有达到输入信号的 10000 倍。继续增大电容容值,刚上电时电容充电产生的延时就会增加,电路需要较长的时间才能进入正常工作状态。为了确认较好的电容容值,我们进行了多次仿真,最终实验时采用了一个  $10\mu$ F 的电容。



图 9: 两级放大仿真波形

电压比较、匹配和整形后的仿真波形如图10所示。经过高速非门之后,信号的上升时间和下降时间均可忽略不计,两个上升沿之间相距约为 25μs,信号的最低电平为 0,最高电平为 CD40106 的供电电压 5V。FPGA 检测波形前沿时关心的两个最关键的部分都没有问题,这证明了放大器后级去噪和数字化电路设计是正确的。



图 10: 匹配整形仿真波形

### 1.6.3 关键元器件作用说明

- LF347: 一个集成块上集成了 4 个放大器,其中 1 个用作发射的驱动放大器,2 个用作接收端的 两级放大,另外 1 个用来搭建电压比较器电路。
- 放大电路当中的反馈电阻: 对于同相放大器,放大倍数  $A = \frac{R_2 + R_1}{R_1}$ ; 对于反相放大器,放大倍数  $A = \frac{R_2}{R_1}$ 。依照这两个公式确定 3 个放大电路的电阻阻值。
- 耦合电容:在接收端,使交流信号从第一级放大通到第二级放大。经过多次仿真测试,这个电容的容值在 1μF 到 100μF 之间为宜。如果太小对信号的容抗会很大,交流信号很难通过;如果太大,上电时的延时会很高,电路需要较长时间才能进入正常工作状态,不过这一问题可以通过适当调整后级比较器的参考电平来解决。实验中使用的容值为 10μF,收到了预期的效果。
- 电位器:靠分压调整比较器的参考电平,以滤去幅值较小的环境噪声。参考电平过低,则噪声滤不掉;参考电平过高,则会把信号和噪声一起滤掉。因此,电位器必须根据实际情况适当调整,做到既能滤去噪声,又不把回波信号也滤掉。

### 2 实验数据整理和分析

### 2.1 电路各关键节点波形

使用上述系统进行实验时,我们使用示波器观察各关键节点,以确认系统工作正确与否。下面仍接数字电路、模拟电路超声波发射部分、模拟电路超声波接收部分逐个进行分析。

### 2.1.1 数字电路波形分析

数字电路对外仅暴露经 34Hz 窄脉冲调制后的 40kHz 方波。示波器测量输出波形如图11。



图 11: 34Hz 窄脉冲调制 40kHz 波形

根据测量结果,脉冲仅存在约  $59\mu s$ ,对应 34Hz 整个周期的 0.2%,也即 17kHz 的一个周期。脉冲的 频率亦可测量确认为 40kHz。故得到的波形符合设计。

### 2.1.2 模拟电路超声波发射部分

模拟电路超声波发射部分主要将数字电路输出的波形进行放大,其波形见图12。



图 12: 发射放大电路输出波形

如图12所示,波形经放大电路后放大了 2.9497 倍,与设计的放大 3 倍相符,接近运放的饱和电压。

注意到图中有较强的振铃,波形不很理想。这个振铃主要是超声波发射装置带来的,去掉装置后波形接近标准的矩形波。推测装置中的压电陶瓷不允许高频信号通过,从而让波形表现出振铃。

### 2.1.3 模拟电路超声波接收部分

本实验中,接收电路的关键节点有两级级放大、数字化和整形,目的在于将模拟信号转化为合适的数字信号供 FPGA 进行处理。下面使用障碍物在平放在桌面的系统上方 65cm 处的波形进行验证,理论计算啊易得回波前沿应距离发射 3.82ms。



图 13: 两级放大后的接收信号

图13为接收信号经两级放大后的波形,图14为



图 14: 电压比较器输出信号

经电压比较器进行数字化后波形,可以看到总共有 四段脉冲波形,初步判断分别是直接来自发射装置、 经障碍物反射、经障碍物和桌面三次反射、天花板 反射。

经两级放大后,最主要的回波信号幅度已达到运放输出的饱和电压,且不存在除了推测来自发射装置的信号外的噪声信号,符合设计要求。经过电压比较器后,信号被数字化为高电平 5V 的方波信号,噪声信号被滤去,符合设计要求。实验中我们得到电压比较器的参考电压在 0.5-0.7V 比较合适,过小的比较电压无法除去噪声,过大的比较电压会将距离远的回波信号滤去从而降低量程。

图15为经 CD40106 整形后输出给 FPGA 的信号。我们使用 FPGA 板上 3.3V 和 GND 接口给 CD40106 进行供电,从而得到适合输入的波形并保护 FPGA。实验测量得到输出波形幅值 3.4V,矩形波清晰没有噪声,满足设计要求。

可以看到,后面三段脉冲的最前沿距离发射时间分别为 3.82ms、7.6ms、12.06ms,换算为距离得到 64.94cm、129.2cm、205.02cm,恰好是装置到障碍物的距离、装置到障碍物的距离的两倍、装置到天花板的距离,与上面的判断一致。最前面的脉冲推测为直接来自发射装置,其存在时间约为 1ms,对应障碍物据系统约 17cm,故设计中的死区设置为 20cm 是合适的。

### 2.2 不同距离测量情况

为验证系统的量程涵盖 20cm-2m 的范围,我们使用记录 FPGA 板上数码管示数、人工测量、示波器测量换算的方法对 30cm、60cm、90cm、120cm、桌面到天花板(减去系统高度后为 2.02m)进行测试。结果记录于表1。部分测试的示波器波形见图16。

表中的实际距离为人工使用卷尺测量,由于测



(a) 经障碍物一次反射



(b) 经障碍物和桌面三次反射



(c) 天花板反射

图 15: CD40106 整形后输出信号

试时系统放于桌面,障碍物由人握住保持在发射与接收器正上方,可能存在 1cm 左右的误差。表中的延时和换算对应示波器测量波形得到的回波前沿与发射脉冲的距离。示数为 FPGA 板上数码管显示的数字换算为以 cm 单位后的数据。示波器测量延时进行换算采用方式为:使用游标测量延时  $\Delta_t$ (ms),然后计算  $d = \frac{340\Delta_t}{2}$ (mm)。

总体上,示数与实际距离偏差较小,系统在设计的量程范围内正常工作。但由于测量时障碍物的实际距离与人工测量存在偏差,故实际距离和示数间存在约±1cm的误差。

为了测试系统的有效量程,我们将系统放置与

表 1: 不同距离超声波测距结果

| 实际 (cm) | 延时 (ms) | 换算 (cm) | 示数 (cm) |
|---------|---------|---------|---------|
| 30      | 1.8     | 30.6    | 30      |
| 60      | 3.58    | 60.86   | 60      |
| 90      | 5.3     | 90.1    | 90      |
| 120     | 7.04    | 119.68  | 119     |
| 202     | 11.9    | 202.3   | 202     |

地面,尝试测试水平发射和竖直发射测试天花板距离两种情况。由于实验室水平发射超声波易受桌椅和其他同学的干扰,在 2.5m 以外较难调试,我们最终竖直发射测得收发装置据天花板为 2.81m,装置示数见图17。基本上在 2.8m 的范围内,系统都能准确显示,但越远越容易受到干扰,造成短时间内的示数错误。

### 2.3 系统误差分析

我们设计的超声测距系统虽然实验结果比较理想,但仍存在一些误差,导致部分情况下最后一位示数存在闪烁的现象。总体来看,误差可以分为电路设计引入的误差和测距时人工操作引入的误差。

电路设计上,有如下误差:

- (1) 发射的受 34Hz 窄脉冲调制的 40kHz 方波 并不一定在  $clk_3$ 4 的上升沿发出,而是可能延后最 多  $12.5\mu s$ ,即  $clk_3$ 4 的上升沿时  $clk_4$ 0k 恰为低 电平。故计数结果存在一定的偶然误差;
- (2) 计数器按照给定的 clk\_17k 时钟进行离散 计数,而非连续测量,这是系统误差;
- (3) 电路各部分存在时延,实际发射和接收的时间差会略小于系统测量的时间,这是电路系统的系统误差;
- (4) 电路使用的实验平台电位器似乎存在老化问题,导致电压比较器的参考电压偶尔出现一瞬的不稳。

人工操作引入如下误差:

- (1) 发射和接收装置不在同一水平面带来的系统误差;
- (2) 发射和接收装置不正对障碍物带来的系统 误差;
- (3) 验证系统正确性时人工测量障碍物与装置 距离的偶然误差;
  - (4) 测量时障碍物位置不确定引入的偶然误差。



(a) 30cm



(b) 60cm



(c) 90cm

图 16: 部分距离测试示波器波形

## 3 实验总结

### 3.1 实验完成情况

实验耗时一天半,测量距离为 20cm-2.8m,精度 0.01m, FPGA 示数约 30ms 更新一次,稳定无闪烁,达到提高要求。系统经助教验收合格。

### 3.2 设计问题

### (1) 测试时部分场景下接收不到回波。

在系统的全部功能已经完成,进行测试时,我们使用实验平台的盖子做障碍物,上下移动来调整障碍物同系统间的距离。在距离小于 1m 时,系统的示数能够正常显示:在距离超过 1m 时,系统大



图 17: 量程测试时装置

部分时间之内常显 2.03m 的示数。这说明系统并未接收到障碍物反射来的回波,接入示波器观察和测试,也并未看到回波波形。经过一段时间的排查,我们最终发现,系统接收不到回波的原因是,手持障碍物移动到一定距离后,目测不准,与系统测距的方向偏斜过大,发射波根本没有打在障碍物上,系统自然只能接收到天花板反射的回波。

解决办法: 在之后的测试中, 我们小心移动障碍物, 确保障碍物一直在系统测距的方向上移动, 解决了这个问题。

### (2) 示数剧烈闪动。

在模拟电路部分搭好,首次将输入信号接入FPGA时,我们发现用来显示示数的数码管所有位均在不停地剧烈闪动。无论障碍物距离系统远近,系统的显示都有问题,根本无法正常读出示数。不过,在移动障碍物的过程当中,我们观察到:障碍物移动大约0.1m,不断闪动的示数随之发生了10次抖动。这一现象说明,烧入FPGA的程序计数部分没有问题,仅仅是数显存在问题。同时,我们请教了孙忆南老师,孙老师一眼就推定了是数码管显示部分出了问题,让我们对老师多年以来积累的经验有了新的认识。

解决办法:我们将逐位扫描数码管的时钟频率从 10MHz 降到 1kHz,同时修改了显示的逻辑。我们原本设置了一个寄存器,用来缓存显示的内容,而复位时产生的 0 也会持续不断地写入其中,导致数显混乱。将其逻辑修改之后,我们阻止了复位时产生的 0 写入该寄存器,最终使得数码管正常显示。

#### (3) 死区问题

障碍物同系统间的距离。在距离小于 1m 时,系统 在初步设计时,我们根据硬件设计比赛使用超的示数能够正常显示;在距离超过 1m 时,系统大 声波传感器的经验,考虑过死区问题,但不知道设

码,但判断条件永假,待测试后选定。测试发现干 扰信号存在于最初的 1ms 区间内,对应十几 cm 的 测距。出于代码的简便, 我们仅作了小于 20cm 的判 断,实际可能可以进一步缩小死区。

此外,据同一时间实验的同学所说,可以通过 将发射装置和接收装置固定在一起消除最初的干扰 信号。但我们测试并未成功消除, 故采用上方所述 死区的设置。未能进一步探索其他消除干扰的方式, 十分遗憾。

#### 3.3 实验感想

本次实验相比电子电路与系统基础实验最后的 大实验,更具有挑战性。我们凭此次实验,结合所 学的模拟电路和数字电路知识, 利用课程资料围绕 FPGA 设计了有效且可靠的超声波测距系统, 既温 习电路知识, 又锻炼调试能力, 收获颇丰。

由于受疫情影响,春季学期数字逻辑预处理器 基础实验中基本无缘使用 FPGA。我们认为只写过 Verilog 语言而没有实际用 FPGA 测试非常遗憾,故 本次实验我们最初便决定使用 FPGA。在参照之前 实验中自己实现的频率记的相关代码后, 我们完成 了最初的系统,经 Vivado 仿真主要测距功能正常。 但实际上板时却发现数码管显示异常, 剧烈闪烁。我 们首先采取更改代码,将 11 位 BCD 计数输出到板 上的 LED, 确认计数无误。进而寻求孙老师的帮助, 并在孙老师判断为显示模块代码应该有误后,我们 经网络搜索确定是数码管扫描频率过高,导致 LED 无法顺利完成点亮和熄灭。在更改了扫描频率后显 示模块顺利显示测距结果,系统正常工作。

与同时进行实验的同学交流时了解到使用直插 式器件存在许多困难: 生成的方波不标准、难以得 到占空比非常小的窄脉冲、计数器连线复杂等。而 我们使用 FPGA 进行设计非常顺利得到了所需的各 种方波和占空比仅为 0.2% 的窄脉冲, 也不需要考 虑计数器如何连线。在交流过后, 部分同学也选择 了尝试 FPGA,极大地简化了电路并顺利完成实验。 我们认为,虽然使用 FPGA 导致对模拟电路调试经 验略有欠缺,但增进了 Verilog 和 FPGA 相关的经 验,并弥补了欠缺的数字电路实际调试经验,让我 们受益匪浅。

在模拟电路调试中, 我们发现有时候非常难以 找到问题。最初回波经两级放大和数字化与整形后, 仍有非常多的噪声。我们尝试更改参考电压,但并

置多大的死区是合适的。故最初仅保留了死区的代 未明显效果。在更换超声波接收器后质量明显上升, 质量较好的超声波接收器或许也是实验顺利的一个 原因。在模拟电路的调试过程中,我们对分模块进 行检测带来的益处有了更为深刻的理解。

> 此外,我们认为这个实验的多径效应非常严重, 更多消噪方法如匹配滤波等,还有待思考。或许应 该进一步结合信号与系统的相关知识,进一步优化 此测距系统。

感谢老师和助教给予的调试帮助。

### 附录 A 电路原理图



图 18: 电路原理图

## 附录 B 实验原始数据





# 附录 C 成本分析

表2为本实验中使用元器件数量及价格。

表 2: 实验所用元器件数量及价格

| 元器件       | 数量 (个) | 价格 (元)      |
|-----------|--------|-------------|
| 电阻电容      | 9      | 0.9         |
| TI LF347N | 1      | 1.8         |
| CD40106   | 1      | 0.3         |
| 电源        | 1      | 20          |
| 电位器       | 1      | 2.5         |
| EGO1 FPGA | 1      | $9.228^{*}$ |

\*: EGO1 FPGA 开发板平均占用率为 2.6367%, 折算价格为 350\*2.6367%=9.228(元)。

|     | Utilization | Available | Utilization % |
|-----|-------------|-----------|---------------|
| LUT | 109         | 20800     | 0.52          |
| FF  | 103         | 41600     | 0.25          |
| Ю   | 15          | 210       | 7.14          |



图 19: FPGA 占用率