

#### Préambule

Je ne connais rien à la sécurité, et mon unique objectif est d'expliquer le comportement du matériel qui mène à ces résultats.

Je ne suis en particulier pas capable d'expliquer comment on peut exploiter les failles présentées dans des systèmes informatiques opérationnels

- Mesure précise du temps sur x86 64
- Hiérarchie mémoire et invalidation sur x86 64
- Exécution spéculative source de l'accélération de l'exécution séguentielle depuis 20 ans ne jetons pas le bébé avec l'eau du bain!
- Meltdown et Spectre attaques utilisant ces mécanismes dévoilées le 3 janvier 2018

SM'17 2 / 22



### Instruction assembleur rdtscp:

Reads the current value of the processor's time-stamp counter (a 64-bit MSR) into the EDX :EAX registers and ... The processor monotonically increments the time-stamp counter MSR every clock cycle and resets it to 0 whenever the processor is reset. <sup>1</sup>

```
#include <stdint.h>
#include <x86intrin.h>
register uint64_t cycle;
uint32_t x;
/*
* lit le cycle courant
*/
cycle = __rdtscp(&x);
```

<sup>1.</sup> Source: Intel® 64 and IA-32 Architectures Software Developer's Manual Vol. 2, 4-547.

## Tournons le programme time.c!

```
#include <stdio.h>
    #include <stdint.h>
    #include <x86intrin.h>
    uint64 t cvcle. delta:
    uint32_t x;
    int main(int argc, const char** argv)
     cycle = __rdtscp(&x);
     delta = __rdtscp(&x) - cycle;
10
     printf("Delta en cycles : %lld\n". delta):
11
     return o:
12
```

```
petrotatilleul[master]+1]% ./a.out
Delta en cycles : 58
petrotatilleul[master]+1]% ./a.out
Delta en cycles : 165
petrot@tilleul[master|+1]% ./a.out
Delta en cycles : 185
petrot@tilleul[master|+1]% ./a.out
Delta en cycles : 165
petrotatilleul[master]+1]% ./a.out
Delta en cycles : 183
petrotatilleul[master]+1]% ./a.out
Delta en cycles : 194
```

Quelques variations, mais on parle ici de mesurer  $\approx$  170 cycles à plus de 3GHz!

Frédéric Pétrot SM'17 5 / 22



#### LATENCES D'ACCÈS AUX DONNÉES

Intel i7-4770 (Haswell), 3.4 GHz (Turbo Boost off), 22 nm. RAM : 32 GB (PC3-12800 cl11 cr2) 2

- L1 Data cache = 32 KB, 64 B/line, 8-WAY.
- L1 Instruction cache = 32 KB, 64 B/line, 8-WAY.
- L2 cache = 256 KB, 64 B/line, 8-WAY
- L3 cache = 8 MB, 64 B/line
- L1 Data Cache Latency = 4 cycles for simple access via pointer
- L2 Cache Latency = 12 cycles
- L3 Cache Latency = 36 cycles (3.4 GHz i7-4770)
- RAM Latency = 36 cycles + 57 ns (3.4 GHz i7-4770)

SM'17 6/22

Source: http://www.7-cpu.com/cpu/Haswell.html

#### Instruction assembleur clflush:

Invalidates from every level of the cache hierarchy in the cache coherence domain the cache line that contains the linear address specified with the memory operand.  $^{\rm 3}$ 

```
#include <x86intrin.h>
uint32_t x;
/*
* Invalide les lignes des caches cachant le contenu de l'adresse de x

*/
_mm_clflush(&x);
```

Frédéric Pétrot

<sup>3.</sup> Source: Intel® 64 and IA-32 Architectures Software Developer's Manual Vol. 2, 3-139.

### Tournons le programme inval.c!

```
#include <stdio.h>
2 #include < stdint.h>
3 #include <x86intrin.h>
4 uint32_t array[256 * 16]; uint64_t cycle, delta; uint32_t x; volatile uint8_t u;
int main(int argc, const char** argv)
6
     /* Écriture dans array pour éviter le copy-on-write de pages à zéro */
     for (size t i = 0; i < 256; i++) arrav[i * 16] = 1;
     for (int i = 0; i < 256; i++)
        _mm_clflush(INVALIDATE ? &array[i * 16] : &array[o]);
     cvcle = rdtscp(&x):
     for (int i = 0: i < 256: i++) u = arrav[i * 16]:
     delta = __rdtscp(&x) - cvcle:
     printf("Delta (%s): %lld\n", INVALIDATE ? "inv" : "cached", delta);
14
     /* Que le compilo n'efface pas tout en optimisant ! */
15
     return (char)array[random()%(256 * 16)];
16
17
```

```
petrot@tilleul[master|+1]% gcc -O3 inval.c -DINVALIDATE=0
  petrot@tilleul[master]+1]% for i in $(seg 1 8) : ./a.out
  Delta (cached):2812
  Delta(cached):7772
  Delta (cached):3349
  Delta(cached):3323
  Delta(cached):3314
 Delta(cached):2991
9 Delta(cached):3047
Delta (cached):3056
  petrot@tilleul[master|+1]% gcc -O3 inval.c -DINVALIDATE=1
  petrot@tilleul[master|+1]% for i in $(seg 1 8); ./a.out
  Delta(inv):8752
14 Delta(inv):8452
15 Delta(inv):9824
16 Delta(inv):8108
17 Delta(inv):10560
18 Delta(inv):8656
19 Delta(inv):8444
 Delta(inv):8484
```

#### Information inattendue accessible!

On peut savoir si une ligne de cache a déjà été lue en mesurant le temps qu'il faut pour lire une donnée qu'elle contient C'est un canal caché qu'un attaquant peut exploiter!<sup>a</sup>

a. Timing (Side-channel) attack.

### Exemple avec un tableau

- invalidation tableau (modulo la taille de la ligne de cache + voies + ...)
- chargement valeur à index donné
- parcours tableau en mesurant le temps
- temps le plus faible indique indice préalablement accédé
- c'est statistique, on essaye de nombreuses fois

SM'17 11 / 22



Frédéric Pétrot

<sup>4.</sup> Source: papier Meltdown



#### EXÉCUTION SPÉCULATIVE

Exécution d'instructions, possiblement plusieurs centaines, « en avance » Pas de modifications de l'état architectural de la machine Modification de l'état micro-architectural : caches, stations de réservation, etc

# Pour cacher la latence de certaines opérations

- prédiction de branchement
- prédiction des adresses de retour de fonctions
- prédiction de valeurs (plus rare)

- ...

Processeurs modernes spéculatifs par nature Exécution O-O-O source de la performance des machines modernes!

Bugs/Feature (?) hardware

Levée d'exceptions tardive lors d'un accès interdit

Frédéric Pétrot

SM'17



# Meltdown : exploitation de la levée tardive d'exceptions

Course entre accès mémoire et vérification des droits d'accès dans TLB Intel

```
; rcx : adresse noyau
; rbx : tableau espion user pointé par rbx totalement invalidé
mov al, byte [rcx] ; rax chargé avec octet noyau
mov rdx, qword [rbx + rax] ; rdx chargé spéculativement @ rbx + rax
```

- exception levée
- gestionnaire d'exception (accessible utilisateur en C à travers sigactions) du programme malfaisant parcours le tableau et mesure les temps pour chaque indice
- temps minimum pour l'indice qui vaut rax

Frédéric Pétrot SM'17 14/22

# Correction par logiciel

Kernel Page Table Isolation

Changement de table de pages lors des appels systèmes Plus de mapping du kernel dans la TLB  $\Rightarrow$  page fault immédiate sur accès kernel

Frédéric Pétrot SM'17 15 / 22

## Spectre v1 : exploitation de la prediction de branchement <sup>a</sup>

a. https://github.com/Eugnis/spectre-attack

```
void victim_function(size_t x)
{
   if (x < array1_size) /* entrainé avec x = 0 */
        temp δ= array2[array1[x] * 512]; /* array2 invalidé au départ */
}</pre>
```

- &array1 + x : adresse du secret (x invalide)
- prédicteur de branchement prédit « pris »
- accès à array1[x] fait, récupérant k, puis accès à array2[k]
- outcome de la branche = « non-pris »
- parcours array2, temps minimum pour indice = k

Frédéric Pétrot

Ne marche heureusement qu'à l'intérieur d'un même processus (par ex. entre les onglets d'un navigateur, ...)

Correction par logiciel

Navigateurs (interpréteurs javascript)

Plus de tampons partagés entre onglets Plus d'accès à la mesure du temps précise (granularité 20µs) a

a. Source: https://blog.mozilla.org/security/2018/01/03/ mitigations-landing-new-class-timing-attack/.

Autres programmes

???

SM'17

17 / 22

# Spectre v2 : exploitation de la prédiction des branches indirectes

Viser une instruction de branchement indirect dans le programme victime dont la cible est en mémoire :

```
jmp *%rdx ou call *%rdx
```

- évincer ligne contenant adresse cible du cache
- processeur exécute quelques centaines de cycles spéculativement en utilisant la prédiction de « base »
- cette dernière a pu être entraînée grâce à un autre processus sur le même processeur, par ex. sur un autre thread matériel
  - faire une copie du processus (copy-on-write après un fork par ex.)
  - entraîner un saut indirect dans la copie à ce qu'il pointe à l'endroit du code que l'on veut exécuter dans la victime le code cible ne fait rien dans la copie marche car prédicteur de branchement partagé par tous les threads matériels

SM'17 18 / 22

- appel dans la victime ⇒ code à l'adresse apprise exécuté spéculativement
- le processeur détricotera ce qu'il a fait spéculativement, mais modification de l'état du cache => fuite d'information possible
- nécessite l'utilisation d'un gadget (suite d'instructions que l'on peut détourner dans le code de la victime)

Procédé plus complexe que les précédents, mais que les hackeurs connaîssent et maîtrisent par ailleurs

Frédéric Pétrot SM'17 19 / 22

# Correction par logiciel

Utiliser une suite d'instructions trompant le prédicteur pour les programmes « sensibles »

Changement de la génération de code dans les compilateur pour les sauts indirects a

- fait dans gcc
- bientôt llvm

Recompilation des programmes « sensibles » : Linux, Xen, ...

a. Source: https://support.google.com/fags/answer/7625886.

SM'17 20 / 22

## **Exécution spéculative**

- source de la performance
- source de failles de sécurité par canal temporel caché

# **Corrections logicielles**

- contournements plutôt que solutions définitives
- coût variable, mais mesurable, de quelques % a des dizaines de pourcents
- ⇒ sans doute pas viables sur le long terme

SM'17 21 / 22

#### **Corrections matérielles**

- se priver de la spéculation ⇒ chute de la performance séquentielle
- invalider tous les caches en cas de mauvaise prédiction ⇒ impossible
- interdire l'accès à certaines resources en mode user est délicat
  - micro-novaux avec drivers en user space
  - jeux vidéo avec des dépendences sur les durées fines pour les intéractions
  - etc. ...
- ⇒ coût matériel et en performance sans doute important

SM'17 22 / 22