

## **UMA-coherence-quizz-2.pdf**



Arnau\_FIB



**Paralelismo** 



3º Grado en Ingeniería Informática



Facultad de Informática de Barcelona (FIB) Universidad Politécnica de Catalunya



## GANA UNA BECA PARA ESTUDIAR EN AUSTRALIA GRATIS!

¡Escanea el código QR y participa en el sorteo!



¿NO SABES QUÉ HACER CON TU VIDA? ¡VETE A AUSTRALIA! TAMPOCO SABRÁS QUÉ HACER, ¡PERO ESTARÁS EN AUSTRALIA!

## Beca completa iati Tahina-Can

Ruta de 11 días por Etiopía valorada en 1950€

Una iniciativa del Máster de Periodismo de Viajes de la UAB





| Començat                                | el dilluns, 22 març 2021, 09:50                                                                                                                                                                                                                                                                                                                                                                                                                     |
|-----------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Est                                     | at Acabat                                                                                                                                                                                                                                                                                                                                                                                                                                           |
| Completat                               | el dilluns, 22 març 2021, 09:52                                                                                                                                                                                                                                                                                                                                                                                                                     |
| Temps empr                              | at 2 minuts 15 segons                                                                                                                                                                                                                                                                                                                                                                                                                               |
| Qualificac                              | ió 6,00 sobre 6,00 (100%)                                                                                                                                                                                                                                                                                                                                                                                                                           |
| regunta <b>1</b> prrecte  untuació 1.00 | Assuming a UMA system with two processors, sharing the access to 8 GB of main memory. Coherence is implemented with snooping write-invalidate MSI.                                                                                                                                                                                                                                                                                                  |
| obre 1,00                               | Assuming initially empty caches, let's consider the following sequence of memory accesses to the same memory address w0, r0, w0, r1, r0, w1, w0, r1 (being rx a read access by processor x and wx a write acces by processor x). In order to answer the following questions we suggest you do a table showing the CPU event (PrRd or PrWr), bus transaction (BusRd, BusRdX, BusUpgr or Flush) and cache line status (M, S or I) for each processor. |
|                                         | Is it true that all accesses to memory in the previous list always imply a bus transaction placed on the bus by the corresponding snoopy?                                                                                                                                                                                                                                                                                                           |
|                                         | Trieu-ne una:                                                                                                                                                                                                                                                                                                                                                                                                                                       |
|                                         | Respostes                                                                                                                                                                                                                                                                                                                                                                                                                                           |
|                                         | ○ Vertader                                                                                                                                                                                                                                                                                                                                                                                                                                          |
|                                         | ● Fals ✓                                                                                                                                                                                                                                                                                                                                                                                                                                            |
|                                         |                                                                                                                                                                                                                                                                                                                                                                                                                                                     |
|                                         | Well done! there are three accesses by processor 0 (the two r0 accesses and second w0 access) that do no place any bus transaction                                                                                                                                                                                                                                                                                                                  |
| regunta <b>2</b><br>Correcte            | The previous sequence of memory accesses implies 2    BusRd, 2    BusRdX, 1    BusUpgr, and                                                                                                                                                                                                                                                                                                                                                         |
| untuació 5,00<br>obre 5,00              | Flush commands. In total 2 cache line invalidations are performed.                                                                                                                                                                                                                                                                                                                                                                                  |
|                                         |                                                                                                                                                                                                                                                                                                                                                                                                                                                     |

Reservados todos los derechos. No se permite la explotación económica ni la transformación de esta obra. Queda permitida la impresión en su totalidad.



Si no vas a seguir inspírate para tu i



