

# Tarjetas Gráficas y Aceleradores CUDA – MxM con Tensor Cores

**Agustín Fernández** 

Departament d'Arquitectura de Computadors

Facultat d'Informàtica de Barcelona

Universitat Politècnica de Catalunya





#### **Tensor Cores**

- □ Aparecen por primera vez con Volta.
- Los Tensor Cores son hardware específico para:



- En Volta, tenemos 8 Tensor Cores por SM.
- En las siguientes familias, hay cambios significativos:
  - 4 Tensor Cores por SM
  - Mejoras importantes en el rendimiento
  - Nuevos tipos de datos: FP64, TF32, bfloat16, FP16, FP8, INT8
  - Ya vamos por la 4º generación de Tensor Cores



#### **Tensor Cores**

- □ Se pueden utilizar muy fácilmente con librerías:
  - TensorRT, cuDNN, cuBLAS
  - Los rendimientos con estas librerías obtienen rendimientos espectaculares
- □ También se pueden programar directamente en CUDA
  - o No existen instrucciones específicas para un thread.
  - Existen funciones matriciales a nivel de warp a través de mma.h
  - Todos los threads de un warp han de trabajar juntos para operar con los Tensor Cores
  - Todos los threads de un warp han de ejecutar la misma instrucción nvcuda::wmma
- □ La información que hay en los manuales de CUDA es muy escasa
  - o La palabra "provisional" aparece muchas veces en la documentación.
  - Nadie garantiza, que las cosas no puedan cambiar en el futuro.
  - La mejor forma de informarse es con ejemplos y cursos (de Nvidia)



3 / 13

#### **Tensor Cores**

- ☐ Un Tensor Core ejecuta 64 operaciones FMA (a=a+b×c), de coma flotante, por ciclo.
  - o En una RTX 3080, tenemos 4 Tensor Cores por SM.
  - Podemos hacer 2×64×4 = 512 ops en coma flotante por ciclo en cada SM con los Tensor Cores.
- □ Los Tensor Cores soportan una gran variedad de tipos de datos y posibles tamaños de matriz. Algunos ejemplos:

|   | matrix_a    | matrix_b    | accumulator | size (m × n × k) |
|---|-------------|-------------|-------------|------------------|
| = | _half       | _half       | float       | 16×16×16         |
|   | _half       | _half       | float       | 32×8×16          |
|   | _half       | _half       | _half       | 16×16×16         |
|   | double      | double      | double      | 8×8×4            |
|   | nv_bfloat16 | nv_bfloat16 | float       | 8×32×16          |



- o Consultad el apartado "Element Types and Matrix Sizes" del "CUDA C++ Programming Guide".
- □ Los warps utilizan los Tensor Cores de forma colaborativa para procesar fragmentos de matriz

```
for (i=0; i<N; i++)</pre>
                                                            N = 2^m
  for (j=0; j<N; j++)
                                                            S = 2^t
                                                                              B(N\times N)
    for (k=0; k<N; k++)
       C[i][j] += A[i][k] * B[k][j];
                                                            N = 128
                                                            S = 16
for (pi=0; i<N; pi+=S)</pre>
  for (pj=0; j<N; pj+=S)</pre>
                                                                            C = A \cdot B
     for (pk=0; k<N; pk+=S)</pre>
       for (i=pi; i<pi+S; i++)</pre>
                                                               A(N\times N)
         for (j=pi; j<pj+S; j++)</pre>
            for (k=pi; k<pk+S; k++)</pre>
              C[i][j] += A[i][k] * B[k][j];
for (pi=0; i<N; pi+=S)</pre>
  for (pj=0; j<N; pj+=S)</pre>
    for (pk=0; k<N; pk+=S)</pre>
       MxM<S,S>(A, B, C, pi, pj, pk);
```



- □ <a href="https://cuda-tutorial.github.io/">https://cuda-tutorial.github.io/</a>
- Matrices cuadradas N×N
- $\square$  N = 2<sup>m</sup>
- □ Cada WARP calculará una porción de 16×16 elementos de la matriz resultado.

| Matrix A | Matrix B | Accumulator | Size (m × n × k) |
|----------|----------|-------------|------------------|
| _half    | _half    | float       | 16×16×16         |

□ Usaremos 256 threads

```
unsigned int nThreads = 256;
unsigned int warps_required = (N * N) / (16 * 16);
unsigned int warps_per_block = nThreads / 32;
unsigned int blocks_required = warps_required / warps_per_block;

// Invocación del Kernel
MxMTensor<DIM><<<blocks_required, nThreads>>>(dAptr, dBptr, dCptr);
```

```
template <unsigned int DIM>
 global void MxMTensor(half *A, half *B, float *C) {
 using namespace nvcuda;
 // Declaración de los fragmentos de datos con los que vamos a operar
 wmma::fragment<wmma::matrix_a, 16, 16, 16, half, wmma::row_major> a_frag;
 wmma::fragment<wmma::matrix b, 16, 16, 16, half, wmma::row major> b frag;
 wmma::fragment<wmma::accumulator, 16, 16, 16, float> acc frag;
 // Inicializa a 0.0 el fragmento "acumulador"
 wmma::fill fragment(acc frag. 0.0f):
  int warpID = (blockIdx.x * blockDim.x + threadIdx.x) / 32;
  int aRow = 16 * (warpID / (DIM / 16));
  int bCol = 16 * (warpID % (DIM / 16)):
  for (int i = 0; i < DIM; i += 16) {
   // Load colaborativo de los fragmentos de A y B a procesar
   wmma::load_matrix_sync(a_frag, A + i + aRow * DIM, DIM);
   wmma::load matrix_sync(b_frag, B + bCol + i * DIM, DIM);
    // Producto de matrices en los Tensor Cores
   wmma::mma sync(acc frag, a frag, b frag, acc frag);
 // Al acabar se quarda el fragmento de matriz resultado que se ha calculado en este bloque
 wmma::store_matrix_sync(C + bCol + aRow * DIM, acc frag, DIM, wmma::mem row major);
```

TGA: CUDA – MxM con Tensor Cores

```
using namespace nvcuda;
 // Declaración de los fragmentos de datos con los que vamos a operar
 wmma::fragment<wmma::matrix_a, 16, 16, 16, half, wmma::row_major> a_frag;
 wmma::fragment<wmma::matrix_b, 16, 16, 16, half, wmma::row_major> b_frag;
 wmma::fragment<wmma::accumulator, 16, 16, 16, float> acc_frag;
 // Inicializa a 0.0 el fragmento "acumulador"
 wmma::fill fragment(acc frag, 0.0f);
template<typename Use, int m, int n, int k, typename T, typename Layout=void> class fragment;
       matrix a
                                             half
                                                                           row major
                                                                           col_major
       matrix b
                                             float
       accumulator
```

```
int warpID = (blockIdx.x * blockDim.x + threadIdx.x) / 32;
int aRow = 16 * (warpID / (DIM / 16));
int bCol = 16 * (warpID % (DIM / 16));
```



```
for (int i = 0; i < DIM; i += 16) {
       // Load colaborativo de los fragmentos de A y B a precesar
       wmma::load_matrix_sync(a_frag, A + i + aRow * DIM, DIM)
       wmma::load_matrix_sync(b_frag, B + bCol + i * DIM, DIM);
       // Producto de matrices en los Tensor Cores
       wmma::mma_sync(acc_frag, a_frag, b_frag, acc_frag);
     wmma::store matrix sync(C + bCol + aRow * DIM, acc frag. DIM, wmma::mem row major);
                                       - bCol = 80
                                                        stride
                                                                      C almacenada
                                                                        por filas
aRow = 64 →
```

TGA: CUDA – MxM con Tensor Cores

```
template <unsigned int DIM>
 global void MxMTensor(half *A, half *B, float *C) {
 using namespace nvcuda;
 // Declaración de los fragmentos de datos con los que vamos a operar
 wmma::fragment<wmma::matrix_a, 16, 16, 16, half, wmma::row_major> a_frag;
 wmma::fragment<wmma::matrix b, 16, 16, 16, half, wmma::row major> b frag;
 wmma::fragment<wmma::accumulator, 16, 16, 16, float> acc frag;
 // Inicializa a 0.0 el fragmento "acumulador"
 wmma::fill fragment(acc frag. 0.0f):
  int warpID = (blockIdx.x * blockDim.x + threadIdx.x) / 32;
  int aRow = 16 * (warpID / (DIM / 16));
  int bCol = 16 * (warpID % (DIM / 16)):
  for (int i = 0; i < DIM; i += 16) {
   // Load colaborativo de los fragmentos de A y B a procesar
   wmma::load_matrix_sync(a_frag, A + i + aRow * DIM, DIM);
   wmma::load matrix_sync(b_frag, B + bCol + i * DIM, DIM);
    // Producto de matrices en los Tensor Cores
   wmma::mma sync(acc frag, a frag, b frag, acc frag);
 // Al acabar se quarda el fragmento de matriz resultado que se ha calculado en este bloque
 wmma::store_matrix_sync(C + bCol + aRow * DIM, acc frag, DIM, wmma::mem row major);
```

TGA: CUDA – MxM con Tensor Cores

### **Evaluación**

- MxM CUDA, versión a bloques usando Shared Memory
- MxM Tensor
- □ cuBLAS Pedantic, versión robusta de MxM en la librería cuBLAS
- □ cuBLAS Tensor, versión de MxM en la librería cuBLAS usando Tensor Cores

| DIM             | 1.024               | 2.048        | 4.096        | 8.192        |          |                        |
|-----------------|---------------------|--------------|--------------|--------------|----------|------------------------|
| MxM CUDA        | 2,34 TFLOPs         | 2,40 TFLOPs  | 2,41 TFLOPs  | 2,54 TFLOPs  |          |                        |
| MxM Tensor      | <b>12,26 TFLOPs</b> | 12,70 TFLOPs | 13,29 TFLOPs | 14,97 TFLOPs | <b>—</b> | Buen rendimiento       |
| cuBLAS Pedantic | 4,01 TFLOPs         | 12,15 TFLOPs | 14,98 TFLOPs | 11,91 TFLOPs |          |                        |
| cuBLAS Tensor   | 26,89 TFLOPs        | 42,91 TFLOPs | 53,49 TFLOPs | 57,61 TFLOPs | <b>←</b> | Hay mucho r<br>de mejo |

256 threads por bloque

### Bibliografía & Documentación

- www.nvidia.com
- ☐ Ejemplo extraído de: <a href="https://cuda-tutorial.github.io/">https://cuda-tutorial.github.io/</a>
  - MUCHOS EJEMPLOS ÚTILES.
- NVIDIA.CUDA C++ Programming Guide,version 12.2, Nvidia 2023 [LINK]
- □ cuBLAS. version 12.2, Nvidia 2023 [LINK]
- Manuales de Nvidia ACCESIBLES en <a href="https://docs.nvidia.com/cuda/">https://docs.nvidia.com/cuda/</a>
  - □ Para tener acceso total hay que registrarse.



# Tarjetas Gráficas y Aceleradores CUDA – MxM con Tensor Cores

**Agustín Fernández** 

Departament d'Arquitectura de Computadors

Facultat d'Informàtica de Barcelona

Universitat Politècnica de Catalunya



