#### CASSAFORTE A DOPPIA CHIAVE – DI MAURO ENRICO MARIA 0612704486 – GRUPPO 29

#### TRACCIA 3

Si realizzi un controllore per apertura di una cassaforte. Il controllore è basato sul riconoscimento di due sequenze di 4 bit generate da due chiavi a disposizione di personale di sicurezza. Il funzionamento è il seguente. Il primo utente deve inserire la sua chiave in una serratura. Il controllore di apertura rileva la chiave e si pone in attesa di ricevere una sequenza generata da un componente esterno (NOTA: ciò significa che la sequenza è in ingresso al controllore di apertura). Il secondo utente deve fare la stessa cosa con la sua chiave, ed il controllore di apertura si comporta in maniera analoga. Se viene riconosciuta una sequenza e, entro un tempo limite (per esempio, 10 cicli di clock), non si riconosce (per qualunque motivo) la seconda il controllore di apertura si riporta allo stato inziale e la procedura deve ripartire. La cassaforte si apre se e solo se le due chiavi sono inserite, e le due sequenze riconosciute entro il tempo limite. L'ordine delle serrature non è importante, lo studente può scegliere le sequenze di 4 bit.





# FUNZIONAMENTO & SCELTE PROGETTUALI

Il principio di funzionamento della nostra cassaforte consiste nell' inserimento di una prima chiave che deve essere riconosciuta da uno dei 2 lettori, non vi è vincolo su quale chiave debba essere riconosciuta per prima poiché abbiamo considerato che le chiavi possono essere tranquillamente invertite senza generare errori. Una volta riconosciuta la prima chiave si deve procedere nell'arco di tempo di 10 cicli di clock all'inserimento e riconoscimento della seconda chiave. Se entrambe le chiavi sono state riconosciute con successo la serratura della porta si sbloccherà e ci permetterà di aprire la cassaforte. Per come abbiamo deciso di implementare la macchina è anche possibile inserire contemporaneamente entrambe le chiavi corrette in due serrature diverse per aprire la cassaforte. Nel momento in cui la porta verrà aperta non sarà possibile richiuderla definitivamente a meno che non vengano estratte entrambe le chiavi e la porta non venga accostata in modo da far attivare un sensore che ne causerà il blocco. Se entro i 10 cicli di clock non viene registrato l'inserimento corretto della seconda chiave si entrerà in uno stato in cui sarà possibile unicamente reiterare il processo solo se verranno estratte entrambe le chiavi. Il display a sette segmenti aiuterà l'utente nella procedura di apertura della cassaforte segnalando eventuali errori.

Tutti gli ingressi e le uscite utilizzati sono considerati come sensori e attuatori a livelli.

Le chiavi vengono considerate come dispositivi elettronici esterni che generano una sequenza di 4 bit.

Per la realizzazione della nostra cassaforte è stato scelto un approccio TOP-DOWN, dividere un problema in sotto-problemi più semplici, cioè MODULARE (il diagramma a blocchi consisterà proprio nel RTL Schematic).

Abbiamo deciso di scomporre il controllore (TOP MODULE) in 4 moduli:

- RICONOSCITORE DI UNA SEQUENZA
- DISPLAY A SETTE SEGMENTI
- CONTATORE DI N CICLI DI CLOCK
- GESTORE DEGLI STATI DELLA CASSAFORTE

sezioni aggiuntive:

**DESIGN SUMMARY REPORT** 

**APPROFONDIMENTI** 

# > RICONOSCITORE DI UNA SEQUENZA

# (torna su)





Entity del modulo

Esempio di RTL-Schematic del componente con seq="0011"

Questo modulo ci permette di riconoscere una determinata sequenza di bit data in input. Se la sequenza viene riconosciuta l'uscita sarà pari ad 1, 0 altrimenti.

#### I suoi ingressi sono:

- En che sarebbe l'enable. Ci permette di abilitare o disabilitare il componente. 1 abilita, 0 altrimenti
- I\_seq che sarebbe la sequenza di 4 bit da riconoscere

#### L'uscita è:

o che sarebbe il segnale che mi segnala con 1 se la sequenza è stata riconosciuta, 0 altrimenti

#### Codice: ric\_1seq.vhd

end Behavioral;

59 60 61

```
20 library IEEE;
   use IEEE.STD_LOGIC_1164.ALL;
21
22
    -- Uncomment the following library declaration if using
23
   -- arithmetic functions with Signed or Unsigned values
24
   --use IEEE.NUMERIC_STD.ALL;
25
26
   -- Uncomment the following library declaration if instantiating
27
   -- any Xilinx primitives in this code.
28
   --library UNISIM;
29
30
   --use UNISIM.VComponents.all;
31
32
   entity ric_1seq is
33
   Generic (
      seq : std_logic_vector(0 to 3) :="0000"
34
35
   Port (
36
      En : in std_logic;
37
      I_seq : in std_logic_vector(0 to 3);
38
39
      o : out std_logic
40
41
42
   end ric_1seq;
43
   architecture Behavioral of ric_1seq is
44
45
46 begin
47
   process (En, I_seq)
48
   begin
49
      if seq=I_seq and En='1' then
50
         o<='1';
51
52
         o<='0';
53
       end if;
54
55
   end process;
56
57
58
```

Abbiamo deciso di utilizzare un parametro generic in modo tale da poter implementare questo componente più volte all' interno del Top Module e quindi renderlo un modulo di riconoscitore di sequenza generico a 4 bit. Se il generic non viene definito durante l'istanziazione del componente verrà presa in considerazione la sequenza di default "0000".

Come si può notare abbiamo utilizzato un approccio procedurale (Behavioral) che si occupa di controllare l'uguaglianza della sequenza in ingresso (I\_seq) con quella da riconoscere (seq) ed inoltre è stato aggiunto un enable (En) che permette l'abilitazione o meno di questo modulo. Dato che ad ogni variazione dell'enable e della sequenza data in ingresso avverranno variazioni sull'uscita (o) questi 2 ingressi dovranno far parte della sensitivity list del process.

#### Testbench: test\_ric1.vhd

```
LIBRARY ieee;
USE ieee.std_logic_1164.ALL;
USE ieee.std_logic_arith.ALL;
    -- Uncomment the following library declaration if using
32
     -- arithmetic functions with Signed or Unsigned values
    --USE ieee.numeric_std.ALL;
34
36
37
    ENTITY test ric1 IS
    END test_ric1;
    ARCHITECTURE behavior OF test_ric1 IS
39
          -- Component Declaration for the Unit Under Test (UUT)
41
43
44
          COMPONENT ric 1seq
45
46
            seq : std_logic_vector(0 to 3)
47
48
          PORT (
                En : IN std_logic;
                I_seq : IN std_logic_vector(0 to 3);
o : OUT std_logic
50
         END COMPONENT;
52
         --Inputs
55
         signal En : std_logic := '0';
56
57
         signal I_seq : std_logic_vector(0 to 3) := (others => '0');
58
59
         signal o : std_logic;
          - No clocks detected in port list. Replace <clock> below with
61
        -- appropriate port name
63
65
66
    BEGIN
67
68
          - Instantiate the Unit Under Test (UUT)
         uut: ric_lseq
GENERIC MAP(seq=>"0010") --sequenza da riconoscere
 69
70
71
        PORT MAP (
                En => En,
I_seq => I_seq,
 72
73
74
75
76
77
78
79
80
            Stimulus process
        stim_proc: process
begin
 81
 82
83
           wait for 10 ns;
 84
85
86
          for i in 0 to 15 loop
   I_seq<=conv_std_logic_vector(i,4);</pre>
                wait for 10ns;
 87
 88
89
           end loop;
           wait for 20 ns;
En<='0';
 90
91
92
           wait for 10ns;
 93
94
95
           for i in 0 to 15 loop
   I_seq<=conv_std_logic_vector(i,4);</pre>
               I_seq<=conv_sto
 96
97
98
           end loop;
           wait;
 99
102 END;
```

Come si può notare alla riga 69 abbiamo definito come sequenza da riconoscere "0010".

Il funzionamento di questa testbench prevede lo scorrimento di tutte le possibili combinazioni una volta con l'enable pari a 1 ed una volta con enable pari a 0.

Per fare ciò abbiamo utilizzato un for che va da 0 a 2^n\_bit-1 con n\_bit pari a 4. All'interno del for abbiamo assegnato questo numero, convertito in std\_logic\_vector su 4 bit, all'ingresso l\_seq.

Simulazione test\_ric1



Come si può ben notare dalla simulazione solamente quando la sequenza in ingresso è proprio "0010" ed En=1 allora avremo o=1, 0 altrimenti.

# > DISPLAY A SETTE SEGMENTI



Entity del modulo

# (torna su)



RTL-Schematic del componente



Tabella delle combinazioni



Questo modulo ci permette di convertire un numero codificato in bcd rappresentante i numeri da 0 a 9 e le lettere da A ad F (numeri che vanno da 10 a 15) in modo da visualizzarli sul display.

# I suoi ingressi sono:

- i che è un unsigned da 4 bit che rappresenta il valore bcd in ingresso da visualizzare sul display

#### Le sue uscite sono:

- o che è il vettore da 7 bit che rappresenta i segmenti del display nell'ordine "abcdefg" che devono accendersi per visualizzare il valore bcd dato in ingresso

```
Codice: ric_1seq.vhd
   library IEEE;
   use IEEE.STD_LOGIC_1164.ALL;
22 use IEEE.std_logic_arith.ALL;
23
24 -- Uncomment the following library declaration if using
25 -- arithmetic functions with Signed or Unsigned values
   --use IEEE.NUMERIC_STD.ALL;
26
27
   -- Uncomment the following library declaration if instantiating
   -- any Xilinx primitives in this code.
29
30
   --library UNISIM:
    --use UNISIM. VComponents.all:
31
32
    entity seg_disp is
33
      port
34
35
          i :in unsigned(0 to 3);
37
          o :out STD_Logic_vector(0 to 6)
      ):
38
39
   end seg disp:
40
    architecture Dataflow of seg_disp is
41
42
43
44
    with i select
       o<= "11111110" when "0000",
"0110000" when "0001",
46
47
              "1101101" when "0010",
48
             "1111001" when "0011",
49
           "0110011" when "0100",
"1011011" when "0101",
"1011111" when "0110",
"1110000" when "0111",
50
51
52
             "11111111" when "1000",
           "11111111" when "1000",
"1111011" when "1001",
55
              "1110111" when "1010",
56
             "0011111" when "1011",
57
              "1001110" when "1100",
58
              "0111101" when "1101",
59
              "1001111" when "1110",
              "1000111" when "1111",
              "----" when others:
62
63
```

Per la gestione di questo componente abbiamo utilizzato un'architecture di tipo Dataflow.

Per rappresentare la tabella per convertire un numero da bcd a codifica a 7 segmenti abbiamo scelto di utilizzare un WITH SELECT che come si può notare nella sintesi del componente è rappresentato da una RAM.

#### Testbench: test\_seg\_disp.vhd

64 end Dataflow;

```
use IEEE.std_logic_arith.ALL;
-- Uncomment the following library declaration if using
-- arithmetic functions with Signed or Unsigned values
      --USE ieee.numeric std.ALL;
      END test_seg_disp;
      ARCHITECTURE behavior OF test_seg_disp IS
            -- Component Declaration for the Unit Under Test (UUT)
42
43
44
45
            i : IN unsigned(0 to 3);
o : OUT std_logic_vector(0 to 6)
           END COMPONENT;
          --Inputs signal i : unsigned(0 to 3) := (others => '0');
53
54
55
55
57
58
60
61
62
63
64
65
66
67
77
77
77
77
77
77
77
77
80
81
           signal o : std_logic_vector(0 to 6);
           -- Instantiate the Unit Under Test (UUT)
          uut: seg_disp FORT MAP (
                    0 => 0
           -- Stimulus process
stim_proc: process
          begin
-- hold reset state for 100 ns.
           for k in 0 to 15 loop
  i<=conv_unsigned(k,4);
  wait for 10 ns;</pre>
               wait;
```

Il funzionamento di questa testbench prevede lo scorrimento di tutte le possibili combinazioni.

Per fare ciò abbiamo utilizzato un for che va da 0 a 2^n\_bit-1 con n bit pari a 4. All'interno del for abbiamo assegnato questo numero, convertito in unsigned su 4 bit, all'ingresso i.

### Simulazione test\_seg\_disp

|            |       |           |        |       |        |      |                |      |        |       |        |             |        |          |        |         |        |               | 259.520 ns |        | 1 |
|------------|-------|-----------|--------|-------|--------|------|----------------|------|--------|-------|--------|-------------|--------|----------|--------|---------|--------|---------------|------------|--------|---|
| Name       | Value | <br>80 ns | 100 ns | Lucia | 120 ns | Line | 140 ns         | Line | 160 ns | Livia | 180 ns | Line        | 200 ns | ليبينا   | 220 ns | Lection | 240 ns | Line          | 260 ns     | 280 ns |   |
| ► 😽 i[0:3] | f     | 0         |        |       | 2      | X 3  | <del>(40</del> | 5    | 6      | 7     | 8      | X 9         | (a)    | <u>Б</u> | ٢      | d       | e      |               | f          |        |   |
| ▶ 👹 o[0:6] | 47    | 7e        |        | 30    | 6d     | 79   | 33             | 5b   | 5f     | 70    | 7f     | <b>∀</b> 7b | 77     |          | 4e     | 3d      | 4f     | $\overline{}$ | 47         |        |   |
|            |       |           |        |       |        |      |                |      |        |       |        |             |        |          |        |         |        |               |            |        |   |
|            |       |           |        |       |        |      |                |      |        |       |        |             |        |          |        |         |        |               |            |        | 1 |

Per poter capire se il display funziona correttamente basta confrontare l'ingresso e l'uscita con radix HEX (visualizzazione esadecimale) con la tabella sopra riportata.

# > CONTATORE DI N CICLI DI CLOCK

(torna su)



Entity del modulo



Esempio di RTL-Schematic del componente con n=10

Questo modulo ci permette di creare un timer che conta n cicli di clock. Raggiunti gli n cicli di clock l'uscita va a 1, 0 altrimenti. Per abilitare il conteggio basta porre l'Enable pari a 1. Per resettare il conteggio e l'uscita basta porre l'enable pari a 0 oppure il rst pari a 1.

# I suoi ingressi sono:

- En che sarebbe l'enable. Ci permette di abilitare o disabilitare (resettare) il conteggio. 1 abilita, 0 altrimenti
- rst che sarebbe il reset. Ci permette di resettare il conteggio e l'uscita
- clk che sarebbe il clock. Ci permette di sincronizzare l'intero modulo sequenziale

# L'uscita è:

- o che sarebbe il segnale che mi segnala con 1 se sono scaduti gli n cicli di clock, 0 altrimenti

#### Codice: contatore.vhd

64

```
20 library IEEE;
   use IEEE.STD_LOGIC_1164.ALL;
21
22
    -- Uncomment the following library declaration if using
23
24 -- arithmetic functions with Signed or Unsigned values
    --use IEEE.NUMERIC_STD.ALL;
25
26
    -- Uncomment the following library declaration if instantiating
27
28 -- any Xilinx primitives in this code.
    --library UNISIM;
29
30 --use UNISIM.VComponents.all;
31
32
    entity contatore is
33
      n : integer := 10
36 Port(
37
      Clk,Rst : in std_logic;
      En : in std_logic;
38
39
      o : out std logic
40
41
42
    end contatore;
43
44
45 architecture Behavioral of contatore is
46
      signal c : integer range 0 to n;
47
48
49 process(clk)
50
      if rising_edge(clk) then
if Rst='1' or En='0' then
51
52
           c<=0;
53
            o<='0';
        elsif En='1' and c<n then
           o<='0';
            c<=c+1:
57
58
         else
59
            c<=c;
            o<='1':
60
         end if;
61
      end if:
62
    end process;
63
```

Abbiamo deciso di utilizzare un parametro generic in modo tale da realizzare un modulo che possa contare n cicli di clock, scegliendo n al momento della definizione del componente. Se il generic non viene definito durante l'istanziazione del componente verrà preso in considerazione n pari a 10, come si può intuire dal codice.

Come si può notare abbiamo utilizzato un approccio procedurale (Behavioural), in cui il segnale contatore interno all'architecture si occupa di contare i cicli del clock e portare l'uscita a 1 nel momento in cui avrà raggiunto il numero di cicli scelto.

Abbiamo una variabile c contatore che memorizza il conteggio dei cicli di clock, questa variabile può assumere valori che vanno da 0 ad n. Ad ogni rising\_edge il valore di c viene incrementato di 1 e l'uscita viene mantenuta a 0 solo se l'enable è pari a 1, il rst è pari a 0 e il contatore non ha ancora raggiunto n. L'uscita verrà portata a 1 solo se l'enable è pari a 1 e il contatore ha raggiunto il numero di cicli desiderato. Se il rst è pari a 1 o l'enable è pari a 0, il contatore e l'uscita verranno portate a 0.

Come notiamo nella sensitivity list del process abbiamo solamente il clock poiché vi saranno aggiornamenti del contatore e variazioni di uscita solamente sul fronte di salita del clock.

#### Testbench: test cont.vhd

```
29 USE ieee.std_logic_1164.ALL;
 30
     -- Uncomment the following library declaration if using
    -- arithmetic functions with Signed or Unsigned values
     --USE ieee.numeric_std.ALL;
 35 ENTITY test_cont IS
     ARCHITECTURE behavior OF test_cont IS
 39
          -- Component Declaration for the Unit Under Test (UUT)
 41
          COMPONENT contatore
 43
              n : integer
 45
         PORT (
 46
47
          Clk : IN std_logic;
Rst : IN std_logic;
 48
              En : IN std_logic;
o : OUT std_logic
 50
 51
        END COMPONENT;
 52
 54
        --Inputs
signal Clk : std_logic := '0';
signal Rst : std_logic := '0';
 56
        signal En : std_logic := '0';
 58
 59
60
        signal o : std_logic;
 61
 62
 63
64
        -- Clock period definitions
        constant Clk_period : time := 10 ns;
 65
 67
         -- Instantiate the Unit Under Test (UUT)
 69
        uut: contatore
           GENERIC MAP (
              n=>10
 71
           PORT MAP (
             Clk => Clk,
                Rst => Rst,
               En => En,
            );
 78
 79
         -- Clock process definitions
 80
 81
        Clk_process :process
 82
        begin
          Clk <= '0';
 83
 84
            wait for Clk_period/2;
 85
 86
            wait for Clk_period/2;
 87
        end process;
 88
        -- Stimulus process
 90
         stim_proc: process
 91
            -- hold reset state for 100 ns.
 93
 94
           wait for 100 ns;
rst<='0';
 96
            wait for Clk_period*10;
 99
100
101
           rst<='0':
            en<='0';
102
            wait for 120 ns;
103
           rst<='0'; --caso in cui il contatore è abilitato
104
           en<='1';
105
            wait for 120 ns;
106
107
           rst<='1';
           en<='0';
108
            wait for 120 ns;
109
           rst<='1';
110
            en<='1';
111
            wait;
113
114
         end process;
116
```

Come si può notare alla riga 71 abbiamo definito come generic il numero di cicli che il clock deve contare.

Il funzionamento di questa testbench prevede il test di tutte le combinazioni possibili date reset ed enable.

Dopo ogni test abbiamo atteso 120 nanosecondi per assicurarci che l'uscita non venisse portata ad 1 anche in condizioni non ammissibili, ma solamente quando avremo rst=0 ed en=1, proprio come indicato da commento.

Essendo questo un modulo formato da una rete sequenziale sincrona prima di procedere con i vari test degli ingressi abbiamo resettato la macchina come si nota nelle righe 94-97.

#### Simulazione test cont



Come si può notare all'inizio della simulazione l'uscita non ha un valore definito, proprio per questo motivo resettiamo il tutto prima di poter procedere con l'effettivo test a partire dai 200 nanosecondi.

# Simulazione test\_cont

|                  |          |      |        |        |          |        | 423.902 115 |        |        |        |
|------------------|----------|------|--------|--------|----------|--------|-------------|--------|--------|--------|
|                  |          | 10   | 1200   | 1200   | .200     | .400   |             | 1500   | 1600   | 1700   |
| Name             | Value    | 0 ns | 100 ns | 200 ns | 300 ns   | 400 ns |             | 500 ns | 600 ns | 700 ns |
| Ve cik           | 1        |      | m      |        |          | JJJ.   |             |        |        |        |
| le rst           | θ        |      |        |        |          |        |             |        |        |        |
| l₀ en            | 1        |      |        |        |          |        |             |        |        |        |
| T <sub>a</sub> o | 1        | 1    |        |        |          |        |             |        |        |        |
| □ clk_period     | 10000 ps |      |        |        | 10000 ps |        |             |        |        |        |
|                  |          |      |        |        |          |        |             |        |        |        |
|                  |          |      |        |        |          |        |             |        |        |        |
|                  |          |      |        |        |          |        |             |        |        |        |

Come si può notare dai valori di ingressi ed uscita, solo dopo 10 cicli di clock a partire dal momento in cui rst=0 e en=1 si otterrà o=1, 0 altrimenti.

# > GESTORE DEGLI STATI DELLA CASSAFORTE

# (torna su)



Entity del modulo



RTL-Schematic del componente

Questo modulo ci permette di gestire il funzionamento della nostra cassaforte.

#### I suoi ingressi sono:

- ric1 e ric2 che sarebbero vettori di 2 bit per ciascuna chiave che indicano: 00 se nessuna sequenza è stata
  riconosciuta o nessuna chiave è stata inserita, 01 se è stata riconosciuta la prima sequenza, 10 se è stata
  riconosciuta la seconda sequenza, 11 sequenza non ammissibile, non è stata presa in considerazione per
  questo automa poiché significherebbe il riconoscimento di 2 sequenze con l'inserimento di un'unica chiave
- sens\_porta che sarebbe il sensore che indica se la porta è chiusa se vale 0, 1 altrimenti
- timeout che sarebbe il segnale che indica la fine del tempo ammissibile per il riconoscimento della seconda chiave, vale 1 se il tempo è scaduto, 0 altrimenti
- clk che è il segnale rappresentante il clock su cui si sincronizza tutto il modulo
- rst che è il segnale che resetta il modulo

#### Le sue uscite sono:

- apertura che sarebbe la serratura, è bloccata se vale 0, 1 altrimenti
- En\_cont che sarebbe il segnale che gestisce il timer, lo abilita se vale 1, 0 altrimenti
- disp che sarebbe un unsigned rappresentante il numero da visualizzare su un eventuale display collegato a questo modulo

#### **AUTOMA DI MOORE**



Basandoci sugli stati visualizzati nell'automa il suo funzionamento è il seguente:

- START (stato iniziale): lettera sul display=A (10), serratura bloccata, contatore disabilitato. È lo stato in cui permaniamo fino a quando non viene inserita almeno una chiave corretta. Se il sensore della porta rileva erroneamente un'apertura della porta o timeout=1 la cassaforte si porterà sullo stato di ANOMALIA poiché ciò non è ammissibile in questo stato. Se una sola delle 2 chiavi viene riconosciuta correttamente e l'altra no ci portiamo sullo stato di riconoscimento della seconda chiave (RIC. SEC.). Qualora venissero riconosciute contemporaneamente entrambe le chiavi corrette ci porteremmo sullo stato che ci abilita l'apertura della cassaforte (APRO)
- RIC. SEC.: lettera sul display=b (11), serratura bloccata, contatore abilitato. È lo stato in cui si attende il riconoscimento della seconda chiave fin quando il timeout non risulta pari ad 1 o si verifica un caso di anomalia. Nel caso in cui timeout=1 o erroneamente risulta la porta aperta tramite il sensore si va in stato di ANOMALIA. Se viene riconosciuta la seconda chiave fin quando timeout=0 allora si va sullo stato che ci abilita l'apertura della cassaforte (APRO). Se nessuna chiave viene più riconosciuta si ritorna nello stato iniziale (START)
- ANOMALIA: lettera sul display=E (14), serratura bloccata, contatore disabilitato. È lo stato che indica un effettivo malfunzionamento o errore dovuto al non riconoscimento della seconda chiave dopo che timeout è diventato 1. È possibile tornare allo stato iniziale solo se tutte le chiavi vengono disinserite, la porta risulta chiusa ed il timeout=0 o la macchina viene resettata, si permane in questo stato altrimenti
- APRO: lettera sul display=C (12), serratura sbloccata, contatore disabilitato. È lo stato in cui la porta risulta chiusa, ma la serratura è sbloccata. Se la porta viene aperta si passa allo stato di apertura effettiva (APERTA). Se erroneamente il timeout dovesse diventare pari ad 1 si andrebbe in stato di ANOMALIA
- APERTA: lettera sul display=d (13), serratura sbloccata, contatore disabilitato. È lo stato in cui la porta risulta aperta correttamente. Solo nel momento in cui la porta venga chiusa con entrambe le chiavi estratte si tornerà allo stato iniziale (START)

#### È da tener conto che:

Il timeout non potrebbe mai diventare pari ad 1 tranne che nello stato RIC. SEC. in cui viene abilitato il timer, ma è stato ugualmente gestito, infatti in START e APRO in questo caso si va in ANOMALIA mentre in APERTO permaniamo nello stato poiché non è possibile andare in ANOMALIA siccome la porta è aperta e verrebbe chiusa in modo anomalo.

Negli stati START o RIC.SEC. si suppone che il sensore della porta non potrebbe mai rilevare la porta aperta poiché è serrata e quindi ciò provocherebbe il passaggio allo stato ANOMALIA.

Nello stato APRO rimarrò all'infinito finché non verrà aperta la porta.

#### Codice: gest\_cassaforte.vhd

```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
use IEEE.std_logic_unsigned.ALL;
use IEEE.std_logic_arith.ALL;
- Uncomment the following library declaration if using
- arithmetic functions with Signed or Unsigned values
--use IEEE.NUMERIC_STD.ALL;
23
26
27
28
                   omment the following library declaration if instantiating
     -- any Xilinx primitives in this code.
--library UNISIM;
--use UNISIM.VComponents.all;
29
32
       entity gest_cassaforte is
34
                clk,rst : in std logic;
35
                 ric1 : in std_logic_vector(0 to 1);
ric2 : in std_logic_vector(0 to 1);
sens_porta: in std_logic;
37
38
39
40
                apertura : out std_logic;
disp: out unsigned(0 to 3);
En_cont: out std_logic
 41
42
43
46
 47
48
       architecture Behavioral of gest_cassaforte is
49
50
51
             type stato is(start,ric_sec,anomalia,apro,aperta);
52
            signal c_s,n_s :stato;
 53
54
            signal temp_in : std_logic_vector(0 to 5); --vettore temporaneo che concatena gli ingressi in modo da facilitare la scrittura delle transizioni di stato signal temp_out : std_logic_vector(0 to 1); --vettore temporaneo in cui vengono inserite le uscite per poi essere assegnate alle uscite del modulo
55
56
57
58
            temp_in<=ricl & ric2 & timeout & sens_porta; --concatenazione ingressi
60
 61
62
            process(clk) --processo che memorizza lo stato corrente e gestisce il reset
 63
                if rising_edge(clk) then
if rst='1' then
 64
                    c_s<=start;
                     c_s<=n_s;
end if;
 68
 69
70
71
                end if;
 72
            process (c_s,temp_in) --processo che produce il next state e le uscite per Moore
begin
    case c_s is
 76
77
78
79
80
                     when start=>
                                  disp<=conv_unsigned(10,4);
temp_out<="00";</pre>
                                  if temp_in="000000" then
                                   n_s<=start;
elsif temp_in="010000" or temp_in="010100" or temp_in="000100" or temp_in="100000" or temp_in="101000" or temp_in="010000" then
n_s<=ric_sec;
elsif temp_in="011000" or temp_in="100100" then</pre>
 85
86
87
88
                                   n_s<=apro;
 89
                     when ric_sec=>
                                   disp<=conv_unsigned(11,4);
temp_out<="01";</pre>
 93
94
95
96
97
                                  if temp_in="010000" or temp_in="010100" or temp_in="000100" or temp_in="100000" or temp_in="101000" or temp_in="010100" then
                                  n_s<=ric_sec;
elsif temp_in="011000" or temp_in="100100" then
                                  n_s<=apro;
elsif temp_in="000000" then
 98
                                  n_s<=start;
else
n_s<=anomalia;
99
100
101
102
103
104
105
                     end if;
when anomalia=>
                                 disp<=conv_unsigned(14,4);
temp_out<="00";</pre>
106
                                 if temp_in="000000" then
107
108
109
110
111
112
113
114
115
                                 n_s<=start;
else
                                 n_s<=anomalia;
end if;
                               disp<=conv_unsigned(12,4);
temp_out<="10";</pre>
                                 if temp_in(5)='1' and temp_in(4)='0' then
116
                                      n_s<=aperta;
                                 elsif temp_in(5)='0' and temp_in(4)='0' then
118
119
120
121
122
123
124
                                      n_s<=apro;
                                disp<=conv_unsigned(13,4);
temp_out<="10";</pre>
125
126
                                 if temp in="000000" then
                                _smp_in="000
n_s<=start;
else
127
128
129
130
131
132
                                 n_s<=aperta;
end if;
           end cose;
end process;
cassegnazione delle uscite temporanee e quelle effettive del modulo
133
134
135
136
            En_cont<=temp_out(1);
apertura<=temp_out(0);</pre>
       end Behavioral:
```

Per la gestione dell'automa abbiamo utilizzato il template di Moore e quindi una vista Behavioral.

Per la gestione di tale template abbiamo bisogno sicuramente di 2 process: il primo che memorizza lo stato corrente, il secondo che determina il next state e le uscite.

Nella sensitivity list del primo process andrà solamente il clock poiché sia reset che la determinazione del current state sono sincroni sul fronte di salita del clock.

# Moore

$$o_t = \omega'(s_t)$$

$$o_t = \omega'(s_t)$$
  
 $s_{t+1} = \sigma(i_t, s_t)$ 

Nella sensitivity list del secondo process avremo sia il current state sia gli ingressi e siccome la determinazione dell'uscita dipende dal solo stato corrente essa sarà situata all'interno del CASE-WHEN di ogni singolo stato senza condizioni riguardanti gli ingressi.

#### Testbench: test\_gest\_cassaforte.vhd

```
28 LIBRARY ieee;
    USE ieee.std_logic_1164.ALL;
   USE ieee.std_logic_arith.ALL;
    -- Uncomment the following library declaration if using
    -- arithmetic functions with Signed or Unsigned values
33
    --USE ieee.numeric std.ALL;
34
    ENTITY test_gest_cassaforte IS
36
    END test_gest_cassaforte;
    ARCHITECTURE behavior OF test_gest_cassaforte IS
39
40
          -- Component Declaration for the Unit Under Test (UUT)
41
         COMPONENT gest_cassaforte
42
43
               clk : IN std_logic;
rst : IN std_logic;
44
45
               ric1 : IN std_logic_vector(0 to 1);
46
               ric2 : IN std_logic_vector(0 to 1);
sens_porta : IN std_logic;
47
48
               timeout: IN std_logic;
apertura: OUT std_logic;
disp: OUT unsigned(0 to 3);
49
50
51
               En_cont : OUT std_logic
53
54
         END COMPONENT;
56
57
        --Inputs
        --Inputs
signal clk: std_logic:='0';
signal rst: std_logic:='0';
signal ric1: std_logic_vector(0 to 1):= (others => '0');
signal ric2: std_logic_vector(0 to 1):= (others => '0');
signal sens_porta: std_logic:='0';
signal timeout: std_logic:='0';
59
60
63
        signal temp_in : std_logic_vector(0 to 5);
64
65
          -Outputs
        signal apertura : std_logic;
        signal disp : unsigned(0 to 3);
67
        signal En_cont : std_logic;
68
69
        -- Clock period definitions
70
        constant clk_period : time := 10 ns;
71
72
        procedure test_START(signal temp_in : OUT std_logic_vector(0 to 5);
73
74
                                  signal rst : OUT std_logic) is
75
76
            rst<='1';
77
78
            wait for clk_period*10;
79
        -- test stato START
80
81
82
               temp_in<=conv_std_logic_vector(i,6);</pre>
               rst<='0';
83
               wait for 10 ns;
84
85
               wait for 20 ns;
86
87
           end loop;
88
89
        -- fine test stato START
90
91
        end test_START;
92
        procedure test_RIC_SEC(signal temp_in : OUT std_logic_vector(0 to 5);
93
                                  signal rst : OUT std_logic) is
        begin
```

Abbiamo deciso di effettuare una testbench in grado di simulare l'andamento del modulo per tutte le possibili transazioni di stato per ogni stato.

Per rendere il più semplice e modulare possibile la simulazione effettiva abbiamo deciso di implementare all'interno del codice delle PROCEDURE in cui immettere i pezzi di codice che testano tutte le possibili combinazioni per ogni stato. Per la PROCEDURE TEST\_START abbiamo un for che testa tutte le 64 possibili combinazioni, ogni volta prima di cambiare la

```
rst<='1';
 97
 98
            wait for clk_period*10;
 99
100
101
        -- test stato RIC_SEC
           for i in 0 to 63 loop
102
              temp_in<="010000";
103
              rst<='0';
104
105
               wait for 10 ns;
              temp_in<=conv_std_logic_vector(i,6);</pre>
106
              wait for 10 ns;
107
              rst<='1';
108
               wait for 20 ns;
109
           end loop;
110
111
        -- fine test stato RIC_SEC
112
113
        end test_RIC_SEC;
114
        procedure test_ANOMALIA(signal temp_in : OUT std_logic_vector(0 to 5);
115
                               signal rst : OUT std_logic) is
116
117
118
            rst<='1';
119
120
            wait for clk_period*10;
121
122
123
        -- test stato ANOMALIA
           for i in 0 to 63 loop
124
125
               temp_in<="000001";
126
               rst<='0';
               wait for 10 ns;
127
              temp_in<=con
                             v_std_logic_vector(i,6);
128
              wait for 10 ns;
129
              rst<='1';
130
               wait for 20 ns;
131
           end loop;
132
133
        -- fine test stato ANOMALIA
134
135
        end test_ANOMALIA;
136
        procedure test_APRO(signal temp_in : OUT std_logic_vector(0 to 5);
137
138
                               signal rst : OUT std_logic) is
139
140
141
            rst<='1';
142
           wait for clk_period*10;
143
144
        -- test stato APRO
145
           for i in 0 to 63 loop
temp_in<="011000";
146
147
               rst<='0';
148
               wait for 10 ns;
              temp_in<=conv_std_logic_vector(i,6);</pre>
149
              wait for 10 ns;
rst<='1';
150
151
               wait for 20 ns;
152
            end loop;
153
        -- fine test stato APRO
154
155
156
        end test_APRO;
157
158
        procedure test_APERTA(signal temp_in : OUT std_logic_vector(0 to 5);
159
                               signal rst : OUT std_logic) is
160
161
            rst<='1';
162
163
            wait for clk period*10;
\frac{164}{165}
        -- test stato APERTA
166
           for i in 0 to 63 loop
167
168
              temp_in<="011000";
rst<='0';
169
               wait for 10 ns;
170
              temp_in<="000001";
171
               wait for 10 ns;
172
173
              temp_in<=conv_std_logic_vector(i,6);</pre>
174
              wait for 10 ns;
rst<='1';
175
176
               wait for 20 ns;
177
           end loop;
178
179
        -- fine test stato APERTA
180
        end test_APERTA;
181
182 BEGIN
183
         -- Instantiate the Unit Under Test (UUT)
184
         uut: gest_cassaforte PORT MAP (
185
186
               clk => clk,
rst => rst,
187
                ric1 => ric1,
188
189
                ric2 => ric2,
190
                sens_porta => sens_porta,
               timeout => timeout,
191
192
                apertura => apertura,
193
                disp => disp,
                En_cont => En_cont
194
195
196
         -- Clock process definitions
197
        clk_process :process
199
        begin
```

combinazione in ingresso abbiamo sempre resettato il modulo.

Per le PROCEDURE

TEST\_RIC\_SEC/ANOMALIA/APRO siccome ogni volta che resettiamo il modulo ripartiamo dallo stato START abbiamo dovuto prima immettere una combinazione "sicura" che ci facesse arrivare nello stato da testare per poi procedere col test delle singole combinazioni per quello stato.

Per la PROCEDURE TEST\_APERTA non avendo una combinazione diretta che ci facesse passare dallo stato START ad APERTA abbiamo dovuto utilizzare 2 combinazioni "sicure", la prima per poter arrivare allo stato APRO e la seconda per poter arrivare allo stato da testare.

```
clk <= '0';
200
           wait for clk_period/2;
201
           clk <= '1';
202
           wait for clk_period/2;
203
        end process;
204
205
206
        -- Stimulus process
207
208
        stim_proc: process
209
210
        begin
211
           -- hold reset state for 100 ns.
           temp_in<="000000";
212
           rst<='1';
213
           wait for 100 ns;
214
           rst<='0';
215
           wait for clk_period*10;
216
217
           --per testare ogni singolo stato lasciare decommentato quello desiderato
218
219
           test_START (temp_in,rst);
220
221
           --test_RIC_SEC (temp_in,rst);
           --test_ANOMALIA (temp_in,rst);
222
           --test_APRO (temp_in,rst);
223
224
           --test_APERTA (temp_in,rst);
225
226
           wait:
        end process;
227
228
        ric1 <= temp_in(0) & temp_in(1);
229
        ric2 <= temp_in(2) & temp_in(3);
230
        timeout <= temp_in(4);</pre>
231
        sens_porta <= temp_in(5);
232
233
234 END;
```

Nel process di test effettivo abbiamo implementato le singole procedure in modo da poter scegliere più facilmente quale andare a visualizzare in fase di simulazione. Per decidere quale visualizzare basta commentare/decommentare le righe 220-224. Abbiamo preferito simulare ogni stato separatamente in modo da semplificare lo studio delle onde.

Per facilitarci l'utilizzo delle procedure all'interno della simulazione abbiamo utilizzato un vettore temporaneo temp\_in, dichiarato in riga 64, per l'utilizzo dei for e per il passaggio dei valori tra procedure e process.

Al termine della testbench in modo concorrente il vettore temp\_in viene risuddiviso ai corrispettivi ingressi. Questo vettore ci aiuta anche nella visualizzazione della combinazione in ingresso in fase di simulazione.



Per fare un controllo di funzionamento ci siamo basati sui valori riportati dal display e sulle volte in cui l'uscita subiva una variazione ed abbiamo controllato che le combinazioni fossero esattamente quelle riportate nell'automa ogni volta che en\_cont diventgava pari ad 1. Per lo stato di errore ci siamo riferiti solamente a ciò che veniva visualizzato sul display. Ciò fa capire l'effettiva utilità del display, che può fornirci lo stato corrente.





In questa simulazione prima di poter arrivare allo stato RIC\_SEC possiamo notare il passaggio per lo stato START.

Come si può notare nella prima immagine grazie alla sequenza "000000" il display ci mostra un passaggio repentino dallo stato 'b' allo stato 'a'. Ciò vuol dire che con quella specifica combinazione avviene la transazione di stato indicata nell'automa di ritorno allo stato iniziale.

Nelle immagini 2 e 3 cerchiate in giallo ci sono le uscite "apertura" che indicano il passaggio di stato ad APRO tramite le combinazioni "011000" e "100100".

In tutte le altre combinazioni quando abbiamo una lunghezza d'onda maggiore per l'uscita en\_cont vorrà dire che permaniamo nello stato, altrimenti quando la lunghezza è minore andiamo nello stato ANOMALIA.

# Simulazione stato ANOMALIA



In questa simulazione prima di poter arrivare allo stato ANOMALIA possiamo notare il passaggio per lo stato START.

Come si può notare nella prima immagine grazie alla sequenza "000000" il display ci mostra un passaggio repentino dallo stato 'e' allo stato 'a' mentre per tutte le altre combinazioni avviene una permanenza nello stato 'e' prima del reset dell'automa allo stato 'a'. Ciò vuol dire che con quella specifica combinazione avviene la transazione di stato indicata nell'automa.

# Simulazione stato APRO



In questa simulazione prima di poter arrivare allo stato APRO possiamo notare il passaggio per lo stato START.

In questa simulazione osservando l'uscita apertura notiamo una differenza di lunghezza d'onda che indica il passaggio dallo stato APRO allo stato ANOMALIA quando l'onda è più corta mentre indica o la permanenza nello stato o il passaggio ad APERTA quando è più lunga. Per una più precisa analisi basta osservare come si comporta il display che ci mostra lo stato corrente in ogni posizione.

# Simulazione stato APERTA



In questa simulazione prima di poter arrivare allo stato APERTA possiamo notare il passaggio per lo stato START ed APRO proprio perché non vi è combinazione diretta dallo stato iniziale.

Come si può notare nella prima immagine grazie alla sequenza "000000" il display ci mostra un passaggio repentino dallo stato 'd' allo stato 'a' mentre per tutte le altre combinazioni avviene una permanenza nello stato 'd' prima del reset dell'automa allo stato 'a'. Ciò vuol dire che con quella specifica combinazione avviene la transazione di stato indicata nell'automa.

# > TOP MODULE

# (torna su)



Entity principale



RTL-Schematic del top-module

Il top-module ci permette di interconnettere tramite una vista Structural tutti i componenti visti in precedenza in modo da realizzare il funzionamento della cassaforte descritto all'inizio.

Il nostro controllore possiede come ingressi:

- key\_1 e key\_2 che sono 2 bus (vettori) di lunghezza 4 rappresentanti le sequenze generate dalle chiavi da immettere nella cassaforte per poter provare ad iniziare il procedimento di apertura
- s\_key\_1 e s\_key\_2 che sono segnali rappresentanti i sensori che rivelano se la chiave è correttamente inserita nella serratura
- sens\_porta che è il segnale rappresentante il sensore che indica se la porta della cassaforte è completamente chiusa o meno
- clk che è il è il segnale rappresentante il clock su cui si sincronizza tutta la macchina
- rst che è il segnale che resetta tutta la macchina

Il nostro controllore possiede come uscite:

- segmenti che è un display a 7 segmenti rappresentato da un bus (vettore) di lunghezza 7 che abbiamo deciso di implementare per facilitare la visualizzazione degli stati su cui si basa la macchina
- apertura che è il segnale rappresentante lo sblocco o meno della porta della cassaforte

#### Codice: Cassaforte.vhd

```
20 library IEEE;
21 use IEEE.STD_LOGIC_1164.ALL;
 22 use IEEE.std_logic_arith.ALL;
     -- Uncomment the following library declaration if using -- arithmetic functions with Signed or Unsigned values
 25
     --use IEEE.NUMERIC_STD.ALL;
 27
     -- Uncomment the following library declaration if instantiating
 28
     -- any Xilinx primitives in this code.
--library UNISIM;
 30
      --use UNISIM.VComponents.all;
 32
 34
     Generic (
         seq1 : std_logic_vector(0 to 3) :="0011";
                                                                         --sequenze di default da riconoscere, ma che possono
 35
          seq2 : std_logic_vector(0 to 3) :="1000"
                                                                         --essere definite in fase di test
 38
              clk,rst : in std_logic;
key_1 : in std_logic_vector(0 to 3);
key_2 : in std_logic_vector(0 to 3);
 39
 40
 41
              s_key_1,s_key_2,sens_porta: in std_logic;
 42
               apertura : out std_logic;
 44
 45
               segmenti: out std_logic_vector(0 to 6)
 46
      end Cassaforte;
      architecture Structural of Cassaforte is
 49
       --definizione dell'entity del contatore
 51
          component contatore is
 52
             n : integer := 10
 53
 54
           Port (
 55
              Clk, Rst : in std_logic;
 56
              En : in std_logic;
 58
 59
              o : out std_logic
 60
 61
 62
           end component;
 63
           component ric_1seq is
 65
              Generic (
                  seq : std_logic_vector(0 to 3) :="0000"
 66
 67
           Port (
 68
                  En : in std_logic;
I_seq : in std_logic_vector(0 to 3);
 69
 7.0
 72
73
                  o : out std logic
          end component;
 74
 75
 76
           component seg_disp is
 77
          port
 78
 79
              i :in unsigned(0 to 3);
              o :out STD_Logic_vector(0 to 6)
 80
 81
          end component;
 82
           component gest cassaforte is
 84
 85
              clk,rst : in std logic;
86
87
             ric1: in std_logic_vector(0 to 1);
ric2: in std_logic_vector(0 to 1);
sens_porta: in std_logic;
 88
 90
91
             timeout: in std_logic;
              apertura : out std_logic;
             disp: out unsigned(0 to 3);
 93
             En_cont: out std_logic
 95
 96
 97
          signal timeout,En_cont : std_logic;
 98
          signal Ric1,Ric2 :std_logic_vector(0 to 1);
signal disp: unsigned(0 to 3);
100
101
102
103
         count: contatore generic map(n=>10) port map(clk,rst,En_cont,timeout);
--istanziazione dei riconoscitore per la prima chiave
--il primo per riconoscere la 1° sequenza, il 2° per riconoscere la seconda
104
105
          ricll: riclseq generic map(seq=>seq1) port map(s_key_1,key_1,ricl(0)); ric2_1: ric_lseq generic map(seq=>seq2) port map(s_key_1,key_1,ricl(1));
107
108
          --istanziazione dei riconoscitore per la seconda chiave
--il primo per riconoscere la 1º sequenza, il 2º per riconoscere la seconda
109
110
          ric1_2: ric_1seq generic map(seq=>seq1) port map(s_key_2,key_2,ric2(0));
ric2_2: ric_1seq generic map(seq=>seq2) port map(s_key_2,key_2,ric2(1));
111
112
          --istanziazione del gestore cassaforte (automa)
gest_cass: gest_cassaforte port map(clk,rst,ric1,ric2,sens_porta,timeout,apertura,disp,En_cont);
114
115
            istanziazione del controller per il display a 7 segmenti
116
          display: seg_disp port map(disp, segmenti);
118 end Structural;
```

Osservando il codice si può notare che abbiamo istanziato 4 volte il riconoscitore di sequenza, 2 per ogni chiave. Ciò è servito per permettere di riconoscere entrambe le sequenze per ogni chiave in modo da renderle invertibili a proprio piacimento purché le sequenze siano diverse tra loro.

Per ogni chiave istanziamo 2 riconoscitori in modo tale che il primo riconosca la prima sequenza (seq1) ed il secondo la seconda (seq2) ognuna mappata singolarmente nel generic opportuno. Il mapping della porta, invece, prevede che l'enable (En) venga collegato al sensore della chiave s\_key1 o s\_key2 in modo tale che il componente inizi a riconoscere la sequenza solamente quando è stata correttamente inserita una chiave, le sequenze in input saranno key1 o key2 ossia le sequenze lette in input dal controllore. Le uscite, inoltre, viste in coppia saranno concatenate all'interno di un vettore di 2 bit Ric1 o Ric2 che a loro volta saranno dati in ingresso al gest\_cassaforte (automa).

Per il timeout del nostro automa abbiamo istanziato un contatore che riceve come generic il numero di clock da contare (10 nel nostro caso). Questo componente essendo sequenziale ha bisogno di un clock e di un reset con cui sincronizzarsi ed in questo caso saranno proprio il clock ed il reset dell'entity principale. Il contatore per essere abilitato avrà bisogno di un enable che sarà proprio quello generato dall'automa (En\_cont). L'uscita di questo modulo sarà proprio il segnale di timeout che verrà dato come input proprio all'automa.

Display è l'istanziazione del controller per il display a 7 segmenti al quale mappiamo in input il numero unsigned (disp) da rappresentare a schermo, dato in output dall'automa (gest\_cassaforte), e restituisce in output l'effettiva codifica "abcdefg" per la rappresentazione che andrà collegata in uscita (segmenti) al nostro controllore.

L'ultimo modulo istanziato corrisponde proprio all'automa (gest\_cassaforte) che avrà in input sicuramente il clock (clk) ed il reset (rst) per sincronizzarsi con tutta la macchina, i vettori che concatenano le uscite dei riconoscitori di sequenza (ric1 e ric2), il sensore della porta per verificarne la chiusura o meno (sens\_porta) ed il timeout (timeout) generato dal timer (contatore). Talvolta genererà come output il segnale di apertura o chiusura della serratura della nostra cassaforte (apertura), il numero/lettera da visualizzare sul display (disp) ed infine il segnale per abilitare o disabilitare il contatore (En\_cont).

# Testbench: test\_cass\_finale.vhd

```
-- Uncomment the following library declaration if using
-- arithmetic functions with Signed or Unsigned values
--USE ieee.numeric_std.ALL;
         ARCHITECTURE behavior OF test_cass_finale IS
                  -- Component Declaration for the Unit Under Test (UUT)
                       seq1 : std_logic_vector(0 to 3);
seq2 : std_logic_vector(0 to 3)
              -- Clock period definitions
constant clk_period : time := 10 ns;
            -- costanti che ci permettono di definire le chiavi da riconoscere constant s1 : std_logic_vector(0 to 3):="0010"; constant s2 : std_logic_vector(0 to 3):="1000"; BEGIN
               -- Instantiate the Unit Under Test (UUT)
                      --ASSERT PER FAR SÎ CHE LE 2 CHIAVI SIANO OBBLIGATORIAMENTE DIPFERENTI assert s1/-s2 report "le chiavi devono essere differenti" severity err
                      -- hold reset state for 100 ns. rst<='1';
                     --sequenza START-F

s_key_l<=10000°;

wait for 10 nms;

s_key_2<=1010°;

wait for 10 nms;

sens_porta<=11';

wait for 10 nms;

s_key_l<=00';

s_key_2<=00';

wait for 10 nms;

sens_porta<=10';

s_key_l<=10';

wait for 10 nms;
                       --sequenza START-RIC_SEC-APRO-APERTA-START
 130
131
132
133
           --fase di reset

rst<-'1';

s_key_l<-'0';

key_l<-'0000";

s_key_2<-'0';

key_2<-'0000";

sens_porta<-'0';

vait for 100 ne;

rst<-'0';

vait for 20 ne)
                    wait for clk_period*10;
-- sequenza START-RIC_SEC(dopo 10 cicli di clock)-ANOMALIA-START
s_key_l<='1'1000";
wait for 120 ns;
s_key_2<-'1'1;
key_2<-'0010";
wait for 10 ns;
s_key_l<-'0';
s_key_1<-'0';</pre>
                       wait for clk_period*10;
```

Come si può notare in riga 78-79 abbiamo dichiarato 2 costanti contenenti le 2 sequenze ammissibili che garantiscono l'apertura della cassaforte. Queste, infatti, vanno mappate nel generic dell'entity Cassaforte.

Per far sì che le 2 sequenze ammissibili non possano essere uguali abbiamo definito un assert che genererà un messaggio di errore in caso di uguaglianza tra seq1 e seq2.



In questo testbench abbiamo simulato solamente 2 possibili percorsi dell'automa in modo da testare per bene i collegamenti tra i vari moduli poiché nell'effettivo l'automa è già stato completamente testato tramite il testbench dedicato come anche il resto dei moduli.

Abbiamo optato per non inserire i percorsi in procedure poiché non eccessivamente complicati da studiare insieme.

#### I due percorsi scelti sono:

- START-RIC\_SEC-APRO-APERTA-START: che testa il percorso principale ossia quello in cui avviene l'inserimento delle 2 chiavi corrette nel tempo limite e quindi la cassaforte verrà aperta ed infine chiusa fino a far tornare il sistema allo stato iniziale.
- START-RIC\_SEC(dopo 10 cicli di clock)-ANOMALIA-START: che testa uno dei percorsi anomali in cui solo una chiave viene riconosciuta mentre la seconda chiave non viene inserita entro il tempo limite dei 10 cicli di clock e quindi si va in stato di anomalia fino poi a tornare allo stato iniziale ponendo tutti gli ingressi a 0.

### Simulazione START-RIC SEC-APRO-APERTA-START



Come si può notare dopo aver inserito la prima chiave correttamente ed anche la seconda prima che il timer dei 10 cicli di clock sia scaduto la nostra cassaforte si sblocca e può essere aperta, dopo averla aperta e richiusa avendo estratto entrambe le chiavi possiamo vedere come la macchina si riporta allo stato iniziale.

# Simulazione START-RIC\_SEC(dopo 10 cicli di clock)-ANOMALIA-START



Possiamo notare che dopo aver riconosciuto la prima chiave, avendo inserito la seconda dopo un tempo superiore ai 10 cicli di clock la macchina si porta allo stato di anomalia e lo capiamo grazie all'uscita segmenti che mostra "4f" cioè la lettera E. una volta rimosse le chiavi si vede che la macchina si riporta allo stato iniziale.

# **DESIGN SUMMARY REPORT**

# (torna su)

|                                                                                                                              |                | Cassaforte Project Status (            | 01/25/2020 - 00:59:23)     |             |             |            |
|------------------------------------------------------------------------------------------------------------------------------|----------------|----------------------------------------|----------------------------|-------------|-------------|------------|
| Project File:                                                                                                                | cassaforte.xis | e F                                    | arser Errors:              |             | No Errors   |            |
| Module Name:                                                                                                                 | Cassaforte     | ı                                      | mplementation State:       |             | Synthesized |            |
| Target Device:                                                                                                               | xc6slx4-3csg2  | 225                                    | • Errors:                  |             | No Errors   |            |
| Product Version:                                                                                                             | ISE 14.7       |                                        | • Warnings:                |             | No Warnings |            |
| Design Goal:                                                                                                                 | Balanced       |                                        | Routing Results:           |             |             |            |
| Design Strategy:                                                                                                             | Xilinx Default | (unlocked)                             | Timing Constraints:        |             |             |            |
| Environment:                                                                                                                 | System Settin  | gs                                     | Final Timing Score:        |             |             |            |
|                                                                                                                              |                |                                        | <u> </u>                   |             |             |            |
|                                                                                                                              |                | Device Utilization Summary (estimate   | ated values)               |             |             | Ŀ          |
| Logic Utilization                                                                                                            |                | Device Utilization Summary (estimated) | ated values)  Available    | Utilization |             | Ŀ          |
| <u>-</u>                                                                                                                     |                | Used                                   |                            |             |             | <b>L</b> - |
| Number of Slice Registers                                                                                                    |                | Used                                   | Available 4800             |             |             |            |
| Number of Slice Registers<br>Number of Slice LUTs                                                                            |                | Used 1                                 | Available 4800             |             |             | 09         |
| Logic Utilization  Number of Slice Registers  Number of Slice LUTS  Number of fully used LUT-FF pairs  Number of bonded IOBs |                | Used 1                                 | Available 4800 5 2400 3 25 |             |             | 09         |

Scheda di sviluppo selezionata: Spartan 6.

```
| States | 5
| Transitions | 15
| Inputs | 5
| touts | 6
| clk (rising_edge)
| rst (positive)
    Summary:
        inferred 1 Finite State Machine(s).
Unit <gest_cassaforte> synthesized.
Synthesizing Unit <seg_disp>.
    Related source file is "/home/ise/Xilinx_Project/cassafortefinale/table.vhd".
    Found 16x7-bit Read Only RAM for signal <o>
    Summary:
        inferred 1 RAM(s).
Unit <seg_disp> synthesized.
```

Dalle informazioni riportate dall'HDL Synthesis riguardo gest\_cassaforte possiamo notare che sono stati rilevati 5 stati con 15 transizioni, 5 input e 6 output. Abbiamo un clock attivo sul fronte di salita, un reset di tipo sincrono, uno stato di reset e accensione pari a START e la codifica dei vari stati automatica. Tutte queste informazioni rispecchiano le nostre specifiche di progettazione come si può notare anche dal modulo di gest\_cassaforte riportato in precedenza.

Il Summary ci riporta anche che il display a 7 segmenti viene implementato attraverso una memoria RAM proprio come ci viene mostrato dal RTL Schematic del suddetto modulo.

```
______
              Low Level Synthesis
______
Analyzing FSM <MFsm> for best encoding.
Optimizing FSM <gest_cass/FSM_0> on signal <c_s[1:3]> with user encoding.
------
State | Encoding
-----
start | 000
ric_sec | 001
anomalia | 010
apro | 011
aperta | 100
```

Si può notare come vengono automaticamente codificati i 5 stati dell'automa.

# **APPROFONDIMENTI**

# (torna su)

Durante la realizzazione della nostra macchina avremmo potuto decidere di non sfruttare un approccio modulare, ciò avrebbe complicato di gran lunga la comprensione ed il test del codice siccome non avremmo potuto testare singole parti separatamente. Un approccio non modulare avrebbe anche causato non poche difficoltà nella risoluzione di eventuali errori e warning nel corso dell'elaborazione.

Non è stato testato, ma lo stesso automa utilizzato per gest\_cassaforte lo si sarebbe potuto realizzare anche mediante l'automa di Mealy sfruttando il template appropriato. Inoltre, abbiamo preferito utilizzare un template procedurale rispetto a quello tabellare per la generazione del next state poiché sarebbe risultato complicato gestire una tabella di tali dimensioni contenente tutte le combinazioni.

Un problema che il nostro template avrebbe potuto generare sarebbe potuto essere quello della generazione di Latch indesiderati, ma con i giusti accorgimenti ciò non è avvenuto.

Abbiamo optato per l'utilizzo di sensori che rilevassero l'effettiva presenza delle chiavi all'interno delle serrature per evitare problemi riguardanti letture indesiderate di bit in ingresso che avrebbero potuto far aprire la cassaforte in maniera anomala.

La scelta di utilizzare un sensore che ci rilevasse se la porta della cassaforte fosse chiusa o meno è stata fatta per realizzare un metodo di chiusura il più efficace possibile.

Abbiamo optato per utilizzare la codifica effettuata dal sintetizzatore, ossia la best encoding, poiché in linea con le nostre supposizioni progettuali. Qualora si fosse preferita una codifica differente avremmo potuto modificarla.