## Universidad Nacional Autónoma de México

# Facultad de Ingeniería

# Ingeniería en Computación

# Laboratorio de Organización y Arquitectura de Computadoras

# Práctica 02: Diseño de Máquinas de Estado

#### Alumnos:

- Murrieta Villegas Alfonso
- Reza Chavarria Sergio Gabriel
- Valdespino Mendieta Joaquin

Profesora: Ayesha Sagrario Román García

Grupo: 7

Fecha de entrega: 24 de septiembre de 2021

#### Práctica 02

### **Objetivo**

Familiarizar al alumno en el conocimiento de los algoritmos de las máquinas de estados utilizando Quartus y el lenguaje VHDL.

#### Introducción

Los algoritmos de máquinas de estado, son representaciones gráficas que describen el comportamiento en el tiempo de los circuitos secuenciales.

Una carta ASM es utilizado para el diseño y el análisis para las unidades de control de proyectos. Las cartas son utilizadas para la representación de algoritmos de manera secuencial.

El flip flop o un sistema básico biestable en un circuito básico utilizado para el almacenamiento de memoria, uso de registros y almacenadores de bits, esto a partir de una trayectoria de retroalimentación. Este puede ser construido con compuertas NOR o NAND.

El flip flop tipo D tiene una entrada D, una entrada de reloj y 2 salidas Q y  $\overline{Q}$ . Su comportamiento es similar al del latch D, la salida del Flip Flop se iguala a la entrada en el instante en el que se produzca el flanco (ascendente o descendente dependiendo del tipo de flip-flop) de la señal del reloj.



Ilustración 1 Flip Flop tipo D con tabla de verdad

El lenguaje VHDL ser utilizado en la descripción de circuitos digitales y para la automatización de diseño electrónico. El lenguaje consta de una estructura en la programación. Esta estructura se divide en 2 partes.

- Entidades: Declaración de los puertos de entrada y salida que serán utilizados.
- Arquitectura: Las acciones o los procesos que utilizaran los puertos y las variables.

### **Desarrollo**

Dada la carta ASM de la figura 1, elabore lo que se indica.

- 1. Obtenga el circuito secuencial de la carta ASM utilizando flip flops tipo D. Cree un proyecto en Quartus llamado practica2\_ff, implemente su diseño en el ambiente de desarrollo Quartus y simúlelo para validar su comportamiento.
- 2. Cree un nuevo proyecto en Quartus llamado practica2 vhdl y diseñe la máquina de estados de la carta ASM utilizando el lenguaje de descripción de hardware VHDL. Simule su diseño para validar que funciona correctamente.



Diagrama 1: Carta ASM a desarrollar

### **Resultados**

## Ejercicio 1

Para obtener el circuito secuencial de la carta ASM se parte por hacer su tabla de verdad considerando los flip flops tipo D, quedando de la siguiente manera.

Considerando el comportamiento FFD (manejado por bits individuales)

| Q (estado actual) | Q+1 (estado siguiente) | FFD |
|-------------------|------------------------|-----|
| 0                 | 0                      | 0   |
| 0                 | 1                      | 1   |
| 1                 | 0                      | 0   |
| 1                 | 1                      | 1   |

La carta ASM cuenta con 4 estados por lo que usaremos 2 bits para representarlo, además contamos con 2 salidas, aparte 2 entradas para realizar decisiones, por lo que la tabla de verdad quedaría de la siguiente forma.

Combinaciones Q1 Y Q0

00-A, 01-B, 10-C, 11-D

# Tabla de verdad y Mapas de Karnaugh

| Q1 | Q0 | E2 | E1 | Q1 | Q0 | S1 (D) | S0 (D) | D1 | D0 |
|----|----|----|----|----|----|--------|--------|----|----|
| 0  | 0  | *  | *  | 0  | 1  | 1      | 0      | 0  | 1  |
| 0  | 1  | 0  | 0  | 1  | 0  | 0      | 1      | 1  | 0  |
| 0  | 1  | *  | 1  | 0  | 1  | 1      | 0      | 0  | 1  |
| 0  | 1  | 1  | 0  | 0  | 0  | 1      | 1      | 0  | 0  |
| 1  | 0  | *  | *  | 1  | 1  | 0      | 0      | 1  | 1  |
| 1  | 1  | 0  | *  | 1  | 1  | 0      | 0      | 1  | 1  |
| 1  | 1  | 1  | 0  | 1  | 0  | 0      | 1      | 1  | 0  |
| 1  | 1  | 1  | 1  | 0  | 0  | 1      | 1      | 0  | 0  |

 $1 = \underline{\mathsf{not}} Q 1 * \underline{\mathsf{not}} Q 0 + \underline{\mathsf{not}} Q 1 * \underline{\mathsf{E}} 1 + \underline{\mathsf{not}} Q 1 * \underline{\mathsf{E}} 2 + \underline{\mathsf{Q}} 0 * \underline{\mathsf{E}} 2 * \underline{\mathsf{E}} 1$ 

| E2E1<br>Q1Q0 | 00 | 01 | 11 | 10 |
|--------------|----|----|----|----|
| Q1Q0         |    |    |    |    |
| 00           |    | 1  | 1  | 1  |
| 01           |    | 1  | 1  | 1  |
| 11           |    |    | 1  |    |
| 10           |    |    |    |    |

0 = notQ1\*Q0\*notE1+Q1\*Q0\*E2

| E2E1 | 00 | 01 | 11 | 10 |
|------|----|----|----|----|
| Q1Q0 |    |    |    |    |
| 00   |    |    |    |    |
| 01   | 1  |    |    | 1  |
| 11   |    |    | 1  | 1  |
| 10   |    |    |    |    |

l= Q0\*notE2\*notE1+ Q1 \* notE1+ Q1 \* not E2 + Q1 \* not Q0

| E2E1 | 00 | 01 | 11 | 10 |
|------|----|----|----|----|
| Q1Q0 |    |    |    |    |
| 00   |    |    |    |    |
| 01   | 1  |    |    |    |
| 11   | 1  | 1  |    | 1  |
| 10   |    | 1  | 1  | 1  |

D0 = not Q0 + not Q1 \* E1 + Q1 \* not E2

| E2E1<br>Q1Q0 | 00 | 01 | 11 | 10 |
|--------------|----|----|----|----|
| Q1Q0         |    |    |    |    |
| 00           | 1  | 1  | 1  | 1  |
| 01           |    | 1  | 1  |    |
| 11           | 1  | 1  |    |    |
| 10           | 1  | 1  | 1  | 1  |

Una vez obtenido esto procedemos a pasarlo en este caso a VHDL para crear el circuito por módulos en Quartus, quedando de la siguiente forma, usando los FFD creados (de un curso anterior DDM y VLSI)

## Código

```
Tibrary ieee;
 2
      use ieee std_logic_1164.all;
 3
4
5
6
7
8
    end FFD;
 9
10
    □architecture arqF of FFD is
11
    □begin
12
13
14
    □process(CLK)
     begin
15
    if CLK'event and CLK='1' then
16
         Q<=D;
17
      end if;
18
19
      end process;
20
21
22
     Lend architecture arqF;
```

Código 1: Flip Flop D (usando flanco positivo o Rising Edge)

Código 2: Modulo combinacional

```
| library ieee; | use ieee.std_logic_1164.all; | library ieee; | use ieee.std_logic_1164.all; | library ieee; | use ieee.std_logic_1164.all; | library ieee; | use ieee.std_logic; | library ieee; | library i
```

Código 3: Modelado del circuito (mediante código)



RTL 1: Circuito creado

Posteriormente se realizaron las pruebas correspondientes, empezamos con el estado B el análisis, que transición a el estado C debido a las entradas en 0.



Del estado C pasamos directamente al estado D



el estado D con las entradas en E1=0 y E2=1, damos un regreso a C



De C hacemos transición directamente a D, y aquí al tener E2=1 Y E2=1 vamos al estado A, de ahí directamente al estado B.



De B con las entradas E2 =1 y E1=0, volvemos al estado A y otra vez al estado B posteriormente.



Del estado B con las entradas E2=0 y E1=0, vamos al estado C, y de este al estado D, que con las entradas en 00 queda en un loop en D.



### Ejercicio 2

Para la creación del proyecto se asignaron los valores de la entidad y la arquitectura del proyecto. La entidad se le declaran las entradas y salidas del proyecto, se asignaron las entradas e1 y e2, las salidas S1 y S2, y la entrada para el reloj interno y el botón de reinicio.

Para la arquitectura se creó un subtipo de dato para la representación del estado esto a partir de un vector lógico para la representación de los estados en formato binario. En la arquitectura se presentan 2 procesos, el primero depende del cambio con respecto al reloj, cuando haya un flanco de subida se revisará el estado de reset, si está arriba se reinicia el estado presente en el estado a, si no es así, el estado siguiente será el nuevo estado presente. En el segundo proceso se revisará con el cambio del estado presente. A partir de la revisión de las entradas con las sentencias de control por cada estado.

A continuación, se anexa el código vhdl realizado.

### Código

```
| Degin | Process(clk) | Degin | Degin
```

Código 4: Codigo VHDL de la máquina de estados

### **Pruebas**

Las pruebas se realizaron el simulador Waveform, a continuación, se presentan las diferentes situaciones de la carta ASM.



Simulación 1: Simulación de código VHDL

La primera sección de la simulación representa el paso de los estados de la manera A, B, C y D. Esto a partir de las entradas de E1, E2=0 del estado B al C y E1, E2=1 del estado D al A.



Simulación 2: Recorrido 1, entradas E1 y E2 =0 del estado B al C (rojo) y entradas E1 y E2 del estado D al A (morado)

En la segunda parte se realiza la repetición del estado B por medio de la entrada E1=1.



Simulación 3: Repetición del estado B por medio de la entrada E1=1

La siguiente sección es con respecto a la sección de ir del estado D al estado C con la entrada E2=1 y E1=0.



Simulación 4: Recorrido del estado D al estado C

La siguiente sección es para representar la repetición del estado D por medio de la entrada E2=0



Simulación 5: Repetición del recorrido del estado D de manera repetitiva

Al final de la simulación se revisa el recorrido del estado A al estado B por medio de las entradas E1=0 y E2=1.



Simulación 6: Recorrido del estado B al estado A

#### **Conclusiones**

Murrieta Villegas Alfonso

En la presente práctica aprendimos a realizar máquinas de estados mediante el lenguaje de desarrollo de componentes de hardware VHDL a partir de su forma Combinacional, empleando principalmente tablas de verdad, mapas de Karnaugh además de su representación de estados en forma de código.

Por último en la presente práctica repasamos el funcionamiento específico de como usar el IDE de Quartus a través de VHDL.

Reza Chavarria Sergio Gabriel

A partir de la práctica pudimos recuperar los conocimientos y el manejo de Quartus Prime con respecto a la estructura de codificación del lenguaje VHDL, vistos en cursos anteriores. Con esto se realizó la representación de una máquina de estado a partir de su forma combinacional (utilizando las tablas de verdad y los mapas de Karnaugh para su implementación) o por representación de los estados en forma de código.

Valdespino Mendieta Joaquin

En la presente practica pudimos reforzar los conocimientos previos antes vistos en otras materias como Diseño Digital Moderno o VLSI, en relación a la creación de máquinas de estado, implementación de las Cartas ASM, así como parte del lenguaje VHDL para la descripción y realización de los mismos ejercicios, con ello podemos familiarizarnos nuevamente con los elementos para trabajar en esta materia.

### Bibliografía

- Fonseca E. (2020) A10 ASM. Consultado el 19 de septiembre de 2021. Enlace de video: <a href="https://youtu.be/iV58vpy49WE">https://youtu.be/iV58vpy49WE</a>
- Estrada G. (Desconocido) Cartas ASM. Encontrado el 19 de septiembre de 2021, en https://sites.google.com/site/cartasasm/

- Fonseca E. (2020). A2 secuenciales2. Consultado el 19 de septiembre de 2021.
   Enlace del video: <a href="https://youtu.be/sisY0Naps8A">https://youtu.be/sisY0Naps8A</a>
- Saavedra M. (Desconocido). Circuitos Secuenciales. Flip Flop tipo D.
   Consultado el 20 de septiembre de 2021, en:
   <a href="http://circuitossecuenciales.weebly.com/flip-flop-tipo-d.html">http://circuitossecuenciales.weebly.com/flip-flop-tipo-d.html</a>