## 2020年8月高等教育自学考试全国统一命题考试

## 计算机组成原理

(课程代码 02318)

| - 20 |    | -    |     |   |   |
|------|----|------|-----|---|---|
|      |    | _    | 200 | 项 |   |
| -    | г. | 1000 | -   |   | ۰ |
|      | -  | -    |     |   | ۰ |

C. 通用寄存器

| 1. 本试卷分为两部分,第一部分为选择题,第二部分为非选择题。<br>2. 应考者必须按试题顺序在答题卡(纸)指定位置上作答,答在试卷上无效。<br>3. 涂写部分、画图部分必须使用 2B 铅笔,书写部分必须使用黑色字迹签字笔。 | A. R. C. S. |
|--------------------------------------------------------------------------------------------------------------------|-------------|
| 第一部分 选择题                                                                                                           | 9. 鼠标扫      |
|                                                                                                                    | A. 利        |
| 一、单项选择题:本大题共 10 小题,每小题 1 分,共 10 分。在每小题列出的备选项中<br>只有一项是最符合题目要求的,请将其选出。                                              | С. 中        |
|                                                                                                                    | D. 以        |
| 1. 十进制数-72 的 8 位补码表示是                                                                                              | 10. 在多      |
| A. 01001000 B. 10110111                                                                                            | A           |
| C. 11001000 D. 10111000                                                                                            | С. 4        |
| 2. 若传送的是字符 A, 其 ASII 码为 1000001, 采用偶校验方式传送 8 位编码, 末位增                                                              | D. II       |
| 加偶校验位后的编码表示是                                                                                                       |             |
| A. 01000001 B. 11000001                                                                                            |             |
| C. 10000010 D. 10000011                                                                                            | 二、填空        |
| 3. 采用变址寻址方式的操作数存放在                                                                                                 | 11. 在计      |
| A. 内存中 B. 通用寄存器中                                                                                                   | 12. 定点      |
| n that                                                                                                             |             |

|    | C. 10000010        | D. 10000011      |
|----|--------------------|------------------|
| 3. | 采用变址寻址方式的操作数存放在    |                  |
|    | A. 内存中             | B. 通用寄存器中        |
|    | C. 硬盘中             | D. 指令中           |
| 1. | 若经过 CPU 处理后的运算结果为零 | ,则反映在条件码寄存器的标志位是 |
|    | A. ZF              | B. OF            |
|    | C. SF              | D. CF            |
| 5. | 指令顺序执行时,提供下一条指令    | 也址的寄存器是          |
|    | A. 指令寄存器           | B. 程序计数器         |
|    |                    |                  |

D. 标志寄存器

| X  | 付硬盘上信    | 息的存取并  | (用       |           |             |        |      |   |
|----|----------|--------|----------|-----------|-------------|--------|------|---|
| 1  | A. ROM 方 | 式      | 1        | B. DAM 方式 | 5           |        |      |   |
| (  | C. SAM 方 | i式     | H Kal    | D. RAM 方式 | J           |        |      |   |
| -  | 鼠标接口应    | 选用     |          |           |             |        |      |   |
| 1  | A. 程序直   | 接控制方式  | <b>t</b> | B. DMA 控制 | 制方式         |        |      |   |
| (  | C. 中断控   | 制方式    |          |           |             |        |      |   |
| 1  | D. 既可选   | 用中断控制  | 河方式又可证   | 先用 DMA 控  | 制方式         |        |      |   |
|    | 在多重中断    | 方式下,   | 若外设向 C   | PU 提出新的   | 中断请求,       | 则 CPU  |      |   |
|    | A. 一定会   | 响应     |          | B. 一定不会   | <b>è响应</b>  |        |      |   |
|    | C. 响应优   | 先级更高的  | 內中断请求    |           |             |        |      |   |
|    | D. 响应优   | 先级更低的  | 的中断请求    |           |             |        |      |   |
|    |          |        | AA       | -         | /H TA BE    | 1 3/24 |      |   |
|    |          |        | 弗—=      | 部分 非      | <b>近</b> 挥型 | 338    |      |   |
|    | 填空题: 2   | 本大题共 1 | 5 空,每空   | 1分,共15    | 分。          |        |      |   |
|    | 在计算机     | 系统中,常  | 用的进位证    | 己数制有二进    | 制、i         | 进制、    | _进制和 | 进 |
|    | 定点数编     | 码表示方法  | 主要有以     | 下4种:原码    | i           | ·      | 和    | a |
|    |          |        |          | 分别是 R-型   |             |        |      |   |
|    | 指令流水     | 线在有些情  | 情况下会发    | 生流水线冒险    | 之,包括结       | 构冒险、   | 和_   | - |
| 5. | 虚拟存储     | 器分成三种  | 中不同类型    | : 分页式、_   | <b></b>     | u      |      |   |
|    |          |        |          | 线和        |             |        |      |   |
|    |          |        |          |           |             |        |      |   |
|    | 名词解释     | 题: 本大品 | 题共 5 小题  | ,每小题35    | }, 共15%     | 7) ·   |      |   |
| 7. | 数据通路     |        |          |           |             |        |      |   |
| 8. | 机器数      |        |          |           |             |        |      |   |
|    |          |        |          |           |             |        |      |   |

6. MIPS 计算机的汇编指令"add \$s1, \$s2, \$s3"的功能是

7. 有一个 8MB 的主存储器,按字节编址,需要寻址的地址线条数是

A. \$s1=\$s2+\$s3

C. \$s3=\$s1+\$s2

A. 3条

C. 23条

B. \$s2=\$s1+\$s3

D. \$s3=\$s1&\$s2

B. 13条

D. 33条

- 20. 寄存器直接寻址
- 21. 中断嵌套
- 四、简答题:本大题共4小题,每小题5分,共20分。
- 22. 浮点加减运算需要经过哪几个主要步骤?
- 23. 转移指令和调用(转子)指令的区别是什么?
- 24. 什么是指令周期? 不同指令的指令执行周期是否一致?
- 25. 在中断响应周期中,通过执行一条隐指令,可以完成哪几项操作?
- 五、计算题: 本大题共 3 小题, 第 26、27 小题各 6 分, 第 28 小题 4 分, 共 16 分。
- 26. 假设某个频繁使用的程序 P 在机器 M1 上运行需要 158, M1 的时钟频率为 2GH。设计人员想开发一台与 M1 具有相同 ISA 的新机器 M2。采用新技术可使 M2 的时钟频率增加,但同时也会使 CPI 增加。假定 P 在 M2 上执行时的时钟周期数是在 M1 上的 3 倍,则 M2 的时钟频率至少达到多少才能使程序 P 在 M2 上的运行时间缩短为 10S?
- 27. 将十进制数 160 转换为 IEEE754 的单精度(32 位) 浮点数格式,要求最后格式用十六进制数表示。注: IEEE754 单精度(32 位) 浮点数的计数公式为(-1)<sup>5</sup>×1.f×2<sup>E-127</sup>,其中符号位1位,阶码8位,尾数23位。
- 28. 假定某同步总线在一个总线时钟周期内传送一个 16 字节的数据,总线时钟频率为 80MHZ,则总线带宽是多少?如果总线宽度改为 256 位,一个时钟周期能传送两次 数据,总线时钟频率为 200MHZ,则总线带宽是多少?
- 六、综合题: 本大题共2小题, 每小题 12分, 共24分。
- 29. 某计算机主存地址空间大小 64MB, 按字节编址。主存与 cache 之间采用直接映射方式, 块大小为 2K 字节。cache 数据区大小为 64KB。
  - (1) 该 cache 共有多少行?
  - (2)主存地址需多少位?如何划分?要求说明每个字段的含义、位数和在主存地址中的位置。

- 30. 某计算机字长 16 位,采用 16 位定长指令格式,部分数据通路结构如题 30 图所示。 假设 MAR 的输出一直处于使能状态。
  - (1) 逻辑指令 "AND R2, (R1)" 在执行阶段需要多少个节拍? 该指令功能为 R[R2]←R[R2] AND M[R[R1]]。
  - (2) 写出每个节拍的有效控制信号和功能。



## 绝密★启用前

2020年8月高等教育自学考试全国统一命题考试

## 计算机组成原理试题答案及评分参考

(课程代码 02318)

- 一、单项选择题:本大题共10小题,每小题1分,共10分。
  - 1. D 2. C 3. A 4. A 5. B 6. A 7. C 8. B 9. C 10. C
- 二、填空题: 本大题共15空, 每空1分, 共15分。
  - 11. 八、十、十六
  - 12. 补码、反码、移码
  - 13. I-型指令、J-型指令
  - 14. 数据冒险、控制冒险
  - 15. 分段式、段页式
  - 16. 数据、地址、控制
- 三、名词解释题:本大题共5小题,每小题3分,共15分。
  - 17. 答:数据通路是指指令执行过程中数据所流经的部件,其中包括各类运算部件。
  - 18. 答:将数值数据在计算机内部编码表示的数称为机器数。
  - 19. 答:小端方式将数据的最高有效字节 MSB 存放在高地址中,将最低有效字节 LSB 存放 在低地址中。
  - 20. 答:指令中给出的是操作数所在的寄存器编号,操作数在寄存器中,这种寻址方式称为寄存器直接寻址。
  - 21. 答:中断系统允许 CPU 在执行某个中断服务程序时,被新的中断请求打断。
- 四、简答题:本大题共 4 小题,每小题 5 分,共 20 分。
  - 22. 答: 浮点加减运算需要经过以下几个主要步骤: 对阶(1分)、尾数相加减(1分)、规格化(1分)、尾数舍入(1分)和溢出判断等(1分)。
  - 23. 答:转移指令和调用(转子)指令的区别在于执行调用(转子)指令时必须保存下条指令的地址(即返回地址)(2分);调用(转子)指令用于过程调用或函数调用,当被调用过程执行结束时,根据返回地址返回到调用过程继续执行,(2分)而转移指令则不返回执行,因而无需保存返回地址。(1分)
  - 24. 答: CPU 取出并执行一条指令的时间为一个指令周期(3分),可分为取指令、读操作数、执行并写结果等多个基本工作周期;不同指令的指令执行周期一般不一致,主要与操作数寻址方式以及存结果的地址等有关。(2分)
  - 25. 答:在中断响应周期中,通过执行一条隐指令,可以完成的操作是:(1)关中断:将中断允许标志置为禁止状态(2分)(2)保护断点:将 PC 和 PSW 送入栈或特殊寄存器,(2分)(3)识别中断源并转中断服务程序:通过某种方式,获得优先级最高的中断源所对应的中断服务程序的首地址和初始 PSW,并分别送 PC 和 PSWR。(1分)
- 五、计算题: 本大题共 3 小题, 第 26、27 小题各 6 分, 第 28 小题 4 分, 共 16 分。
  - 26. 解:程序 P 在机器 M1 上的时钟周期数为

CPU 执行时间×时钟频率=15S×2GHz=30G。(2分)

因此,程序 P 在机器 M2 上的时钟周期数为 3×30GHz=90G。(2分)

计算机组成原理试题答案及评分参考第 1 页(共 2 页)

要使程序 P 在 M2 上的运行时间缩短为 10S,则 M2 的时钟频率至少应为程序所含时钟周期 ÷CPU 执行时间=90G÷10S=9GHz。(2分)

27. 解: (1) 将十进制数转换成二进制数

 $(160)_{10} = (10100000)_{2}(1\%)$ 

(2) 规格化二进制数

移动小数点, 使其在第 1、2 位之间: 10100000 = 1.0100000×27(1分)

(3) 计算移码表示的阶码 E=偏置值+阶码真值

阶码真值 e=7,偏置值=127

阶码 E = (127+7) 10 = (134) 10 = (10000110) 2 (1分)

(4)以单精度(32位)浮点数格式存储该数

符号位 S=0

阶码 E = 10000110

尾数 f=0100000,0000000000000000

(1分)

得到 32 位浮点数的二进制存储格式为:

(5) 16 进制数格式为: (43200000) 16

(1分)

28. 解:根据总线的总带宽计算公式: B=W×F/N

则本题所述总线的总带宽为:

B=16B×80MHZ/1=1280MB/s (2分)

改进后,总线的总带宽为:

B= (256/8) B×200MHZ/0.5=12800MB/s (2 %)

六、综合题:本大题共2小题,每小题12分,共24分。

29. 解: (1)每2K字节数据块在 cache 中占一行,故 64KB cache被划分为 64KB÷2KB=32 行(3分)

(2) 64MB=2<sup>26</sup>B, 故主存地址长度为 26 位 (3 分)

被划分成以下三个字段:

标记+cache 行号+块内地址

由于块大小为 2KB=211B, 所以块内地址为 11 位,即主存地址的低 11 位。(2分)

Cache 行数为 64=26, 所以 cache 行号需要 6 位, 即主存地址的中间 6 位 ( 2 分 )

主存地址总长 26 位, 所以标记部分为 26-11-6=9 位, 即主存地址的高 9 位。(2分)

说明: 也可以用图表示地址分配。

30. 解: (1)需要4个或5个节拍 (2分)

(2)控制信号 功能

 $R1_{out}$ ,  $MAR_{in}$   $MAR \leftarrow (R1)$  (2 %) MemR  $MDR \leftarrow M (MAR)$  (2 %)  $MDR_{out}$ ,  $Y_{in}$   $Y \leftarrow (MDR)$  (2 %)  $R2_{out}$ , AND  $Z \leftarrow (Y)$  AND (R2) (2 %)  $Z_{out}$ ,  $R2_{in}$   $R2 \leftarrow (Z)$  (2 %)

说明:如果答案为4个节拍,则将第2行与第3行合并为一行(一个节拍)。

计算机组成原理试题答案及评分参考第 2 页(共 2 页)