

# 哈爾濱Z業大學 (深圳) HARBIN INSTITUTE OF TECHNOLOGY

# 实验报告

| 开课学期: | 2021 秋季             |
|-------|---------------------|
| 课程名称: | 数字逻辑设计(实验)          |
| 实验名称: | 十六进制计算器设计           |
| 实验性质: | 综合设计型               |
| 实验学时: | 6  地点:T2506         |
| 学生班级: | <br>计算机类 <b>4</b> 班 |
| 学生学号: | 200110428           |
| 学生姓名: |                     |
| 评阅教师: |                     |
| 报告成绩: |                     |

实验与创新实践教育中心制

2021年12月

## 设计的功能描述

## 基本功能

实现十六进制计算器基本功能,包含加、减、乘、除、取模、平方。输入数值 num1 和 num2 由[15:8],[7:0]位拨码开关给出,运算的种类由[23:21]位拨码开关给定。

## 扩展功能

按键消抖模块 key\_filter.v,该模块功能为实现按键消抖,防止按键时持续的周期造成运算不受控制的进行。设计逻辑经两轮迭代,初版消抖模块基本实现消抖功能,但设计粗糙,对于长按没有进行处理;终版提交的消抖模块,正确完整的实现了消抖功能,避免了按键时信号的毛刺对结果的影响,也避免了按键持续时非期望连续计算的进行。

该按键消抖模块具有通用性, 可方便的复用到其他应用到的模块中。





#### 各模块描述

## 模块定义

calculator\_hex 实验是实现十六进制计算器的加、减、乘、除、模和平方的功能,默认进行连续运算,模块定义如下:

- calculator\_top.v 电路总控制模块,调用各模块功能最后实现运算并显示在数码管上。
- **clk\_div** 时钟 IP 核,用于时钟分频,分频时钟 clk\_g 的频率为 10MHz
- **key\_filter.v** 消抖模块,用于在上板操作时,避免了按键时不稳定脉冲导致的波形抖动,也避免持续按键导致的非期望的连续计算
- **calculator\_hex.v** 实现计算器核心功能的模块,用于完成加减乘除模平方的运算,默认进行连续运算,按下 rst 后重置寄存器,每按下一次button 进行一次运算
- **calculator\_display.v** 实现将计算器得出的 32 位 2 进制数 cal\_result 转为 16 进制数在 8 位数码管上显示

#### 输入输出定义

```
calculator_top.v
module calculator_top (input wire clk,
                      input wire rst,
                      input wire button,
                      input wire [2:0] func,
                      input wire [7:0] num1,
                      input wire [7:0] num2,
                      output wire [7:0] led_en,
                      output wire led_ca,
                      output wire led cb,
                      output wire led cc,
                      output wire led cd,
                      output wire led_ce,
                      output wire led_cf,
                      output wire led_cg,
                      output wire led_dp);
endmodule
key_filter.v
module key_filter(input wire rst,
                 input wire clk,
                 input wire button,
                 output reg button_f);
endmodule
calculator_hex.v
module calculator hex (input wire clk,
                      input wire locked,
                      input wire rst,
                      input wire button,
                      input wire [2:0] func,
                      input wire [7:0] num1,
                      input wire [7:0] num2,
```

output reg [31:0] cal result);

```
endmodule
     calculator_display.v
     module calculator display(input wire clk,
                         input wire rst,
                         input wire locked,
                         input wire button,
                         input wire [31:0] cal result,
                        output reg [7:0] led en,
                        output wire [7:0] led w);
     endmodule
信号定义
   只对模块中自定义信号和部分给定信号进行说明
calculator_top.v
               ;//分频时钟
  wire clk g
                   ; // 时钟锁定信号,当分频时钟输出稳定后为高电平
  wire locked
  wire button_f
                ; // button 消除抖动后的信号,作为其他模块的 bu
tton 输入信号
  wire on button ; // 开始计算后处于工作状态的标记信号
  wire [31:0] cal result; // 传递 32 位二进制计算结果的信号
  wire [7:0] led_w ; // _w 代表 wire 类型, 数码管段选信号
key_filter.v
  // parameter CNT MAX = 32'd1000; // 计数器最大数值, 控制两次按键时
间间隔
  parameter CNT_MAX = 32'd3; // simulation
  reg [31:0] cnt = 0 ; // 两次按键最小时间间隔计数,用于消除毛刺信号
  wire rst_n = ~rst; // rst_n 下降沿复位
```

```
calculator hex.v
              = ~rst; // rst_n 下降沿复位
  wire rst n
                    = 0 ; // 开始计算后处于工作状态的标记信号
  reg on_button
              = 0 ; // 用于标记按下button 后的第一个时钟
  reg flag
周期
   reg [31:0] prev_result = 0 ; // 连续运算时, 用于保存中间计算结果
calculator_display.v
  // parameter SCAN CNT MAX = 20'd1 0000; // 扫描时间间隔计数最大时钟
周期数
   parameter SCAN CNT MAX = 20'd5;  // simulation
              = ~rst ; // rst_n 下降沿复位
  wire rst n
  reg on_button = 0 ; // 开始计算后, 处于工作状态的标记信号
   reg [7:0] cur code = 8'hff; // 当前结果位置数值显示到数码管上对应的
编码
  reg [20:0] scan_cnt = 0 ; // 扫描计数器
  reg [2:0] scan_pos = 0 ; // 当前扫描的位置
wire [3:0] result [7:0] ; // 重新分割 32 位 2 进制计算结果的位,分
割成8个4位数值,只是为了人直接的阅读方面
主要代码
 • 核心模块调用代码 calculator top.v
module calculator_top (...);
   assign {led dp,led cg,led cf,led ce,led cd,led cc,led cb,led ca}
= led w;
   clk div u clk div (
   .clk in1 (clk),
   .clk_out1 (clk_g),
   .locked (locked)
   );
```

```
key filter u key filter(
          .rst(rst),
          .clk(clk_g),
          .button(button),
          .button_f(button_f)
          );
         calculator_hex u_calculator_hex (
          .clk (clk_g),
                        //add your own code
          .rst (rst),
          .locked(locked),
          .button(button f),
          .func(func),
          .num1(num1),
          .num2(num2),
          .cal_result (cal_result)
         );
         calculator_display u_calculator_display (
          .clk(clk g),
          .rst(rst),
          .locked(locked),
          .button(button_f),
          .cal_result (cal_result),
          .led_en(led_en),
          .led_w(led_w)
          );
      endmodule
      计算器功能实现代码 calculator hex.v
module calculator_hex (...);
   always @(posedge clk, negedge rst_n) begin // on_button,
prev_result
       if (~rst_n || !locked)
           on button <= 0;
       else if (button)
           on_button <= 1;
```

```
else
           on_button <= on_button;
   end
   always @(posedge clk, negedge rst_n) begin
       if (∼rst n)
           flag <= 0;
       else if (button)
           flag <= 1;
       else
           flag <= 0;
   end
   always @(posedge clk, negedge rst_n) begin
       if (∼rst n)
           prev_result <= 0;</pre>
       else if (!on button)
           prev_result <= num1; // new requirement given durin</pre>
a class
       else if (on_button && flag)
           prev_result <= cal_result;</pre>
       else
           prev_result <= prev_result;</pre>
   end
   always @(*) begin // cal_result
       if (~rst n)
           cal_result = 0;
       else if (button)
           case(func)
               3'd0: cal result = prev result + num2; // add
               3'd1: cal_result = prev_result - num2; // subs
               3'd2: cal result = prev result * num2; // time
               3'd3: cal_result = prev_result / num2; // divi
               3'd4: cal_result
                                  = prev_result % num2; // mod
               3'd5: cal_result = prev_result * prev_result;
// square
               default: cal result = 0;
           endcase
       else
           cal_result = cal_result;
   end
endmodule
```

## • 消抖模块代码 key\_filter.v

```
`timescale 1ns / 1ps
module key_filter(input wire rst,
                input wire clk,
                input wire button,
                output reg button_f);
   // parameter CNT_MAX = 32'd1000; // 计数器最大数值, 控制两次
按键时间间隔
   parameter CNT MAX = 32'd3; // simulation
   reg [31:0] cnt = 0 ; // 两次按键最小时间间隔计数, 用于消除毛
刺信号
   wire rst n = ~rst; // rst n 下降沿复位
   always @(*) begin
       if (~rst_n)
          button_f = 0;
       else if (cnt == CNT MAX && button)
          button_f = 1;
       else
          button f = 0;
   end
   always @(posedge clk, negedge rst_n) begin
       if (~rst_n)
          cnt <= 0;
       else if (button) begin
          if (cnt == CNT MAX)
              cnt <= 0;
          else
              cnt <= cnt;</pre>
       end
       else begin
          if (cnt == CNT_MAX)
              cnt <= cnt;</pre>
          else
              cnt <= cnt + 1;
       end
   end
endmodule
```

• 数码管显示代码 calculator\_display.v

```
module calculator_display(...);
   generate
   genvar i;
   for (i = 0; i< 8; i = i + 1) begin: result_block</pre>
   assign result[i] = cal result[i*4 +: 4]; // just for read c
onvenience
   end
   endgenerate
    always @(posedge clk, negedge rst_n) begin // on_button
        if (~rst n || !locked)
           on button <= ∅;
       else if (button)
            on_button <= 1;
       else
           on button <= on button;
   end
   always @(posedge clk, negedge rst n) begin // scan cnt
        if (~rst n || !on button)
            scan cnt <= 0;
       else if (on_button) begin
            if (scan_cnt == SCAN_CNT_MAX-1)
               scan cnt <= 0;
           else
               scan cnt <= scan cnt + 1;</pre>
       end
       else
           scan_cnt <= 0;</pre>
   end
    always @(posedge clk, negedge rst_n) begin // scan_pos
       if (~rst_n || !on_button)
            scan pos <= 0;
       else if (on button && scan cnt == SCAN CNT MAX-1)
            scan_pos <= scan_pos + 1;</pre>
       else if (on_button && scan_cnt < SCAN_CNT_MAX-1)</pre>
            scan pos <= scan pos;</pre>
       else
            scan_pos <= 0;</pre>
   end
```

```
always @(posedge clk, negedge rst n) begin // Led en
   if (~rst n || !on button)
       led en <= 8'd255;</pre>
   else if (on_button)
       case (scan_pos)
           3'd0:led en <= ~8'd1;
           3'd1:led en <= ~8'd2;
           3'd2:led en <= ~8'd4;
           3'd3:led en <= ~8'd8;
           3'd4:led en <= ~8'd16;
           3'd5:led en <= ~8'd32;
           3'd6:led en <= ~8'd64;
           3'd7:led_en <= ~8'd128;
       endcase
   else
       led en <= 8'd255;
end
always @(posedge clk, negedge rst_n) begin // cur_code
   if (~rst n || !on button)
       cur code <= 8'hff;</pre>
   else if (on_button) begin
       case(result[scan_pos])
           4'h0: cur code <= 8'hc0;
           4'h1: cur code <= 8'hf9;
           4'h2: cur_code <= 8'ha4;
           4'h3: cur_code <= 8'hb0;
           4'h4: cur_code <= 8'h99;
           4'h5: cur code <= 8'h92;
           4'h6: cur_code <= 8'h82;
           4'h7: cur_code <= 8'hf8;
           4'h8: cur_code <= 8'h80;
           4'h9: cur code <= 8'h98;
           4'ha: cur code <= 8'h88;
           4'hb: cur_code <= 8'h83;
           4'hc: cur code <= 8'hc6;
           4'hd: cur code <= 8'ha1;
           4'he: cur code <= 8'h86;
           4'hf: cur_code <= 8'h8e;
       endcase
   end
   else
       cur code <= 8'hff;
end
```

```
assign led_w =
   (~rst_n || !on_button) ? 8'hff :
   on_button ? cur_code : 8'hff;
endmodule
```

## 设计过程中遇到的问题及解决方法

## 遇到的问题及解决方案

事实上,本实验难度适中,仅代码量相比此前稍大(总计约260行),需要提前梳理好电路运行的逻辑,按部就班写完代码仿真上板即可完成实验。

在理解题意的方面上,出现了一点小的偏差,导致 1-2h 在对一小部分 testbench 的异常进行排错。事实上,所给定的 testbench 只对前 6 次进行了测试, 之后是没有测试的,如果强行运行,会出现波形异常的情况,虽然此前尝试利用同步时序变化滞后一个周期的特点刻意制造延迟等手段来满足异常处的波形的计算,但后了解到是没有必要的部分,最终删去相关代码。

在上板时,比较典型的问题就是按下 button 的瞬间,会导致计算器进行上千万次的计算,而这显然不是我们所期望的,所以消抖模块对于上板正确是必要的,而对于仿真过程中,由于仿真设置的 button 信号没有异常抖动,仅需要调整消抖模块的 CNT MAX 即可正常运行仿真。

起初的消抖模块未能够处理在持续按键时不进行多次运算的问题,这一点在最终提交的代码上已经得到修改。当按下 button 时进行运算,持续按键不改变运算结果,只有释放之后再次按下才会使用先前的计算结果进行连续计算。消抖模块的实现逻辑,基本思路是限定两次 button 按下有设定的最小时间间隔并且持续按下时计数器值不发生改变或为 0, 这里我设置的最小时间间隔是1E-4s, 也就是 1000 个分频时钟(10MHz)周期,经测试可以达到所期望的执行效果。

#### 课程设计总结

#### 总结

实验 6 十六进制计算器设计,可以视为是此前多次实验的复合产物,综合的锻炼并复习了此前实验的功能实现。

在实验 1 中,我们学习使用了 3-8 译码器的 verilog 代码实现,在那之后,实验 4 数码管控制器设计实验中同样的用到了译码器代码,并且此次实验 6, 归功于此前实验 4 代码风格良好,直接复用了近 50 行数码管扫描代码,大大的提高了代码编写效率。

本次实验中要求使用时钟 IP, 可以推测目的在于对使用 IP 核进行 verilog 编程的再一次熟悉。除此以外, 大量使用的计数器用于时间控制, 也是实验 2 熟悉的结果。

## 收获与待改进的方面

代码风格相比于最初几次的实验有了较大的改进。从第 2 次实验开始,因将所有的逻辑语句放在同一个 always 块中,当代码出错后难以排查,甚至逻辑无异常但是确实无法正确运行。那之后,在学长和同学以及老师的提醒下,养成了对于同一 always 块尽可能的只对一个变量进行赋值的习惯,偶尔的特例也是在严格思考过代码运行逻辑的情况下,以提高代码简洁程度来进行的少量改动(如几个 always 块有完全相同的判断条件)。

学会阅读了波形并调出自己模块的波形。因 testbench 并非自己编写,对于 其代码逻辑的不熟悉往往不方便对代码进行调试,在学会将自己模块的信号波 形调出进行观察以前,通常使用上板的方法进行调试,这样效率极其低下,浪 费大量时间在等待比特流生成的过程中。 学会了报错信息阅读。仿真报错信息路径已经较为熟悉, elaborate 文件 xvlog 日志信息等已经深入脑海。对于日志的阅读能高效的帮助自己排除错误。

复用 xdc 文件。这一点是在实验 3 之后才意识到的,对于同样的开发板,尽管使用不同的电路元件进行编程,在信号命名习惯相同的情况下,通用的 xdc 文件是可以被总结出的,为此,经过前面几次的总结梳理得出了目前为止的通用 Exp General.xdc 文件来提高约束文件编写效率。

使用 generate 来简化代码编写。Generate 不同于 for 语句的作用是,generate 语句相当于是将代码段展开硬嵌到最终的代码中,实际上并不会执行循环语句,所以,既起到了免于对重复部分编写代码的麻烦和单调工作,也避免了不可综合的风险。而对于 verilog 中一些小技巧的使用,也让我对向量的控制更加灵活,如 assign result[i] = cal\_result[i\*4+: 4]; (出处为 generate 语句块中,genvar i;),来控制特定连续 4 位的向量块赋值。

但是一些使用习惯有待改进。对于毛刺信号,据了解,利用任何计数器进行的时间控制都会有毛刺的产生,导致时间控制不完全准确,更建议的做法是只使用时钟 IP 而不做计数器,但由于使用计数器进行时钟控制几乎已经成为代码习惯的一部分,而当前的任务并没有如此高的精度要求,所以暂时搁置这一点不好的习惯。对于使用 rst\_n 而不是 rst 是被建议的做法,理由是对生成实际电路更友好,这一点由于在写最后一次实验代码的中途被告知,因此也只在最后一次做出了相应的改动,仍然需要日后对这一意识的巩固。

本次实验收获颇多,很好的起到了最后一次大实验对于 verilog 代码能力的 考查,在经过此前多次实验的打磨之后,本次实验得以顺利的完成。