Es ist zu empfehlen dieses Übungsblatt nach Ihrem Durcharbeiten mit Kollegen auszutauschen, zu vergleichen und zu korrigieren.

- 1. CMOS -> FN
- a) Welche Boolsche Gleichung realisiert folgender Schaltplan?



b) Welche Boolsche Gleichung realisiert folgender Schaltplan?



## 2. CMOS -> FN

Welche Boolsche Gleichung realisiert folgender Schaltplan?



## 3. FN->CMOS

a) Zeichnen Sie zu folgender Bool'schen Gleichung den CMOS-Schaltplan: Y=!((AB)+C)

| <ul><li>b) Zeichnen Sie zu folgender Bool'schen Gleichung den CMOS-Schaltplan:</li><li>Y=!(!A+(BC))</li></ul> |  |  |  |  |
|---------------------------------------------------------------------------------------------------------------|--|--|--|--|
|                                                                                                               |  |  |  |  |
|                                                                                                               |  |  |  |  |
|                                                                                                               |  |  |  |  |
|                                                                                                               |  |  |  |  |
|                                                                                                               |  |  |  |  |
|                                                                                                               |  |  |  |  |
|                                                                                                               |  |  |  |  |
|                                                                                                               |  |  |  |  |
|                                                                                                               |  |  |  |  |
|                                                                                                               |  |  |  |  |
|                                                                                                               |  |  |  |  |
|                                                                                                               |  |  |  |  |
|                                                                                                               |  |  |  |  |

## 4. FN->Speicher

Konfigurieren/Beschalten Sie die folgenden Speicher damit er folgende Bool'sche Funktionen realisiert:

F0=x2+x2!x1x0

F1=x2+x2x0

F2= x2+x1+x0



## 5. Schematic -> propag delay

Bestimmen Sie Tpd der folgenden Schaltung

Benutzen Sie folgende Werte für die Gatterlaufzeiten:

| Gate         | $t_{pd}$ (ps) |
|--------------|---------------|
| NOT          | 15            |
| 2-input NAND | 20            |
| 3-input NAND | 30            |
| 2-input NOR  | 30            |
| 3-input NOR  | 45            |
| 2-input AND  | 30            |
| 3-input AND  | 40            |
| 2-input OR   | 40            |
| 3-input OR   | 55            |
| 2-input XOR  | 60            |



