### УЧЕБНОЕ ПОСОБИЕ

ДЛЯ ВЫСШИХ УЧЕБНЫХ ЗАВЕДЕНИЙ



# ЭЛЕКТРОНИКА И СХЕМОТЕХНИКА:

ПРАКТИЧЕСКИЙ КУРС



Д. А. ПЕРЕПЕЛКИН

### Д. А. ПЕРЕПЕЛКИН

# ЭЛЕКТРОНИКА И СХЕМОТЕХНИКА: ПРАКТИЧЕСКИЙ КУРС

Рекомендовано Научно-методическим советом ФГБОУ ВО «Рязанский государственный радиотехнический университет им. В.Ф. Уткина» в качестве учебного пособия для студентов высших учебных заведений всех форм обучения по направлениям подготовки:

09.03.01 — «Информатика и вычислительная техника»; 11.03.03 — «Конструирование и технология электронных средств»

Москва Горячая линия – Телеком 2024 УДК 621.38(075.8) ББК 32.844 П27

Р е ц е н з е н т ы : зав. кафедрой электронных вычислительных машин Рязанского государственного радиотехнического университета имени В. Ф. Уткина, доктор техн. наук, профессор Б. В. Костров; зав. лабораторией специализированных вычислительных систем МИРЭА — Российский технологический университет, доктор техн. наук, доцент И. Е. Тарасов

### Перепелкин Д. А.

**П27** Электроника и схемотехника: практический курс. Учебное пособие для вузов. – М.: Горячая линия – Телеком, 2024. – 276 с. ил.

#### ISBN 978-5-9912-1104-8.

Рассмотрены теоретические и практические аспекты разработки и проектирования аналоговых и цифровых устройств. Приведены способы математического описания их работы, а также основы анализа и моделирования устройств с заданными техническими характеристиками и параметрами. Многочисленные практические примеры и иллюстративные материалы позволят читателю научиться разрабатывать и проектировать электронно-вычислительные устройства, выбирать оптимальные схемотехнические варианты их исполнения, модернизировать и улучшать их функционирование.

Для студентов высших учебных заведений, обучающихся по направлениям подготовки 09.03.01 – «Информатика и вычислительная техника» и 11.03.03 – «Конструирование и технология электронных средств», будет полезна специалистам в области разработки и проектирования электронно-вычислительных средств.

ББК 32.844

### Тиражирование книги начато в 2024

#### Все права защищены.

Любая часть этого издания не может быть воспроизведена в какой бы то ни было форме и какими бы то ни было средствами без письменного разрешения правообладателя.

© ООО «Научно-техническое издательство «Горячая линия – Телеком»

© Д. А. Перепелкин

### **ВВЕДЕНИЕ**

Важнейшим условием повышения конкурентоспособности российских предприятий в условиях импортозамещения является внедрение современных информационных технологий и разработка инновационных электронно-вычислительных приборов и устройств. Для повышения качества продукции и услуг на предприятиях активно внедряются электронные средства специального назначения. Промышленное развитие электроники и схемотехники можно подразделить на два направления: энергетическое, связанное с преобразованием переменного и постоянного тока для нужд электроэнергетики, и информационное, к которому относятся электронно-вычислительные средства, обеспечивающие эффективное функционирование технических процессов и систем во многих отраслях науки и техники.

Настоящее учебное пособие написано в соответствии с программами курсов «Основы электроники», «Электротехника и электроника», «Схемотехника», «Схемо- и системотехника электронных средств» и «Цифровая схемотехника» для студентов высших учебных заведений, обучающихся по направлениям подготовки 09.03.01 «Информатика и вычислительная техника» (уровень — бакалавриат) и 11.03.03 «Конструирование и технология электронных средств» (уровень — бакалавриат).

В учебном пособии в сжатой и доступной форме последовательно изложены теоретические и практические аспекты разработки и проектирования аналоговых и цифровых устройств. Материал учебного пособия сопровождается большим числом иллюстративного материала и практических примеров, что позволяет студентам правильно разрабатывать и проектировать электронно-вычислительные устройства, выбирать необходимые схемотехнические варианты их исполнения, модернизировать и улучшать их функционирование.

Учебное пособие состоит из семнадцати глав. Первая глава посвящена исследованию и анализу частотных характеристик пассивных фильтров. Во второй главе основное внимание уде-

4 Введение

ляется практическому изучению и расчету различных диодных схем. Третья, четвертая и пятая главы посвящены проектированию и расчету переходных и частотных характеристик усилительных каскадов с общим эмиттером, общей базой и общим коллектором. В шестой и седьмой главах рассмотрены практические схемы усилительных устройств на дифференциальных каскадах и операционных усилителях. Восьмая глава посвящена исследованию и расчету практических схем электронных фильтров. В девятой и десятой главах рассматриваются практические схемы проектирования и расчета аналого-цифровых и цифроаналоговых преобразователей. Одиннадцатая глава посвящена изучению принципов функционирования и проектирования триггеров и их практических схем. Вопросы моделирования и анализа цифровых схем универсальных регистров и счетчиков подробно рассмотрены в двенадцатой и тринадцатой главах. Четырнадцатая глава посвящена изучению принципов функционирования и проектирования практических схем мультиплексоров и демультиплексоров. В пятнадцатой главе рассматриваются вопросы исследования и анализа цифровых схем универсальных сумматоров. Шестнадцатая глава посвящена изучению принципов функционирования и проектирования практических схем дешифраторов. В семнадцатой главе подробно рассматриваются методы анализа, проектирования и расчета многокаскадных усилительных устройств в соответствии с заданными техническими характеристиками и параметрами.

В результате изучения данного учебного пособия студенты усвоят основные принципы разработки и проектирования аналоговых и цифровых электронно-вычислительных приборов и устройств, способы математического описания их работы, а также основы анализа и моделирования устройств с заданными техническими характеристиками и параметрами.

Книга может быть использована в качестве учебного пособия не только для указанных направлений, но и в качестве справочного пособия для других направлений и специальностей, будет полезна специалистам в области разработки и проектирования электронно-вычислительных средств.

Автор благодарен за ценные замечания и оказанную помощь в улучшении содержания учебного пособия заведующему кафедрой систем автоматизированного проектирования вычислительных средств Рязанского государственного радиотехнического университета имени В.Ф. Уткина, заслуженному деятелю науки

Введение 5

и техники РФ, д-ру техн. наук, профессору В.П. Корячко и старшему преподавателю кафедры систем автоматизированного проектирования вычислительных средств Рязанского государственного радиотехнического университета имени В.Ф. Уткина Ю.М. Тобратову.

Автор выражает глубокую признательность рецензентам— заведующему кафедрой электронных вычислительных машин Рязанского государственного радиотехнического университета имени В.Ф. Уткина, д-ру техн. наук, профессору Б.В. Кострову и заведующему лабораторией специализированных вычислительных систем МИРЭА— Российский технологический университет, д-ру техн. наук, доценту И.Е. Тарасову.

# 1 ИССЛЕДОВАНИЕ И РАСЧЕТ ЧАСТОТНЫХ ХАРАКТЕРИСТИК ПАССИВНЫХ ФИЛЬТРОВ

Целью главы являются изучение и исследование частотных характеристик и параметров пассивных фильтров с помощью пакета прикладных программ (ППП) Micro-Cap.

### 1.1. Классификация и основные параметры фильтров

 $\Phi$ ильтром называют электрическую цепь, которая пропускает сигналы в определенной полосе частот и подавляет сигналы вне этой полосы.

По схемотехническому исполнению фильтры можно разделить на пассивные и активные.

Пассивными фильтрами называют фильтры, которые содержат только пассивные элементы: резисторы, конденсаторы, индуктивности.

В зависимости от частотных характеристик фильтры подразделяются:

- а) на фильтры нижних частот (ФНЧ);
- б) фильтры верхних частот (ФВЧ);
- в) полосовые фильтры (ПФ);
- $\Gamma$ ) режекторные фильтры ( $P\Phi$ );
- д) резонансные (узкополосные) фильтры (УФ).

Основными характеристикамии и параметрами фильтров являются:

- 1) коэффициент передачи сигнала (передаточная характеристика);
- 2) коэффициент передачи сигнала по амплитуде или амплитудно-частотная характеристика (АЧХ);
- 3) коэффициент передачи фазы сигнала или фазочастотная характеристика (ФЧХ);
- 4) порядок фильтра (определяет асимптотический наклон АЧХ, т. е. скорость затухания сигнала после частоты среза, и соответствует количеству RC-цепей в фильтре);
  - 5) переходная характеристика фильтра.



Рис. 1.1. Условные графические обозначения АЧХ пассивных фильтров: a — фильтр нижних частот; b — фильтр верхних частот; b — полосовой фильтр; b — режекторный фильтр

Условные графические обозначения АЧХ пассивных фильтров приведены на рис. 1.1.

### 1.2. Практические схемы пассивных фильтров

### 1.2.1. Фильтры нижних частот

Фильтром нижних частот называют фильтр, который пропускает сигналы в полосе частот от нуля герц до некоторой граничной частоты, называемой частотой среза фильтра.

Схема простейшего пассивного  $\Phi$ НЧ первого порядка приведена на рис. 1.2.

Передаточная характеристика приведенного ФНЧ при сопротивлении нагрузки  $R_{\text{\tiny H}}=\infty$  определяется выражением

$$K(p) = \frac{U_{\text{BMX}}(p)}{U_{\text{BX}}(p)} = \frac{1}{1 + pRC}.$$
 (1.1)

Положив  $p=j\omega$ , получим комплексный коэффициент пере-

Глава 1



8

Рис. 1.2. Схема пассивного ФНЧ первого порядка

дачи ФНЧ

$$K(j\omega) = \frac{1}{1 + j\omega RC}.$$
 (1.2)

В показательной форме комплексный коэффициент передачи имеет вид

$$K(j\omega) = K(\omega) e^{j\varphi(\omega)},$$

где  $K(\omega)$  представляет собой модуль комплексного коэффициента передачи и является АЧХ ФНЧ первого порядка, а  $\varphi(\omega)$  — фазочастотная характеристика ФНЧ.

Тогда в соответствии с выражением (1.2) можно получить:

$$K(\omega) = \sqrt{\frac{1}{1 + (\omega RC)^2}};$$
(1.3)

$$\varphi(\omega) = -\arctan(\omega RC). \tag{1.4}$$

Частоту  $\omega_{\rm c}$ , на которой

$$K(\omega_{\rm c}) = \frac{K(0)}{\sqrt{2}} = 0.707K(0),$$
 (1.5)

где K(0) — модуль коэффициента передачи на нулевой частоте, называют частотой среза ФНЧ.

Решая совместно выражения (1.3) и (1.5) и учитывая, что для  $\Phi$ HЧ K(0)=1, получаем выражение, связывающее частоту среза фильтра с величинами его элементов:

$$\omega_{\rm c} = \frac{1}{RC} \quad \text{или} \quad f_{\rm c} = \frac{1}{2\pi RC}. \tag{1.6}$$

Тогда соотношения (1.3) и (1.4) с учетом выражения (1.6) принимают вид:

$$K(\omega) = \sqrt{\frac{1}{1 + \left(\frac{\omega}{\omega_{\rm c}}\right)^2}};$$
 (1.7)

$$\varphi(\omega) = -\arctan\left(\frac{\omega}{\omega_{\rm c}}\right). \tag{1.8}$$

Графическое представление АЧХ и ФЧХ ФНЧ первого порядка приведено на рис. 1.3.



Рис. 1.3. АЧХ и ФЧХ ФНЧ первого порядка

### 1.2.2. Фильтры верхних частот

Фильтром верхних частот называют фильтр, который пропускает сигналы в полосе частот от  $\omega_{\rm c}$  до  $\omega=\infty$ . Схема простейшего пассивного ФВЧ первого порядка приведена на рис. 1.4.

Передаточная характеристика приведенного ФВЧ при  $R_{\rm H}=\infty$  определяется выражением

$$K(p) = \frac{U_{\text{BMX}}(p)}{U_{\text{BX}}(p)} = \frac{1}{1 + \frac{1}{pRC}}.$$
 (1.9)

Положив  $p=j\omega$ , получим комплексный коэффициент передачи ФВЧ



Рис. 1.4. Схема пассивного ФВЧ первого порядка

$$K(j\omega) = \frac{1}{1 + \frac{1}{j\omega RC}}.$$
 (1.10)

В соответствии с выражением (1.10) можно определить АЧХ и  $\Phi$ ЧХ:

$$K(\omega) = \sqrt{\frac{1}{1 + \left(\frac{1}{\omega RC}\right)^2}};$$
(1.11)

$$\varphi(\omega) = \operatorname{arctg}\left(\frac{1}{\omega RC}\right).$$
 (1.12)

10 Глава 1

Частоту  $\omega_{\rm c}$ , на которой

$$K(\omega_{\rm c}) = \frac{K(\infty)}{\sqrt{2}} = 0.707K(\infty), \tag{1.13}$$

где  $K(\infty)$  — модуль коэффициента передачи на частоте  $\omega=\infty,$  называют частотой среза ФВЧ.

Решая совместно выражения (1.11) и (1.13) и учитывая, что для ФВЧ  $K(\infty)=1$ , получаем выражение, связывающее частоту среза фильтра с величинами его элементов:

$$\omega_{\rm c} = \frac{1}{RC} \quad \text{или} \quad f_{\rm c} = \frac{1}{2\pi RC}. \tag{1.14}$$

С учетом соотношения (1.14) выражения, определяющие АЧХ и ФЧХ ФВЧ, принимают вид:

$$K(\omega) = \sqrt{\frac{1}{1 + (\omega_{c}/\omega)^{2}}};$$
(1.15)

$$\varphi(\omega) = \operatorname{arctg}\left(\frac{\omega_{c}}{\omega}\right).$$
 (1.16)

Графическое обозначение АЧХ и ФЧХ ФВЧ первого порядка приведено на рис. 1.5.



Рис. 1.5. АЧХ и ФЧХ ФВЧ первого порядка

### 1.2.3. Разновидности пассивных фильтров

Рассмотрим разновидности практических схем пассивных фильтров верхних и нижних частот.

Схема пассивного фильтра первого порядка приведена на рис. 1.6.

Передаточная характеристика такого фильтра определяется выражением

$$K(p) = \frac{pCR_2 + 1}{pC(R_1 + R_2) + 1}.$$
 (1.17)

Положив  $p=j\omega,$  получим комплексный коэффициент передачи:

$$K(j\omega) = \frac{j\omega C R_2 + 1}{j\omega C (R_1 + R_2) + 1}.$$
 (1.18)

С учетом соотношения (1.18) выражения, определяющие АЧХ и ФЧХ данного фильтра, принимают вид:



Рис. 1.6. Схема пассивного фильтра 1-го порядка (пример 1)

$$K(\omega) = \sqrt{\frac{(\omega C)^2 R_2^2 + 1}{(\omega C)^2 (R_1 + R_2)^2 + 1}};$$
(1.19)

$$\varphi(\omega) = -\arctan\left(\frac{\omega C R_1}{(\omega C)^2 R_2 (R_1 + R_2) + 1}\right). \tag{1.20}$$

Рассмотрим схему пассивного фильтра первого порядка, показанную на рис. 1.7.



Рис. 1.7. Схема пассивного фильтра 1-го порядка (пример 2)

Передаточная характеристика такого фильтра определяется выражением

$$K(p) = \frac{R_2(pC_1R_1 + 1)}{(pC_1R_1 + 1)R_2 + (pC_2R_2 + 1)R_1}.$$
 (1.21)

Положив  $p=j\omega$ , получим комплексный коэффициент передачи:

$$K(j\omega) = \frac{R_2(j\omega C_1 R_1 + 1)}{(j\omega C_1 R_1 + 1)R_2 + (j\omega C_2 R_2 + 1)R_1}.$$
 (1.22)

С учетом соотношения (1.22) выражения, определяющие АЧХ и  $\Phi$ ЧХ данного фильтра, принимают вид:

$$K(\omega) = R_2 \sqrt{\frac{(\omega R_1 C_1)^2 + 1}{(R_1 + R_2)^2 + (\omega R_1 R_2)^2 (C_1 + C_2)^2}};$$
 (1.23)

$$\varphi(\omega) = \arctan\left(\frac{\omega R_1 (C_1 R_1 - C_2 R_2)}{(\omega R_1)^2 (C_1 + C_2) C_1 R_1 + (R_1 + R_2)}\right). \quad (1.24)$$



Рис. 1.8. Схема пассивного фильтра 1-го порядка (пример 3)

Рассмотрим схему пассивного фильтра первого порядка, показанную на рис. 1.8.

Передаточная характеристика такого фильтра определяется выражением

$$K(p) = \frac{R_2(1 + pCR_1)}{R_1 + R_2(1 + pCR_1)}.$$
 (1.25)

Положив  $p = j\omega$ , получим комплексный коэффициент передачи:

$$K(j\omega) = \frac{R_2(1 + j\omega C R_1)}{R_1 + R_2(1 + j\omega C R_1)}.$$
(1.26)

С учетом соотношения (1.26) выражения, определяющие АЧХ и

ФЧХ данного фильтра, принимают вид:

$$K(\omega) = R_2 \sqrt{\frac{(\omega C R_1)^2 + 1}{(\omega C R_1 R_2)^2 + (R_1 + R_2)^2}};$$
(1.27)

$$\varphi(\omega) = \operatorname{arctg}\left(\frac{\omega C R_1^2}{(R_1 + R_2) + (\omega C R_1)^2 R_2}\right). \tag{1.28}$$

Рассмотрим схему пассивного фильтра первого порядка, по-казанную на рис. 1.9.

Передаточная характеристика такого фильтра определяется выражением

$$K(p) = \frac{pC_1(R_1 + R_2) + 1}{(pC_1R_1 + 1)(pC_2R_2 + 1) + pC_1R_2}.$$
 (1.29)





Рис. 1.9. Схема пассивного фильтра 1-го порядка (пример 4)

Рис. 1.10. Схема пассивного фильтра 1-го порядка (пример 5)

Положив  $p=j\omega$ , получим комплексный коэффициент передачи:

$$K(j\omega) = \frac{j\omega C_1(R_1 + R_2) + 1}{(j\omega C_1 R_1 + 1)(j\omega C_2 R_2 + 1) + j\omega C_1 R_2}.$$
 (1.30)

С учетом соотношения (1.30) выражения, определяющие АЧХ и  $\Phi$ ЧХ данного фильтра, принимают вид:

$$K(\omega) = \sqrt{\frac{\omega^2 C_1^2 (R_1 + R_2)^2 + 1}{\omega^2 (C_1 R_1 + C_2 R_2)^2 + (1 - \omega^2 C_1 C_2 R_1 R_2)^2}};$$
(1.31)

$$\varphi(\omega) = \operatorname{arctg}\left(\frac{\omega(C_1(R_1 + R_2)(1 - \omega^2 C_1 C_2 R_1 R_2) - (C_1 R_1 + C_2 R_2))}{\omega^2 C_1(R_1 + R_2)(C_1 R_1 + C_2 R_2) + (1 - \omega^2 C_1 C_2 R_1 R_2)}\right). \tag{1.32}$$

Рассмотрим схему пассивного фильтра первого порядка, по-казанную на рис. 1.10.

Передаточная характеристика такого фильтра определяется выражением

$$K(p) = \frac{(1 + pC_2R_2)(1 + pC_1R_1)}{(1 + pC_2R_2)(1 + pC_1R_1) + pC_2R_1}.$$
 (1.33)

Положив  $p=j\omega$ , получим комплексный коэффициент передачи:

$$K(j\omega) = \frac{(1+j\omega C_2 R_2)(1+j\omega C_1 R_1)}{(1+j\omega C_2 R_2)(1+j\omega C_1 R_1)+j\omega C_2 R_1}.$$
 (1.34)

14 Глава 1



Рис. 1.11. Схема пассивного фильтра 1-го порядка (пример 6)

Рис. 1.12. Схема пассивного фильтра 1-го порядка (пример 7)

С учетом соотношения (1.34) выражения, определяющие АЧХ и ФЧХ данного фильтра, принимают вид:

$$K(\omega) = \sqrt{\frac{\omega^2 (C_1 R_1 + C_2 R_2)^2 + (1 - \omega^2 C_1 C_2 R_1 R_2)^2}{(1 - \omega^2 C_1 C_2 R_1 R_2)^2 + \omega^2 (C_1 R_1 + C_2 R_2 + C_2 R_1)^2}}; (1.35)$$

$$\varphi(\omega) = -\arctan\left(\frac{\omega R_1 C_1 (1 - \omega^2 C_1 C_2 R_1 R_2)}{(1 - \omega^2 C_1 C_2 R_1 R_2)^2 + \omega^2 (C_1 R_1 + C_2 R_2)(C_1 R_1 + C_2 R_2 + C_2 R_1)}\right). \tag{1.36}$$

Рассмотрим схему пассивного фильтра первого порядка, показанную на рис. 1.11.

Передаточная характеристика такого фильтра определяется выражением

$$K(p) = \frac{R_2}{R_2 + R_1(1 + pCR_2)}. (1.37)$$

Положив  $p=j\omega$ , получим комплексный коэффициент передачи:

$$K(j\omega) = \frac{R_2}{R_2 + R_1(1 + j\omega C R_2)}. (1.38)$$

С учетом соотношения (1.38) выражения, определяющие АЧХ и ФЧХ данного фильтра, принимают вид:

$$K(\omega) = \frac{R_2}{\sqrt{(R_1 + R_2)^2 + (\omega C R_1 R_2)^2}};$$
 (1.39)

$$\varphi(\omega) = -\arctan\left(\frac{\omega C R_1 R_2}{R_1 + R_2}\right). \tag{1.40}$$

Рассмотрим схему пассивного фильтра первого порядка, показанную на рис. 1.12.

Передаточная характеристика такого фильтра определяется выражением

$$K(p) = \frac{1 + pC_1R_2}{(1 + pC_1R_2)(1 + pC_2R_1) + pC_1R_1}.$$
 (1.41)

Положив  $p=j\omega$ , получим комплексный коэффициент передачи:

$$K(j\omega) = \frac{1 + j\omega C_1 R_2}{(1 + j\omega C_1 R_2)(1 + j\omega C_2 R_1) + j\omega C_1 R_1}.$$
 (1.42)

С учетом соотношения (1.42) выражения, определяющие АЧХ и ФЧХ данного фильтра, принимают вид:

$$K(\omega) = \sqrt{\frac{(\omega C_1 R_1)^2 + 1}{(1 - \omega^2 C_1 C_2 R_1 R_2)^2 + \omega^2 (C_2 R_1 + C_1 R_2 + R_1 C_1)^2}}; (1.43)$$

$$\varphi(\omega) = -\arctan\left(\frac{\omega R_1((C_2(\omega^2 C_1^2 R_2^2 + 1) + C_1))}{(1 - \omega^2 C_1 C_2 R_1 R_2) + (1.44)}\right).$$
(1.44)

Рассмотрим схему пассивного фильтра первого порядка, по-казанную на рис. 1.13.



Рис. 1.13. Схема пассивного фильтра 1-го порядка (пример 8)

Передаточная характеристика такого фильтра определяется выражением

$$K(p) = \frac{R_3(1 + pCR_2)}{R_3(1 + pCR_2) + R_1(1 + pC(R_2 + R_3))}.$$
 (1.45)

Положив  $p=j\omega$ , получим комплексный коэффициент передачи:

$$K(j\omega) = \frac{R_3(1+j\omega C R_2)}{R_3(1+j\omega C R_2) + R_1(1+j\omega C (R_2+R_3))}.$$
 (1.46)

С учетом соотношения (1.46) выражения, определяющие АЧХ и ФЧХ данного фильтра, принимают вид:

$$K(\omega) = R_3 \sqrt{\frac{(\omega C R_2)^2 + 1}{(R_1 + R_3)^2 + (\omega C)^2 (R_2 R_3 + R_1 (R_2 + R_3))^2}}; \quad (1.47)$$

$$\varphi(\omega) = -\arctan\left(\frac{\omega C R_1 R_3}{R_1 + R_3 + (\omega C)^2 (R_2^2 (R_1 + R_3) + R_1 R_2 R_3)}\right). \quad (1.48)$$

Рассмотрим схему пассивного фильтра нижних частот второго порядка, показанную на рис. 1.14.



Рис. 1.14. Схема пассивного фильтра нижних частот второго порядка

Передаточная характеристика фильтра нижних частот второго порядка определяется выражением

$$K(p) = \frac{1}{pC_1R_1 + 1} \frac{R_3}{R_3 + R_2(1 + pCR_3)}.$$
 (1.49)

Рассмотрим схему полосового фильтра второго порядка, по-казанную на рис. 1.15.

Передаточная характеристика такого фильтра определяется выражением

$$K(p) = \frac{pRC}{1 + 3pRC + p^2R^2C^2}. (1.50)$$

Положив  $p=j\omega$ , получим комплексный коэффициент передачи:

$$K(j\omega) = \frac{j\omega RC}{1 + 3j\omega RC - \omega^2 R^2 C^2}.$$
 (1.51)



Рис. 1.15. Схема пассивного полосового фильтра второго порядка

Учитываем, что для пассивного полосового фильтра второго порядка частота среза и резонансная частота фильтра имеют следующий вид:

$$\omega_{\pi} = \omega RC \quad \text{if} \quad f_{p} = \frac{1}{2\pi RC}. \tag{1.52}$$

С учетом соотношений (1.51), (1.52) выражения, определяющие АЧХ и ФЧХ данного фильтра, принимают вид:

$$K(\omega) = \frac{1}{\sqrt{\left(\frac{1}{\omega_{\pi}} - \omega_{\pi}\right)^{2} + 9}};$$
(1.53)

$$\varphi(\omega) = \operatorname{arctg}\left(\frac{1 - \omega_{\pi}^2}{3\omega_{\pi}}\right).$$
(1.54)

Рассмотрим схему колебательного контура на пассивных RC-элементах, показанную на рис. 1.16.

Передаточная характеристика такого фильтра определяется выражением

$$K(p) = \frac{R + pL}{1 + pRC + p^2LC}.$$
(1.55)

Так как номинал резистора R выбирают, как правило, из диапазона  $1\dots 100$  мОм, то вы-



Рис. 1.16. Схема колебательного контура

ражение (1.55) можно представить в виде

$$K(p) = \frac{pL}{1 + pRC + v^2LC}. (1.56)$$

Положив  $p=j\omega$ , получим комплексный коэффициент передачи:

 $K(j\omega) = \frac{j\omega L}{1 + j\omega RC - \omega^2 LC}.$  (1.57)

Учитываем, что для колебательного контура резонансная частота имеет следующий вид:

$$f_{\rm p} = \frac{1}{2\pi\sqrt{LC}}.\tag{1.58}$$

### 1.3. Порядок выполнения

- 1. Выполните пп. 2, 3 для схем на рис. 1.2, 1.4. Получите для данных схем соответствующие АЧХ и  $\Phi$ ЧХ, приведенные на рис. 1.3, 1.5.
  - 2. Соберите схему в соответствии с изображением на рис. 1.6.
- 2.1. В качестве синусоидального источника используйте элемент «Sine Source» с моделью «GENERAL».
- - 3. Проведите частотный анализ.
- 3.1. Вызовите частотный анализ с помощью пункта меню «Analysis  $\to$  AC...» (Alt + 2).
- 3.2. В открывшемся окне «AC Analysis Limits» установите параметры в соответствии с рис. 1.17.



Рис. 1.17. Окно «AC Analysis Limits»

- 3.3. Нажмите кнопку «Run» для запуска.
- 3.4. В открывшейся вкладке вы увидите графики АЧХ и  $\Phi$ ЧХ.
- 3.5. Для завершения анализа и возвращения к редактированию схемы следует выбрать пункт меню «AC  $\to$  Exit Analysis» (F3).
  - 4. Зарисуйте АЧХ и ФЧХ.
  - 5. Повторите пп. 2-4 для схем на рис. 1.7-1.16.
- 6. В соответствии с полученными графиками АЧХ и  $\Phi$ ЧХ для схем на рис. 1.6–1.16 выполните анализ их выражений из теоретической части и сделайте соответствующие выводы.
  - 7. Составьте отчёт по следующим пунктам:
  - а) титульный лист по ГОСТ;
- б) цель работы, схемы исследуемых пассивных фильтров, основные соотношения для их расчета;
- в) графики АЧХ и ФЧХ пассивных фильтров, построенные по экспериментальным данным;
  - г) выводы по всем исследуемым схемам пассивных фильтров.

### Контрольные вопросы

- 1. Классификация и основные параметры пассивных фильтров.
  - 2. Основное назначение и применение пассивных фильтров.
  - 3. Основные характеристики пассивных фильтров.
- 4. Передаточная функция (операторная и комплексная) пассивных фильтров.
  - 5. Частотные характеристики пассивных фильтров.

# ${f 2}$ ИССЛЕДОВАНИЕ И РАСЧЕТ ДИОДНЫХ СХЕМ

Целью главы являются изучение и исследование характеристик и параметров диодов и их практических схем с помощью ППП Micro-Cap.

## 2.1. Классификация и основные характеристики диодов

Полупроводниковый диод представляет собой комбинацию двух полупроводников с различными типами проводимости. На рис. 2.1 приведены условные обозначения основных полупроводниковых диодов.



Рис. 2.1. Условные обозначения диодов на схемах: a — выпрямительный диод;  $\delta$  — стабилитрон;  $\delta$  — диод Шоттки

По схемотехническому исполнению и назначению диоды можно разделить на следующие основные виды.

Выпрямительный диод — полупроводниковый диод, пропускающий ток только в одном направлении. Ток, протекающий в прямом направлении, т. е. от «+» к «-», практически не меняется, а в обратном направлении почти не протекает. Этот эффект объясняется свойствами p-n-перехода.

Стабилитрон — применяется в цепях тока для стабилизации напряжения. Работает в режиме электронного пробоя.

К основным характеристикам диодов относят следующие:

- вольт-амперная характеристика (ВАХ);
- $U_{\text{обр max}}$  максимально допустимое обратное напряжение;
- $I_{\rm np\ max}$  максимально допустимый прямой ток;

- $I_{\rm H}$  номинальный прямой ток;
- $I_0$  обратный тепловой ток;
- $E_{\rm np}$  падение напряжения на прямо смещённом диоде;
- ullet  $f_{\min}$ ,  $f_{\max}$  диапазон рабочих частот.

Для стабилитрона приводятся еще несколько основных характеристик:

- $U_{\tt CT}$  напряжение стабилизации;
- $I_{\rm cr\ min},\ I_{\rm cr\ max}$  диапазон рабочих токов.

Вольт-амперная характеристика полупроводникового диода приведена на рис. 2.2.

Ha BAX диода выделяют три области.

I. Область прямого включения диода. Характеризуется экспоненциальной зависимостью тока от напряжения. Диод открыт. Линеаризуя прямую ветвь, мы получаем падение напряжения на прямосмещенном диоде  $(E_{\rm пр})$ , если он выполнен из кремния, то  $E_{\rm пр} \approx 0.7~{\rm B}.$ 



Рис. 2.2. ВАХ диода

- II. Область обратного включения диода. Характеризуется очень большим сопротивлением диода. Через диод течет очень маленький ток  $I_0$  [нА, пА]. Диод закрыт.
- III. Область пробоя. Характеризуется резким возрастанием тока при малом увеличении напряжения. Различают два вида пробоя: электронный (обратимый) и тепловой (необратимый, разрушение материала).

Стабилитрон в отличие от выпрямительного диода работает в режиме обратного смещения и использует обратную ветвь BAX.

На рис. 2.3 приведена ВАХ полупроводникового стабилитрона.

Стабилитроны применяются для стабилизации и ограничения переменного напряжения. В качестве полупроводника выбирают кремний, так как у кремния обратный ток достаточно мал, а переход в области пробоя достаточно резкий. Напряжение в интервале от  $I_{\min}$  до  $I_{\max}$  не изменяется и равно  $U_{\text{ст}}$  (см. рис. 2.3).

Математическое выражение, описывающее работу диода, имеет вид

$$I = I_0(e^{\frac{eU}{kT}} - 1),$$
 (2.1)

 $\Gamma$ лава 2



Рис. 2.3. ВАХ стабилитрона

где  $I_0$  — обратный ток диода, еще его называют тепловым обратным током (определяется физическими свойствами полупроводника); e — элементарный заряд; k — постоянная Больцмана; T — абсолютная температура.

Однако выражение (2.1) не учитывает объемного сопротивления диода  $r_6$  (рис. 2.4), а между тем при прямом смещении диода на этом сопротивлении от тока I, протекающего через диод, возникает напряжение  $Ir_6$ . При обрат-

ном смещении диода также должно учитываться сопротивление утечки  $R_{\rm y}$ . При больших уровнях инжекции в выражение (2.1) необходимо включить эмпирические константы A и M. Учитывая все вышеуказанные замечания, выражение (2.1) можно представить в виде

$$I = AI_0 \left[ \exp\left(\frac{e(U - Ir_6)}{MkT}\right) - 1 \right] + \frac{U - Ir_6}{R_y}.$$
 (2.2)

Эквивалентная схема замещения полупроводникового диода представлена на рис. 2.4.



Рис. 2.4. Эквивалентная схема диода:  $C_{\rm A}$  — емкость, отражающая динамические параметры

### 2.2. Практические диодные схемы

### 2.2.1. Простейшие схемы включения диодов

Простейшие схемы включения диодов приведены на рис. 2.5. Рассмотрим схему на рис. 2.5, а. В данной схеме последовательно с диодом D1 подключен резистор R1, который выполняет роль нагрузки и препятствует перегоранию диода. Используя



**Рис. 2.5.** Простейшие схемы включения диодов: a — прямое;  $\delta$  — обратное

выражение (2.1), можно показать, что если напряжение U>0, то ток через диод будет возрастать по экспоненциальному закону:

$$I = I_0 \left[ \exp \left( \frac{eU}{kT} \right) - 1 \right],$$

при  $U \to \infty$  ток  $I \to \infty$ .

Если напряжение  $U < {\tt 0},$  то сопротивление диода резко возрастает и ток практически не протекает:

$$I = I_0 \left[ \exp\left(-\frac{eU}{kT}\right) - 1 \right],$$

при  $U \to \infty$   $-eU/kT \to 0$ , а ток  $I \to -I_0$ .

Временные диаграммы напряжений простейшей схемы диода при его прямом включении приведены на рис. 2.6.



Рис. 2.6. Временные диаграммы напряжений простейшей схемы диода

Как видно из рис. 2.6, диод пропускает ток только в одном направлении.

24 Глава 2

### 2.2.2. Односторонний ограничитель напряжения

Практическая схема одностороннего ограничителя напряжения приведена на рис. 2.7.



Рис. 2.7. Схема одностороннего ограничителя напряжения

Данная схема ограничивает напряжение только на положительной полуволне входного напряжения (сигнала). В то время, когда напряжение U>0, диод D1 открыт и напряжение на R3 не будет превышать значения  $E+E_{\rm np}$ . В нашем случае напряжение источника E=5 В, напряжение на диоде  $E_{\rm np}=0,867$  В. Когда напряжение U<0, диод закрывается, напряжение не изменяется.

Временные диаграммы напряжений одностороннего ограничителя приведены на рис. 2.8.



Рис. 2.8. Временные диаграммы одностороннего ограничителя напряжения

### 2.2.3. Двухсторонний ограничитель напряжения

Практическая схема двухстороннего ограничителя напряжения приведена на рис. 2.9.



Рис. 2.9. Схема двухстороннего ограничителя напряжения

На практике возможны случаи, когда требуется ограничить напряжение с двух сторон, для этого в схему одностороннего ограничителя подключается ветвь, содержащая дополнительные элементы — диод D2 и источник E1. Принцип работы данной диодной схемы тот же, что и у одностороннего ограничителя напряжения.

### 2.2.4. Однополупериодный выпрямитель напряжения

Практическая схема однополупериодного выпрямителя напряжения приведена на рис. 2.10.



Рис. 2.10. Схема однополупериодного выпрямителя напряжения

26 Глава 2

Принцип работы данной диодной схемы следующий. Если U>0, то диод D1 открывается, а конденсатор C1 начнет заряжаться до значения  $U_{\rm max}$ . Зарядка происходит по контуру: +U, D1, C1, «общий провод». Если U<0, то происходит разрядка конденсатора C1, так как диод D1 закрыт, разрядка происходит по контуру: C1, R1, «общий провод». Временные диаграммы напряжений однополупериодного выпрямителя напряжения приведены на рис. 2.11.



Рис. 2.11. Временные диаграммы однополупериодного выпрямителя напряжения

Из рис. 2.11 видно, что конденсатор должен обладать немалой емкостью, чтобы не происходило большого разряжения, а частота входного напряжения должна быть достаточно небольшой, чтобы конденсатор успевал полностью заряжаться.

### 2.2.5. Диодный мост

Принцип действия диодного моста приведена на рис. 2.12. Принцип действия диодного моста заключается в том, что при напряжении U>0 в точке 1 ток протекает по контуру: +U, D2, R1, «общий провод». В этом случае диод D1 закрыт и не пропускает тока. При напряжении U>0 в точке 2 ток течет по контуру: +U, D3, R1, «общий провод». Соответственно, ток через резистор R1 в обоих случаях протекает в одном направлении.



Рис. 2.12. Схема диодного моста



Рис. 2.13. Временные диаграммы напряжений диодного моста

Временные диаграммы напряжений диодного моста приведены на рис. 2.13.

### 2.2.6. Двухполупериодный выпрямитель напряжения

Практическая схема двухполупериодного выпрямителя напряжения приведена на рис. 2.14.

В данной схеме параллельно резистору R1 подключается конденсатор C1. Роль конденсатора такая же, как и в схеме однополупериодного выпрямителя напряжения. При использовании диодного моста напряжение становится более сглаженным по сравнению с практической схемой на рис. 2.10.

28 Глава 2



Рис. 2.14. Схема двухполупериодного выпрямителя напряжения

### 2.2.7. Схема стабилизации переменного напряжения

Практическая схема стабилизации переменного напряжения приведена на рис. 2.15.



**Рис. 2.15.** Схема стабилизации переменного напряжения: D1 — стабилитрон

Временные диаграммы напряжений схемы стабилизации переменного напряжения приведены на рис. 2.16.

Из рис. 2.16 видно, что, когда U>0, напряжение на резисторе R2 не превышает определенного значения  $U_{\rm ct}$ , в нашем случае — значения 5,7 В. Когда напряжение U<0, стабилитрон открывается и напряжение на резисторе R2 становится равным  $E_{\rm np}\approx 0$ ,7 В. Значение тока через стабилитрон находится в интервале от  $I_{\rm min}$  до  $I_{\rm max}$  и определяется по второму закону Кирхгофа:

$$U = U_{cr} + (I_{D1} + I_{R2})R_1, (2.3)$$



Рис. 2.16. Временные диаграммы схемы стабилизации напряжения

где  $I_{\rm D1}=I_{\rm ct},~I_{\rm R2}=U_{\rm ct}/R_2$ . Зная значения  $U_{\rm ct},~U,~R_2,~R_1$ , можно определить ток через стабилитрон. Регулируя номинал резистора R1, можно задать ток через стабилитрон. Значения токов  $I_{\rm min}$  и  $I_{\rm max}$  приводятся в справочниках.

### 2.3. Порядок выполнения

- 1. Соберите схему в соответствии с рис. 2.5,а.
- 1.1. В качестве источника переменного напряжения используйте «Sine Sourse» с моделью «GENERAL», амплитудой 15 В (A=15) и частотой 1000  $\Gamma$ ц (F=1k).
- 1.2. Для установки узла ввода «In» и вывода «Out» следует переключиться из режима выбора «Select Mode» в текстовой режим «Text Mode»  $\mathbf{T}$  (Ctrl + T), щелкнуть левой кнопкой мыши в свободной от схемы области, набрать текст-название узла в поле ввода, переключиться в исходный режим «Select Mode» (Ctrl + E) и перетащить созданную текстовую метку к требуемому месту на схеме. Для того чтобы проставить номера узлов в схеме, нажмите на пиктограмму  $\mathbf{E}$ .
- 1.3. В качестве модели диода следует использовать модель «\$GENERIC».
  - 2. Проведите анализ.
- 2.1. Вызовите анализ переходных процессов с помощью пункта меню «Analysis  $\to$  Transient...» (Alt + 1).

 $\Gamma$ лава 2

2.2. В открывшемся окне «Transient Analysis Limits» установите параметры в соответствии с рис. 2.17.



Рис. 2.17. Окно «Transient Analysis Limits»

- 2.3. Нажмите кнопку «Run» для запуска.
- 2.4. В открывшейся вкладке вы увидите графики напряжений.
- 2.5. Для завершения анализа и возвращения к редактированию схемы следует выбрать пункт меню «Transient  $\to$  Exit Analysis» (F3).
  - 3. Зарисуйте графики напряжений.
- 4. Повторите пп. 1–3 для схем на рис. 2.5,6, 2.7, 2.9, 2.10, 2.12, 2.14 и 2.15.
- 4.1. Для схемы на рис. 2.7 используйте источник постоянного напряжения «Battery» со значением 5 В (V = 5). Для получения точных значений напряжения ограничения нажмите на пиктограмму «Локальный максимум» ( $\overline{\bigwedge}$ ).

Для данной схемы постройте временные диаграммы  $U_{\rm BX}(t)$  и  $U_{\rm BLX}(t)$ , если  $U_{\rm BX}(t)=A\sin(2\pi ft)$ , где A=20 В; f=750 Гц;  $R_3=2000$  Ом;  $R_2=100$  Ом; диод кремниевый ( $E_{\rm пp}=0.7$  В); E=3 В.

- 4.2. Для схем на рис. 2.12, 2.14 используйте диоды с моделью «\$GENERIC», диодный мост можно выбрать из «Analog Library».
- 4.3. Для схемы на рис. 2.15 используйте стабилитрон «Zener» с моделью «\$GENERIC». Установите напряжение начала пробоя равным 5 (BV = 5).

Для данной схемы постройте временные диаграммы  $U_{\rm BX}(t)$  и  $U_{\rm BMX}(t)$ , если  $U_{\rm BX}(t)=A\sin(2\pi ft)$ , где A=20 В; f=500 Гц;  $R_2=2000$  Ом;  $R_1=100$  Ом; стабилитрон кремниевый ( $E_{\rm ПP}=0.7$  В);  $U_{\rm CT}=7$  В.

Рассчитайте, с каким номиналом должно быть сопротивление резистора R1, если напряжение стабилитрона  $U_{\rm ct}=7$  B, напряжение источника U=15 B, сопротивление нагрузки  $R_{\rm H}=2$  кОм, минимальный ток стабилитрона  $I_{\rm min}=1$  мA, а максимальный  $I_{\rm max}=100$  мA.

- 5. Проведите исследование временных диаграмм напряжений рассмотренных практических диодных схем и сделайте соответствующие выводы по каждой схеме.
  - 6. Составить отчёт по следующим пунктам:
  - а) титульный лист по ГОСТ;
- б) цель работы, исследуемые диодные схемы, основные соотношения для их расчета;
  - в) экспериментальные данные;
  - г) проверка результатов проведенных исследований.

### Контрольные вопросы

- 1. Определение и условные обозначения диодов.
- 2. Классификация диодов.
- 3. Практическое применение и основные параметры диодов.
- 4. Математическая модель диода. ВАХ диода.
- 5. Принцип работы стабилитрона. ВАХ стабилитрона.
- 6. Принцип работы одностороннего ограничителя напряжения.
- 7. Принцип работы двухстороннего ограничителя напряжения.
  - 8. Принцип работы схемы диодного моста.
  - 9. Принцип работы схем выпрямления напряжения.
- 10. Принцип работы схемы стабилизации переменного напряжения.

### 3 ПРОЕКТИРОВАНИЕ И РАСЧЕТ УСИЛИТЕЛЬНЫХ КАСКАДОВ С ОБЩИМ ЭМИТТЕРОМ

Целью главы является изучение принципов функционирования и проектирования усилительных каскадов (УК) на биполярных транзисторах, включенных по схеме с общим эмиттером (ОЭ), а также их практических схем с помощью ППП Micro-Cap.

### 3.1. Классификация усилительных каскадов

Усилителем называется электронное устройство, предназначенное для усиления входного электрического сигнала по напряжению, току или мощности за счет преобразования энергии источника питания в энергию выходного сигнала.

Усилители можно классифицировать по следующим признакам.

По типу усиливаемого сигнала:

- усилители гармонических сигналов (непрерывных колебаний);
- усилители импульсных сигналов;
- усилители постоянного тока (УПТ).
   По функциональному назначению:
- усилители напряжения;
- усилители тока;
- усилители мощности.

По диапазону усиливаемых частот:

- усилители напряжения звуковой частоты УЗЧ [усилители напряжения низкой частоты (УНЧ)]. Диапазон частот таких усилителей — от десятков Гц до десятков или сотен кГц;
- усилители напряжения радиочастот УРЧ [усилители напряжения высокой частоты (УВЧ)];
- избирательные (резонансные или узкополосные) усилители;
- широкополосные усилители (от сотен кГц до сотен МГц). По виду соединительных цепей усилительных каскадов:
- УК с гальваническими междукаскадными связями (непосредственные связи);
- УК с емкостными связями;

- УК с индуктивными (трансформаторными) связями (в настоящее время применяется крайне редко). По характеру нагрузки:
- усилители с активной нагрузкой;
- усилители с емкостной нагрузкой;
- усилители с индуктивной нагрузкой.

УК на биполярных транзисторах нашли широкое применение в аналоговых и цифровых приборах как бытового, так и военного назначения. УК широко используются в акустических и антенных системах. УК на биполярных транзисторах классифицируют по мощности и частотным свойствам.

По мощности УК подразделяют:

- на маломощные  $P_{\text{вых}} \leqslant 0,3$  Вт;
- ullet средней мощности 0,3 Вт  $< P_{\scriptscriptstyle 
  m BLIX} \leqslant$  1,5 Вт;
- мощные  $P_{\mathtt{вых}} >$  1,5 Вт. По частотным свойствам УК подразделяют:
- ullet на низкочастотные  $f_{lpha} \leqslant$  0,3 МГц;
- средней частоты 0,3 МГц  $< f_{\alpha} \le$  3 МГц;
- ullet высокой частоты 3 МГц  $< f_{lpha} \leqslant$  30 МГц;
- сверхвысокой частоты  $f_{\alpha} > 30$  МГц.

В зависимости от максимального напряжения коллекторэмиттер УК на биполярных транзисторах подразделяют: на низковольтные и высоковольтные, а также малошумящие и термостабильные усилительные каскады.

В зависимости от того, какой электрод транзистора является общим относительно входного и выходного напряжений, различают следующие схемы включения УК на биполярных транзисторах:

- с общим эмиттером (ОЭ);
- с общей базой (ОБ);
- с общим коллектором (ОК).

### 3.2. Практические схемы УК с ОЭ

УК с ОЭ являются самыми распространенными УК и имеют большой коэффициент усиления по напряжению и по току, а также низкое входное сопротивление. Простейшая схема УК с ОЭ с параметрами, указанными в табл. 3.1 (см. разд. 3.3), приведена на рис. 3.1.

Принцип работы данной схемы заключается в следующем.

В приведенной схеме  $R_1=R_{\rm r},\ R_2=R_{\rm K},\ R_3=R_{\rm H},\ V_2=E_{\rm m},\ V_1$  — синусоидальный источник входного сигнала. Как правило,

34 Глава 3



Рис. 3.1. Простейшая схема УК с ОЭ

потенциал коллектора устанавливают равным  $U_{\rm K}=U_1=E_{\rm m}/2$ . Данная схема является теоретической и на практике не применяется, так как нет необходимых цепей стабилизации УК. После выполнения анализа по постоянному току (режим DC) получим график зависимости выходного напряжения от входного (рис. 3.2).



Рис. 3.2. Моделирование УК с ОЭ в режиме DC

По графику на рис. 3.2 можно найти входное напряжение, при котором УК будет усиливать и сигнал на выходе не будет искажен. На графике: DC — постоянная составляющая входного сигнала, A — амплитуда входного сигнала, при которых УК будет работать в нормальном режиме. Для приведенного случая постоянную составляющую входного напряжения выберем посередине участка линейного усиления DC = 0.82 B, A = 0.01 В. Если задать входные воздействия, которые будут выходить

за пределы участка линейного усиления, то получим искажения входного сигнала либо уменьшение коэффициента усиления УК (рис. 3.3).



Рис. 3.3. Линейные искажения входного сигнала УК с ОЭ

Как видно из графика на рис. 3.2, диапазон входных напряжений, при котором УК работает в нормальном режиме, довольно узкий, для его расширения в схему, приведенную на рис. 3.1, добавляют дополнительный резистор R4, номинал  $R_{\ni}$  которого выбирают из следующего диапазона:

$$R_{\ni} = (0,1\dots0,3)R_{\rm K}.$$
 (3.1)

С учетом дополнительного резистора R4 в цепи эмиттера схема УК будет иметь вид, представленный на рис. 3.4. Резистор R4 не только расширяет диапазон входных воздействий, но и является тепловой стабилизацией УК.

Положение рабочей точки УК с ОЭ определяется значением постоянного напряжения на базе транзистора  $(U_2)$ , для задания которого в схему УК дополнительно вводят делитель напряжения на резисторах R5 и R6, а также разделительный конденсатор C1. С учетом этого схема УК с ОЭ будет иметь вид, показанный на рис. 3.5.

Резисторы R5 и R6 фиксируют положение рабочей точки путем стабилизации тока базы УК и рассчитываются по следующим

 $\Gamma$ лава 3



Рис. 3.4. Схема УК с ОЭ с резистором R4

Рис. 3.5. Схема УК с ОЭ со стабилизацией рабочей точки

#### выражениям:

$$R_5 = \frac{E_{\pi} - U_2}{I_{\Delta}}; (3.2)$$

$$R_6 = \frac{U_2}{I_{\Lambda} - I_{\rm B}};\tag{3.3}$$

$$I_{\rm B} = I_{\rm K}/\beta; \tag{3.4}$$

$$I_{\rm K} = \frac{E_{\rm II}}{2R_5},\tag{3.5}$$

где ток делителя  $I_{\rm A}=(3...10)I_{\rm B};\ \beta$  — коэффициент усиления сигнала по току для схемы УК с ОЭ.

При расчете резисторов R5 и R6 предполагается, что постоянная составляющая входного сигнала равна нулю, однако в реальных схемах это не всегда так и для ее удаления во входном сигнале перед делителем ставится разделительный конденсатор C1. Номинал конденсатора C1 рассчитываются по следующим выражениям:

$$C_1 \geqslant \frac{1}{\omega_{\text{H}}(R_{\text{r}} + R_{\text{BXO}})};$$
 (3.6)

$$R_{\rm BXO\ni} = r_{\rm B} + (1+\beta)r_{\ni} \approx \beta r_{\ni}; \tag{3.7}$$

$$r_{\mathfrak{I}} = \varphi_{\mathtt{T}}/I_{\mathfrak{I}},\tag{3.8}$$

где  $I_{\Im}=I_{\rm K}+I_{\rm B}$ , а  $\varphi_{{\scriptscriptstyle \rm T}}\approx 25~{\rm mB};~\omega_{{\scriptscriptstyle \rm H}}$  — нижняя частота полосы пропускания сигнала.

На практике часто применяются и тепловая (эмиттерная) стабилизация, и стабилизация рабочей точки УК одновременно.

На рис. 3.6 приведена схема УК с ОЭ с двумя видами стабилизации.



Рис. 3.6. Схема УК с ОЭ с двумя видами стабилизации

Однако добавление дополнительных резисторов в схему УК влечет за собой уменьшение коэффициента усиления  $K_0$  УК. Для увеличения коэффициента усиления УК в полосе пропускания в схему дополнительно вводят конденсатор С2. Схема УК с ОЭ будет иметь вид, показанный на рис. 3.7.



Рис. 3.7. Схема повышения коэффициента усиления  $K_0$  УК с ОЭ

В приведенной схеме конденсатор C2 шунтирует резистор R4, тем самым увеличивая коэффициент усиления УК в полосе



**Рис. 3.8.** Схема формирования выходного сигнала УК на нулевом уровне



Рис. 3.9. Моделирование итогового УК с ОЭ в режиме DC

пропускания. Емкость конденсатора С2 определяют по следующему выражению:

$$C_2 \geqslant \frac{1}{\omega_{\rm H} R_4}.\tag{3.9}$$

Для того чтобы убрать постоянную составляющую входного сигнала с выхода УК, дополнительно используют конденсатор СЗ, емкость которого определяют по следующему выражению:

$$C_3 \geqslant \frac{1}{\omega_{\text{H}}(R_2 + R_2)}.$$
 (3.10)



Рис. 3.10. Моделирование итогового УК с ОЭ в режиме Transient Analysis



Рис. 3.11. Моделирование итогового УК с ОЭ в режиме АС

Схема УК без постоянной составляющей входного сигнала на выходе УК имеет вид, показанный на рис. 3.8.

Результат выполнения анализа по постоянному току (режим

моделирования DC) приведен на рис. 3.9. В рассматриваемом случае входное напряжение зададим равным DC = 1.2 B, A = = 0.01 B. Временные диаграммы работы схемы (режим моделирования Transient Analysis) приведены на рис. 3.10.

Коэффициент усиления  $K_0$  УК чувствителен к частоте входного сигнала, поэтому существует такое понятие, как полоса пропускания УК. Полосой пропускания УК называется интервал, в котором сигнал не ослабевает более чем на 3 дВ (рис. 3.11). Частота входного воздействия должна выбираться из диапазона  $(f_{\rm H},f_{\rm B})$ .

#### 3.3. Порядок выполнения

- 1. Соберите схему в соответствии со схемой на рис. 3.1 с номиналами параметров согласно варианту задания из табл. 3.1. Транзистор для УК выберите типа 2N706A, кремниевый. В параметрах транзистора установите коэффициент передачи тока базы для УК с ОЭ параметр  $\beta$  (BF) в соответствии с вариантом задания (табл. 3.1).
- - 2. Проведите анализ.
- 2.1. Вызовите анализ схемы по постоянному току (режим моделирования DC) с помощью пункта меню «Analysis  $\to$  DC...» (Alt + 3).
- 2.2. В открывшемся окне «DC Analysis Limits» установите параметры в соответствии с рис. 3.12.
- 2.3. Установите входные воздействия для данной схемы (источник сигнала V1), а также частоту F задайте равную 1 к $\Gamma$ ц.
- 2.4. Вызовите анализ переходных процессов с помощью пункта меню «Analysis  $\to$  Transient...» (Alt + 1).
- 2.5. В открывшемся окне «Transient Analysis Limits» установите параметры в соответствии с рис. 3.13.
- 2.6. Рассчитайте  $I_{\rm K},\,I_{\rm H},\,U_{\rm K\ni}.$  Сравните полученные значения со значениями, полученными в ППП Місго-Сар. Для просмотра

Таблица 3.1

|         | 1 аолица      |                 |                  |                   |     |                       |                      |
|---------|---------------|-----------------|------------------|-------------------|-----|-----------------------|----------------------|
| Вариант | $E_{\pi}$ , B | $R_{ m r}$ , Ом | $R_{ m K}$ , кОм | $R_{\rm H}$ , кОм | β   | $f_{\mathtt{H}}$ , Гц | $f_{\text{в}}$ , МГц |
| 1       | 10            | 20              | 5                | 25                | 100 | 40                    | 20                   |
| 2       | 8             | 20              | 3                | 50                | 100 | 80                    | 20                   |
| 3       | 5             | 40              | 7                | 25                | 50  | 20                    | 20                   |
| 4       | 5             | 15              | 7                | 50                | 25  | 80                    | 20                   |
| 5       | 5             | 40              | 5                | 30                | 100 | 40                    | 20                   |
| 6       | 10            | 20              | 5                | 25                | 50  | 20                    | 20                   |
| 7       | 8             | 15              | 5                | 25                | 50  | 20                    | 20                   |
| 8       | 10            | 15              | 3                | 25                | 50  | 20                    | 20                   |
| 9       | 10            | 20              | 3                | 50                | 50  | 20                    | 20                   |
| 10      | 10            | 20              | 5                | 50                | 100 | 20                    | 20                   |
| 11      | 10            | 40              | 7                | 50                | 25  | 40                    | 20                   |
| 12      | 5             | 15              | 1                | 10                | 120 | 80                    | 20                   |
| 13      | 8             | 20              | 5                | 50                | 120 | 20                    | 20                   |
| 14      | 5             | 25              | 3                | 10                | 50  | 10                    | 20                   |
| 15      | 10            | 10              | 2<br>2           | 10                | 25  | 80                    | 20                   |
| 16      | 5             | 10              | 2                | 30                | 50  | 20                    | 20                   |
| 17      | 8             | 15              | 7                | 50                | 100 | 20                    | 20                   |
| 18      | 8             | 40              | 1                | 30                | 25  | 40                    | 20                   |
| 19      | 5             | 20              | 3                | 25                | 120 | 20                    | 20                   |
| 20      | 10            | 15              | 1                | 30                | 50  | 80                    | 20                   |
| 21      | 7             | 10              | 4                | 20                | 50  | 30                    | 20                   |
| 22      | 10            | 30              | 1                | 20                | 50  | 30                    | 20                   |
| 23      | 7             | 15              | 4                | 50                | 100 | 80                    | 20                   |
| 24      | 5             | 30              | 6                | 15                | 50  | 20                    | 20                   |
| 25      | 7             | 10              | 3                | 15                | 100 | 30                    | 20                   |
| 26      | 8             | 10              | 6                | 35                | 50  | 35                    | 20                   |
| 27      | 9             | 15              | 5                | 15                | 25  | 20                    | 20                   |
| 28      | 9             | 40              | 6                | 20                | 100 | 80                    | 20                   |
| 29      | 7             | 40              | 6                | 35                | 50  | 10                    | 20                   |
| 30      | 10            | 15              | 6                | 15                | 25  | 25                    | 20                   |

значения напряжений в узлах после выполнения анализа переходных процессов нажмите на пиктограмму  $\stackrel{\square}{=}$ , для токов — пиктограмму  $\stackrel{\square}{\Rightarrow}$ .

- 3. Зарисуйте и проанализируйте полученные графики и диаграммы.
  - 4. Повторите пп. 1-3 для схем на рис. 3.4-3.7.
- 4.1. Рассчитайте сопротивление  $R_{\ni}$  по выражению (3.1). Соберите схему в соответствии с изображением на рис. 3.4 с учетом рассчитанного сопротивления  $R_{\ni}$ .
- 4.2. Рассчитайте сопротивления  $R_5$  и  $R_6$  по выражениям (3.2) и (3.3) и емкость конденсатора  $C_1$  по выражению (3.6). Соберите



Рис. 3.12. Окно «DC Analysis Limits»



Рис. 3.13. Окно «Transient Analysis Limits»

схему в соответствии с изображением на рис. 3.5 с учетом рассчитанных сопротивлений  $R_5$  и  $R_6$  делителя напряжения и емкости конденсатора  $C_1$ .

- 4.3. Рассчитайте емкость конденсатора  $C_2$  по выражению (3.9). Соберите схему в соответствии с изображением на рис. 3.7 с учетом рассчитанного значения емкости конденсатора  $C_2$ .
- 5. Рассчитайте емкость конденсатора  $C_3$  по выражению (3.10). Соберите схему в соответствии с изображением на рис. 3.8 с учетом рассчитанного значения емкости конденсатора  $C_3$ .
- 5.1. Вызовите анализ схемы по постоянному току (режим моделирования DC) с помощью пункта меню «Analysis  $\to$  DC...» (Alt + 3).
- 5.2. В открывшемся окне «DC Analysis Limits» установите параметры в соответствии с рис. 3.12.
- 5.3. Вызовите анализ переходных процессов с помощью пункта меню «Analysis  $\to$  Transient...» (Alt + 1).
- 5.4. В открывшемся окне «Transient Analysis Limits» установите параметры в соответствии с рис. 3.14.



Рис. 3.14. Окно «Transient Analysis Limits»

- 5.5. Вызовите частотный анализ схемы (режим моделирования AC) с помощью пункта меню «Analysis  $\to$  AC...» (Alt + 2).
- 5.6. В открывшемся окне «AC Analysis Limits» установите параметры в соответствии с рис. 3.15.



Рис. 3.15. Окно «AC Analysis Limits»

- 5.7. Найдите полосу пропускания усилителя и коэффициент усиления  $K_0$ .
- 5.8. Установите на входе УК частоту из диапазона  $(f_{\rm H},f_{\rm B})$  и выполните анализ переходных процессов «Transient Analysis». Значения установите в соответствии с рис. 3.14. В зависимости от частоты скорректируйте значение в поле «Время (диапазон) расчета» в соответствии с правилом: чем больше частота, тем меньше время.
  - 6. Составьте отчет по следующим пунктам:
  - а) титульный лист по ГОСТ;
  - б) цель работы, исследуемые практические схемы УК с ОЭ;
  - в) экспериментальные данные;
  - г) результатов проведенных исследований;
  - д) выводы по работе.

#### Контрольные вопросы

- 1. Определение и классификация УК.
- 2. Схемы включения УК на биполярных транзисторах.
- 3. Как выполняется стабилизация рабочей точки УК?
- 4. Как выполняется термостабилизация УК с ОЭ?
- 5. Как повысить коэффициент усиления УК с ОЭ?
- 6. Как на выходе УК перенести выходной сигнал на нулевой уровень?
  - 7. Поясните практическое применение УК.

### 4 ПРОЕКТИРОВАНИЕ И РАСЧЕТ УСИЛИТЕЛЬНЫХ КАСКАДОВ С ОБЩЕЙ БАЗОЙ

Целью главы является изучение принципов функционирования и проектирования усилительных каскадов на биполярных транзисторах, включенных по схеме с общей базой, а также их практических схем с помощью ППП Micro-Cap.

#### 4.1. Особенности УК с ОБ

Усилительные каскады на биполярном транзисторе, включенном по схеме с общей базой, не так распространены, как каскады с ОЭ. Это связано с тем, что каскад с ОВ усиливает входной сигнал только по напряжению и не усиливает по току, а это значит, что коэффициент усиления по мощности не такой высокий, как у схемы с ОЭ. Однако каскад с ОВ имеет ряд преимуществ по сравнению с каскадом с ОЭ: у него более широкий диапазон входных воздействий, он менее подвержен помехам и является более стабильной системой по температурным и частотным параметрам, чем каскад с ОЭ. Применяется в основном в акустических системах, высокочастотных усилителях и генераторах.

Рассмотрим схему усилительного каскада с ОБ с параметрами, указанными в табл. 4.1 для варианта  $\mathbb{N}$  1. Простейшая схема УК с ОБ приведена на рис. 4.1.

В данной схеме  $R_1=R_{\rm r},~R_2=R_{\rm K},~R_3=R_{\rm h},~V_2=E_{\rm m},~V_1$ — синусоидальный источник питания. Как правило, потенциал коллектора  $U_{\rm K}=E_{\rm m}/2$ . Данная схема является теоретической и на практике не применяется.

После выполнения анализа по постоянному току получим график (рис. 4.2) зависимости выходного напряжения от входного.

По данному графику можно найти входное напряжение, при котором каскад будет усиливать и сигнал на выходе не будет искажен. На графике DC — постоянная составляющая входного сигнала, А — амплитуда входного сигнала, при которых каскад будет работать в нормальном режиме. Для приведенного случая



Рис. 4.1. Простейшая схема усилительного каскада с ОБ



Рис. 4.2. Результат выполнения анализа по постоянному току

постоянную составляющую входного напряжения выберем по середине участка линейного усиления (рис. 4.2): DC = -0.8 B, A = 0.02 B.

Добавим в схему резистор R4 (рис. 4.3), номинал  $R_{\ni}$  которого выбирается из диапазона  $R_{\ni}=(0,1...0,3)R_{\rm K}.$ 

Добавим в схему источник постоянного напряжения  $V_3=E_{\ni}$ , номинал которого выбирается из диапазона  $E_{\ni}=(0,1...0,3)E_{\rm K}$  и конденсатор С1 (рис. 4.4). Номинал конденсатора С1 выбирается по формуле

$$C_1 \geqslant \frac{1}{\omega_{\text{H}}(R_1 + R_4)}.$$
 (4.1)



Рис. 4.3. Схема усилительного каскада после добавления резистора R4



Рис. 4.4. Схема усилительного каскада после добавления источника V3 и конденсатора C1

Резистор R4 и источник постоянного напряжения V3 предназначены для задания эмиттерного тока в режиме покоя, а конденсатор C1 убирает постоянную составляющую входного сигнала.

Добавим в схему конденсатор C2 (рис. 4.5), номинал которого выбирается по формуле

$$C_2 \geqslant \frac{1}{\omega_{\text{H}}(R_2 + R_3)}.$$
 (4.2)

Конденсатор C2 необходим для того, чтобы убрать постоянную составляющую сигнала на выходе каскада.

Данную схему применяют на практике. Результатом выполнения анализа по постоянному току является график, представленный на рис. 4.6.

 $\Gamma$ лава 4



Рис. 4.5. Схема усилительного каскада после добавления конденсатора C2



Рис. 4.6. Результат выполнения анализа по постоянному току

После установки входных напряжений и выполнения анализа переходных процессов получаем график, представленный на рис. 4.7.

Проведем частотный анализ транзисторного каскада с OB (анализ AC).

В результате анализа получим две зависимости: амплитудно-частотную характеристику и фазочастотную характеристику. Результат анализа приведен на рис. 4.8.

Частота входного воздействия должна выбираться из диапазона  $(f_{\mathtt{H}},f_{\mathtt{B}}).$ 



Рис. 4.7. Результат выполнения анализа переходных процессов



Рис. 4.8. Результат выполнения частотного анализа

#### 4.2. Порядок выполнения

- 1. В соответствии с вариантом в табл. 4.1 соберите схему, как на рис. 4.1. Транзистор выберите типа 2N706A, кремниевый. В параметрах транзистора значение BF установите согласно  $\beta$ .
- 1.1. Выполните анализ по постоянному току (DC). Значения установите, как на рис. 4.9. Зарисуйте полученный результат.
- 1.2. Найдите входные воздействия для данной схемы. Установите их в источник V1, частоту F задайте равной 1 к $\Gamma$ ц.

 $\Gamma$ лава 4

Таблица 4.1

| Вариант | $E_{\pi}$ , B | $R_{	extsf{r}}$ , Ом | $R_{\rm K}$ , кОм | $R_{\mathtt{H}}$ , кОм | β   | $f_{\mathtt{H}}$ , Гц | $f_{\mathtt{B}}$ , Гц |
|---------|---------------|----------------------|-------------------|------------------------|-----|-----------------------|-----------------------|
| 1       | 8             | 15                   | 7                 | 50                     | 100 | 20                    | 20                    |
| 2       | 8             | 40                   | 1                 | 30                     | 25  | 40                    | 20                    |
| 2<br>3  | 5             | 20                   | 3                 | 25                     | 120 | 20                    | 20                    |
| 4       | 10            | 15                   | 1                 | 30                     | 50  | 80                    | 20                    |
| 5<br>6  | 5             | 40                   | 5                 | 30                     | 100 | 40                    | 20                    |
| 6       | 5             | 15                   | 1                 | 10                     | 120 | 80                    | 20                    |
| 7       | 8             | 20                   | 5                 | 50                     | 120 | 20                    | 20                    |
| 8       | 5             | 25                   | 3                 | 10                     | 50  | 10                    | 20                    |
| 9       | 10            | 10                   | 2                 | 10                     | 25  | 80                    | 20                    |
| 10      | 5             | 10                   | 2                 | 30                     | 50  | 20                    | 20                    |
| 11      | 10            | 20                   | 5                 | 25                     | 50  | 20                    | 20                    |
| 12      | 8             | 15                   | 5                 | 25                     | 50  | 20                    | 20                    |
| 13      | 10            | 15                   | 3                 | 25                     | 50  | 20                    | 20                    |
| 14      | 10            | 20                   | 3                 | 50                     | 50  | 20                    | 20                    |
| 15      | 10            | 20                   | 5                 | 50                     | 100 | 20                    | 20                    |
| 16      | 10            | 20                   | 5                 | 25                     | 100 | 40                    | 20                    |
| 17      | 8             | 20                   | 3                 | 50                     | 100 | 80                    | 20                    |
| 18      | 5             | 40                   | 7                 | 25                     | 50  | 20                    | 20                    |
| 19      | 5             | 15                   | 7                 | 50                     | 25  | 80                    | 20                    |
| 20      | 10            | 40                   | 7                 | 50                     | 25  | 40                    | 20                    |
| 21      | 8             | 10                   | 6                 | 35                     | 50  | 35                    | 20                    |
| 22      | 9             | 15                   | 5                 | 15                     | 25  | 20                    | 20                    |
| 23      | 9             | 40                   | 6                 | 20                     | 100 | 80                    | 20                    |
| 24      | 7             | 40                   | 6                 | 35                     | 50  | 10                    | 20                    |
| 25      | 10            | 15                   | 6                 | 15                     | 25  | 25                    | 20                    |
| 26      | 7             | 10                   | 4                 | 20                     | 50  | 30                    | 20                    |
| 27      | 10            | 30                   | 1                 | 20                     | 50  | 30                    | 20                    |
| 28      | 7             | 15                   | 4                 | 50                     | 100 | 80                    | 20                    |
| 29      | 5<br>7        | 30                   | 6                 | 15<br>15               | 50  | 20                    | 20                    |
| 30      | (             | 10                   | 3                 | 15                     | 100 | 30                    | 20                    |

- 1.3. Выполните анализ переходных процессов (Transient). Значения установите, как на рис. 4.10. Результат зарисуйте.
- 1.4. Найдите  $I_{\ni}$ ,  $U_{\text{K}\ni}$  и докажите, что  $I_{\text{вх}}\approx I_{\text{вых}}$ . Сравните полученные значения со значениями, полученными в ППП Місго-Сар. Чтобы посмотреть значения напряжений в узлах после выполнения анализа переходных процессов нажмите на пиктограмму  $\overrightarrow{\psi}$ , для токов пиктограмму  $\overrightarrow{\psi}$ .
  - 2. Рассчитайте  $R_{\ni}$ . Добавьте  $R\ni$  в схему, как на рис. 4.3.
- 2.1. Выполните анализ переходных процессов (Transient). Значения установите, как на рис. 4.10. Результат зарисуйте.



Рис. 4.9. Установки анализа по постоянному току



Рис. 4.10. Установки анализа переходных процессов

- 3. Рассчитайте  $E_{\Theta}$  и конденсатор C1. Соберите схему, как на рис. 4.4.
- 3.1. Выполните анализ по постоянному току (DC). Значения установите, как на рис. 4.11. Результат зарисуйте. Найдите входные воздействия.
- 3.2. Выполните анализ переходных процессов (Transient). Значения установите, как на рис. 4.10. Результат зарисуйте.
- 4. Рассчитайте конденсатор С2. Соберите схему, как на рис. 4.5.
- 4.1. Выполните анализ переходных процессов (Transient). Значения установите, как на рис. 4.12. Результат зарисуйте.
- 5. Для схемы рис. 4.5 выполните частотный анализ (AC). Значения установите, как на рис. 4.13.



Рис. 4.11. Установки анализа по постоянному току



Рис. 4.12. Установки анализа переходных процессов

| AL Analysis Limits     |                                                                                    |              |                          |            | _l=l×      |
|------------------------|------------------------------------------------------------------------------------|--------------|--------------------------|------------|------------|
| Run Add                | i i                                                                                | lare Excend  | Stepping Properties Help | 1          |            |
| Frequency Range Auto 🔻 | 1E8,1                                                                              | 0            | Run Options Normal •     |            |            |
| Number of Points       | Number of Points 51  Temperature Unear 27  Moxemum Change 16 5  Noise Input NONE 2 |              | State Variables Zero     |            |            |
| Temperature Linear *   |                                                                                    |              |                          |            |            |
| Maximum Change %       |                                                                                    |              | Colorating Foint         |            |            |
| Noise Input            |                                                                                    |              | Auto Scale Ranges        |            |            |
| Noise Output           | 2                                                                                  |              | Accumulate Plots         |            |            |
| Page                   | P                                                                                  | X Expression | Y Expression             | X Range    | Y Range  > |
|                        | 1                                                                                  | F            | m(v(5))                  | AutoAlways | AutoAlways |
|                        | 2                                                                                  | F            | ph(v(5))                 | AutoAlways | AutoAlways |
|                        |                                                                                    |              | Ť                        |            |            |
|                        | - J.                                                                               |              |                          | 1          | 1          |
|                        |                                                                                    |              |                          |            | 1          |

Рис. 4.13. Установки частотного анализа

- 5.1. Найдите полосу пропускания и  $K_0$ .
- 5.2. Установите на входе каскада частоту из диапазона  $(f_{\rm H},f_{\rm B})$  и выполните анализ переходных процессов (Transient). Значения установите, как на рис. 4.12. В зависимости от частоты поле «Время (диапазон) расчета» необходимо корректировать по правилу чем больше частота, тем меньше время. Результат зарисуйте.
  - 6. Составьте отчет по следующим пунктам:
  - а) титульный лист по ГОСТ;
  - б) цель работы, исследуемые практические схемы УК с ОБ;
  - в) экспериментальные данные;
  - г) результаты проведенных исследований;
  - д) выводы по работе.

#### Контрольные вопросы

- 1. Определение и классификация УК.
- 2. Схемы включения УК на биполярных транзисторах.
- 3. Как выполняется стабилизация рабочей точки УК?
- 4. Как выполняется термостабилизация УК с ОБ?
- 5. Как повысить коэффициент усиления УК с ОБ?
- 6. Как на выходе УК перенести выходной сигнал на нулевой уровень?
  - 7. Поясните практическое применение УК.

## 5 ПРОЕКТИРОВАНИЕ И РАСЧЕТ УСИЛИТЕЛЬНЫХ КАСКАДОВ С ОБЩИМ КОЛЛЕКТОРОМ

Целью главы является изучение принципов функционирования и проектирования усилительных каскадов на биполярных транзисторах, включенных по схеме с общим коллектором (ОК), а также их практических схем с помощью ППП Micro-Cap.

## 5.1. Особенности усилительных каскадов с OK

Усилительный каскад с ОК, также называемый эмиттерным повторителем, так как выходной ток равен эмиттерному току, имеет большое входное сопротивление и малое выходное сопротивление. Коэффициент усиления по напряжению равен или меньше единицы. Усилительный каскад с ОК применяется в практических схемах для увеличения выходного сопротивления.

#### 5.2. Практические схемы УК с ОК

Простейшая схема УК с ОК с параметрами, указанными в табл. 5.1 (вариант 1), приведена на рис. 5.1.



Рис. 5.1. Простейшая схема УК с ОК

Принцип работы данной схемы заключается в следующем.

В приведенной схеме  $R_1=R_{\Gamma},\ R_2=R_{K},\ R_3=R_{H},\ R_4=R_{\Theta},\ V_2=E_{\Pi},\ V_1$ — синусоидальный источник входного сигнала. Как правило, потенциал коллектора устанавливают равным  $U_{K}=U_1=E_{\Pi}/2$ . Данная схема является теоретической и на практике не применяется, так как нет необходимых цепей стабилизации УК.

Номинал сопротивления  $R_4=R_{\ni}$  выбирают из диапазона

$$R_{\ni} = (0,1...0,3)R_{\rm K}.$$
 (5.1)

После выполнения анализа по постоянному току получим график (рис. 5.2) зависимости выходного напряжения от входного.



Рис. 5.2. Моделирование УК с ОК в режиме DC

По графику на рис. 5.2 можно найти входное напряжение, при котором УК будет усиливать и сигнал на выходе не будет искажен. На графике DC — постоянная составляющая входного сигнала, A — амплитуда входного сигнала, при которых УК будет работать в нормальном режиме.

Как видно, график на рис. 5.2 расположен под углом  $45^\circ$  к оси X, это означает, что входное и выходное напряжения одинаково изменяются, а коэффициент усиления каскада  $K_0\leqslant 1$ . Если задать входные воздействия, которые будут выходить за пределы линейного усиления, то получим искажение входного сигнала. Для приведенного случая постоянную составляющую входного напряжения выберем посередине участка линейного усиления DC = 6.5 B, A = 2 B.

Для стабилизации рабочей точки УК с ОК в схему УК дополнительно вводят делитель напряжения на резисторах R5 и R6. С учетом этого схема УК с ОЭ будет иметь вид, представленный на рис. 5.3.

Резисторы R5 и R6 стабилизируют положение рабочей точки путем стабилизации тока базы УК. На практике часто одновременно применяются и тепловая (эмиттерная) стабилизация, и

56 Γ*λ* α *β* α 5



Рис. 5.3. Схема УК с ОК со стабилизацией рабочей точки

стабилизация рабочей точки УК. Резисторы R5 и R6 рассчитывают по следующим выражениям:

$$R_5 = (E_{\pi} - U_{\rm B})/I_{\rm A};$$
 (5.2)

$$R_6 = U_{\rm B}/(I_{\rm A} - I_{\rm B}),$$
 (5.3)

где ток делителя  $I_{\rm A} = (3...10)I_{\rm B}.$ 

При расчете резисторов R5 и R6 предполагается, что постоянная составляющая входного сигнала равна нулю, однако в реальных схемах это не всегда так, и для ее удаления во входном сигнале перед делителем напряжения ставится разделительный конденсатор C1.

Номинал конденсатора рассчитывается по следующим выражениям:

$$C_1 \geqslant \frac{1}{\omega_{\text{H}}(R_{\text{F}} + R_{\text{BX O}})};$$

$$R_{\text{BX OK}} = r_{\text{B}} + (1 + \beta)(R_3 \parallel R_4).$$
(5.4)

Для того чтобы убрать постоянную составляющую с выхода УК, дополнительно используют конденсатор С2, емкость которого определяют по выражению

$$C_2 \geqslant \frac{1}{\omega_{\text{H}}(R_3 + R_4)}.$$
 (5.5)

Схема формирования выходного сигнала УК на нулевом уровне приведена на рис. 5.4.

В рассматриваемом случае входное напряжение зададим равным DC = 6.5 B, A = 2 B. Временные диаграммы работы схемы (режим моделирования Transient Analysis) приведены на рис. 5.5.



Рис. 5.4. Схема формирования выходного сигнал УК на нулевом уровне



Рис. 5.5. Результат анализа переходных процессов УК с ОК в режиме Transient Analysis

Коэффициент усиления  $K_0$  УК чувствителен к частоте входного сигнала, поэтому существует такое понятие, как полоса пропускания УК. Полосой пропускания УК называется интервал, в котором сигнал не ослабевает более чем на 3 дВ (рис. 5.6). Частота входного воздействия должна выбираться из диапазона  $(f_{\rm H}, f_{\rm B})$ .



Рис. 5.6. Моделирование итогового УК с ОЭ в режиме АС

#### 5.3. Порядок выполнения

- 1. Соберите схему в соответствии с изображением на рис. 5.1 с номиналами параметров согласно варианту задания из табл. 5.1. Транзистор для УК выберите типа 2N706A, кремниевый. В параметрах транзистора установите коэффициент передачи тока базы для УК с ОЭ параметр  $\beta$  (BF) в соответствии с вариантом задания.
- - 2. Проведите анализ.
- 2.1. Вызовите анализ схемы по постоянному току (режим моделирования DC) с помощью пункта меню «Analysis  $\to$  DC...» (Alt + 3).
- 2.2. В открывшемся окне «DC Analysis Limits» установите параметры в соответствии с рис. 5.7.
- 2.3. Установите входные воздействия для данной схемы (источник сигнала V1), а также частоту F задайте равной  $1\ \kappa\Gamma$ ц.

Таблица 5.1

| Вариант | $E_{\pi}$ , B | $R_{ m r}$ , Om | $R_{ m K}$ , кОм | $R_{\mathtt{H}}$ , кОм | β   | $f_{\text{н}}$ , Гц | $f_{\mathtt{B}}$ , МГц |
|---------|---------------|-----------------|------------------|------------------------|-----|---------------------|------------------------|
| 1       | 10            | 20              | 5                | 25                     | 50  | 20                  | 20                     |
| 2       | 8             | 15              | 5                | 25                     | 50  | 20                  | 20                     |
| 3       | 10            | 15              | 3                | 25                     | 50  | 20                  | 20                     |
| 4       | 10            | 20              | 3                | 50                     | 50  | 20                  | 20                     |
| 5<br>6  | 10            | 20              | 3<br>5<br>5      | 50                     | 100 | 20                  | 20                     |
| 6       | 10            | 20              | 5                | 25                     | 100 | 40                  | 20                     |
| 7       | 8             | 20              | 3<br>7           | 50                     | 100 | 80                  | 20                     |
| 7<br>8  | 5             | 40              |                  | 25                     | 50  | 20                  | 20                     |
| 9       | 5<br>5<br>5   | 15              | 7<br>5           | 50                     | 25  | 80                  | 20                     |
| 10      | 5             | 40              | 5                | 30                     | 100 | 40                  | 20                     |
| 11      | 8             | 15              | 7                | 50                     | 100 | 20                  | 20                     |
| 12      | 8             | 40              | 1                | 30                     | 25  | 40                  | 20                     |
| 13      | 5             | 20              | 3                | 25                     | 120 | 20                  | 20                     |
| 14      | 10            | 15              | 1                | 30                     | 50  | 80                  | 20                     |
| 15      | 10            | 40              | 7                | 50                     | 25  | 40                  | 20                     |
| 16      | 5             | 15              | 1<br>5           | 10                     | 120 | 80                  | 20                     |
| 17      | 8             | 20              |                  | 50                     | 120 | 20                  | 20                     |
| 18      | 5             | 25              | 3                | 10                     | 50  | 10                  | 20                     |
| 19      | 10            | 10              | 2                | 10                     | 25  | 80                  | 20                     |
| 20      | 9             | 40              | 6<br>6           | 20                     | 100 | 80                  | 20                     |
| 21      | 7             | 40              |                  | 35                     | 50  | 10                  | 20                     |
| 22      | 10            | 15              | 6                | 15                     | 25  | 25                  | 20                     |
| 23      | 5             | 10              | 2                | 30                     | 50  | 20                  | 20                     |
| 24      | 8             | 10              | 6                | 35                     | 50  | 35                  | 20                     |
| 25      | 9             | 15              | 5                | 15                     | 25  | 20                  | 20                     |
| 26      | 7             | 15              | 4<br>6           | 50                     | 100 | 80                  | 20                     |
| 27      | 5             | 30              | 6                | 15                     | 50  | 20                  | 20                     |
| 28      | 7             | 10              | 3                | 15                     | 100 | 30                  | 20                     |
| 29      | 7             | 10              | 4                | 20                     | 50  | 30                  | 20                     |
| 30      | 10            | 30              | 1                | 20                     | 50  | 30                  | 20                     |

- 2.4. Вызовите анализ переходных процессов с помощью пункта меню «Analysis  $\to$  Transient...» (Alt + 1).
- 2.5. В открывшемся окне «Transient Analysis Limits» установите параметры в соответствии с рис. 5.8.
- 2.6. Рассчитайте  $I_{\rm K}$ ,  $I_{\rm \ominus}$ ,  $I_{\rm H}$ ,  $U_{\rm K\ominus}$ . Сравните полученные значения со значениями, полученными в ППП Місго-Сар. Для просмотра значения напряжений в узлах после выполнения анализа переходных процессов нажмите на пиктограмму  $\stackrel{\square}{\longrightarrow}$ , для токов пиктограмму  $\stackrel{\square}{\Longrightarrow}$ .
- 3. Зарисуйте и проанализируйте полученные графики и диаграммы.



Рис. 5.7. Окно «DC Analysis Limits»



Рис. 5.8. Окно «Transient Analysis Limits»

- 4. Повторите пп. 1-3 для схем на рис. 5.3, 5.4.
- 4.1. Рассчитайте сопротивления  $R_5$  и  $R_6$  по выражениям (5.2) и (5.3). Соберите схему в соответствии с изображением на рис. 5.3 с учетом рассчитанных сопротивлений  $R_5$  и  $R_6$  делителя напряжения.
- 4.2. Рассчитайте емкость конденсатора  $C_1$  по выражению (5.4). Соберите схему в соответствии с изображением на рис. 5.4 с учетом рассчитанного значения емкости конденсатора  $C_1$ .
- 4.3. Вызовите анализ схемы по постоянному току (режим моделирования DC) с помощью пункта меню «Analysis  $\to$  DC...» (Alt + 3).
- 4.4. Вызовите анализ переходных процессов с помощью пункта меню «Analysis  $\to$  Transient...» (Alt + 1).
- 4.5. В открывшемся окне «Transient Analysis Limits» установите параметры в соответствии с рис. 5.9.
- 4.6. Вызовите частотный анализ схемы (режим моделирования AC) с помощью пункта меню «Analysis  $\rightarrow$  AC...» (Alt + 2).



Рис. 5.9. Окно «Transient Analysis Limits»



Рис. 5.10. Окно «AC Analysis Limits»

- 4.7. В открывшемся окне «AC Analysis Limits» установите параметры в соответствии с рис. 5.10.
- 4.8. Найдите полосу пропускания усилителя и коэффициент усиления  $K_0$ .
- 4.9. Установите на входе УК частоту из диапазона  $(f_{\rm H},f_{\rm B})$  и выполните анализ переходных процессов «Transient Analysis». Значения установите в соответствии с рис. 5.9. В зависимости от частоты скорректируйте значение в поле «Время (диапазон) расчета» в соответствии с правилом: чем больше частота, тем меньше время.
  - 5. Составьте отчет по следующим пунктам:
  - а) титульный лист по ГОСТ;
  - б) цель работы, исследуемые практические схемы УК с ОК;
  - в) экспериментальные данные;
  - г) результаты проведенных исследований;
  - д) выводы по работе.

#### Контрольные вопросы

- 1. Определение и классификация УК.
- 2. Схемы включения УК на биполярных транзисторах.
- 3. Эквивалентная схема УК с ОК.
- 4. Как выполняется стабилизация рабочей точки УК с ОК?
- 5. Как выполняется термостабилизация УК с ОК?
- 6. Как на выходе УК перенести выходной сигнал на нулевой уровень?
  - 7. Поясните практическое применение УК с ОК.

# 6 ИССЛЕДОВАНИЕ И РАСЧЕТ ДИФФЕРЕНЦИАЛЬНЫХ КАСКАДОВ

Целью главы являются изучение и исследование характеристик и параметров дифференциальных каскадов ( $\Delta K$ ) в ППП Micro-Cap.

# 6.1. Определение и основные особенности ДК

Дифференциальным каскадом называется усилитель постоянного тока, предназначенный для усиления разности входных сигналов. ДК имеет два входа, два выхода и два источника питания. Схема ДК приведена на рис. 6.1.

Обычно усилители постоянного тока имеют несколько каскадов, причем дифференциальный каскад является первым и у него используется только один выход. Если принять, что используется выход  $U_{\rm Bbix2}$ , то подача положительного сигнала на вход  $U_{\rm Bx1}$  приводит к увеличению выходного сигнала, а подача положительного сигнала на вход  $U_{\rm Bx2}$  — к уменьшению. Поэтому вход  $U_{\rm Bx1}$  называют прямым или неинвертирующим, а вход  $U_{\rm Bx2}$  — обратным или инвертирующим.

При отсутствии входных сигналов под действием источника питания  $+E_{\rm K}$  по резисторам  $R_1$  и  $R_2$  протекают одинаковые коллекторные токи  $I_{\rm K1}=I_{\rm K2}.$ 

В схеме на рис. 6.1 ДК содержит источник (генератор) стабильного тока (ГСТ). ГСТ обеспечивает постоянный ток  $I_0$  при любых входных сигналах, при этом сопротивление ГСТ  $R_i \to \infty$ . Ток  $I_0$  определяется из соотношения

$$I_0 = I_{\text{OVT1}} + I_{\text{OVT2}} = I_{\text{K1}} + I_{\text{K2}}.$$

Полный дифференциальный выходной сигнал определяется по следующему выражению:

$$\Delta U_{\text{bmx}} = \Delta U_{\text{h}} = U_{\text{bmx}1} - U_{\text{bmx}2} = K(U_{\text{bx}1} - U_{\text{bx}2}).$$

Поэтому  $\Delta K$  — это симметричный каскад. Условия симметрии  $\Delta K$  состоят в следующем:



Рис. 6.1. Схема дифференциального каскада

- транзисторы VT1 и VT2 имеют одинаковую геометрию, находятся в одинаковом температурном режиме и, следовательно, имеют одинаковые электрические параметры;
- ullet резисторы  $R_{K1}$  и  $R_{K2}$  имеют одинаковые сопротивления:  $R_{K1}=R_{K2}=R_{K}.$

Для идеального симметричного каскада при  $U_{\rm Bx1}=U_{\rm Bx2}\to I_{\rm K1}=I_{\rm K2}=I_0/2.$  Тогда выходные напряжения ДК определяются по соотношению

$$U_{\text{вых1}} - U_{\text{вых2}} = E_{\text{K}} \frac{I_0 R_{\text{K}}}{2} = U_{\text{бал}}.$$



Рис. 6.2. Диаграмма напряжений ДК в режиме баланса

Диаграмма напряжений ДК в режиме баланса представлена на рис. 6.2.

В режиме баланса  $\Delta U_{\rm вых}=\Delta U_{\rm вых1}-\Delta U_{\rm вых2}=0$ . При появлении в момент времени  $t_1$  сигнала  $U_{\rm вх1}$  положительной полярности (при  $U_{\rm вх2}=0$ ) ток  $I_{\rm K1}$  возрастает, так как транзистор VT1 открывается. Следовательно, напряжение  $U_{\rm вых1}$  будет уменьшаться.

Так как ток  $I_{\rm SVT1} \approx I_{\rm K1}$ , а  $I_{\rm SVT2} \approx I_{\rm K2}$  и, кроме того,  $I_0 = I_{\rm SVT1} + I_{\rm SVT2} = {\rm const.}$  то уве-

личение тока  $I_{\rm K1}$  приводит к уменьшению тока  $I_{\rm K2}.$ 

Напряжение  $U_{\mathtt{Bыx1}}$  уменьшается, а напряжение  $U_{\mathtt{Bыx2}}$  увеличивается:

$$U_{\text{вых1}} = E_{\text{K}} - I_{\text{K1}} R_{\text{K1}};$$
  
 $U_{\text{вых2}} = E_{\text{K}} - I_{\text{K2}} R_{\text{K2}}.$ 

Следовательно, выход 1 — инвертирующий выход, а выход 2 — неинвертирующий по отношению к первому входу.

Полный дифференциальный выходной сигнал будет равен

$$\Delta U_{ exttt{BЫX}} = U_{ exttt{BЫX}1} - U_{ exttt{BЫX}2} = E_{ exttt{K}} - I_{ exttt{K}1} R_{ exttt{K}} - E_{ exttt{K}} - I_{ exttt{K}2} R_{ exttt{K}} =$$

$$= (I_{ exttt{K}1} - I_{ exttt{K}2}) R_{ exttt{K}} = \Delta I_{ exttt{K}} R_{ exttt{K}}.$$

Так как  $I_{\rm K1\,max}=I_0$  и  $I_{\rm K2\,min}=0$ , то  $\Delta I_{\rm K}R_{\rm K}=I_0$ . Поэтому максимальное изменение выходного напряжения ДК

$$\Delta U_{\text{вых max}} = I_0 R_{\text{K}}.$$

#### 6.2. Анализ параметров ДК

При анализе  $\Delta K$  входные и выходные сигналы разделяют на две составляющие:

- дифференциальную (или парафазную) составляющую (ПС);
- синфазную составляющую (СС).

Основные составляющие входного сигнала ДК представлены на рис. 6.3.



Рис. 6.3. Основные составляющие входного сигнала ДК

ПС входного сигнала определяется по соотношению

$$U_{\mathrm{BX}\,\Pi\Phi} = \frac{U_{\mathrm{BX}1} - U_{\mathrm{BX}2}}{2} = \frac{2U_m\sin\omega t}{2} = U_m\sin\omega t$$

и называется полезным входным сигналом ДК.

СС входного сигнала определяется по соотношению

$$U_{\text{bx C}\Phi} = \frac{U_{\text{bx}1} + U_{\text{bx}2}}{2} = U_0$$

и называется паразитным входным сигналом ДК.

 $\Gamma$ лава 6

ДК должен усиливать дифференциальную составляющую входного сигнала и ослаблять или не усиливать синфазную составляющую входного сигнала.

На выходе ДК сигнал также можно разделить на синфазную и парафазную составляющие:

$$\begin{split} U_{\text{вых}} &= U_{\text{вых C}\Phi} + U_{\text{вых }\Pi\Phi}; \\ U_{\text{вых }\Pi\Phi} &= K_{\Pi\Phi}U_{\text{вх }\Pi\Phi}; \\ U_{\text{вых C}\Phi} &= K_{\text{C}\Phi}U_{\text{вх }C\Phi}. \end{split}$$

У идеального ДК  $K_{\Pi\Phi}=0$  и тогда  $U_{\text{вых C}\Phi}=0$  и выходное напряжение содержит только усиленную полезную составляющую входного сигнала.

Определим  $K_{\Pi\Phi}$  ДК. При подаче на вход 1 сигнала положительной полярности (см. рис. 6.1) транзистор VT1 открывается и его ток  $I_{\rm K}$  увеличивается, следовательно, ток  $I_{\rm S}$  будет увеличиваться на величину  $\Delta I_{\rm S}$ . Так как ток  $I_{\rm O}=$  const, то  $I_{\rm S}$  транзистора VT2 будет уменьшаться на величину  $\Delta I_{\rm I}$ .

Тогда в точке Э (см. рис. 6.1) по 1-му закону Кирхгофа можно записать:

$$rac{I_0}{2} + \Delta I_1 + rac{I_0}{2} - \Delta I_1 = I_0;$$
 $U_{\mathcal{H}} = R_i I_0 - E_{\mathcal{K}}.$ 



Рис. 6.4. «Плечо» ДК в виде схемы с ОЭ

Вывод. По переменному току потенциал в точке Э не изменяется, т. е. ее можно соединить общим проводом по переменному току.

Тогда оба «плеча» ДК представляют собой транзисторы, включенные по схеме с ОЭ. Одно «плечо» ДК в виде схемы с ОЭ показано на рис. 6.4.

Причем нагрузка равна  $R_{\rm H}/2$ , так как нулевая точка будет на середине  $R_{\rm H}$ . Тогда коэффициент  $K_{\Pi\Phi}$  определяется по соотношению

$$K_{\Pi\Phi} = \frac{\Delta U_{\text{Bbix}1}}{\Delta U_{\text{Bx}1}} = \frac{\Delta U_{\text{Bbix}2}}{\Delta U_{\text{Bx}2}} = \beta \frac{R_{\text{K}} \parallel R_{\text{H}}/2}{R_{\text{T}} + R_{\text{Bx}}}$$

или

$$K_{\Pi\Phi} = \beta \frac{R_{\rm K} \parallel R_{\rm H}/2}{R_{\rm \Gamma} + r_{\rm B} + r_{\rm B}(1+\beta)} \approx \frac{R_{\rm K} \parallel R_{\rm H}/2}{R_{\rm B}},$$

где  $r_{\ni}$  — дифференциальное сопротивление эмиттерного перехода, который смещен в прямом направлении, т.е.

$$r_{\ni} = \frac{\varphi_{\text{\tiny T}}}{I_{\ni}}.$$

С учетом того, что  $I_{\Im}=I_0/2$ , сопротивление  $r_{\Im}=2\varphi_{\mathtt{T}}/I_0$ , где  $\varphi_{\mathtt{T}}$  — температурный потенциал,  $\varphi_{\mathtt{T}}=kT/e=T/11600$  В.

Тогда коэффициент  $K_{\Pi\Phi}$  определяется по соотношению

$$K_{\Pi\Phi} = \frac{R_{\rm K} \parallel I_0/2}{2\varphi_{\rm T}}.$$

**Вывод.** Чем больше ток  $I_0$  ГСТ, тем выше коэффициент усиления полезного сигнала в  $\Delta K$ .

При разбалансе усилителя или при действии других факторов  $K_{\mathbf{C}\Phi} \neq \mathbf{0}.$ 

Определим  $K_{\text{С}\Phi}$  ДК при разбалансе усилителя.

Пусть  $U_{\rm Bx1} = U_{\rm Bx2} = U_{\rm Bx}$ . В этом случае

$$\begin{split} U_{\text{bx}\,\Pi\Phi} &= \frac{U_{\text{bx}1} - U_{\text{bx}2}}{2} = 0;\\ U_{\text{bx}\,\text{C}\Phi} &= \frac{U_{\text{bx}1} - U_{\text{bx}2}}{2} = U_{\text{bx}};\\ U_{\text{bbix}} &= U_{\text{bbix}\,\Pi\Phi} + U_{\text{bbix}\,\text{C}\Phi};\\ U_{\text{bbix}\,\Pi\Phi} &= K_{\Pi\Phi}U_{\text{bx}\,\Pi\Phi} = 0;\\ U_{\text{bbix}\,\text{C}\Phi} &= K_{\text{C}\Phi}U_{\text{bx}\,\text{C}\Phi};\\ U_{\text{bbix}} &= U_{\text{bbix}\,\text{C}\Phi} = K_{\text{C}\Phi}U_{\text{bx}\,\text{C}\Phi}. \end{split}$$

То есть при подаче на оба входа одинаковых сигналов на выходе получается сигнал, содержащий только постоянную составляющую  $U_{\text{вых}\,C\Phi}.$ 

Сдвиг постоянных уровней  $\bar{U}_{\text{вых1}}$  и  $\bar{U}_{\text{вых2}}$  в виде  $U_{\text{вых CФ}}$  происходит вследствие изменения токов  $I_{\text{K1}}$  и  $I_{\text{K3}}$  от значения  $I_0/2$  в «плечах» как реакция источника на разбаланс «плеч» ДК из-за неидеальности источника тока (плохой источник  $R_i \neq \infty$ ), поэтому коэффициент  $K_{\text{CФ}} \neq 0$ .

Достоинства. ДК усиливает сигнал в широкой полосе частот, начиная с нулевой частоты.

Недостатки. Нагрузка не всегда может быть включена дифференциально. Если сигнал снимается с одного «плеча», то необходимо ставить разделительные цепи, иначе сигнал на выходе будет иметь как дифференциальную, так и постоянную составляющую.

 $\Gamma$ лава 6

#### 6.3. Практические схемы ДК

#### 6.3.1. ДК на основе интегральной технологии

Наилучшую симметрию обеспечивает интегральная технология. Данная технология позволяет получить транзисторы с одинаковой геометрией, находящиеся в одинаковых температурных режимах. Схема ДК на основе интегральной технологии приведена на рис. 6.5.



Рис. 6.5. Схема ДК на основе интегральной технологии

Временные диаграммы работы данной схемы ДК приведены на рис. 6.6.



Рис. **6.6.** Временные диаграммы работы схемы ДК на основе интегральной технологии

#### 6.3.2. ДК с дополнительной симметрией

Реально получить симметрию трудно, поэтому на практике проводят дополнительное симметрирование. Подбирая небольшие сопротивления  $R_2$  и  $R_4$  (номиналом до сотни Ом), можно добиться симметрии ДК. Схема ДК с дополнительной симметрией приведена на рис. 6.7.



Рис. 6.7. Схема ДК с дополнительной симметрией

Временные диаграммы работы схемы ДК с дополнительной симметрией приведены на рис. 6.8.



Рис. 6.8. Временные диаграммы работы схемы ДК с дополнительной симметрией

#### 6.3.3. ДК на основе биполярных транзисторов с ГСТ

Если сигналы на входах каскада противофазные, то ток  $I_1$  возрастет на  $\Delta I$ , ток  $I_2$  уменьшится на  $\Delta I$ , но их сумма останется неизменной. Поэтому обратная связь не стремится уменьшить изменения токов и каждое плечо ведет себя как обычная схема ОЭ, т. е. каскад реагирует только на разность входных сигналов, поэтому и называется дифференциальным.

В качестве источника ГСТ могут применяться:

- 1) резистор  $R_{\ni}$  с большим сопротивлением;
- 2) биполярный транзистор в режиме источника тока.

Схема ДК с ГСТ на биполярном транзисторе приведена на рис. 6.9.



Рис. 6.9. Схема ДК с ГСТ на биполярном транзисторе

Временные диаграммы работы схемы ДК с ГСТ на биполярном транзисторе приведены на рис. 6.10.

Амплитудно-частотная характеристика (АЧХ) и фазочастотная характеристика (ФЧХ) схемы ДК с  $\Gamma$ CT на биполярном транзисторе приведены на рис. 6.11.



Рис. 6.10. Временные диаграммы работы схемы ДК с ГСТ на биполярном транзисторе



Рис. 6.11. АЧХ и  $\Phi$ ЧХ схемы ДК с ГСТ на биполярном транзисторе

Если  $U_{\text{вх}1}>0$ , а  $U_{\text{вх}2}=0$ , то в первый момент ток  $I_1$  возрастает, допустим, на  $+\Delta I$ , а  $I_2$  остается неизменным, при этом возрастает и сумма токов  $(I_1+\Delta I)+I_2$ , но вступившая в действие обратная связь приведет к тому, что ток первого транзистора станет равным  $I_1+\Delta I/2$ . И тогда изменение  $U_{\text{вых}}$  будет в два раза меньше, чем в предыдущем случае.

Схема для исследования ДК с ГСТ на биполярном транзисторе при  $U_{\rm BX2}=0$  В приведена на рис. 6.12.

Временные диаграммы работы схемы ДК с ГСТ на биполярном транзисторе при  $U_{\rm BX2}=0$  В приведены на рис. 6.13.

Амплитудно-частотная характеристика (АЧХ) и фазочастотная характеристика (ФЧХ) схемы ДК с ГСТ на биполярном транзисторе при  $U_{\rm Bx2}=0$  В приведены на рис. 6.14.



**Рис. 6.12.** Схема для исследования ДК с ГСТ на биполярном транзисторе при  $U_{\mathtt{Bx2}}=\mathtt{0}$  В



Рис. 6.13. Временные диаграммы работы схемы ДК с ГСТ на биполярном транзисторе при  $U_{\mathtt{Bx2}}=\mathtt{0}$  В



**Рис. 6.14.** АЧХ и ФЧХ схемы ДК с ГСТ на биполярном транзисторе при  $U_{\rm BX2} = 0~{\rm B}$ 

# 6.3.4. ДК с температурной компенсацией $\Gamma$ СТ

На рис. 6.15 приведена схема  $\Delta K$  с температурной компенсацией  $\Gamma CT$ .



Рис. 6.15. ДК с температурной компенсацией ГСТ

В данной схеме диод D1 используется для температурной компенсации транзистора Q3. В качестве элемента X1 используется переменный резистор. Временные диаграммы работы данной схемы приведены на рис. 6.16.



Рис. 6.16. Временные диаграммы работы схемы ДК с температурной компенсацией ГСТ

### 6.3.5. ДК на основе схемы «токового зеркала»

Чаще всего используется следующая схема ГСТ (при  $I_{\rm B} \ll \ll I_1$ ), представленная на рис. 6.17.

Рассмотрим принцип работы ГСТ. В данной схеме соблюдается условие  $I_{\rm B} \ll I_{\rm 1}.$ 



Рис. 6.17. Схема ДК на основе схемы «токового зеркала»

Для того чтобы найти ток  $I_0$ , составим уравнение

$$U_{\text{B} \ni \text{VT}1} + I_0 R_1 = U_{\text{B} \ni \text{VT}2} + I_0 R_3.$$

Выразим ток  $I_0$  по выражению

$$I_0 = \frac{U_{\text{B} \ni \text{VT}2} - U_{\text{B} \ni \text{VT}1} + I_1 R_3}{R_1}.$$

Если транзисторы одинаковые и находятся в одинаковых условиях, то  $U_{\rm B \ni VT1} \approx U_{\rm B \ni VT2}$ , а самое главное,  $\Delta U_{\rm B \ni VT1} \approx \Delta U_{\rm B \ni VT2}$ . Тогда получим соотношение для тока  $I_0$ :

$$I_0 = \frac{I_1 R_3}{R_1}.$$

Вывод: ток  $I_0$  полностью определяется током  $I_1$ , или повторяет ток  $I_1$ , или ток  $I_0$  отражает ток  $I_1$ . Поэтому такая схема ГСТ называется «токовым зеркалом».

Найдем ток  $I_1$ . Если ток базы  $I_{\rm B}$  очень мал  $(I_{\rm B}\ll I_1)$ , то можно записать:

$$\begin{split} E_{\rm K} &= I_1(R_2 + R_3) + U_{\rm B \ni VT2}; \\ I_1 &= \frac{E_{\rm K} - U_{\rm B \ni VT2}}{R_2 + R_3} \approx \frac{E_{\rm K} = 0.7}{R_2 + R_3}. \end{split}$$

В итоге для определения тока  $I_1$  необходимо задать сопротивления  $R_2$  и  $R_3$ . Затем, задавая сопротивление  $R_1$ , можно определить ток  $I_0$ .

Временные диаграммы работы схемы ДК на основе схемы «токового зеркала» приведены на рис. 6.18.



Рис. 6.18. Временные диаграммы работы схемы ДК на основе схемы «токового зеркала»

### 6.3.6. ДК на основе схемы Дарлингтона

Для повышения  $R_{\rm BX}$  ДК используют схемы, состоящие из составных транзисторов на входе. Примером такой схемы является схема Дарлингтона, приведенная на рис. 6.19.



Рис. 6.19. ДК на основе схемы Дарлингтона



Рис. 6.20. Временные диаграммы работы схемы ДК на основе схемы Дарлингтона

Коэффициент усиления составного транзистора равен произведению коэффициентов усиления транзисторов. Коэффициент усиления  $\Delta K$   $K_{\Pi\Phi}$  не изменяется при применении схемы  $\Delta$ арлингтона.

Временные диаграммы работы схемы ДК на основе схемы Дарлингтона приведены на рис. 6.20.

### 6.3.7. ДК на основе полевых транзисторов

Для повышения  $R_{\rm вx\,диф}$  ДК также применяется схема ДК на полевых транзисторах. Такая схема показана на рис. 6.21.



Рис. 6.21. ДК на основе полевых транзисторов



Рис. 6.22. Временные диаграммы работы схемы ДК на основе полевых транзисторов

Временные диаграммы работы схемы ДК на основе полевых транзисторов приведены на рис. 6.22.

### 6.4. Порядок выполнения

- 1. Соберите схему в соответствии с изображением на рис. 6.5.
- 1.1. В качестве синусоидальных источников V1 и V2 используйте элемент «Sine Source» с моделью «GENERAL», амплитудой 0.03 В (A=0.03) и частотой 10 к $\Gamma$ ц (F=10K).
- 1.2. В качестве источников питания V3 и V4 используйте элемент «Battery» с номиналом 15 В.
- 1.3. Для установки узла ввода «In» и вывода «Out» следует переключиться из режима выбора «Select Mode» в текстовой режим «Text mode» (Ctrl+T), щёлкнуть левой кнопкой мыши в свободной от схемы области, набрать текст-название узла в поле ввода, переключиться в исходный режим «Select Mode» (Ctrl+E) и перетащить созданную текстовую метку к требуемому месту на схеме.
  - 2. Проведите анализ.
- 2.1. Вызовите анализ переходных процессов с помощью пункта меню «Analysis  $\to$  Transient...»(Alt+1).
- 2.2. В открывшемся окне «Transient Analysis Limits» установите параметры в соответствии с рис. 6.23.



Рис. 6.23. Окно «Transient Analysis Limits»

- 2.3. Нажмите кнопку «Run» для запуска.
- 2.4. В открывшейся вкладке вы увидите графики напряжений.
- 2.5. Для завершения анализа и возвращения к редактированию схемы следует выбрать пункт меню «Transient  $\to$  Exit Analysis» (F3).

- 3. Зарисуйте графики напряжений.
- 4. Повторите пп. 1–3 для схем на рис. 6.7, 6.9, 6.12, 6.15, 6.17, 6.19 и 6.21.
- 4.1. Для схемы на рис. 6.21 в качестве синусоидальных источников используйте элемент «Sine Source» с моделью «GENE-RAL», амплитудой 0.01 В (A=0.01) и частотой 10 кГц (F=10K).
- 4.2. Для схемы на рис. 6.15 в качестве переменного резистора используйте элемент «Pot» с моделью «&GENERIC» с параметрами Param: POTSIZE = 10K и Param: PERCENT = 50.
- 5. Выполните частотный анализ практических схем ДК, начиная со схемы на рис. 6.9.
- 5.1. Вызовите частотный анализ с помощью пункта меню «Analysis $\to$  AC...» (Alt+2).
- 5.2. В открывшемся окне «AC Analysis Limits» установите параметры в соответствии с рис. 6.24.



Рис. 6.24. Окно «AC Analysis Limits»

- 5.3. Нажмите кнопку «Run» для запуска.
- 5.4.~~В открывшейся вкладке вы увидите графики AЧX и  $\Phi$ ЧX.
- 5.5. Для завершения анализа и возвращения к редактированию схемы следует выбрать пункт меню «AC  $\to$  Exit Analysis» (F3).
  - 5.6. Зарисуйте графики АЧХ и ФЧХ.
  - 6. Составьте отчет по следующим пунктам:
  - а) титульный лист по ГОСТ;
- б) цель работы, практические схемы  $\Delta K$ , основные соотношения для их расчета;
  - в) экспериментальные данные;
  - г) проверка результатов проведенных исследований.

 $\Gamma$ лава 6

### Контрольные вопросы

- 1. Определение и основные особенности для расчета ДК.
- 2. Условия симметрии ДК.
- 3. Режим работы идеального симметричного  $\Delta K$  (режим баланса).
- 4. Способы обеспечения симметрии  $\Delta K$ : интегральная технология.
- 5. Способы обеспечения симметрии  $\Delta K$ : дополнительное симметрирование.
  - 6. Анализ параметров ДК.
- 7. Связь между коэффициентом усиления полезного сигнала и током  $\Gamma$ CT.
- 8. Связь между коэффициентом усиления паразитного сигнала и внутренним сопротивлением ГСТ.
  - 9. Принцип работы схемы «токового зеркала».
- 10. Методы повышения входного сопротивления: применение схемы Дарлингтона.
- 11. Методы повышения входного сопротивления: применение полевых транзисторов.
- 12. Влияние значений входных сигналов на изменение выходного сигнала.
- 13. Изменение коэффициента усиления полезного сигнала на графике АЧХ.
  - 14. Достоинства и недостатки ДК.

# 7 ИССЛЕДОВАНИЕ И РАСЧЕТ ОПЕРАЦИОННЫХ УСИЛИТЕЛЕЙ

Целью главы являются изучение и исследование характеристик и параметров операционных усилителей (ОУ) с помощью ППП Micro-Cap.

### 7.1. Определение и условное обозначение ОУ

Операционный усилитель представляет собой многокаскадный усилитель постоянного тока (УПТ) с дифференциальным входом, обладающий большим коэффициентом усиления, высоким входным и малым выходным сопротивлениями.

ОУ выполняется в виде интегральной микросхемы и является одним из основных элементов аналоговой схемотехники, на основе которого можно создавать самые разнообразные электронные устройства: усилители, генераторы, сумматоры, интеграторы, дифференциаторы, активные фильтры и др. Реализация различных устройств на базе ОУ значительно проще, чем на отдельных транзисторах.

Операционные усилители имеют один выход и два входа: инвертирующий и неинвертирующий. В большинстве случаев сигнал подается на один из входов, а второй вход соединяется с общим проводом («земля»). При этом, если сигнал подается на инвертирующий вход, то, помимо усиления, осуществляется его инвертирование (изменение знака). Питание ОУ обычно осуществляется двухполярным (биполярным) напряжением, которое подводится к соответствующим выводам  $+U_{\rm II}$  и  $-U_{\rm II}$ . Кроме того, ОУ может иметь выводы FC для подключения цепей частотной коррекции и выводы NC — для подключения элементов начальной балансировки (установки нуля на выходе при нулевом входном сигнале).

Условное графическое обозначение ОУ на принципиальных схемах приведено на рис. 7.1,a. ОУ представляют в виде прямоугольника с дополнительными полями, в которых указывают



Рис. 7.1. Условные обозначения ОУ на схемах

назначение выводов. Инвертирующий вход обозначается знаком «о» или «-».

При построении конкретного электронного устройства различаются только способы подключения входов и выхода ОУ. Поэтому на функциональных схемах используется упрощенное обозначение, содержащее только три указанных вывода (рис. 7.1,6 и  $\theta$ ). Подключение остальных выводов, как правило, соответствует типовой схеме включения, т.е. цепи коррекции и балансировки для конкретного ОУ являются типовыми и приводятся в справочниках.

Простейшая схема ОУ имеет три каскада (рис. 7.2).



Рис. 7.2. Простейшая схема ОУ: ДК — дифференциальный каскад; УН — усилитель напряжения; ССУ — схема сдвига уровня или схема приведения сигнала ко входу УА; УА — усилитель амплитуды (большого сигнала); ЭП — эмиттерный повторитель

# 7.2. Применение и основные характеристики ОУ

Применение ОУ весьма разнообразно. Однако следует отметить, что во всех случаях ОУ используется с цепями отрицательной обратной связи (ООС), снижающими его коэффициент усиления. Без этого нормальная работа устройства невозможна.

Цепи ООС могут быть построены на резисторах либо с использованием реактивных элементов. В последнем случае ООС является частотно-зависимой. Таким образом, использование соответствующих цепей ООС позволяет обеспечить требуемую функциональную зависимость между входным и выходным сигналами.

Если параметры цепи ООС выбрать так, чтобы проходящие по ней токи были на 1–2 порядка больше входных токов ОУ, то влияние параметров последнего на свойства устройства будет незначительно, т. е. функциональная зависимость между входным и выходным сигналами будет определяться главным образом цепью ООС. Выбор параметров цепей ООС при построении устройств на ОУ обычно осуществляют с учетом указанного условия. Для этого принимают сопротивление в цепи ООС согласно следующему выражению:

$$R_{\rm oc} \leqslant \frac{2\delta U_{\rm m}}{3I_{\rm pv}},\tag{7.1}$$

где  $\delta$  — допустимая погрешность от влияния входного тока ОУ (обычно выбирается из диапазона  $10^{-4}\dots 10^{-3}$ ).

Свойства ОУ определяются его статическими и динамическими характеристиками.

Статические передаточные характеристики ОУ представлены на рис. 7.3. Они получены при подаче сигнала на один из входов и нулевом сигнале на другом входе. Характеристики имеют горизонтальный и наклонный участки.



Рис. 7.3. Передаточные характеристики ОУ

Наклонный участок каждой кривой соответствует области линейного усиления сигнала. На этом участке выходное напряжение определяется следующим выражением:

$$U_{\text{BMX}} = K_{U0}U_{\text{BX}},\tag{7.2}$$

где  $K_{U0}$  — коэффициент усиления ОУ без обратной связи, а  $U_{\rm вx}$  — входное напряжение усилителя.

Горизонтальные участки кривых соответствуют области насыщения, в которой  $U_{\rm BMX}$  принимает одно из предельных значений:  $+U_{\rm BMX\,max}$  либо  $-U_{\rm BMX\,max}$ . Этими значениями ограничивается амплитуда выходного сигнала. Режим насыщения достигается при  $K_{U0}U_{\rm BX}\geqslant U_{\rm BMX\,max}$ . По абсолютному значению  $U_{\rm BMX\,max}$  обычно на  $2\dots 3$  В меньше напряжения питания  $U_{\rm II}$ . При  $U_{\rm II}=\pm 15$  В диапазон изменения  $U_{\rm BMX}$  близок к значению  $\pm 12$  В. Для того чтобы ОУ гарантировано работал в линейной области, при расчете обычно принимают

$$U_{\text{Bbix}\,\text{max}} = \frac{2}{3}U_{\pi}.\tag{7.3}$$

К динамическим параметрам ОУ относятся его переходные и частотные характеристики.

На практике при выборе ОУ и расчете построенных на их основе схем руководствуются основными параметрами, которые приводятся в справочниках. Как правило, к ним относятся следующие параметры:

- а) коэффициент усиления по напряжению  $K_{U0}$  характеризует способность ОУ усиливать подаваемый на его входы дифференциальный сигнал (обычно составляет величину  $10^3 \dots 10^6$ );
- б) входное сопротивление  $R_{\rm Bx0}$  сопротивление ОУ по отношению к входному сигналу.

Различают дифференциальное входное сопротивление  $R_{\rm BX\, ДИФ}$ , т. е. сопротивление между двумя входными выводами, и синфазное входное сопротивление  $R_{\rm BX\, СИНФ}$ , т. е. сопротивление между объединенными входными выводами и «землей». Обычно в справочниках приводится значение только дифференциального входного сопротивления, которое в  $10\dots 100$  раз меньше синфазного и составляет величину  $10^4\dots 10^{10}$  Ом;

- в) выходное сопротивление  $R_{\rm вых0}$  внутреннее сопротивление ОУ, рассматриваемого по отношению к нагрузке как эквивалентный источник ЭДС (для большинства ОУ составляет величину 10...1000 Ом);
- г) входное напряжение смещения  $U_{\rm cm}$  характеризует разбаланс и несимметрию входного дифференциального каскада ОУ и численно равно постоянному напряжению, которое необходимо приложить к входу ОУ, чтобы его выходное напряжение стало равным нулю (как правило, составляет величину  $1\dots 10~{\rm mB}$ );

- д) входной ток  $I_{\rm BX}$  (входной ток смещения) ток на входах ОУ, необходимый для работы входного каскада (составляет величину менее 10 мкА);
- е) разность входных токов  $\Delta I_{\rm BX}$  (ток сдвига) разность входных токов смещения, которая появляется вследствие неодинаковых коэффициентов передачи тока  $h_{21}$  транзисторов входного каскада ОУ (составляет величину менее 1 мкА);
- ж) коэффициент ослабления синфазного сигнала  $K_{\rm ос~синф}$  характеризует способность ослаблять синфазные (приложенные к двум входам одновременно) сигналы (обычно составляет величину 50...120 дВ).

Динамические свойства ОУ обычно характеризуются двумя параметрами:

- 1) предельной частотой  $F_{\max}$ , на которой модуль коэффициента усиления равен 1, или частотой единичного усиления  $F_1$ ;
- 2) максимальной скоростью нарастания выходного напряжения  $V_{U\,{\rm Bbix}}$ , которая измеряется при подаче на вход ОУ напряжения ступенчатой формы с амплитудой более 0,1 В (для большинства ОУ составляет величину 0,1...10 В/мкс).

### 7.3. Принципиальная схема ОУ

Принципиальная схема ОУ обычно представлена тремя составными частями, имеющими определенное функциональное Входным каскадом является дифференциальный назначение. усилитель (каскад). Он обладает высоким входным сопротивлением, имеет большой коэффициент усиления по отношению к разности входных сигналов и низкий коэффициент усиления по отношению к одинаковым (синфазным) сигналам на входах. Дифференциальный каскад также в значительной степени ослабляет влияние изменений температуры и напряжения питания на выходной сигнал. Промежуточные каскады (один или несколько) обеспечивают необходимое усиление сигнала по току и напряжению, а также согласование выходного и входного сопротивлений предыдущего и последующего каскадов. Выходной каскад, который, как правило, выполняется по двухтактной схеме, обеспечивает требуемое усиление сигнала по мощности.

В зависимости от типа ОУ схемы построения каскадов могут иметь свои особенности, а число промежуточных каскадов может быть различным. Однако внутренняя структура ОУ и функциональное назначение отдельных каскадов при этом не изменяются. На рис. 7.4 приведена обобщенная принципиальная схема ОУ.

 $\Gamma$ лава 7



**Рис. 7.4.** Принципиальная схема ОУ. Точки 1–5 — выходы каждого каскада ОУ

На транзисторах VT1 и VT2 выполнен дифференциальный каскад. Для задания эмиттерного тока транзисторов VT1 и VT2 используется источник стабильного тока на транзисторах VT3 и VT4, выполненный по схеме «токового зеркала». Резисторы  $R_{91}$  и  $R_{92}$  компенсируют отличия входных характеристик транзисторов VT1, VT2 и увеличивают входное сопротивление усилителя за счет местной последовательной ООС по току нагрузки каждого из транзисторов.

В качестве промежуточных каскадов используются дифференциальный усилитель на транзисторах VT5 и VT6, а также усилитель, выполненный по схеме ОЭ на транзисторе VT7. Они обеспечивают дальнейшее усиление сигнала по току, а также усиление по напряжению до требуемого уровня. Температурная стабилизация тока транзистора VT7 обеспечивается введением ООС по току нагрузки с помощью резистора  $R_{\rm Э4}$ .

В выходном каскаде ОУ используется двухтактный усилитель мощности на транзисторах VT8 и VT9, работающий в режиме класса усиления АВ. Начальный ток транзисторов задается

напряжением смещения диодов VD1 и VD2. Эти же диоды обеспечивают и температурную стабилизацию тока покоя выходного усилителя. Резисторы  $R_{95}$  и  $R_{96}$  компенсируют влияние неидентичности параметров комплементарной пары транзисторов VT8 и VT9. Вывод  $U_{\rm кор}$  используется для подключения элементов частотной коррекции.

### 7.4. Практические схемы ОУ

### 7.4.1. Инвертирующий усилитель напряжения

Инвертирующий усилитель обеспечивает усиление сигнала по мощности с изменением знака (инвертированием сигнала). Его схема приведена на рис. 7.5. На этой схеме входной сигнал подается на инвертирующий вход ОУ, а его неинвертирующий вход соединен с общим проводом («земля»). При выполнении условия с достаточной точностью можно считать, что коэффициент усиления по напряжению определяется выражением

$$K_U = -\frac{R_2}{R_1},\tag{7.4}$$

а выходное напряжение

$$U_{\text{BMX}} = K_U U_{\text{BX}}.\tag{7.5}$$

Включение корректирующего резистора R3 (рис. 7.6), имеющего сопротивление

$$R_3 = \frac{R_1 R_2}{R_1 + R_2},\tag{7.6}$$

повышает точность работы схемы за счет компенсации влияния входных токов  $I_{\rm BX}$  ОУ. Входное сопротивление инвертирующего усилителя  $R_{\rm BX}=R_1.$ 



Рис. 7.5. Инвертирующий усилитель

Рис. 7.6. Инвертирующий усилитель с корректирующим сопротивлением

Если  $R_1 = R_2$ , то  $K_U = -1$  и получаем схему инвертирующего повторителя напряжения (инвертора), у которого  $U_{\text{вых}} = -U_{\text{вх}}$ .

### 7.4.2. Неинвертирующий усилитель напряжения

Неинвертирующий усилитель обеспечивает усиление сигнала без изменения знака (рис. 7.7). В этой схеме входной сигнал подается на неинвертирующий вход ОУ, а на его инвертирующий вход с помощью делителя выходного напряжения, выполненного на резисторах R1 и R2, подается напряжение ООС. Коэффициент усиления неинвертирующего усилителя по напряжению

$$K_U = 1 + \frac{R_2}{R_1},\tag{7.7}$$

при этом сопротивление  $R_2$  выбирается с учетом условия (7.1).



Рис. 7.7. Неинвертирующий усилитель

Рис. 7.8. Неинвертирующий усилитель с корректирующим сопротивлением

При выполнении условия  $R_2=0$  и  $R_1\to\infty$  получаем схему неинвертирующего повторителя напряжения с  $K_U=1$ , т. е.  $U_{\text{вых}}=U_{\text{вх}}$ . Входное сопротивление повторителя напряжения на ОУ может составлять  $10^7\dots 10^{12}$  Ом, а выходное сопротивление — доли ом.

Для повышения точности работы ОУ в схему дополнительно включают корректирующий резистор R3 (рис. 7.8), сопротивление которого определяется по выражению (7.6), однако включение этого резистора приводит к уменьшению входного сопротивления усилителя, так как в этом случае  $R_{\rm BX}=R_3$ .

### 7.4.3. Инвертирующий сумматор напряжений

Инвертирующий сумматор напряжений может быть построен на основе инвертирующего усилителя (рис. 7.9) путем добавления соответствующего числа входов. При этом выходное напряжение определяется выражением

$$U_{\text{bbix}} = -\left(U_{\text{bx}1}\frac{R_4}{R_1} + U_{\text{bx}2}\frac{R_4}{R_2} + U_{\text{bx}3}\frac{R_4}{R_3}\right). \tag{7.8}$$

Если  $R_1 = R_2 = R_3 = R_4$ , то  $U_{\text{вых}} = -(U_{\text{вх}1} + U_{\text{вх}2} + U_{\text{вх}3})$ .

Если ОУ работает в нелинейном режиме, то приведенные соотношения несправедливы.



Рис. 7.9. Инвертирующий сумматор напряжений

### 7.4.4. Дифференциальный усилитель

Дифференциальный усилитель (рис. 7.10) представляет собой сочетание инвертирующего и неинвертирующего включения



Рис. 7.10. Дифференциальный усилитель

ОУ. Входные напряжения  $U_{\rm Bx1}$  и  $U_{\rm Bx2}$  подаются соответственно на инвертирующий и неинвертирующий входы.

Выходное напряжение данной схемы определяется выражением

$$U_{\text{BMX}} = -U_{\text{BX}1} \frac{R_4}{R_1} + U_{\text{BX}2} \frac{R_3}{R_2 + R_3} \left( 1 + \frac{R_4}{R_1} \right). \tag{7.9}$$

Если  $R_1 = R_4$ , а  $R_2 = R_3$ , то  $U_{\text{вых}} = -U_{\text{вх}1} + U_{\text{вх}2}$ .

Следовательно, выходное напряжение такого устройства прямо пропорционально разности входных напряжений.

#### 7.4.5. Интегрирующий усилитель

Интегрирующий усилитель предназначен для интегрирования во времени электрических входных сигналов. Схема интегрирующего усилителя приведена на рис. 7.11.



Рис. 7.11. Интегрирующий усилитель

Если учесть, что заряд конденсатора будет изменяться во времени, то ток через конденсатор

$$I_{\rm C} = \frac{dQ}{dt} = C\frac{dU}{dt}.$$
 (7.10)

Так как неинвертирующий вход ОУ подключен на «землю», то напряжение на конденсаторе будет противоположно напряжению на выходе, т.е.

$$I_{\rm C} = -C\frac{dU_{\rm BMX}}{dt} = \frac{U_{\rm BX}}{R_1}.$$
 (7.11)

Решая и интегрируя выражение (7.11), получаем, что напряжение на выходе определяется выражением

$$U_{\text{Bbix}} = -\frac{1}{R_1 C_1} \int U_{\text{BX}} dt. \tag{7.12}$$

### 7.4.6. Дифференцирующий усилитель

Дифференцирующим усилителем называется устройство, которое создает напряжение на выходе, пропорциональное скорости изменения входного напряжения. Схема дифференцирующего усилителя приведена на рис. 7.12.



Рис. 7.12. Дифференцирующий усилитель

Для идеального ОУ можно предположить, что ток через конденсатор равен току через резистор. Тогда с учетом выражения (7.11) получим, что

$$\frac{U_{\text{BbIX}}}{R_1} = -C_1 \frac{dU_{\text{BX}}}{dt}.$$
 (7.13)

В этом случае напряжение на выходе определяется выражением

$$U_{\text{Bbix}} = -R_1 C_1 \frac{dU_{\text{BX}}}{dt}. (7.14)$$

#### 7.4.7. Компаратор

Компаратор представляет собой устройство, которое сравнивает два входных напряжения операционного усилителя.

Схема компаратора приведена на рис. 7.13. Напряжение на выходе меняется скачкообразно в



Рис. 7.13. Компаратор

зависимости от того, какое напряжение на входе больше.

### 7.5. Порядок выполнения

- 1. Соберите схему в соответствии с изображением на рис. 7.5.
- 1.1. В качестве синусоидального источника используйте элемент «Sine Source» с моделью «GENERAL», амплитудой 3 В (A=3) и частотой 0,5 Гц (F=0.5).

1.2. Для установки узла ввода «In» и вывода «Out» следует переключиться из режима выбора «Select Mode» в текстовой режим «Text Mode»  $\mathbf{T}$  (Ctrl + T), щелкнуть левой кнопкой мыши в свободной от схемы области, набрать текст-название узла в поле ввода, переключиться в исходный режим «Select Mode» (Ctrl + E) и перетащить созданную текстовую метку к требуемому месту на схеме.

- 1.3. В качестве операционного усилителя следует использовать «Оратр» с моделью «\$GENERIC».
  - 2. Проведите анализ.
- 2.1. Вызовите анализ переходных процессов с помощью пункта меню «Analysis  $\to$  Transient...» (Alt + 1).
- 2.2. В открывшемся окне «Transient Analysis Limits» установите параметры в соответствии с рис. 7.14.



Рис. 7.14. Окно «Transient Analysis Limits»

- 2.3. Нажмите кнопку «Run» для запуска.
- 2.4. В открывшейся вкладке вы увидите графики напряжений.
- 2.5. Для завершения анализа и возвращения к редактированию схемы следует выбрать пункт меню «Transient  $\to$  Exit Analysis» (F3).
  - 3. Зарисуйте графики напряжений.
  - 4. Повторите пп. 1-3 для схем на рис. 7.6-7.13.
- 4.1. Для схемы на рис. 7.9 в качестве источников используются батареи «Battery» со следующими номиналами:  $U_{\rm BX1}=2$  В  $(V_1=2),\ U_{\rm BX2}=3$  В  $(V_2=3)$  и  $U_{\rm BX3}=1$  В  $(V_3=1)$ .
- 4.2. Для схемы на рис. 10 в качестве источников также используются батареи со следующими номиналами:  $U_{\rm BX1}=5$  В  $(V_1=5),~U_{\rm BX2}=2$  В  $(V_2=2).$

- 4.3. Для схемы на рис. 7.11 в качестве источника напряжения используется «Voltage Source» с выбранной вкладкой «Pulse», начальным напряжением -1,5 В ( $V_1=-1.5$ ), импульсным +1,5 В ( $V_2=1.5$ ), шириной импульса 0,5 с (PW =0.5) и периодом в 1 с (PER =1). Неуказанные параметры равны нулю.
- 4.4. Для схемы на рис. 7.12 в качестве источника напряжения также используется «Voltage Source» с выбранной вкладкой «Pulse», начальным напряжением -1,5 В ( $V_1=-1.5$ ), импульсным +1,5 В ( $V_2=1.5$ ), временем подъема и спада 0,25 с (TR = -1.5) и периодом в 0,5 с (PER = 0.5). Неуказанные параметры равные нулю.
- 4.5. Для схемы на рис. 7.13 в качестве первого источника используется батарея «Battery» с напряжением 1 В  $(V_1=1)$ , а в качестве второго источник напряжения «Voltage Source» с выбранной вкладкой «Sin» с начальным напряжением смещения 0 В  $(V_0=0)$ , амплитудой 3 В  $(V_A=3)$  и частотой 0,5 Гц (F0 = =0.5). Неуказанные параметры равны нулю.
- 5. Проведите сравнение графиков напряжений для схем с корректирующим сопротивлением и без него (рис. 7.5 и 7.6, 7.7 и 7.8).
- 6. В соответствии с выражениями из теоретической части проверьте результаты исследований практических схем операционных усилителей.
  - 7. Составьте отчет по следующим пунктам:
  - а) титульный лист по ГОСТ;
- б) цель работы, схемы исследуемых операционных усилителей, основные соотношения для их расчета;
  - в) экспериментальные данные;
  - г) проверка результатов проведенных исследований.

### Контрольные вопросы

- 1. Определение и условное обозначение ОУ.
- 2. Практическое применение и основные параметры ОУ.
- 3. Принципиальная схема ОУ.
- 4. Причина возникновения напряжения смещения и входных токов в ОУ.
  - 5. Причина ограничения выходного напряжения ОУ.
- 6. Причина необходимости наличия цепей ООС в ОУ и их назначение.
  - 7. Способы измерения основных параметров ОУ.
- 8. Расчет коэффициентов усиления практических схем включения ОУ.

# 8 ИССЛЕДОВАНИЕ И РАСЧЕТ АКТИВНЫХ ФИЛЬТРОВ

Целью главы являются изучение и исследование характеристик и параметров активных фильтров с помощью ППП Micro-Cap.

# 8.1. Классификация и основные параметры фильтров

Фильтром называют электрическую цепь, которая пропускает сигналы в определенной полосе частот и подавляет сигналы вне этой полосы.

По схемотехническому исполнению фильтры можно разделить на пассивные и активные.

Пассивными фильтрами называют фильтры, которые содержат только пассивные элементы: резисторы, конденсаторы, индуктивности.

Активными фильтрами называют фильтры, которые содержат, кроме пассивных элементов, также активные элементы: операционные усилители, транзисторы и т. д.

В зависимости от частотных характеристик фильтры подразделяются:

- а) на фильтры нижних частот (ФНЧ);
- б) фильтры верхних частот (ФВЧ);
- в) полосовые фильтры (П $\Phi$ );
- $\Gamma$ ) режекторные фильтры ( $P\Phi$ );
- д) резонансные (узкополосные) фильтры (УФ).

Основные характеристики и параметры фильтров:

- 1) коэффициент передачи сигнала (передаточная характеристика);
- 2) коэффициент передачи сигнала по амплитуде или амплитудно-частотная характеристика (АЧХ);
- 3) коэффициент передачи фазы сигнала или фазочастотная характеристика (ФЧХ);
  - 4) порядок фильтра;
  - 5) переходная характеристика фильтра.

### 8.2. Пассивные фильтры

#### 8.2.1. Фильтры нижних частот

Фильтром нижних частот (ФНЧ) называют фильтр, который пропускает сигналы в полосе частот от нуля герц до некоторой граничной частоты, называемой частотой среза фильтра.

Схема простейшего пассивного ФНЧ первого порядка приведена на рис. 8.1.

Передаточная характеристика приведенного ФНЧ при  $R_{\rm H}=\infty$  определяется выражением

$$K(p) = \frac{U_{\text{BMX}}(p)}{U_{\text{BX}}(p)} = \frac{1}{1 + pRC}.$$
 (8.1)

Положив  $p = j\omega$ , получим комплексный коэффициент передачи ФНЧ



Рис. 8.1. Схема пассивного ФНЧ первого порядка (8.2)

$$K(j\omega) = \frac{1}{1 + j\omega RC}.$$

В показательной форме комплексный коэффициент передачи имеет вид

$$K(j\omega) = K(\omega) e^{j\varphi(\omega)},$$

где  $K(\omega)$  представляет собой модуль комплексного коэффициента передачи и является АЧХ ФНЧ первого порядка, а  $\varphi(\omega)$  — фазочастотная характеристика ФНЧ.

Тогда в соответствии с выражением (8.2) можно получить

$$K(\omega) = \sqrt{1/1 + (\omega RC)^2}; \tag{8.3}$$

$$\varphi(\omega) = -\arctan(\omega RC). \tag{8.4}$$

Частоту  $\omega_{\rm c}$ , на которой

$$K(\omega_{\rm c}) = \frac{K(0)}{\sqrt{2}} = 0,707K(0),$$
 (8.5)

где K(0) — модуль коэффициента передачи на нулевой частоте, который называют частотой среза ФНЧ.

Решая совместно выражения (8.3) и (8.5) и учитывая, что для  $\Phi$ HЧ K(0)=1, получаем выражение, связывающее частоту среза фильтра с величинами его элементов:

$$\omega_{\rm c} = \frac{1}{RC} \quad \text{или} \quad f_{\rm c} = \frac{1}{2\pi RC}. \tag{8.6}$$

Тогда соотношения (8.3) и (8.4) с учетом выражения (8.6) принимают вид:

$$K(\omega) = \sqrt{\frac{1}{1 + (\omega/\omega_{\rm c})^2}}; \tag{8.7}$$

$$\varphi(\omega) = -\arctan\left(\frac{\omega}{\omega_{\rm c}}\right).$$
 (8.8)

АЧХ и ФЧХ ФНЧ первого порядка приведены на рис. 8.2.



Рис. 8.2. АЧХ и ФЧХ ФНЧ первого порядка

### 8.2.2. Фильтры верхних частот

Фильтром верхних частот называют фильтр, который пропускает сигналы в полосе частот от  $\omega_{\rm c}$  до  $\omega=\infty$ .



Рис. 8.3. Схема пассивного ФВЧ первого порядка

Схема простейшего пассивного ФВЧ первого порядка приведена на рис. 8.3.

Передаточная характеристика приведенного ФВЧ при  $R_{\rm H}=\infty$  определяется выражением

$$K(p) = \frac{U_{\text{BLIX}}(p)}{U_{\text{BX}}(p)} = \frac{1}{1 + \frac{1}{pRC}}.$$
 (8.9)

Положив  $p=j\omega$ , получим комплексный коэффициент передачи ФВЧ:

$$K(j\omega) = \frac{1}{1 + \frac{1}{j\omega RC}}.$$
 (8.10)

В соответствии с выражением (8.10) можно определить АЧХ и  $\Phi$ ЧХ:

$$K(\omega) = \sqrt{\frac{1}{1 + (\frac{1}{\omega RC})^2}};$$
 (8.11)

$$\varphi(\omega) = \operatorname{arctg}(\frac{1}{\omega RC}).$$
 (8.12)

Частоту  $\omega_{\rm c}$ , на которой

$$K(\omega_{\rm c}) = \frac{K(\infty)}{\sqrt{2}} = 0,707K(\infty), \tag{8.13}$$

где  $K(\infty)$  — модуль коэффициента передачи на частоте  $\omega=\infty,$  называют частотой среза ФВЧ.

Решая совместно выражения (8.11) и (8.13) и учитывая, что для  $\Phi$ BЧ  $K(\infty)=1$ , получаем выражение, связывающее частоту среза фильтра с величинами его элементов:

$$\omega_{\rm c} = \frac{1}{RC} \quad \text{или} \quad f_{\rm c} = \frac{1}{2\pi RC}. \tag{8.14}$$

С учетом соотношения (8.14) выражения, определяющие АЧХ и ФЧХ ФВЧ, принимают вид:

$$K(\omega) = \sqrt{\frac{1}{1 + (\omega_c/\omega)^2}};$$
 (8.15)

$$\varphi(\omega) = \operatorname{arctg}\left(\frac{\omega_{c}}{\omega}\right).$$
 (8.16)

АЧХ и ФЧХ ФВЧ первого порядка приведены на рис. 8.4.



Рис. 8.4. АЧХ и ФЧХ ФВЧ первого порядка

### 8.2.3. Режекторный фильтр на основе 2Т-образного моста

Режекторный (заграждающий) фильтр предназначен для подавления сигналов в определенной полосе частот. Схема режекторного фильтра на основе 2T-образного моста приведена на рис. 8.5.



Рис. 8.5. Схема на основе 2Т-образного режекторного фильтра

Комплексный коэффициент передачи режекторного фильтра определяется следующим выражением:

$$K(j\Omega) = \frac{1 - \Omega^2}{1 + 4j\Omega - \Omega^2},\tag{8.17}$$

где  $\Omega = \omega RC$  называется относительной частотой режекторного фильтра.

Модуль комплексного коэффициента передачи и фазочастотная характеристика определяются по выражениям:

$$K(\Omega) = \sqrt{\frac{1}{1 + \left(\frac{16\Omega^2}{1 - \Omega^2}\right)}};$$
(8.18)

$$\varphi(\Omega) = -\arctan\left(\frac{4\Omega}{\Omega^2 - 1}\right).$$
(8.19)

Из выражения (8.18) видно, что при  $\Omega=1$  модуль комплексного коэффициента передачи  $K(\Omega)=0$ . Поэтому можно записать, что

$$\Omega_{\rm p} = \Omega = 1 = \omega_{\rm p} RC.$$

Частота  $\omega_{\rm p}=1/RC$  называется частотой режекции режекторного фильтра.

АЧХ и ФЧХ пассивного режекторного фильтра на основе 2T-образного моста приведены на рис. 8.6.



Рис. 8.6. АЧХ и ФЧХ режекторного фильтра

#### 8.3. Активные фильтры первого порядка

Основными недостатками пассивных фильтров являются следующие: низкая нагрузочная способность; коэффициент передачи в полосе пропускания меньше или равен единице; сложность реализации фильтров высших порядков.

От указанных недостатков свободны активные фильтры на основе ОУ.

## 8.3.1. Активный ФНЧ первого порядка на основе неинвертирующего ОУ

Схема такого ФНЧ может быть реализована путем последовательного включения пассивного ФНЧ первого порядка и неинвертирующего усилителя на основе ОУ, позволяющего повысить нагрузочную способность и обеспечить требуемый коэффициент усиления ФНЧ в полосе пропускания. Схема активного ФНЧ первого порядка на основе неинвертирующего ОУ приведена на рис. 8.7.

Комплексный коэффициент передачи представленного фильтра определяется по соотношению

$$K(j\omega) = \frac{K_0}{1 + j\omega/\omega_c},\tag{8.20}$$

где  $K_0 = 1 + R_2/R_3$ ;  $\omega_c = 1/R_1C$ .



Рис. 8.7. Активный ФНЧ первого порядка на основе неинвертирующего ОУ

### 8.3.2. Активный ФНЧ первого порядка на основе инвертирующего ОУ

Схема активного  $\Phi$ НЧ первого порядка на основе инвертирующего ОУ приведена на рис. 8.8.



Рис. 8.8. Активный ФНЧ первого порядка на основе инвертирующего ОУ

Комплексный коэффициент передачи представленного фильтра определяется по соотношению

$$K(j\omega) = \frac{K_0}{1 + j\omega/\omega_c},\tag{8.21}$$

где  $K_0 = -R_2/R_1$ ;  $\omega_c = 1/R_2C$ .

## 8.3.3. Активный ФВЧ первого порядка на основе инвертирующего ОУ

Схема активного ФВЧ первого порядка на основе инвертирующего ОУ приведена на рис. 8.9.



Рис. 8.9. Активный ФВЧ первого порядка на основе инвертирующего  $\bigcirc$ V

Комплексный коэффициент передачи представленного фильтра определяется по соотношению

$$K(j\omega) = \frac{K_{\infty}}{1 + \frac{\omega_{\rm c}}{j\omega}},\tag{8.22}$$

где  $K_{\infty} = -R_2/R_1$ ;  $\omega_{\rm c} = 1/(R_1C)$ .

### 8.4. Активные фильтры второго порядка

#### 8.4.1. Обобщенное описание ФНЧ

Передаточная характеристика  $\Phi$ НЧ любого порядка может быть представлена в виде

$$K(p) = \frac{K_0}{(1 + a_1p + b_1p^2)(1 + a_2p + b_2p^2)\dots(1 + a_ip + b_ip^2)}$$
(8.23)

либо

$$K(p) = \frac{K_0}{\prod_i (1 + a_i p + b_i p^2)},$$
(8.24)

где  $K_0$  — коэффициент передачи фильтра в полосе пропускания;  $p = \sigma + j\omega/\omega_{\rm c}$ .

Если положить  $\sigma=0$ , то получим

$$p = j\frac{\omega}{\omega_{\rm c}} = j\frac{f_{\rm c}}{f}.$$

Порядок фильтра n определяется максимальной степенью параметра p в выражении (8.24) после того, как будет выполнено перемножение сомножителей второго порядка. Порядок фильтра задает асимптотический наклон АЧХ ФНЧ, равный  $-n\cdot 20$  дБ/декаду.

Вид АЧХ и ФЧХ и переходная характеристика фильтра определяются как порядком, так и типом фильтра. Наибольшее

|                                  |   |        | таолица о.т |
|----------------------------------|---|--------|-------------|
| Тип фильтра                      | n | $a_i$  | $b_i$       |
| Бесселя                          | 1 | 1,0000 | 0,0000      |
|                                  | 2 | 1,3617 | 0,6180      |
| Баттерворта                      | 1 | 1,0000 | 0,0000      |
|                                  | 2 | 1,4142 | 1,0000      |
| Чебышёва с неравномерностью 3 дВ | 1 | 1,0000 | 0,0000      |
|                                  | 2 | 1,0650 | 1,9305      |

Таблица 8.1

применение находят фильтры Баттерворта, Чебышёва и Бесселя, которые отличаются лишь значениями коэффициентов  $a_i$  и  $b_i$  в передаточной характеристике (8.24).

Значения коэффициентов  $a_i$  и  $b_i$  для различных типов фильтров и различных порядков n приводятся в специальных таблицах. В табл. 8.1 приведены значения коэффициентов  $a_i$  и  $b_i$  для фильтров первого и второго порядков.

### 8.4.2. Обобщенное описание ФВЧ

Передаточная характеристика ФВЧ любого порядка может быть представлена в виде

$$K(p) = \frac{K_{\infty}}{\left(1 + \frac{a_1}{p} + \frac{b_1}{p^2}\right) \left(1 + \frac{a_2}{p} + \frac{b_2}{p^2}\right) \cdots \left(1 + \frac{a_i}{p} + \frac{b_i}{p^2}\right)}$$
(8.25)

или в сокращенной записи

$$K(p) = \frac{K_{\infty}}{\prod_{i} \left( 1 + \frac{a_i}{p} + \frac{b_i}{p^2} \right)},$$
 (8.26)

где  $K_{\infty}$  — коэффициент передачи ФВЧ в полосе пропускания;  $p=\sigma+j\omega/\omega_{\rm c}.$ 

Коэффициенты  $a_i$  и  $b_i$ , определяющие тип ФВЧ, так же как и для ФНЧ, могут быть взяты из табл. 8.1.

# 8.4.3. ФНЧ второго порядка с ООС (структура Рауха)

Передаточная характеристика ФНЧ второго порядка с учетом обобщенной формы имеет вид

$$K(p) = \frac{K_0}{1 + a_1 p + b_1 p^2},\tag{8.27}$$

где  $K_0 = -R_2/R_1$ ;  $a_1 = \omega_c C_1(R_2 + R_3 + R_2 R_3/R_1)$ ;  $b_1 = \omega_c C_1 C_2 R_2 R_3$ .



Рис. 8.10. Активный ФНЧ второго порядка с ООС (структура Рауха)

Схема ФНЧ второго порядка с цепью отрицательной обратной связи приведена на рис. 8.10.

Из соотношения (8.27) с учетом того, что  $\omega_{\rm c}=2\pi f_{\rm c}$ , получаем соотношения для расчета элементов фильтра по заданным  $f_{\rm c}$ ,  $K_0$  и типу фильтра:

$$R_{1} = -\frac{R_{2}}{K_{0}};$$

$$R_{2} = \frac{a_{1}C_{2} - \sqrt{a_{1}^{2}C_{2}^{2} - 4b_{1}C_{1}C_{2}(1 - K_{0})}}{4\pi f_{c}CC_{1}C_{2}};$$

$$R_{3} = \frac{b_{1}}{4\pi^{2}f_{c}^{2}R_{2}C_{1}C_{2}}.$$

Для того чтобы сопротивление  $R_2$  было действительным, должно выполняться условие

$$\frac{C_1}{C_2} \geqslant \frac{4b_1(1 - K_0)}{a_1^2}. (8.28)$$

### 8.4.4. ФНЧ второго порядка с ПОС (структура Саллен–Ки)

Передаточная характеристика  $\Phi H \Psi$  второго порядка с учетом обобщенной формы имеет вид

$$K(p) = \frac{K_0}{1 + a_1 p + b_1 p^2},\tag{8.29}$$

где 
$$K_0 = \alpha = \frac{R_3 + R_4}{R_3}$$
;  $a_1 = \omega_c(R_1 + R_2) + (1 - \alpha)R_1C_2$ ;  $b_1 = \omega_c^2 R_1 R_2 C_1 C_2$ .

Схема  $\Phi$ НЧ второго порядка с цепью положительной обратной связи (ПОС) приведена на рис. 8.11.



Рис. 8.11. Активный ФНЧ второго порядка (структура Саллен-Ки)

### 8.4.5. ФВЧ второго порядка с ООС (структура Рауха)

Структура  $\Phi B \Psi$  второго порядка может быть получена из структуры  $\Phi H \Psi$  второго порядка путем замены резисторов на конденсаторы, а конденсаторов на резисторы.

Схема ФВЧ второго порядка с цепью отрицательной обратной связи приведена на рис. 8.12.



Рис. 8.12. Активный ФВЧ второго порядка с ООС (структура Рауха)

Передаточная характеристика  $\Phi B \Psi$  второго порядка с учетом обобщенной формы имеет вид

$$K(p) = \frac{K_{\infty}}{\left(1 + \frac{a_1}{p} + \frac{b_1}{p^2}\right)},$$
(8.30)

где  $K_{\infty} = -C_1/C_2$ ;

$$a_1 = \frac{1}{\omega_c R_1 \left(\frac{1}{C_2} + \frac{1}{C_3} + \frac{C_1}{C_2 C_3}\right)}; \quad b_1 = \frac{1}{\omega_c^2 R_2 C_2 C_3}.$$

### 8.4.6. ФВЧ второго порядка с ПОС (структура Саллен–Ки)

Передаточная характеристика  $\Phi B \Psi$  второго порядка с учетом обобщенной формы имеет вид

$$K(p) = \frac{K_{\infty}}{\left(1 + \frac{a_1}{p} + \frac{b_1}{p^2}\right)},\tag{8.31}$$

где  $K_{\infty} = \alpha = 1 + R_4/R_3$ ;

$$a_1 = \frac{R_2(C_1 + C_2) + R_1C_2(1 - \alpha)}{\omega_c R_1 R_2 C_1 C_2}; \quad b_1 = \frac{1}{\omega_c R_1 R_2 C_1 C_2}.$$

Схема ФВЧ второго порядка с цепью положительной обратной связи приведена на рис. 8.13.



Рис. 8.13. Активный ФВЧ второго порядка (структура Саллен-Ки)

### 8.4.7. Активный резонансный (узкополосный) фильтр на основе 2Т-образного моста

Активный резонансный фильтр реализован на инвертирующем операционном усилителе, в обратную связь которого включен 2Т-образный мост. Принципиальная схема активного резонансного фильтра приведена на рис. 8.14.

Модуль комплексного коэффициента передачи такого устройства

$$K(\omega) = \frac{|Z_{2T}(j\omega)|}{R_1},\tag{8.32}$$

причем резистор, входящий в состав 2T-образного моста, выбирается из условия  $R \ll R_1$ .

Модуль комплексного коэффициента передачи 2T-образного моста имеет следующие особенности:



Рис. 8.14. Активный резонансный фильтр

- при  $\omega \to \infty |Z_{2T}(j\omega)| \to 0$ ;
- при  $\omega \to 0$   $|Z_{2T}(j\omega)| \to 2R$ ;
- при  $\omega \to \frac{1}{RC}$ :  $|Z_{2T}(j\omega)| \to \infty$ .

Таким образом, резонансный фильтр пропускает сигналы с частотами, близкими к частоте  $\omega_{\rm ps} \to 1/RC$ , называемой резонансной частотой, и подавляет сигналы на других частотах.

На частоте резонанса фильтр имеет коэффициент передачи, стремящийся к бесконечности. Для того чтобы резонансный фильтр имел конечный коэффициент передачи на резонансной частоте, параллельно 2T-образному мосту включен резистор  $R_2 \ll R_1$ .

При этом модуль комплексного коэффициента передачи будет равен:

$$K(\omega) = \begin{cases} R_2/R_1 & \text{при } \omega = \omega_{\text{ps}}; \\ 2R/R_1 \to 0 & \text{при } \omega \to 0; \\ |Z_{2T}(j\omega)|/R_1 \to 0 & \text{при } \omega \to \infty. \end{cases}$$

### 8.4.8. Активный режекторный фильтр на основе 2Т-образного моста

Активный режекторный фильтр реализован на неинвертирующем операционном усилителе.

Характеристики активного режекторного фильтра идентичны характеристикам пассивного режекторного фильтра. Отли-

чие состоит в повышенной нагрузочной способности и в коэффициенте передачи вне полосы режекции, который в активном фильтре будет равен

$$K(\omega) = 1 + \frac{R_1}{R_2}$$
 при  $\omega \neq \omega_p$ . (8.33)

Принципиальная схема активного режекторного фильтра приведена на рис. 8.15.



Рис. 8.15. Активный режекторный фильтр

#### 8.4.9. Активный полосовой фильтр

Полосовым фильтром называется фильтр, который пропускает сигналы в полосе частот  $\omega_{\tt H}\leqslant\omega\leqslant\omega_{\tt B}$  и подавляет сигналы вне этой полосы.

Активный полосовой фильтр с заданными параметрами  $\omega_{\rm H}$ ,  $\omega_{\rm B}$  и  $K_{0\Pi\Phi}$  реализуется путем последовательного включения ФНЧ с параметрами  $K_0=K_{0\Pi\Phi},\;\omega_{\rm c\Phi H\Psi}=\omega_{\rm B}$  и ФВЧ с параметрами  $K_{\infty}=K_{0\Pi\Phi},\;\omega_{\rm c\Phi B\Psi}=\omega_{\rm H}.$ 

Для полосового фильтра, реализуемого включением ФНЧ и ФВЧ, можно записать

$$K_{\Pi\Phi}(j\omega) = K_{\Phi H Y}(j\omega) K_{\Phi B Y}(j\omega) =$$

$$= K_{\Phi H Y}(\omega) e^{j\varphi_{\Phi H Y}(\omega)} K_{\Phi B Y}(\omega) e^{j\varphi_{\Phi B Y}(\omega)}$$

или

$$K_{\Pi\Phi}(j\omega) = K_{\Pi\Phi}(\omega) e^{j\varphi_{\Pi\Phi}(\omega)}, \tag{8.34}$$

где  $K_{\Pi\Phi}(\omega) = K_{\Phi HY}(\omega)K_{\Phi BY}(\omega); \ \varphi_{\Pi\Phi}(\omega) = \varphi_{\Phi HY}(\omega) + \varphi_{\Phi BY}(\omega).$ 



Рис. 8.16. Активный полосовой фильтр

Принципиальная схема активного полосового фильтра приведена на рис. 8.16.

#### 8.5. Активные фильтры третьего порядка

Порядок расчета фильтров третьего порядка аналогичен расчету фильтров второго порядка. Принципиальные схемы активных ФНЧ и ФВЧ третьего порядка приведены на рис. 8.17, 8.18.



Рис. 8.17. Активный ФНЧ третьего порядка



Рис. 8.18. Активный ФВЧ третьего порядка

#### 8.6. Порядок выполнения

- 1. Выполните пп. 2–4 для схем на рис. 8.1, 8.3 и 8.5. Получите соответствующие им АЧХ и  $\Phi$ ЧХ, приведенные на рис. 8.2, 8.4 и 8.6.
  - 2. Соберите схему в соответствии с рис. 8.10.
- 2.1. В качестве синусоидального источника используйте элемент «Sine Source» с моделью «GENERAL».
- 2.2. Для установки узла вывода «Out» следует переключиться из режима выбора «Select Mode» в текстовой режим «Text Mode» Т (Ctrl + T), щелкнуть левой кнопкой мыши в свободной от схемы области, набрать текст «Out» в поле ввода, переключиться в исходный режим «Select Mode» (Ctrl + E) и перетащить созданную текстовую метку к требуемому месту на схеме.
- 2.3. В качестве операционного усилителя следует использовать «Оратр» с моделью «\$GENERIC».
  - 3. Проведите частотный анализ.
- 3.1. Вызовите частотный анализ с помощью пункта меню «Analysis  $\to$  AC...» (Alt + 2).
- 3.2. В открывшемся окне «AC Analysis Limits» установите параметры в соответствии с рис. 8.19.
  - 3.3. Нажмите кнопку «Run» для запуска.
- 3.4. В открывшейся вкладке вы увидите графики АЧХ и  $\Phi$ ЧХ.
- 3.5. Для завершения анализа и возвращения к редактированию схемы следует выбрать пункт меню «AC  $\to$  Exit Analysis» (F3).
  - 4. Зарисуйте АЧХ и ФЧХ.
  - 5. Повторите пп. 2-4 для схем на рис. 8.11-8.18.



Рис. 8.19. Окно «AC Analysis Limits»

- 6. В соответствии с формулами из теоретической части вычислите передаточные функции для схем на рис. 8.10–8.13 и модуль коэффициента передачи для схем на рис. 8.14, 8.15.
- 7. Для резонансного фильтра определите резонансную частоту, а для режекторного частоту режекции.
  - 8. Составьте отчет по следующим пунктам:
  - а) титульный лист по ГОСТ;
- б) цель работы, схемы исследуемых фильтров, основные соотношения для расчета фильтров;
- в) графики АЧХ и ФЧХ фильтров, построенные по экспериментальным данным;
  - г) вычисленные передаточные функции.

#### Контрольные вопросы

- 1. Основные различия между пассивными и активными фильтрами.
  - 2. Классификация фильтров.
  - 3. Основное назначение и применение фильтров.
  - 4. Основные характеристики и параметры фильтров.
- 5. Передаточная функция (операторная и комплексная) фильтров.
  - 6. Частотные характеристики фильтров.
  - 7. Обобщенное уравнение для ФНЧ любого порядка.
  - 8. Обобщенное уравнение для ФВЧ любого порядка.

# 9 ПРОЕКТИРОВАНИЕ И РАСЧЕТ АНАЛОГО-ЦИФРОВЫХ ПРЕОБРАЗОВАТЕЛЕЙ

Целью главы является изучение методов схемотехнического построения, особенностей проектирования, расчета и экспериментального исследования аналого-цифровых преобразователей (АЦП) в ППП Micro-Cap.

# 9.1. Определение и основные параметры АЦП

Аналого-иифровым преобразователем называется электронное устройство, предназначенное для преобразования аналоговой информации (обычно в виде напряжения) в цифровой код. АЦП используют в микропроцессорных системах, в цифровых измерительных приборах и т.д. Во многом области их применения аналогичны цифроаналоговым преобразователям (ЦАП), так как они часто используются совместно, например в автоматизированных системах управления (рис. 9.1).



Рис. 9.1. АЦП и ЦАП в контуре управления

Основными параметрами и характеристиками АЦП являются следующие:

- ullet число разрядов n выходного кода;
- разрешающая способность h минимальный квант входного напряжения, за который выходной код изменяется на единицу младшего разряда;
- нелинейность  $\delta_l$  максимальное отклонение выходного кода от расчетного значения во всем диапазоне шкалы;
- абсолютная погрешность  $\delta_a$  наибольшее отклонение выходного кода от расчетного в конечной точке шкалы;

 $\Gamma$ лава 9

• время преобразования  $t_{\rm пp}$  — интервал от момента начала преобразования до появления на выходе установившегося кода; часто вместо данной характеристики быстродействие АЦП характеризуется частотой преобразования;

• диапазон и полярность входного напряжения, число источников питания, ток потребления, возможность общей работы с микропроцессорами.

В процессе взаимодействия аналоговых и цифровых систем обработки информации можно наблюдать 4 формы представления сигналов:

- 1) непрерывное время непрерывная величина;
- 2) дискретное время непрерывная величина;
- 3) непрерывное время дискретная величина;
- 4) дискретное время дискретная величина.

1-я форма соответствует аналоговым сигналам, 4-я — цифровым; две другие являются промежуточными.

Процедуру аналого-цифрового преобразования сигналов можно разделить на две операции:



Рис. 9.2. Определение погрешности АЦП

1) дискретизация непрерывного сигнала U(t) в непрерывную последовательность  $\{U(t_n)\}$ :

$$U(t) \to \{U(t_1), U(t_2), U(t_3), \dots, U(t_n)\},\$$

где  $\Delta t = t_2 - t_1 = t_3 - t_2 = \dots$  называется шагом или периодом дискретизации;

2) квантование непрерывной последовательности  $\{U(t_n)\}$  в дискретную последовательность  $\{\hat{U}(t_n)\}$ :

$$\{U(t_n)\} \to \{\hat{U}(t_1), \hat{U}(t_2), \hat{U}(t_3), \dots, \hat{U}(t_n)\},$$

при этом  $\Delta U = \hat{U}(t_1) - \hat{U}(t_2) = \ldots -$  шаг квантования.

Очевидно, что погрешность квантования зависит от шага квантования (рис. 9.2).

Таким образом выполняется преобразование: непрерывная величина (вольты)  $\to$  дискретное время (величина — вольты)  $\to$  число, например

$$U(t_7) = 0,58953 \; \mathrm{B} o \hat{U}(t_7) o$$
 число.

#### 9.1.1. Основные параметры АЦП

АЦП характеризуется следующими параметрами:

- число разрядов АЦП n;
- разрешающая способность АЦП  $\Delta = 1/(2^n 1)$ ;
- ullet опорное напряжение  $U_{
  m on}$ ;
- шаг квантования  $h = \mathrm{EMP} = U_{\mathrm{on}}/(2^n-1)$  (ЕМР единица младшего разряда);
- погрешность квантования или методическая погрешность  $\delta = \pm 0.5 h = 0.5 {
  m EMP};$
- частота дискретизации  $f_{\rm A}$  или период дискретизации  $\Delta t=1/f_{\rm A}\leqslant 0.5F_m$ , где  $F_m$  максимальная частота спектра входного сигнала;
- время преобразования это время, отсчитываемое от начала импульса дискретизации или начала преобразования до появления на выходе АЦП устойчивого кода;
- статическая погрешность;
- динамическая погрешность;
- линейность шкалы преобразования.

## 9.1.2. АЦП с время-импульсной модуляцией

В данном АЦП используется промежуточное преобразование измеряемого напряжения во временной интервал, который затем



Рис. 9.3. АЦП с время-импульсной модуляцией. ИОН — источник опорного напряжения; АК — аналоговый ключ

измеряется с помощью счетчика импульсов эталонной частоты (рис. 9.3).

Компаратор — устройство сравнения входного напряжения  $U_{\mathtt{BX}}$  с пороговым  $U_{\mathtt{II}}$ :

$$U_{\mathrm{bbix}} = \left\{ \begin{aligned} 1, & \mathrm{ecam}\ U_{\mathrm{bx}} > U_{\mathrm{fi}}; \\ 0, & \mathrm{ecam}\ U_{\mathrm{bx}} < U_{\mathrm{fi}}. \end{aligned} \right.$$

Компаратор формирует временной импульс  $T_x$ , пропорциональный входному напряжению. Напряжение на конденсаторе

$$U_C = \frac{1}{RC} \int_{t_0}^{t_1} U_{\text{on}} dt = \frac{1}{RC} U_{\text{on}} (t_1 - t_0).$$

Далее работа АЦП описывается следующими соотношениями:

$$\begin{split} U_C &= U_{\rm bx} = \frac{1}{RC} U_{\rm oii} T_x; \\ N_{\rm bhix} &= T_x f_{\rm 9} \rightarrow T_x = \frac{N_{\rm bhix}}{f_{\rm 9}}; \\ U_{\rm bx} &= \frac{U_{\rm oii}}{RC} \frac{N_{\rm bhix}}{f_{\rm 9}} \rightarrow N_{\rm bhix} = U_{\rm bx} \frac{RC}{U_{\rm oii}} f_{\rm 9}; \\ N_{\rm bhix} &= KU_{\rm bx}, \end{split}$$

где  $f_{\mathfrak{I}}$  — импульсы эталонной частоты, которые вырабатывает ГИ.

Интегратор обладает некоторой нелинейностью, отсюда большая статическая погрешность АЦП. R и C на практике изменяются от времени, температуры, влажности и других факторов. Поэтому АЦП с время-импульсной модуляцией имеет большую погрешность вычислений.



Величина  $T_{\rm x}$  пропорциональна входному напряжению

Рис. 9.4. Временная диаграмма работы АЦП

Временная диаграмма работы АЦП представлена на рис. 9.4.

#### 9.1.3. АЦП с двойным интегрированием

Схема АЦП с двойным интегрированием приведена на рис. 9.5.



Рис. 9.5. Схема АЦП с двойным интегрированием



Рис. 9.6. Временная диаграмма работы АЦП

Полный цикл работы интегратора (рис. 9.6) состоит из 2-x тактов.

На первом такте с помощью интегратора происходит интегрирование входного сигнала на фиксированном интервале  $T_0$ , задаваемого с помощью устройства управления (УУ).

В конце 1-го интегрирования напряжение на интеграторе будет равно

$$U_1(t) = \frac{1}{RC} \int_{t_1}^{t_2} U_{\text{BX}} dt = \frac{\bar{U}_{\text{BX}}}{RC} (t_2 - t_1) = \frac{\bar{U}_{\text{BX}}}{RC} T_0.$$

где U(t) — линейная функция времени. Если  $U_{\rm Bx}={\rm const}$ , то угол наклона  $\bar{U}_{\rm Bx}/RC$  определяется значением входного напряжения.

На втором такте происходит разряд конденсатора интегратора от  $U_{\text{оп}}$  ИОН, которое должно иметь полярность, противоположную входному напряжению. Процесс разряда происходит до 0 по закону

$$U_2(t) = \frac{1}{RC} \int_{t_2}^{t_3} U_{\text{or}} dt = \frac{U_{\text{or}}}{RC} (t_3 - t_2) = \frac{U_{\text{or}}}{RC} T_x.$$

Очевидно, что  $U_1(T_0) = U_2(T_x)$ .

Далее работа АЦП описывается следующими соотношениями:

$$\frac{\bar{U}_{\mathtt{BX}}}{RC}T_{0} = \frac{U_{\mathtt{OII}}}{RC}T_{x} \rightarrow T_{x} = \frac{\bar{U}_{\mathtt{BX}}}{U_{\mathtt{OII}}}T_{0};$$

$$N_{ exttt{Bbix}} = rac{T_x}{T_{ exttt{9}}} = T_x f_{ exttt{9}} 
ightarrow N_{ exttt{Bbix}} = rac{ar{U}_{ exttt{BX}}}{U_{ exttt{om}}} f_{ exttt{9}},$$

где  $T_{\mathfrak{d}}$  — эталонный интервал.

Интервал  $T_0$  выбирается из разрядности счетчика или разрядности АЦП  $N_{\rm max}=2^n-1$ , где n — число разрядов счетчика или разрешающая способность АЦП:

$$N_{ ext{max}} = 2^n - 1 = rac{T_0}{T_{ ext{9}}} = T_0 f_{ ext{9}} o T_0 = rac{2^n - 1}{f_{ ext{9}}};$$
 $N_{ ext{BMX}} = rac{ar{U}_{ ext{BX}}}{U_{ ext{OII}}} rac{2^n - 1}{f_{ ext{9}}} = rac{ar{U}_{ ext{BX}}}{U_{ ext{OII}}} (2^n - 1);$ 
 $N_{ ext{BMX}} = rac{2^n - 1}{U_{ ext{OII}}} U_{ ext{BX}}; \quad \text{EMP} = rac{U_{ ext{OII}}}{2^n - 1}.$ 

Основные достоинства:

- высокая статическая точность, определяемая только стабильностью  $U_{\text{оп}}$  (от R, C,  $f_{\text{э}}$  не зависит);
- высокая помехозащищенность.

#### 9.1.4. АЦП последовательных приближений

Схема АЦП последовательных приближений приведена на рис. 9.7.



Рис. 9.7. Схема АЦП последовательных приближений

АЦП имеет n разрядов: (n-1) — старший разряд, 0 — младший. ЦАП — устройство, которое вырабатывает напряжение, пропорциональное входному двоичному коду.

Алгоритм работы ЦАП реализуется в соответствии с соотношениями

$$U_{\text{ЦА}\Pi} = \frac{U_{\text{оп}}}{2^n} \sum_{i=0}^{n-1} a_i \cdot 2^i = \frac{U_{\text{оп}}}{2^n} (a_{n-1} \cdot 2^{n-1} + a_{n-2} \cdot 2^{n-2} + \dots + a_1 \cdot 2 + a_0).$$

Если  $a_{n-1}=1$ , в все остальные коэффициенты  $a_i,\ i=n-2,\ldots,0$ , равны 0, тогда

$$U_{\text{ЦАП}} = \frac{U_{\text{оп}}}{2^n} \cdot 1 \cdot 2^{n-1} = \frac{U_{\text{оп}}}{2}.$$

Если  $a_{n-2}=1$ , а все остальные коэффициенты равны 0, тогда

$$U_{\rm ЦА\Pi} = \frac{U_{\rm off}}{2^n} \cdot 1 \cdot 2^{n-2} = \frac{U_{\rm off}}{4}.$$

Если  $a_{n-3}=1$ , а все остальные коэффициенты равны 0, тогда

$$U_{\rm ЦА\Pi} = \frac{U_{\rm off}}{2^n} \cdot 1 \cdot 2^{n-3} = \frac{U_{\rm off}}{8}.$$

Алгоритм работы АЦП последовательных приближений состоит в следующем.

Весь цика преобразования входного сигнала в цифровой код состоит из n шагов, где n — число разрядов АЦП.

Сдвиговой регистр на каждом шаге сдвигает вправо единицу из старших разрядов в младшие.

Пример. 
$$U_{\text{вх}} = 5,571 \text{ B}$$
;  $U_{\text{оп}} = 8 \text{ B}$ ;  $n = 8 \text{ (рис. 9.8)}$ .

На первом шаге (n-1)-е старшие разряды регистра сдвига и регистра записи устанавливаются в 1. Все остальные устанавливаются в 0.

ЦАП вырабатывает напряжение

$$U_{\text{ЦАП}} = \frac{U_{\text{оп}}}{2} = \frac{8}{2} = 4 \text{ B}.$$

Это напряжение сравнивается с  $U_{\mathtt{BX}}.$ 

Если  $U_{\rm ЦА\Pi} < U_{\rm вx},$  то под действием логического программируемого устройства 1 в старшем (n-1)-м разряде регистра записи сохраняется.

Если  $U_{\rm ЦА\Pi}>U_{\rm Bx}$ , то 1 в (n-1)-м разряде регистра записи стирается (не сохраняется). В данном случае  $U_{\rm ЦА\Pi}=4~{\rm B}< U_{\rm Bx}=5,571~{\rm B}.$ 



Рис. 9.8. Пример работы АЦП

На втором шаге 1 записывается в (n-2)-е разряды регистра сдвига и регистра записи, напряжение

$$U_{\text{ЦАП}} = 1 \frac{U_{\text{оп}}}{2} + 1 \frac{U_{\text{оп}}}{4} = 4 + 2 = 6 \text{ B}.$$

Сравниваем  $U_{\text{ЦАП}}=6>U_{\text{вх}}=5{,}571~\text{B}.$  Поэтому 1 в (n-2)-м разряде регистра записи стирается (не сохраняется).

На третьем шаге 1 записывается в (n-3)-е разряды регистра сдвига и регистра записи, напряжение

$$U_{\text{ЦАП}} = 1 \frac{U_{\text{оп}}}{2} + 0 \frac{U_{\text{оп}}}{4} + 1 \frac{U_{\text{оп}}}{8} = 4 + 1 = 5 \text{ B}.$$

Сравниваем  $U_{\text{ЦАП}} = 5 \text{ B} < U_{\text{вх}} = 5,571 \text{ B}$ , поэтому 1 в (n-3)-м разряде регистра записи сохраняется.

На четвертом шаге 1 записывается в (n-4)-е разряды регистра сдвига и регистра записи, напряжение

$$U_{\text{ЦАП}} = 1 \frac{U_{\text{оп}}}{2} + 0 \frac{U_{\text{оп}}}{4} + 1 \frac{U_{\text{оп}}}{8} + 1 \frac{U_{\text{оп}}}{16} = 4 + 1 + \frac{1}{2} = 5,5 \text{ B}.$$

Сравниваем  $U_{\text{ЦАП}} = 5.5 \text{ B} < U_{\text{вх}} = 5.571 \text{ B}$ , поэтому 1 в (n-4)-м разряде регистра записи сохраняется.

На пятом шаге 1 записывается в (n-5)-е разряды регистра сдвига и регистра записи, напряжение

$$U_{\text{ЦАП}} = 1 \frac{U_{\text{оп}}}{2} + 0 \frac{U_{\text{оп}}}{4} + 1 \frac{U_{\text{оп}}}{8} + 1 \frac{U_{\text{оп}}}{16} + 1 \frac{U_{\text{оп}}}{32} = 5,75 \text{ B}.$$

Сравниваем  $U_{\text{ЦАП}} = 5.75 \text{ B} > U_{\text{вх}} = 5.571 \text{ B}$ , поэтому 1 в (n-5)-м разряде регистра записи стирается.

На шестом шаге 1 записывается в (n-6)-е разряды регистра сдвига и регистра записи, напряжение

$$U_{\rm L\!\!\!/A\Pi} = 1 \frac{U_{\rm o\pi}}{2} + 0 \frac{U_{\rm o\pi}}{4} + 1 \frac{U_{\rm o\pi}}{8} + 1 \frac{U_{\rm o\pi}}{16} + 1 \frac{U_{\rm o\pi}}{32} + 1 \frac{U_{\rm o\pi}}{64} = 5{,}625~{\rm B}.$$

Сравниваем  $U_{\text{ЦАП}} = 5,625 \text{ B} > U_{\text{вх}} = 5,571 \text{ B}$ , поэтому 1 в (n-6)-м разряде регистра записи стирается.

На седьмом шаге 1 записывается в (n-7)-е разряды регистра сдвига и регистра записи, напряжение

$$U_{\text{ЦА}\Pi} = 1\frac{U_{\text{оп}}}{2} + 0\frac{U_{\text{оп}}}{4} + 1\frac{U_{\text{оп}}}{8} + 1\frac{U_{\text{оп}}}{16} + 1\frac{U_{\text{оп}}}{32} + 1\frac{U_{\text{оп}}}{64} + 1\frac{U_{\text{оп}}}{128} = 5,5625 \text{ B}.$$

Сравниваем  $U_{\rm ЦА\Pi}=5,\!5625~{\rm B}< U_{\rm вx}=5,\!571~{\rm B},$  поэтому 1 в (n-7)-м разряде регистра записи сохраняется.

На восьмом шаге 1 записывается в (n-8)-е разряды регистра сдвига и регистра записи, напряжение

$$U_{\rm I\!I\!A\Pi} = 1 \frac{U_{\rm o\pi}}{2} + 0 \frac{U_{\rm o\pi}}{4} + 1 \frac{U_{\rm o\pi}}{8} + 1 \frac{U_{\rm o\pi}}{16} + 1 \frac{U_{\rm o\pi}}{32} + 1 \frac{U_{\rm o\pi}}{64} + 1 \frac{U_{\rm o\pi}}{128} + 1 \frac{U_{\rm o\pi}}{256} = 5.59375 \; {\rm B}.$$

Сравниваем  $U_{\rm ЦА\Pi}=5,59375~{\rm B}>U_{\rm BX}=5,571~{\rm B},$  поэтому 1 в (n-7)-м разряде регистра записи не сохраняется.

Достоинство: высокое быстродействие;  $t_{\rm AЦ\Pi}=n\Delta t_{\rm TF}$  — постоянное время преобразования, n — число разрядов АЦП;  $\Delta t_{\rm TF}$  — интервал времени от момента поступления аналогового сигнала на вход АЦП до момента появления соответствующего выходного кода.

Недостатки: низкая помехозащищенность.

#### 9.1.5. Параллельные АЦП

В параллельном АЦП квантование сигнала осуществляется одновременно с помощью набора компараторов, включенных параллельно по отношению к источнику сигнала.

Параллельные АЦП бывают:

- с прямой логической сверткой;
- с комбинированной сверткой;
- с постоянной памятью и т. д.

Схема АЦП параллельного типа имеет следующий вид, представленный на рис. 9.9.

Шаг квантования  $h={\rm EMP}=U_{\rm on}/(2^n-1)$ . Если n=3, то  ${\rm EMP}==U_{\rm on}/7=1$  В (при  $U_{\rm on}=7$  В). Здесь  ${\rm EMP}-$  единица (цена) младшего разряда.



Рис. 9.9. Схема АЦП параллельного типа

С помощью резистивного делителя на каждый компаратор устанавливается пороговый уровень в соответствии со шкалой квантования.

При подаче на такой набор компараторов входного напряжения на выходах последних будет проквантованный сигнал, представленный в унитарном коде. Для преобразования унитарного кода в двоичный код используется кодирующая логика.

Составим таблицу преобразования (табл. 9.1).

По таблице составим логические выражения:

$$\begin{cases} \alpha_1 = \bar{A}\bar{B}\bar{C}DEFG \vee \bar{A}\bar{B}CDEFG \vee \bar{A}BCDEFG \vee ABCDEFG; \\ \alpha_2 = \bar{A}\bar{B}\bar{C}\bar{D}\bar{E}FG \vee \bar{A}\bar{B}\bar{C}\bar{D}EFG \vee \bar{A}BCDEFG \vee ABCDEFG; \\ \alpha_3 = \bar{A}\bar{B}\bar{C}\bar{D}\bar{E}\bar{F}G \vee \bar{A}\bar{B}\bar{C}\bar{D}EFG \vee \bar{A}\bar{B}CDEFG \vee ABCDEFG. \end{cases}$$

Полученные логические выражения необходимо минимизи-

Таблица 9.1

| Входной сигнал                                      | Унитарный код |   |   |   |   |   |   | Десят.                               | Двоичный   |            |            |
|-----------------------------------------------------|---------------|---|---|---|---|---|---|--------------------------------------|------------|------------|------------|
| $U_{\mathtt{BX}}$                                   | A             | B | C | D | E | F | G | $N_{\mathtt{B}\mathtt{M}\mathtt{X}}$ | $\alpha_1$ | $\alpha_2$ | $\alpha_3$ |
| $U_{\mathtt{BX}} < \frac{1}{2}h$                    | 0             | 0 | 0 | 0 | 0 | 0 | 0 | 0                                    | 0          | 0          | 0          |
| $\frac{1}{2}h < U_{\mathtt{BX}} < \frac{3}{2}h$     | 0             | 0 | 0 | 0 | 0 | 0 | 1 | 1                                    | 0          | 0          | 1          |
| $\frac{3}{2}h < U_{\text{BX}} < \frac{5}{2}h$       | 0             | 0 | 0 | 0 | 0 | 1 | 1 | 2                                    | 0          | 1          | 0          |
| $\frac{5}{2}h < U_{\mathtt{BX}} < \frac{7}{2}h$     | 0             | 0 | 0 | 0 | 1 | 1 | 1 | 3                                    | 0          | 1          | 1          |
| $\frac{7}{2}h < U_{\mathtt{BX}} < \frac{9}{2}h$     | 0             | 0 | 0 | 1 | 1 | 1 | 1 | 4                                    | 1          | 0          | 0          |
| $\frac{9}{2}h < U_{\mathtt{BX}} < \frac{11}{2}h$    | 0             | 0 | 1 | 1 | 1 | 1 | 1 | 5                                    | 1          | 0          | 1          |
| $\frac{11}{2}h < U_{\mathtt{BX}} < \frac{13}{2}h$   | 0             | 1 | 1 | 1 | 1 | 1 | 1 | 6                                    | 1          | 1          | 0          |
| $\frac{13}{2}h < U_{\mathtt{BX}}$                   | 1             | 1 | 1 | 1 | 1 | 1 | 1 | 7                                    | 1          | 1          | 1          |
| $\alpha_1$ — старший, $\alpha_3$ — младший разряды. |               |   |   |   |   |   |   |                                      |            |            |            |

ровать:

$$\begin{cases} \alpha_1 = D; \\ \alpha_2 = DC \lor \bar{E}F \lor \bar{D}E; \\ \alpha_3 = A \lor \bar{B}C \lor \bar{D}E \lor \bar{F}G. \end{cases}$$

По ним составим принципиальную схему кодирующей логики.

Пример. 
$$U_{\text{оп}}=7$$
 B;  $U_{\text{вх}}=5.3$  B; EMP =  $h=\frac{U_{\text{оп}}}{2^n-1}=$  =  $\frac{7}{7}=1$  B. 
$$\frac{9}{2}h < U_{\text{вх}} < \frac{11}{2}h \rightarrow A=0; \ B=0; \ C=D=E=F=G=1;$$
 
$$\begin{cases} \alpha_1=D=1; \\ \alpha_2=0\cdot 1+0\cdot 1+0\cdot 1=0; \\ \alpha_2=0+1\cdot 1+0\cdot 1+0\cdot 1. \end{cases}$$

следовательно,  $N_{\text{вых}} = 5$ .

Достоинство: высокое быстродействие (наносекунды).

**Недостатки**: большой объем оборудования, так как число компараторов  $N_{\kappa}$  равно  $2^n-1$ , где n — число разрядов; если

n=3, то  $N_{\rm K}=7$ ; если n=4, то  $N_{\rm K}=15$ ; если n=8, то  $N_{\rm K}=255$ . Поэтому реально используют 6–8 разрядов.

### 9.2. Практические схемы АЦП

В зависимости от используемого метода преобразования практические схемы АЦП можно классифицировать следующим образом:

- АЦП последовательного типа (с использованием ЦАП или с двухтактным интегрированием);
- АЦП поразрядного кодирования (последовательного двоичного приближения);
- АЦП параллельного типа (считывания);
- АЦП параллельно-последовательного типа (комбинированные АЦП).

#### 9.2.1. АЦП последовательного типа

АЦП последовательного типа с использованием ЦАП. Метод последовательного счета с применением ЦАП основан на уравновешивании входного напряжения суммой эталонов, подсчитываемых счетчиком. Момент уравновешивания определяется аналоговым компаратором. Схема АЦП последовательного типа с использованием ЦАП приведена на рис. 9.10.



Рис. 9.10. АЦП последовательного типа с использованием ЦАП

В данной схеме по сигналу «Пуск» RS-триггер переключается в состояние «1» и разрешает прохождение импульсов от генератора G через элемент «2И» на вход суммирования двоичного счетчика CT2. Нарастающий цифровой код с выходов счетчика CT2 преобразуется с помощью ЦАП в напряжение, которое подается на вход компаратора. На второй вход компаратора поступает измеряемое напряжение  $U_{\rm Bx}$ .

В момент равенства напряжений  $U_{\rm BX}=U_{\rm ЦАП}$  компаратор вырабатывает сигнал сброса триггера. После этого счет импульсов прекращается и на выходе счетчика СТ2 фиксируется цифровой эквивалент входного напряжения. Время преобразования  $t_{\rm np}$  зависит от значения напряжения  $U_{\rm BX}$ . Временные диаграммы работы АЦП последовательного типа с использованием ЦАП приведены на рис. 9.11.



Рис. 9.11. Временные диаграммы работы АЦП последовательного типа

АЦП последовательного типа с двойным интегрированием. В АЦП последовательного типа с двойным интегрированием преобразование информации реализуется за два такта. Схема АЦП данного типа приведена на рис. 9.12.

В первом такте сигнал «Пуск» переключает RS-триггеры T1 и T3 в состояние «1». Входное напряжение минус  $U_{\rm on}$  через ключ П1, управляемый выходом  $Q_{\rm 1}$ , поступает на интегратор. Импульсы от генератора G через схему «2И» подаются на схему суммирования счетчика CT2. В определенный момент времени счетчик выдает импульс переполнения, сбрасывающий триггер T1 и устанавливающий в состояние «1» Триггер T2. На этом первый этап интегрирования заканчивается.

На втором такте на интегратор поступает опорное напряжение  $U_{\rm on}$  через ключ  $\Pi 2$ , управляемый выходом  $Q_2$ . Счетчик вновь заполняется импульсами от генератора, а напряжение на выходе интегратора постепенно уменьшается. В момент времени, когда напряжение на выходе интегратора равно нулю, компаратор обнуляет триггеры T2 и T3, прохождение импульсов на вход счетчика блокируется и на его выходах фиксируется цифровой код



Рис. 9.12. АЦП последовательного типа с двойным интегрированием

N, пропорциональный входному напряжению. Временная диаграмма работы интегратора приведена на рис. 9.13.

Для интегратора приросты напряжений на первом и втором тактах равны:

$$U_{\text{BX}}(t_2 - t_1) = U_{\text{OII}}(t_3 - t_2).$$
 (9.1)

Так как  $t_2 - t_1 = T_0 2^n$  и  $t_3 - t_2 = NT_0$ , где  $T_0$  — период следования импульсов генератора, то получим



Рис. 9.13. Временная диаграмма работы интегратора

$$U_{\rm BX} = \frac{U_{\rm on}}{2^n} N. \tag{9.2}$$

#### 9.2.2. АЦП с поразрядным кодированием

В схеме АЦП с поразрядным кодированием (последовательного двоичного приближения) входное напряжение  $U_{\rm BX}$  сравнивается скачкообразно с выходным напряжением  $U_{\rm ЦАП}$  по определенной программе. Схема АЦП с поразрядным кодированием приведена на рис. 9.14.

Сигнал «Пуск» включает генератор периодических импульсов G и одновременно записывает единицу в старший разряд сдвигового регистра поразрядного приближения  $Pr.\Pi\Pi$ , а остальные разряды обнуляет. В первом такте с помощью компаратора



Рис. 9.14. АЦП с поразрядным кодированием

сравниваются входное напряжение  $U_{\rm BX}$  и напряжение с выхода ЦАП, соответствующее значению старшего разряда Рг.ПП. Алгоритм работы АЦП данного типа: если  $U_{\rm ЦАП}>U_{\rm BX}$ , то в следующем такте исходная единица исключается, а вместо нее в Рг.ПП добавляется следующая единица из соседнего разряда. Если же  $U_{\rm ЦАП}< U_{\rm BX}$ , то единица в старшем разряде сохраняется и к ней прибавляется единица из соседнего разряда и т. д.

Преобразование заканчивается за время  $t_{\rm пp}=n_0T_0+1$ , где  $n_0$  — разрядность Рг.ПП, а  $T_0$  — период следования тактирующих импульсов. Временные диаграммы АЦП с поразрядным кодированием при  $U_{\rm Bx}=5$  В и  $n_0=4$  приведены на рис. 9.15.



Рис. 9.15. Временные диаграммы работы АЦП с поразрядным кодированием

## 9.2.3. АЦП параллельного типа

Принцип работы АЦП параллельного типа основан на одновременном сравнении входного сигнала с  $2^n-1$  эталонами напряжений, где n— разрядность выходного кода. Сравнение осуществляется с помощью компараторов, результат сравнения запоминается в регистре и в дальнейшем шифруется в n-разрядный



Рис. 9.16. АЦП параллельного типа

двоичный выходной код. Схема АЦП параллельного типа приведена на рис. 9.16.

В данном АЦП опорные напряжения формируются с помощью резистивного делителя, причем каждое опорное напряжение  $U_{\rm OII}$  подается вместе с входным напряжением  $U_{\rm BX}$  на входы соответствующих компараторов K. Срабатывают только те компараторы, в которых  $U_{\rm BX}>U_{\rm OII}$ . Результат сравнения через фиксирующие триггеры T подается на шифратор, который преобразует его в выходной n-разрядный двоичный код. Аналого-цифровые преобразователи параллельного типа являются наиболее быстродействующими, поскольку преобразование осуществляется за одну операцию сравнения. K недостаткам таких АЦП относится большое число источников опорного напряжения и соответствующих им компараторов.

#### 9.2.4. АЦП параллельно-последовательного типа

Параллельно-последовательные АЦП имеют повышенную разрядность, высокое быстродействие и приемлемую сложность. Схема АЦП параллельно-последовательного типа приведена на рис. 9.17.

В таких комбинированных преобразователях информации несколько малоразрядных АЦП параллельного типа соединяются последовательно между собой. Входной аналоговый сигнал подается на первый АЦП1, на выходе которого формируются старшие разряды  $N_{\rm ct}$  выходного кода. Эти разряды подключа-

 $\Gamma$ лава 9



Рис. 9.17. АЦП параллельно-последовательного типа

ются также на вход ЦАП. Выходной сигнал с ЦАП сравнивается в усилителе разрядности УР с входным сигналом. Усиленная разность этих сигналов подается на вход другого АЦП (АЦП2), который преобразует ее в выходной код  $N_{\rm MA}$  младших разрядов.

# 9.3. Реализация практических схем АЦП и ЦАП

Пакет Місго-Сар имеет в базе своих элементов уже готовые модели АЦП с разрядностью 4, 8, 12 и 16 битов. Они расположены в разделе «Digital Primitives  $\rightarrow$  AtoD Converters» («Цифровые элементы  $\rightarrow$  АЦП»). Пример на основе четырехразрядной модели АЦП AtoD4 приведен на рис. 9.18.



Рис. 9.18. Схема четырехразрядной модели АЦП в Місго-Сар

В приведенном примере к входу АЦП подключены источник тактовых импульсов X1 и источник аналогового сигнала V2. В качестве первого выступает элемент «DClock», который может

быть найден в разделе «Digital Primitives  $\rightarrow$  Stimulus Generators» («Цифровые элементы  $\rightarrow$  Стимулирующие воздействия»). В роли второго выступает генератор «Pulse Source» из раздела «Analog Primitives  $\rightarrow$  Waveform Sources» («Аналоговые элементы  $\rightarrow$  Источники колебательного сигнала»). Питание осуществляется с помощью батареи V1. Выходной сигнал в цифровой форме снимается с клемм B0–B3, которые соответствуют разрядам от самого младшего к самому старшему.

Применяя встроенную модель ЦАП, можно собрать схему преобразования вида «аналоговый сигнал  $\to$  АЦП  $\to$  ЦАП  $\to$  аналоговый сигнал». Это поможет наглядно увидеть разницу между исходным и выходным аналоговыми сигналами. Пример такой схемы приведен на рис. 9.19.



Рис. 9.19. Совмещенная схема АЦП и ЦАП в Місго-Сар

## 9.4. Порядок выполнения

- 1. Соберите схему в соответствии с рис. 9.10.
- $1.1.\ B$  качестве источника питания V1 используется батарея «Battery» с напряжением 15 B.
- 1.2. Для источника тактовых импульсов X1 задается ширина низкого «Zerowidth» и высокого «Onewidth» логических уровней, равных 250 нс (250N).
- 1.3. Для источника аналогового сигнала V2 выбирается модель треугольного сигнала TRIANGLE, а затем задаются следующие параметры: P2 = P3 = 5u, P4 = P5 = 10u, VONE = 15.



Рис. 9.20. Параметры АЦП

- 1.4. Параметры АЦП устанавливаются в соответствии с рис. 9.20.
- - 2. Проведите анализ.
- 2.1. Вызовите анализ переходных процессов с помощью пункта меню «Analysis  $\to$  Transient...» (Alt + 1).
- 2.2. В открывшемся окне «Transient Analysis Limits» установите параметры в соответствии с рис. 9.21.
  - 2.3. Нажмите кнопку «Run» для запуска.
- 2.4. В открывшейся вкладке вы увидите графики напряжений и цифровых сигналов.



Рис. 9.21. Окно «Transient Analysis Limits»

- 2.5. Для завершения анализа и возвращения к редактированию схемы следует выбрать пункт меню «Transient  $\to$  Exit Analysis» (F3).
  - 3. Зарисуйте графики напряжений и цифровых сигналов.
- 4. Уменьшите амплитуду треугольного сигнала до 6,5 В (VONE = 6.5) и повторите пп. 2, 3.
  - 5. Повторите пп. 1–4 для схемы на рис. 9.11.
- 5.1. Параметры ЦАП устанавливаются в соответствии с рис. 9.22.
- 5.2. В окне задания параметров анализа переходных процессов следует добавить вывод напряжения с выхода ЦАП «v(Out)».
- 6. Повторите пп. 1–4, изменив параметры источника тактовых импульсов на следующие: «Zerowidth» = «Onewidth» = 50N.
- 7. Повторите пп. 1–6, используя в качестве источника аналогового сигнала синусоидальный сигнал, созданный с помощью элемента «Voltage Source» с выбранной вкладкой «Sin» с начальным напряжением смещения 7,5 В (VO = 7.5), амплитудой 7,5 В (VA = 7.5) и частотой 0,1 МГц (F0 = 0.1MEG). Неуказанные параметры равны нулю.
  - 8. Повторите п. 7 с использованием частоты 1 МГц.
- 9. Проанализируйте полученные результаты и сделайте выводы.
  - 10. Составьте отчет по следующим пунктам:
  - а) титульный лист по ГОСТ;

 $\Gamma$ лава 9



Рис. 9.22. Параметры ЦАП

- б) цель работы, схемы исследуемых АЦП, основные соотношения для их расчета;
  - в) экспериментальные данные;
  - г) графики зависимостей  $U_{\text{вых}} = f(N);$
  - д) проверка результатов проведенных исследований;
  - е) выводы по результатам проведенных исследований.

#### Контрольные вопросы

- 1. Определение и назначение АЦП.
- 2. Области применения АЦП.
- 3. Принцип преобразования аналогового сигнала в цифровой код.
  - 4. Основные параметры и характеристики АЦП.
  - 5. Принцип работы АЦП с двойным интегрированием.
  - 6. Алгоритм работы АЦП с поразрядным кодированием.
  - 7. Алгоритм работы АЦП параллельного типа.
- 8. Алгоритм работы АЦП параллельно-последовательного типа.

# 10 ПРОЕКТИРОВАНИЕ И РАСЧЕТ ЦИФРОАНАЛОГОВЫХ ПРЕОБРАЗОВАТЕЛЕЙ

Целью главы является изучение методов схемотехнического построения, особенностей проектирования, расчета и экспериментального исследования цифроаналоговых преобразователей (ЦАП) в ППП Micro-Cap.

#### 10.1. Определение и параметры ЦАП

Современные цифроаналоговые преобразователи выполняют преобразование входного параллельного n-разрядного двоичного кода

$$N = a_0 2^0 + a_1 2^1 + \dots + a_i 2^i + \dots + a_{n-1} 2^{n-1} = \sum_{i=0}^{n-1} a_i 2^i, \quad (10.1)$$

где  $a_i$  — коэффициенты двоичного числа;  $a_{n-1}$  — старший разряд;  $a_0$  — младший, в аналоговую величину, как правило, в напряжение  $U_{\rm вых}$ . Каждый i-й разряд двоичного числа управляет аналоговым ключом  $K_i$ , который подключает резистор  $R_i$  к ИОН, когда  $a_i=1$ , или к шине «земля», когда  $a_i=0$ .

Используя выражение (10.1), сначала получают ток  $I_N$ , пропорциональный значению числа N, а затем преобразуют его в выходное напряжение. Значение тока  $I_N$  определяется суммой эталонных токов  $I_i$ , создаваемых для каждого разряда числа:

$$I_N = a_0 I_0 + a_1 I_1 + \ldots + a_i I_i + \ldots + a_{n-1} I_{n-1} = \sum_{i=0}^{n-1} a_i I^i = \frac{U_{\text{ori}}}{2^{n-1} R} N,$$
(10.2)

причем суммируются токи только тех разрядов, для которых  $a_i=1$ . Значения эталонов тока  $I_i$  пропорциональны весу позиции двоичного числа и уменьшаются в два раза при переходе от старшего i-го разряда к соседнему младшему с номером i+1.

Полную информацию о функционировании и параметрах ЦАП показывает его характеристика преобразования, т.е. зависимость  $U_{\rm Bыx}=f(N)$ , приведенная на рис. 10.1 для 4-разрядного ЦАП. Выходная аналоговая величина  $U_{\rm Bыx}$  формируется в ЦАП путем набора и суммирования эталонов тока или напряжения, моделируемых резистивными матрицами.



Рис. 10.1. Характеристика преобразования ЦАП

Основными параметрами ЦАП являются следующие: число разрядов входного цифрового кода, разрешающая способность, погрешности преобразования, диапазон выходных сигналов, динамические параметры.

Число разрядов n входного кода для различных типов ЦАП составляет от восьми до восемнадцати. Число разрядов определяет максимальное количество кодовых комбинаций на входе ЦАП, равное  $2^n$ .

Диапазон изменения выходного напряжения (без учета знака) определяется по следующему выражению:

$$U_{\text{Bbix}} = -I_N R_{\text{oc}} = -\frac{U_{\text{off}} R_{\text{oc}}}{2^{n-1} R} \sum_{i=0}^{n-1} a_i 2^i = -\frac{U_{\text{off}} R_{\text{oc}}}{2^{n-1} R} N, \qquad (10.3)$$

где  $R_{\rm oc}$  — сопротивление в цепи обратной связи усилителя,  $U_{\rm on}$  — стабилизированный источник опорного напряжения.

Разрешающая способность h ЦАП характеризуется минимальным квантом выходного напряжения, который соответствует изменению входного кода на единицу младшего разряда:

$$h = EMP = \frac{U_{\text{off}}}{2^n}.$$
 (10.4)

Абсолютная погрешность преобразования  $\delta_A$  — отклонение выходного напряжения от расчетного в конечной точке характеристики преобразования. Типичная погрешность ЦАП не превышает  $\pm 1/2$  младшего разряда.

Нелинейность  $\delta_R$  — максимальное отклонение реальной характеристики преобразования от теоретической (прямой линии, соединяющей точки нуля и минимального выходного сигнала).

Дифференциальная нелинейность  $\delta_D$  — максимальное отклонение разницы двух аналоговых сигналов соседних кодов от значения младшего разряда.

Время установления  $t_{\rm уст}$  — интервал времени от подачи входного кода до момента достижения выходным сигналом установившегося значения с заданной погрешностью (обычно  $\pm 1/2$  младшего разряда). Это время определяет общее быстродействие ЦАП.

В зависимости от значений параметров выделяют быстродействующие ( $t_{\text{уст}} \leqslant 100$  нс) и прецизионные ЦАП ( $\delta_D < 0.1$  %).

Цифроаналоговые преобразователи различаются структурой резистивной матрицы (взвешенные резисторы или R-2R), элементной базой, функциональной полнотой, согласующими устройствами, числом источников питания и т. п.

Реализуется ЦАП в виде гибридных и полупроводниковых микросхем. Большинство ЦАП — полупроводниковые, функционально законченные устройства. Ряд ЦАП использует внешние источники опорного напряжения и выходные операционные усилители.

Питание ЦАП может осуществляться от одного или от нескольких источников, что определяется элементной базой. Пер-

 $\Gamma$ лава 10

спективами развития ЦАП являются повышение их быстродействия и точности, удобство согласования с микропроцессорами, снижение потребляемой мощности.

Ввод информации в ЦАП осуществляется в основном в параллельном коде. В ЦАП используют три основных двоичных кода: прямой, смещенный и дополнительный (рис. 10.2). Прямой код удобен при преобразовании сигналов следящих систем, так как при переходе через нуль не меняются старшие разряды кода, что позволяет реализовать линейный переход от малых положительных к малым отрицательным выходным напряжениям. Для преобразования положительных и отрицательных кодов используют знаковый разряд, который управляет переключением выходного напряжения ЦАП (рис. 10.2,a).



Рис. 10.2. Выходные напряжения ЦАП: a – для прямого кода;  $\delta$  — для смещенного кода;  $\delta$  — для дополнительного кода

Для исключения из схемы ЦАП коммутирующих элементов используют смещенный код, который является наиболее простым (рис. 10.2,6). В дополнительном коде (рис. 10.2,6) положительные числа преобразуются так же, как и в прямом коде, а отрицательные — двоичным дополнением соответствующего положительного числа (инверсия всех разрядов с последующим добавлением единицы в младший разряд).

## 10.1.1. ЦАП с использованием взвешенных резисторов

Схема ЦАП с использованием взвешенных резисторов приведена на рис. 10.3.

Основные элементы схемы:

- матрица с резисторами;
- аналоговые ключи;
- ИОН;



Рис. 10.3. ЦАП с использованием взвешенных резисторов

- сумматор тока или выходной усилитель;
- входной регистр (регистр хранения).
   Схема ЦАП работает следующим образом.

На вход ЦАП и регистра хранения подается двоичное число  $N_{\mathtt{BX}},$  состоящее их n разрядов:

$$N_{\text{BX}} = a_{n-1} \cdot 2^{n-1} + a_{n-2} \cdot 2^{n-2} + \ldots + a_1 \cdot 2 + a_0 = \sum_{i=0}^{n-1} a_i \cdot 2^i, \quad (10.6)$$

где  $a_{n-1}, a_{n-2}, \ldots, a_0$  — коэффициенты двоичного числа:  $a_{n-1}$  — старший;  $a_0$  — младший.

Каждый i-й разряд двоичного числа управляет аналоговым ключом  $K_i$ , который подключает резистор  $R_i$  к ИОН, когда  $a_i=1$ , или к шине «земля», когда  $a_i=0$ .

Если через резисторы протекают токи:

$$\begin{split} I_{n-1} &= \frac{U_{\text{оп}}}{R} = \frac{U_{\text{оп}} \cdot 2^{n-1}}{2^{n-1}R}, \text{ если } a_{n-1} = 1; \\ I_{n-2} &= \frac{U_{\text{оп}}}{2R} = \frac{U_{\text{оп}} \cdot 2^{n-2}}{2^{n-1}R}, \text{ если } a_{n-2} = 1; \\ I_{n-2} &= \frac{U_{\text{оп}}}{2^{2}R} = \frac{U_{\text{оп}} \cdot 2^{n-3}}{2^{n-1}R}, \text{ если } a_{n-3} = 1; \\ & \dots & \dots & \dots \\ I_{0} &= \frac{U_{\text{оп}}}{2^{n-1}R} = \frac{U_{\text{оп}} \cdot 2^{0}}{2^{n-1}R}, \text{ если } a_{0} = 1, \end{split}$$

то суммарный ток на входе ОУ, определяемый  $N_{\rm BX}$ , будет равен:

$$\begin{split} I_{\text{BX}} &= a_{n-1}I_{n-1} + a_{n-2}I_{n-2} + \ldots + a_1I_1 + a_0I_0 = \\ &= a_{n-1}\frac{U_{\text{OII}} \cdot 2^{n-1}}{2^{n-1}R} + a_{n-2}\frac{U_{\text{OII}} \cdot 2^{n-2}}{2^{n-1}R} + \ldots + a_0\frac{U_{\text{OII}} \cdot 2^0}{2^{n-1}R} = \\ &= \frac{U_{\text{OII}}}{2^{n-1}R} (\underbrace{a_{n-1} \cdot 2^{n-1} + a_{n-2} \cdot 2^{n-2} + \ldots + a_0}_{N_{\text{BX}}}) = \frac{U_{\text{OII}}}{2^{n-1}R} \sum_{i=0}^{n-1} a_i \cdot 2^i = \\ &= \frac{U_{\text{OII}}}{2^{n-1}R} N_{\text{BX}}; \\ U_{\text{Bhix}} &= U_{\text{ЦАП}} = -I_{\text{BX}} R_{\text{OC}} = -\frac{R_{\text{OC}} U_{\text{OII}}}{2^{n-1}R} \sum_{i=0}^{n-1} a_i \cdot 2^i. \end{split}$$

Пусть  $R_{oc} = R/2$ , тогда:

$$\begin{split} U_{\text{beix}} &= -\frac{U_{\text{off}}}{2^n} \sum_{i=0}^{n-1} a_i \cdot 2^i = -\frac{U_{\text{off}}}{2^n} N_{\text{bx}} = U_{\text{ЦАП}}; \\ &\frac{U_{\text{off}}}{2^n} = \text{const} = h = \text{EMP}_{\text{ЦАП}} = K. \end{split}$$

Таким образом, выходное напряжение ЦАП определяется двоичным числом  $N_{\mbox{\tiny BX}}.$ 

Величина  $U_{\rm on}/2^n=h$  — цена деления шкалы, или EMP, определяет методическую погрешность ЦАП.

**Недостатки**: большая погрешность ЦАП. Причина: АК имеют конечные сопротивления  $R_{\rm AK}$ , поэтому резистор  $R\gg R_{\rm AK}$ , а все остальные резисторы возрастают в  $2^i$  раз.

Пример. При  $R_{\rm AK}=100$  Ом получаем R=10 кОм; Если n=12 разрядов, тогда в n-1 разряде  $R^*=2^{n-1}R=2048\times 10$  кОм = 20,48 МОм. Такой диапазон резисторов от 10 кОм до 20 МОм трудно реализовать с требуемой точностью, поэтому применяют ЦАП с матрицей R–2R.

#### 10.1.2. ЦАП с матрицей R-2R

Схема ЦАП с матрицей R-2R приведена на рис. 10.3.

При использовании цепочки резисторов R–2R вклад каждого разряда в выходной сигнал пропорционален его двоичному весу.

Цепочка резисторов R-2R является линейной цепью, поэтому ее работу можно проанализировать методом суперпозиции, т. е. вклад в выходное напряжение каждого разряда рассчитываем независимо от других разрядов.



Рис. 10.4. ЦАП с матрицей R–2R

Пусть  $a_{n-1}=1$ , все остальные равны 0 (рис. 10.5). В этом случае  $U_{\text{вых}}=-I_{\text{вх}}\cdot 3R$ ; Определим входной ток  $I_{\text{вх}}$ . Для этого необходимо найти величину  $R_x$ .



Рис. 10.5. Вклад  $a_{n-1}$ -го разряда в выходной сигнал

На рис. 10.6 приведена схема преобразования цепочки резисторов R-2R. Из схемы видно, что сопротивление  $R_x=2R$ .

Определим значение входного тока  $I_{\mathtt{BX}\,n-1}$  с учетом вклада старшего разряда  $a_{n-1}$  в выходной сигнал ЦАП (рис. 10.7):

$$I_{n-1} = \frac{U_{\text{off}}}{2R+R} = \frac{U_{\text{off}}}{3R}; \quad I_{\text{BX}\,n-1} = \frac{U_{\text{off}}}{6R}.$$

Вклад старшего  $a_{n-1}$ -го разряда в выходной сигнал ЦАП

$$U_{\mathtt{Bbix}\,n-1} = -I_{\mathtt{Bx}\,n-1} \cdot 3R = -\frac{U_{\mathtt{on}}}{6R} \cdot 3R = -\frac{U_{\mathtt{on}}}{2}.$$

 $\Gamma$ лава 10



Рис. 10.6. Схема преобразования цепочки резисторов R-2R



**Рис. 10.7.** Схема преобразования цепочки резисторов R-2R с учетом вклада  $a_{n-1}$  разряда в выходной сигнал ЦАП



Рис. 10.8. Вклад  $a_{n-2}$ -го разряда в выходной сигнал

Пусть  $a_{n-2}=1$ , все остальные равны 0 (рис. 10.8).

Схема преобразования цепочки резисторов R-2R с учетом вклада  $a_{n-2}$ -го разряда в выходной сигнал ЦАП приведена на рис. 10.9.



Рис. 10.9. Схема преобразования цепочки резисторов R-2R с учетом вклада  $a_{n-2}$ -го разряда в выходной сигнал ЦАП

Определим значение входного тока  $I_{\mathtt{BX}\,n-2}$  с учетом вклада  $a_{n-2}$  разряда в выходной сигнал ЦАП:

$$I_{n-2} = \frac{U_{\text{off}}}{2R + R} = \frac{U_{\text{off}}}{3R}; \quad I'_{n-2} = \frac{I'_{n-2}}{2} = \frac{U_{\text{off}}}{6R};$$

$$I_{\text{BX}\,n-2} = \frac{I'_{n-2}}{2} = \frac{U_{\text{off}}}{12R};$$

Вклад (n-2)-го разряда в выходной сигнал ЦАП с матрицей R-2R

$$U_{\text{вых }n-2} = -I_{\text{вх }n-2} \cdot 3R = -\frac{U_{\text{оп}}}{12R} \cdot 3R = -\frac{U_{\text{оп}}}{4}.$$

По аналогии можно рассчитать выходные напряжения с учетом вклада следующих разрядов в выходной сигнал ЦАП:

$$U_{\text{Bых }n-3} = -\frac{U_{\text{off}}}{8}; \quad U_{\text{Bых }n-4} = -\frac{U_{\text{off}}}{13}; \quad \dots \quad U_{\text{Bых }0} = -\frac{U_{\text{off}}}{2^0}.$$

Тогда итоговый выходной сигнал ЦАП с учетом вклада всех разрядов можно определить по следующему выражению:

$$\begin{split} U_{\text{Bbix}} &= -\left(a_{n-1}\frac{U_{\text{off}}}{2} + a_{n-2}\frac{U_{\text{off}}}{2^2} + \ldots + a_0\frac{U_{\text{off}}}{2^n}\right) = \\ &= -\frac{U_{\text{off}}}{2^n} \underbrace{\left(a_{n-1} \cdot 2^{n-1} + a_{n-2} \cdot 2^{n-2} + \ldots + a_0\right)}_{N_{\text{Bx}}} = \frac{U_{\text{off}}}{2^{n-1}R} \sum_{i=0}^{n-1} a_i \cdot 2^i = \\ &= \frac{U_{\text{off}}}{2^n} \sum_{i=0}^{n-1} a_i \cdot 2^i = -\frac{U_{\text{off}}}{2^n} N_{\text{Bx}} = h N_{\text{Bx}}; -\frac{U_{\text{off}}}{2^n} = h = \text{EMP}. \end{split}$$

#### 10.2. Практические схемы ЦАП

Наиболее распространенными структурами являются ЦАП с двоично-взвешенными резисторами и ЦАП с матрицей R–2R.

Обе структуры ЦАП включают: резистивную или транзисторную матрицу для формирования эталонных токов; ключи для коммутации эталонных токов согласно входному коду к общей точке суммирования; операционный усилитель (ОУ) для преобразования тока  $I_N$  в выходное напряжение; вспомогательные схемы для согласования с входными уровнями сигналов; стабилизированный источник опорного напряжения  $U_{\rm on}$ .

Резистивные матрицы строят или из набора двоично-взвешенных по номиналам резисторов или в виде лестничной (многозвенной) цепочки резисторов лишь двух номиналов R–2R. Схема ЦАП с резистивной матрицей на основе двоично-взвешенных



Рис. 10.10. Схема ЦАП с двоично-взвешенными резисторами

сопротивлений вида  $R-2R-\ldots-2^{n-1}R$  приведена на рис. 10.10. В этой схеме сопротивление резисторов матрицы удваивается при переходе от старшего разряда к младшему, а эталонные токи уменьшаются в два раза. Например, если для первого, самого старшего разряда принимают значение тока  $I_8=1$  мA, то для второго разряда  $I_7=0.5$  мA, для третьего  $I_6=0.25$  мA и т. д.

Ключи  $K_1 \dots K_n$  коммутационной матрицы управляются уровнями напряжений, отображающими биты 0 и 1 соответствующих разрядов входного кода. Источник опорного напряжения  $U_{\text{оп}}$  чаще всего бывает внешним, однако в некоторых случаях его встраивают в микросхему ЦАП. На входе ОУ всегда имеется практически нулевой потенциал, поэтому суммирование разрядных токов определяется следующим соотношением:

$$I_N = a_{n-1} \frac{U_{\text{ord}} 2^{n-1}}{2^{n-1} R} + a_{n-2} \frac{U_{\text{ord}} 2^{n-2}}{2^{n-1} R} + \dots a_0 \frac{U_{\text{ord}} 2^0}{2^{n-1} R}, \tag{10.5}$$

или

$$I_N = \frac{U_{\text{or}}}{2^{n-1}R} (a_{n-1}2^{n-1} + a_{n-2}2^{n-2} + \dots + a_02^0) = \frac{U_{\text{or}}}{2^{n-1}R} N.$$
 (10.6)

Напряжение на выходе ЦАП определяется по следующему

выражению:

$$U_{\text{BMX}} = -I_N R_{\text{oc}} = -\frac{U_{\text{on}} R_{\text{oc}}}{2^{n-1} R} N,$$
 (10.7)

где  $R_{\rm oc}$  — сопротивление в цепи обратной связи усилителя.

Так как сопротивление  $R_{\rm oc}=R/2$ , то выражение (10.7) можно представить в виде

$$U_{\text{Bbix}} = -\frac{U_{\text{off}}}{2^n} N. \tag{10.8}$$

Основным недостатком данной структуры ЦАП является огромный диапазон сопротивлений матрицы, особенно при большой разрядности входного кода. В ЦАП с матрицей R–2R этот недостаток устранен. Схема ЦАП на основе лестничной матрицы R–2R приведена на рис. 10.11.



Рис. 10.11. Схема ЦАП с матрицей R–2R

В данной схеме используются резисторы только двух номиналов, с помощью которых реализуются выражения (10.7) и (10.8), т.е. при переходе от старшего разряда к младшему эталонный ток уменьшается в два раза.

При работе ЦАП с матрицей R–2R сначала учитывают вклад старшего разряда при включенном ключе  $K_n$  (рис. 10.12). В результате заземленное сопротивление 2R является результатом свертки разрядных резисторов младших разрядов матрицы. Так как в точке суммирования ОУ потенциал приблизительно равен нулю (виртуальная «земля»), то ток разряда  $I_{n-1}$  и выходное напряжение ЦАП  $U_{\rm BMX}$  n-1 равны:

$$I_{n-1} = \frac{U_{\text{off}}}{6R}; \quad U_{\text{Bbix } n-1} = -I_{n-1}R_{\text{oc}} = -I_{n-1} \cdot 3R = -\frac{U_{\text{off}}}{2}.$$
 (10.9)

При включении только ключа  $K_{n-1}$  следующего разряда (рис. 10.13) вклад (n-2)-го разряда в величину тока  $I_{n-2}$  со-



Рис. 10.12. Расчет ЦАП с матрицей R–2R при включенном ключе  $K_n$ 

**Рис. 10.13.** Расчет ЦАП с матрицей R–2R при включенном ключе  $\mathbf{K}_{n-1}$ 

ставит

$$I_{n-2} = \frac{U_{\text{or}}}{12R},\tag{10.10}$$

что соответствует величине

$$U_{\text{Bbix}\,n-2} = -I_{n-2} \cdot 3R = -\frac{U_{\text{off}}}{12R} \cdot 3R = -\frac{U_{\text{off}}}{4}.$$
 (10.11)

Осуществляя аналогичные процессы включения разрядов ЦАП и вычисляя их вклад в выходное напряжение ЦАП путем свертки сопротивлений матрицы R–2R от ее заземленного резистора 2R и от резистора 2R, подключенного к инвертирующему входу ОУ, к узлу матрицы, соответствующему включенному  $(a_i=1)$  разряду ЦАП, а затем производя суммирование на входе всех разрядных токов и преобразование их в выходное напряжение  $U_{\text{вых}}$ , можно окончательно получить функцию преобразования ЦАП:

$$U_{\text{вых}} = -\left(a_{n-1}\frac{U_{\text{оп}}}{2} + a_{n-2}\frac{U_{\text{оп}}}{4} + \dots + a_0\frac{U_{\text{оп}}}{2^n}\right),\tag{10.12}$$

или

$$U_{\text{вых}} = -\frac{U_{\text{оп}}}{2^n} (a_{n-1} 2^{n-1} + a_{n-2} 2^{n-2} + \dots + a_0 2^0). \tag{10.13}$$

В итоге получим:

$$U_{\text{Bbix}} = -\frac{U_{\text{off}}}{2^n} N. \tag{10.14}$$

Выражение (10.14) получено в предположении идеальности всех элементов схемы. Для быстродействующих ЦАП токовые ключи строят на диодах и биполярных транзисторах; для преобразователей среднего и низкого быстродействия используют ключи на КМОП-структурах.

### 10.3. Реализация практических схем ЦАП

Пакет Місго-Сар имеет в базе своих элементов уже готовые модели ЦАП с разрядностью 4, 8, 12 и 16 битов. Они расположены в разделе «Digital Primitives  $\rightarrow$  DtoA Converters» («Цифровые элементы  $\rightarrow$  ЦАП»). Пример на основе восьмиразрядной модели приведен на рис. 10.14.



 ${
m Puc.}\ 10.14.$  Схема ЦАП на основе встроенной модели в Micro-Cap

В качестве источника цифрового кода выступает элемент «Fixed Digital», который может быть найден в разделе «Digital Primitives  $\rightarrow$  Stimulus Generators» («Цифровые элементы  $\rightarrow$  Стимулирующие воздействия»). Параметром для источника выступают цифры 0 или 1, которые обозначают нулевой или единичный уровень цифрового сигнала соответственно.

### 10.4. Порядок выполнения

- 1. Соберите схему в соответствии с рис. 10.3.
- $1.1.\ B$  качестве операционного усилителя следует использовать элемент «Оратр» с моделью «LF411A».
- 1.2. Для установки узла вывода «Out» следует переключиться из режима выбора «Select Mode» ightharpoonup 
  ig

1.3. В качестве ключей следует использовать элемент «Animated SPDT Switch», который находится в разделе «Animation».

- 1.4. Установите напряжение батареи  $U_{\rm on}$  равным 15 В.
- 2. Установите переключатели К1–К8 в положения, соответствующие первой строке табл. 10.1.
  - 3. Проведите анализ.
- 3.1. Запустите анализ переходных процессов с помощью пункта меню «Analysis  $\to$  Transient...» (Alt + 1).
- 3.2. В открывшемся окне «Transient Analysis Limits» установите параметры в соответствии с рис. 10.15.



Рис. 10.15. Окно «Transient Analysis Limits»

| Nº | Входной код $N$ |    |    |    |    |    | $U_{\mathtt{B}\mathtt{b}\mathtt{i}\mathtt{X}}$ |    |    |
|----|-----------------|----|----|----|----|----|------------------------------------------------|----|----|
|    | K1              | K2 | K3 | K4 | K5 | K6 | K7                                             | K8 | 22 |
| 1  | 0               | 0  | 0  | 0  | 0  | 0  | 0                                              | 0  |    |
| 2  | 0               | 0  | 0  | 0  | 0  | 0  | 0                                              | 1  |    |
| 3  | 0               | 0  | 0  | 0  | 0  | 0  | 1                                              | 0  |    |
| 4  | 0               | 0  | 0  | 0  | 0  | 0  | 1                                              | 1  |    |
| 5  | 0               | 0  | 0  | 0  | 0  | 1  | 0                                              | 0  |    |
| 6  | 0               | 0  | 0  | 0  | 0  | 1  | 0                                              | 1  |    |
| 7  | 0               | 0  | 0  | 0  | 0  | 1  | 1                                              | 0  |    |
| 8  | 0               | 0  | 0  | 0  | 0  | 1  | 1                                              | 1  |    |
| 9  | 0               | 0  | 0  | 0  | 1  | 0  | 0                                              | 0  |    |
| 10 | 0               | 0  | 0  | 0  | 1  | 0  | 0                                              | 1  |    |

Таблица 10.1

- 3.3. Нажмите кнопку «Run» для запуска.
- 3.4. В открывшейся вкладке вы увидите график зависимости напряжения выхода от времени.
- 3.5. Запишите напряжение  $U_{\text{вых}}$  на выходе ЦАП в соответствующий столбец таблицы.

- 3.6. Для завершения анализа и возвращения к редактированию схемы следует выбрать пункт меню «AC  $\to$  Exit Analysis» (F3).
  - 4. Повторите пп. 1-3 для оставшихся строк табл. 10.1.
  - 5. Повторите пп. 1-3 для всех строк табл. 10.2.
  - 6. Повторите пп. 1-5 для схемы на рис. 10.4.
  - 7. Повторите пп. 1–6 с напряжением  $U_{\text{оп}}$ , равным 20 В.

Таблица 10.2

| Nº | Входной код $N$ |    |    |    |    |    | $U_{\mathtt{BMX}}$ |    |        |
|----|-----------------|----|----|----|----|----|--------------------|----|--------|
|    | K1              | K2 | K3 | K4 | K5 | K6 | K7                 | K8 | o bbix |
| 1  | 0               | 0  | 0  | 0  | 0  | 0  | 0                  | 1  |        |
| 2  | 0               | 0  | 0  | 0  | 0  | 0  | 1                  | 0  |        |
| 3  | 0               | 0  | 0  | 0  | 0  | 1  | 0                  | 0  |        |
| 4  | 0               | 0  | 0  | 0  | 1  | 0  | 0                  | 0  |        |
| 5  | 0               | 0  | 0  | 1  | 0  | 0  | 0                  | 0  |        |
| 6  | 0               | 0  | 1  | 0  | 0  | 0  | 0                  | 0  |        |
| 7  | 0               | 1  | 0  | 0  | 0  | 0  | 0                  | 0  |        |
| 8  | 1               | 0  | 0  | 0  | 0  | 0  | 0                  | 0  |        |



Рис. 10.16. Параметры модели ЦАП

 $\Gamma$ лава 10

- 8. Соберите схему в соответствии с рис. 10.7.
- 8.1. В качестве ЦАП используйте восьмиразрядную модель «DtoA8».
- 8.2. Установите параметры модели ЦАП в соответствии с рис. 10.16.
  - 8.3. Установите напряжение батареи  $U_{\rm on}$  равным 10 В.
  - 9. Проведите действия, аналогичные пп. 1-7.

В качестве «ключей» выступает параметр «Value» источника «Fixed Digital».

- 10. Составьте отчет по следующим пунктам:
- а) титульный лист по ГОСТ;
- б) цель работы, схемы исследуемых ЦАП, основные соотношения для их расчета;
  - в) экспериментальные данные;
  - г) графики зависимостей  $U_{\text{вых}} = f(N)$ ;
  - д) проверка результатов проведенных исследований;
  - е) выводы по результатам проведенных исследований.

### Контрольные вопросы

- 1. Определение и назначение ЦАП.
- 2. Области применения ЦАП.
- 3. Принцип преобразования цифрового кода в напряжение.
- 4. Основные параметры ЦАП.
- 5. Алгоритм работы ЦАП с двоично-взвешенными резисторами.
  - 6. Алгоритм работы ЦАП с матрицей R-2R.
- 7. Какую функцию в схемах ЦАП выполняет операционный усилитель?

# 11 моделирование и анализ триггеров

Целью главы является изучение принципов функционирования и проектирования триггеров и их практических схем с помощью ППП Micro-Cap.

### 11.1. Условное обозначение и классификация триггеров

Триггер — логическое электронное устройство, способное длительное время оставаться в одном из двух возможных устойчивых состояний: «0» или «1». Триггеры составляют основу функциональных узлов последовательного типа. Основное назначение триггера — хранение двоичной информации.

На рис. 11.1 приведены условные обозначения триггеров на схемах.



Рис. 11.1. Условные обозначения триггеров на схемах: a — однотактный;  $\delta$  — двухтактный

Обозначения выводов триггеров на рис. 11.1 выглядят следующим образом:

- Q прямой выход триггера;
- ullet  $ar{Q}$  инверсный выход триггера;
- $\bullet$  С вход синхронизации;
- Х1, Х2 информационные входы триггера;
- S (Set) вход асинхронной установки триггера в состояние \*1»;
- R (Reset) вход асинхронной установки триггера в состояние «0».

По схемотехническому исполнению и назначению триггеры можно классифицировать по следующим основным группам.

По выполняемым функциям триггеры подразделяются:

 $\bullet$  на RS-триггеры;

- *JK*-триггеры;
- D-триггеры;
- Т-триггеры.

По типу синхронизации триггеры подразделяются:

- на синхронные в этом случае информация с входа заносится принудительно под воздействием синхронизирующего импульса;
- асинхронные в этом случае информация с входа заносится в триггер без синхронизирующего импульса.

По числу ступеней запоминания триггеры подразделяются:

- на однотактные (одноступенчатые);
- двухтактные (двухступенчатые). По виду управления триггеры подразделяются:
- на триггеры со статическим управлением (потенциалом);
- триггеры с динамическим управлением.

#### 11.2. Практические схемы триггеров

#### 11.2.1. Практические схемы RS-триггера

RS-триггером называется логическое устройство с двумя устойчивыми состояниями, имеющее два информационных входа R и S такие, что при комбинации входных сигналов S=1 и R=0 триггер принимает состояние «1» (Q=1), а при комбинации входных сигналов S=0 и R=1 триггер принимает состояние «0» (Q=0).

Практические схемы однотактного асинхронного RSтриггера. Данный триггер может быть реализован на логических элементах «Или-Не», «И-Не». Практические схемы однотактного асинхронного RS-триггера приведены на рис. 11.2.

Закон функционирования однотактного асинхронного RS-триггера с прямыми входами отображен в таблице переходов данного триггера (табл. 11.1).

Таблица 11.1

| R | S | $Q_{t+1}$                                          | Примечание             |
|---|---|----------------------------------------------------|------------------------|
| 0 | 0 | $egin{array}{c} Q_t \ 1 \ 0 \ 	ext{x} \end{array}$ | Хранение               |
| 0 | 1 |                                                    | Установка в «1»        |
| 1 | 0 |                                                    | Установка в «0»        |
| 1 | 1 |                                                    | Запрещенная комбинация |



Рис. 11.2. Практические схемы однотактного асинхронного RS-триггера: a — на элементах «Или-Не»;  $\delta$  — на элементах «И-Не»;  $\epsilon$  — на микросхеме RS-триггера из библиотеки Digital primitives

Установка тригтера происходит высоким уровнем, т. е. уровнем логической «1». Табл. 11.1 соответствует следующее характеристическое уравнение:

$$Q_{t+1} = R_t \vee \overline{S_t \vee Q_t}. \tag{11.1}$$

Практические схемы синхронного RS-триггера. Практические схемы однотактного синхронного RS-триггера приведены на рис. 11.3.



Рис. 11.3. Практические схемы однотактного синхронного RS-триггера: a — на элементах «И-Не»;  $\delta$  — на микросхеме RS-триггера



Рис. 11.4. Практические схемы двухтактного синхронного RS-триггера: a — на элементах «И-Не»;  $\delta$  — на двух микросхемах RS-триггера

Практические схемы двухтактного синхронного RS-триггера приведены на рис. 11.4.

В отличие от асинхронного RS-триггера данный триггер на каждом информационном входе имеет дополнительные схемы совпадения, первые входы которых объединены и на них подаются синхронизирующие сигналы. Вторые входы схем сравнения являются информационными. Таким образом, наличие схем совпадения определяет то обстоятельство, что триггер будет срабатывать от сигналов R и S только при наличии синхронизирующего импульса. Характеристическое уравнение синхронного RS-триггера с прямыми входами можно представить в следующем виде:

$$Q_{t+1} = C_t S_t \vee \overline{C_t R_t} Q_t. \tag{11.2}$$

По выражению (11.2) можно составить таблицу переходов данного триггера (табл. 11.2).

Устойчивая работа однотактных *RS*-триггеров в произвольной схеме возможна только в случае, если занесение в триггер информации выполняется после завершения передачи информации о прежнем его состоянии в другой триггер. Это можно обеспечить при использовании двух серий синхроимпульсов, находящихся в противофазе. Для этого при построении схемы используют два однотактных *RS*-триггера и дополнительный инвертор в цепи синхронизации.

Таблица 11.2

|     | t |     | t+1                                                           |
|-----|---|-----|---------------------------------------------------------------|
| C   | S | R   | $Q_{t+1}$                                                     |
| C 0 | 0 | R 0 | $Q_{t+1}$ $Q_{t}$ $Q_{t}$ $Q_{t}$ $Q_{t}$ $Q_{t}$ $Q_{t}$ $0$ |
| 0   | 0 | 1   | $Q_t$                                                         |
| 0   | 1 | 0   | $Q_t$                                                         |
| 0   | 1 | 1   | $Q_t$                                                         |
| 1   | 0 | 0   | $Q_t$                                                         |
| 1   | 0 | 1   | 0                                                             |
| 1   | 1 | 0   | 1                                                             |
| 1   | 1 | 1   | х                                                             |

### 11.2.2. Практические схемы D-триггера

D-триггер предназначен для хранения цифровой информации, а также реализует функцию временной задержки входного сигнала. Следует отметить, что асинхронный D-триггер не нашел практического применения, так как его выходной сигнал повторяет его входной сигнал. Данный триггер в отличие от RS-триггера имеет только два режима:

- установка триггера в логическую «1»;
- установка триггера в логический «0».

Наибольшее применение из D-триггеров нашли практические схемы синхронного D-триггера. Характеристическое уравнение синхронного триггера можно представить в следующем виде:

$$Q_{t+1} = \overline{C_t Q_t} \vee C_t D_t. \tag{11.3}$$

Из выражения (11.3) видно, что при наличии синхронизирующего сигнала (C=1) триггер переходит в состояние  $Q_{t+1}=D_t$ , а при отсутствии тактирующего сигнала (C=0) триггер сохраняет предыдущее состояние.

Однотактный **D**-триггер. Данный D-триггер задерживает распространение входного сигнала на время, достигающее величины паузы между синхросигналами. Практическая схема синхронного однотактного D-триггера приведена на рис. 11.5.

Синхронный двухтактный D-триггер. Данный D-триггер задерживает распространение входного сигнала на время, достигающее величины периода синхронизируемых импульсов. Практическая схема синхронного двухтактного D-триггера приведена на рис. 11.6.



Рис. 11.5. Практическая схема синхронного однотактного D-триггера



**Рис. 11.6.** Практическая схема синхронного двухтактного D-триггера

#### 11.2.3. Практические схемы ЈК-триггера

JK-триггером называется логическое устройство с двумя устойчивыми состояниями и двумя информационными входами J и K, которое при комбинации входных сигналов J=1 и K=1 осуществляет инверсию предыдующего состояния  $(Q_{t+1}=Q_t)$ , а в остальных случаях функционирует в соответствии с таблицей истинности синхронного RS-триггера, при этом вход J эквивалентен входу S, а вход K — входу R.

Таблица 11.3

| t |   | t+1              | Примечание      |  |  |
|---|---|------------------|-----------------|--|--|
| J | K | $Q_{t+1}$        | Примечание      |  |  |
| 0 | 0 | $Q_t$            | Хранение        |  |  |
| 0 | 1 | 0                | Установка в «0» |  |  |
| 1 | 0 | 1                | Установка в «1» |  |  |
| 1 | 1 | $\overline{Q_t}$ | Инверсия        |  |  |

Характеристическое уравнение JK-триггера можно записать в следующем виде:

$$Q_{t+1} = K_t Q_t \vee J_t Q_t. \tag{11.4}$$

Минимизирующая таблица переходов JK-триггера приведена в табл. 11.3.

Из табл. 11.3 можно сделать следующие выводы:

- все комбинации на входах J и K разрешены и приводят к различным состояниям, т.е. отсутствует запрещенное состояние в отличие от RS-триггера;
- равенство  $Q_{t+1} = \overline{Q_t}$  означает, что состояние триггера при поступлении очередного тактового импульса меняется на противоположное;

Таблица 11.4

t + 1

 $Q_{t+1}$ 

 $Q_t$ 

t

• вход J — вход установки триггера в состояние «1», вход K — вход установки триггера в состояние «0».

JK-триггер является самым универсальным триггером. Данный триггер удобен тем, что на его основе при различных вариантах подключения входов можно получить схемы, работающие как RS-триггер, D-триггер и T-триггер.

#### 11.2.4. Практические схемы Т-триггера

T-триггером, или триггером со счетным входом, называют логическое устройство с двумя устойчивыми состояниями и одним входом T, изменяющее свое состояние на противоположное при поступлении на вход T управляющего или счетного сигнала.

Функционирование T-триггера описывается следующим характеристическим уравнением:

$$Q_{t+1} = Q_t \overline{T_t} \vee Q_t T_t.$$
 (11.5) Т

ржению (11.5) можно составить

По выражению (11.5) можно составить таблицу переходов (табл. 11.4), из которой

видно, что при поступлении сигнала на вход T триггер меняет свое состояние на противоположное.

Т-триггер можно использовать как делитель частоты:  $f_{\scriptscriptstyle \mathrm{BbIX}} = f_{\scriptscriptstyle \mathrm{BX}}/2.$ 

**Асинхронный Т-триггер.** Практическая схема асинхронного T-триггера на основе двухтактного RS-триггера приведена на рис. 11.7.

Работа данной схемы состоит в следующем: при подаче на вход сигнала T=1 происходит запись информации в первую ступень триггера (состояние, противоположное ранее хранимо-



Рис. 11.7. Практическая схема асинхронного Т-триггера

му). Так как триггер двухступенчатый, то и сигнал на выходе изменится только при завершении сигнала T=1, т.е. при переходе сигнала T из состояния логической «1» в состояние логического «0».

**Синхронный Т-триггер.** Практическая схема синхронного T-триггера на основе двухтактного RS-триггера приведена на рис. 11.8.



Рис. 11.8. Практическая схема синхронного Т-триггера

Работа данной схемы состоит в следующем: запись информации в первую ступень триггера происходит при сигнале C=1, а смена состояния триггера, т. е. запись во вторую ступень, — при переходе сигнала синхронизации с C=1 в C=0. При входном сигнале T=1 состояние триггера меняется на противоположное, а при сигнале T=0— не изменяется.

### 11.3. Порядок выполнения

- 1. Соберите схемы в соответствии с рис. 11.2.
- 1.2. Для установки узла ввода «In» и вывода «Out» следует переключиться из режима выбора «Select Mode» в текстовой режим «Text Mode»  $\mathbf{T}$  (Ctrl + T), щелкнуть левой кнопкой мыши в свободной от схемы области, набрать текст-название узла в поле ввода, переключиться в исходный режим «Select Mode» (Ctrl + E) и перетащить созданную текстовую метку к требуемому месту на схеме. Для того чтобы проставить номера узлов в схеме, нажмите на пиктограмму  $\mathbf{T}$ .

Таблица 11.5 Параметры программируемых источников тока (Digital Stimulus)

| Название<br>схемы                          | Свойства моделей источников импульсного сигнала                                                                                                                  |                                                                                          |                                                                                                                                                             |                                                                                                         |  |
|--------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------|--|
| Однотактный асинхронный <i>RS</i> -триггер | .DEFINE Set<br>+0uS 0<br>+LABEL=ST1<br>++0uS 1<br>++1.5uS 0<br>++1.5uS 0<br>++5.5uS 0<br>++6uS 1<br>++7.5us 0<br>++1.5us 1<br>++3us 0<br>++3us 1<br>++0uS GOTO S | ST1-1 TIMES                                                                              | .define<br>+0uS 0<br>+LABE<br>++0uS<br>++1.5u;<br>++1.5u;<br>++6us<br>++0.5u;<br>++3us<br>++3us<br>++3us<br>++3us<br>++1.5u;<br>++1.5u;<br>++1.5u;<br>++0uS | L=ST1  1 S 1 S 0 1 S 0 S 0 1 0 1 0 1 0 s 1                                                              |  |
| Однотактный синхронный <i>RS</i> -триггер  | .DEFINE RES +0uS 0 +LABEL=ST3 ++1.5uS 0 ++1.5uS 1 ++1.5us 0 ++3uS GOTO ST3-1 TIMES                                                                               | .DEFINE C<br>+0uS 0<br>+LABEL=ST<br>++0.6uS 1<br>++0.3uS 0<br>++0.5uS GO'<br>ST2-1 TIMES | ГО                                                                                                                                                          | .DEFINE SET<br>+0uS 0<br>+LABEL=ST1<br>++1.5uS 1<br>++1.5uS 0<br>++1.5uS 1<br>++3uS GOTO ST1-1<br>TIMES |  |
| Двухтактный синхронный <i>RS</i> -триггер  | .DEFINE<br>RES<br>+0uS 0<br>+LABEL=ST3<br>++1.5uS 0<br>++1.5uS 1<br>++1.5us 0<br>++3uS GOTO<br>ST3-1 TIMES                                                       | Источник на входе<br>C:<br>Param:<br>ZEROWIDTH=0.6u<br>Param:<br>ONEWIDTH=0.3u           |                                                                                                                                                             | SET Param: ZEROWIDTH=1.5u Param: ONEWIDTH=1.5u                                                          |  |
| Синхронный однотактный $D$ -триггер        | Задержі                                                                                                                                                          | Задержки подбираются экспериментально                                                    |                                                                                                                                                             |                                                                                                         |  |

- 1.3. При проектировании практических схем триггеров воспользуйтесь элементами из табл. 11.6.
  - 2. Проведите анализ.

#### Окончание табл. 11.5

| Название<br>схемы                      | Свойства моделей источников импульсного<br>сигнала                                                                                                                             |                                                         |  |  |
|----------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------|--|--|
| Синхронный двухтактный $D$ -триггер    | .DEFINE D1 +0uS 0 +LABEL=ST ++0uS 0 ++0.25uS 1 ++0.25uS 0 ++0.75U 1 ++0.25u 0 ++0.5U 0 ++0.5U 0 ++0.5U 0 ++0.25u 1 ++0.75U 0 ++0.25u 1 ++0.75U 0 ++0.25u 1 ++0.25u 0 ++0.25u 0 | Источник X2:<br>Param:Zerowidth=1U<br>Param:Onewidth=1U |  |  |
| Асинхронный и синхронный $T$ -триггеры | Задержки подбираютс                                                                                                                                                            | я экспериментально                                      |  |  |

- 2.1. Вызовите анализ переходных процессов с помощью пункта меню «Analysis  $\to$  Transient...» (Alt + 1).
- 2.2. В открывшемся окне «Transient Analysis Limits» установите параметры в соответствии с рис. 11.9.



Рис. 11.9. Окно «Transient Analysis Limits»

- 2.3. Нажмите кнопку «Run» для запуска.
- 2.4. В открывшейся вкладке вы увидите временные диаграммы работы данной схемы.

Таблица 11.6 Графические элементы при проектировании схем (модели Digital Primitives)

| Графический элемент | Назва                              | ание элемента                               |  |
|---------------------|------------------------------------|---------------------------------------------|--|
| Out                 | Fixed Digital                      | Постоянный источник цифрового сигнала       |  |
| Out Out             | DClock                             | Генератор цифрового                         |  |
|                     | Stim1                              | Программируемый генератор цифрового сигнала |  |
| GATE                | Gated Flip-Flop/<br>Latches (SRFF) | RS-триггер                                  |  |
| R CLRS OB           |                                    |                                             |  |
| In Out              | Inverter                           | Логическое «He»                             |  |
| int Out             | And2                               | Логическое «2И»                             |  |
| ind Out             | Nand2                              | Логическое «2И-Не»                          |  |
| in0<br>in1          | Or2                                | Логическое «2Или»                           |  |
| int Out             | Nor2                               | Логическое «2Или-He»                        |  |

- 2.5. Для завершения анализа и возвращения к редактированию схемы следует выбрать пункт меню «Transient  $\rightarrow$  Exit Analysis» (F3).
- 3. Зарисуйте и проанализируйте полученные временные диаграммы.
  - 4. Повторите пп. 1-3 для схем на рис. 11.3-11.8.
- 5. По полученным временным диаграммам исследуемых схем триггеров составьте таблицы переходов и запишите характеристические уравнения.
  - 6. Составьте отчет по следующим пунктам:
  - а) титульный лист по ГОСТ;
- б) цель работы, исследуемые схемы триггеров, характеристические уравнения их функционирования;
  - в) экспериментальные данные;
  - г) проверка результатов проведенных исследований;
  - д) выводы по работе.

### Контрольные вопросы

- 1. Определение и условное обозначение триггера.
- 2. Классификация триггеров.
- 3. Практическое применение триггеров.
- 4. Чем определяется быстродействие триггера?
- 5. В чем различие между асинхронным и синхронным RS-триггерами?
  - 6. Практическое применение D-триггеров.
- 7. Каким преимуществом обладает двухступенчатый триггер?
- 8. Объясните процесс использования T-триггера как делителя частоты.
  - 9. Принцип работы схем выпрямления напряжения.
- 10. Принцип работы схемы стабилизации переменного напряжения.

# 12 МОДЕЛИРОВАНИЕ И АНАЛИЗ ЦИФРОВЫХ СХЕМ УНИВЕРСАЛЬНЫХ РЕГИСТРОВ

Целью главы является изучение принципов функционирования и проектирования цифровых регистров, а также их практических схем с помощью ППП Micro-Cap.

### 12.1. Условное обозначение и классификация регистров

Регистрами называются цифровые логические устройства, предназначенные для преобразования и хранения цифровой информации. Условно-графические обозначения регистров приведены на рис. 12.1.



Рис. 12.1. Условно-графические обозначения регистров: a — параллельный четырехразрядный;  $\delta$  — последовательный (сдвиг вправо);  $\epsilon$  — N-разрядный реверсивный

По виду преобразования информации регистры делятся:

- на выполняющие арифметические операции (сдвиг на один или несколько разрядов, что эквивалентно умножению на  $2^n$ , где n число разрядов);
- осуществляющие инверсию цифрового кода;
- выполняющие преобразование сигнала из последовательной формы в параллельную и наоборот.
  По назначению регистры делятся:
- на регистры хранения;

- регистры сдвига;
- регистры последовательного приближения для АЦП. Регистры хранения можно подразделить:
- на статические регистры построены на триггерах и могут хранить информацию в течение любого времени;
- динамические регистры, которые могут хранить информацию в течение определенного интервала времени, а затем происходит обновление информации.

Регистры сдвига можно подразделить:

- по направлению сдвига записываемой информации:
  - а) регистры, выполняющие прямой сдвиг;
  - б) регистры, выполняющие обратный сдвиг;
  - в) регистры, выполняющие реверсивный сдвиг;
- по способу записи информации:
- а) регистры, выполняющие последовательную запись информации по одному входу;
- б) регистры, выполняющие параллельную запись информации по всем входам параллельно;
- в) регистры, выполняющие последовательно-параллельную запись информации;
  - по способу считывания информации:
    - а) регистры последовательного считывания информации;
    - б) регистры параллельного считывания информации;
- в) регистры последовательно-параллельного считывания информации.

#### 12.2. Практические схемы регистров

### 12.2.1. Схема параллельного регистра на D-триггерах

Практическая схема параллельного регистра на D-триггерах приведена на рис. 12.2. Принцип работы данной схемы заключается в следующем: перед началом работы триггеры обнуляются (за обнуление отвечает вход R); далее входной сигнал подается на вход DI и поступает на D-входы триггеров одновременно (параллельно заносится информация). Входной код регистра записывается в первые ступени триггеров при высоком уровне сигнала синхронизации (C=1), по окончании сигнала синхронизации код переписывается во вторые ступени триггеров и появляется на выходах Q0, Q1, Q2 и Q3.

Временные диаграммы работы схемы параллельного регистра на D-триггерах приведены на рис. 12.3.



Рис. 12.2. Схема параллельного регистра на D-триггерах



**Рис. 12.3.** Временные диаграммы работы схемы параллельного регистра на D-триггерах

### 12.2.2. Схема последовательного регистра на D-триггерах (сдвиг вправо)

Практическая схема последовательного регистра на D-триггерах приведена на рис. 12.4. Входной сигнал подается сначала на первый триггер, затем через промежуток времени на второй и так далее — последовательно на каждый триггер. Сдвиг информации осуществляется вправо.

Временные диаграммы работы схемы данного регистра приведены на рис. 12.5. Входной сигнал появляется на выходе первого триггера Q0 с задержкой, равной периоду синхронизации. На выходе второго триггера Q1 этот же сигнал появляется уже с задержкой в два периода синхросигнала относительно входа регистра. Относительно выхода Q0 первого триггера U1 сигнал появляется с задержкой в один период синхросигнала. Это объясняется тем, что выход Q0 первого триггера U1 является входом второго триггера U2. Таким образом, задержка входного сигнала на каждом триггере составляет величину, равную одному периоду синхросигнала (триггеры двухтактные). Из диаграмм видно,

 $\Gamma$ лава 12



Рис. 12.4. Схема последовательного регистра на D-триггерах (сдвиг вправо)



**Рис. 12.5.** Временные диаграммы работы схемы последовательного регистра на D-триггерах (сдвиг вправо)

что сигнал с выхода Q1 смещен относительно сигнала с выхода Q0 вправо.

### 12.2.3. Схема последовательного регистра на D-триггерах (сдвиг влево)

Практическая схема последовательного регистра на D-триггерах, осуществляющая сдвиг информации влево, приведена на рис. 12.6. Принцип работы данного регистра аналогичен принципу работы предыдущего регистра, однако к особенностям его работы стоит отнести следующее: сигнал подается на вход n-го триггера (при условии, что число триггеров в регистре n), а связи между триггерами устроены таким образом, что сигнал с i-го триггера поступает на (i-1)-й триггер.

Временные диаграммы работы схемы последовательного регистра на D-триггерах, выполняющего сдвиг информации влево, приведены на рис. 12.7.



Рис. 12.6. Схема последовательного регистра на D-триггерах (сдвиг влево)



**Рис. 12.7.** Временные диаграммы работы схемы последовательного регистра на D-триггерах (сдвиг влево)

### 12.2.4. Схема последовательно-параллельного регистра на D-триггерах

Практическая схема последовательно-параллельного регистра на D-триггерах приведена на рис. 12.8. Данный регистр может работать в режимах как параллельного регистра, так и последовательного. В качестве переключателя режимов работы регистра используется вход P. Из приведенной схемы видно, что при подаче на вход P логической «1» регистр считывает информацию с параллельных входов, а при подаче на вход P логического «0» — с последовательного входа.

Временные диаграммы работы схемы последовательно-параллельного регистра на D-триггерах приведены на рис. 12.9. Из диаграмм видно, что при записи информации в регистр выделены два промежутка (интервала) его работы: в первом интервале информация записывается параллельным кодом во все ступени триггеров, а во втором — последовательным кодом.

 $\Gamma$ лава 12



Рис. 12.8. Схема последовательно-параллельного регистра на D-триггерах



**Рис. 12.9.** Временные диаграммы работы схемы последовательно- параллельного регистра на D-триггерах

#### 12.2.5. Схема реверсивного регистра на D-триггерах

Практическая схема реверсивного регистра на D-триггерах приведена на рис. 12.10. Данная схема сочетает в себе принципы работы схемы последовательных сдвиговых регистров, рассмотренных ранее. Вход Р отвечает за направление сдвига: если на



Рис. 12.10. Схема реверсивного регистра на D-триггерах

вход P подается сигнал «0», то осуществляется сдвиг входного кода вправо (код считывается с входа DSR), если же на вход P подается сигнал «1», то осуществляется сдвиг входного кода влево (код считывается с входа DSL).

Временные диаграммы работы схемы реверсивного регистра на D-триггерах приведены на рис. 12.11. Из диаграмм видно, что данный регистр работает в двух режимах в зависимости от временных интервалов: на первом интервале входной код сдвигается вправо, а на втором — влево.



**Рис. 12.11.** Временные диаграммы работы схемы реверсивного регистра на D-триггерах

### 12.2.6. Схема универсального регистра на микросхеме 74АС194

Практическая схема универсального регистра на микросхеме 74AC194 приведена на рис. 12.12. Данная схема выполняет функции всех вышеописанных регистров, состоит из микросхемы 74AC194 с подключенными к ней генераторами сигналов.

В табл. 12.1 приведены различные комбинации входов схемы, соответствующие определенным режимам работы универсального регистра.

Временные диаграммы работы схемы универсального регистра приведены на рис. 12.13. В диаграмме можно выделить три промежутка (интервала) работы схемы: на первом интервале сигнал поступает на входы микросхемы в соответствии с режимом работы «сдвиг влево», на втором интервале в регистр информация записывается параллельным кодом (режим «параллельная запись»), а на третьем интервале входной код считывается и реализуется сдвиг информации вправо (режим «сдвиг вправо»).



Рис. 12.12. Схема универсального регистра на микросхеме 74АС194

Таблица 12.1

| Режим работы                                                            |                       |                       | E                     | Зходы                 |                       |                       |
|-------------------------------------------------------------------------|-----------------------|-----------------------|-----------------------|-----------------------|-----------------------|-----------------------|
|                                                                         | R                     | S1                    | S0                    | DSR                   | DSL                   | PI                    |
| Сдвиг вправо<br>Сдвиг влево<br>Параллельная запись<br>Сброс<br>Хранение | 1<br>1<br>1<br>0<br>1 | 0<br>1<br>1<br>0<br>0 | 1<br>0<br>1<br>0<br>0 | D<br>X<br>X<br>X<br>X | X<br>D<br>X<br>X<br>X | X<br>X<br>D<br>X<br>X |

Примечание: «1» — логическая единица; «0» — логический нуль; X — запрет сигнала; D — кодовая посылка

В табл. 12.3 приведен пример кодирования сигналов для генераторов импульсов, которые подключены к микросхеме 74AC194.



**Рис. 12.13.** Временные диаграммы работы схемы универсального регистра

Таблица 12.2 Пример кодирования сигналов для генератора импульсов (микросхема 74АС194)

| Вход<br>микросхемы | Кодированный<br>сигнал                                                                | Вход<br>микросхемы | Кодированный<br>сигнал                                      |
|--------------------|---------------------------------------------------------------------------------------|--------------------|-------------------------------------------------------------|
| PI                 | COMMAND = PI<br>.define PI<br>+ 0us 0<br>+ 14us 1<br>+ 16us 0<br>+ 18us 1<br>+ 20us 0 | DSL<br>DSR         | COMMAND = DSL .define DSL + 0us 0 + 6us 1 + 8us 0 COMMAND = |
| S1<br>S0           | COMMAND = S1 .define S1 + 0us 1 + 23us 0 COMMAND = S0                                 |                    | DSR .define DSR + 0us 0 + 24us 1 + 26us 0                   |
|                    | .define S0<br>+ 0us 0<br>+ 12us 1                                                     |                    | <u> </u>                                                    |

#### 12.3. Порядок выполнения

- 1. Соберите схему в соответствии с рис. 12.2.
- 1.1. При проектировании практических схем сумматоров воспользуйтесь элементами из табл. 12.3.
- - 2. Проведите анализ.
- 2.1. Вызовите анализ переходных процессов с помощью пункта меню «Analysis  $\to$  Transient...» (Alt + 1).
- 2.2. В открывшемся окне «Transient Analysis Limits» установите параметры в соответствии с рис. 12.14.
  - 2.3. Нажмите кнопку «Run» для запуска.
- 2.4. В открывшейся вкладке вы увидите временные диаграммы работы данной схемы.
  - 2.5. Для завершения анализа и возвращения к редактиро-

Таблица 12.3 Графические элементы при проектировании схем (модели Digital Primitives)

| Графический элемент           | Название элемента                                             |                                                                   |  |  |
|-------------------------------|---------------------------------------------------------------|-------------------------------------------------------------------|--|--|
| ( TM → Conto                  | Stim1                                                         | Программируемый генератор цифрового сигнала                       |  |  |
| (JULY EUT)                    | DClock                                                        | Генератор цифрового<br>сигнала                                    |  |  |
| > Out                         | Fixed digital                                                 | Постоянный источник цифрового сигнала                             |  |  |
| In Out                        | Inverter                                                      | Логическое «Не»                                                   |  |  |
| ind<br>out                    | Nand2                                                         | Логическое «2И-Не»                                                |  |  |
| Out.                          | Animated Digital<br>Switch                                    | Цифровой переключа-<br>тель сигнала                               |  |  |
| ■ D PRÉB Q ■<br>■ > CURS QB ■ | Edge-Triggered<br>Flip-Flops(DFF)                             | <i>D</i> -триггер                                                 |  |  |
| DSR P1 Q1 P2 Q2 P1 Q3         | 74AC194:4-bit<br>Bidirectional<br>Universal Shift<br>Register | Четырехразрядный двунаправленный универсальный сдвигающий регистр |  |  |

ванию схемы следует выбрать пункт меню «Transient  $\to$  Exit Analysis» (F3).

- 3. Зарисуйте и проанализируйте полученные временные диаграммы.
- 4. Повторите пп. 1–3 для схем на рис. 12.4, 12.6, 12.8, 12.10 и 12.12.
  - 5. По указанию преподавателя выполните пп. 5.1-5.4.
- 5.1. На основе схемы четырехразрядного параллельного регистра на D-триггерах необходимо спроектировать схему пятиразрядного параллельного регистра на D-триггерах и получить



Рис. 12.14. Окно «Transient Analysis Limits»



Рис. 12.15. К заданию п. 5.1

на выходе сигнал в соответствии с рис. 12.15.

- 5.2. На основе схемы четырехразрядного последовательного регистра на D-триггерах, осуществляющего сдвиг информации влево, спроектируйте схему пятиразрядного последовательного регистра на D-триггерах, которая инвертирует входной код. В качестве входного кода задать последовательность импульсов, указанную преподавателем.
- 5.3. Для схемы последовательно-параллельного регистра на D-триггерах спроектируйте схему таким образом, чтобы на временных диаграммах были получены сигналы, осуществляющие запись информации в режимах «сдвиг влево» и «параллельная запись».
- 5.4. На основе микросхем 74AC194 (четырехразрядный универсальный регистр) спроектируйте схему восьмиразрядного универсального регистра.
  - 6. Составьте отчет по следующим пунктам:

- а) титульный лист по ГОСТ;
- б) цель работы, исследуемые практические схемы регистров;
- в) экспериментальные данные;
- г) результатов проведенных исследований;
- д) выводы по работе.

#### Контрольные вопросы

- 1. Определение и условные обозначения регистров.
- 2. Приведите классификацию цифровых схем регистров.
- 3. Поясните принцип функционирования схемы параллельного регистра.
- 4. Поясните принцип функционирования последовательных (сдвиговых) регистров.
- 5. Поясните принцип функционирования последовательно-параллельного и реверсивного регистров.
  - 6. Поясните практическое применение регистров.

# 13 моделирование и анализ счетчиков

Целью главы является изучение принципов функционирования и проектирования счетчиков и их практических схем с помощью ППП Micro-Cap.

### 13.1. Условное обозначение и классификация счетчиков

Счетчиком называется электронное устройство, сигнал на выходе которого в определенном коде отображает число импульсов, поступивших на его счетный вход. На рис. 13.1 приведены условные обозначения счетчиков на схемах.



**Рис. 13.1.** Условные обозначения четырехразрядных счетчиков на схемах: a — двоичный;  $\delta$  — двоично-десятичный

Обозначение выводов счетчика на рис. 13.1 выглядит следующим образом:

- ullet Q0, Q1, Q2, Q3 выходы счетчика в соответствии с разрядом;
- $C(X_{\text{СЧ}})$  счетный вход.

По схемотехническому исполнению и назначению счетчики можно классифицировать по следующим основным группам.

По коэффициенту или модулю счета счетчики подразделяются:

- на двоичные или бинарные;
- двоично-десятичные или декадные;

- с постоянным модулем счета;
- с переменным модулем счета.
  По направлению счета счетчики подразделяются:
- на суммирующие;
- вычитающие;
- реверсивные.

По способу организации внутренних связей счетчики подразделяются:

- на счетчики с последовательным переносом;
- счетчики с параллельным переносом;
- счетчики с комбинированным переносом;
- кольцевые счетчики.

По способу синхронизации счетчики подразделяются:

- на синхронизирующие;
- асинхронные.

В качестве примера простейшего счетчика может служить триггер Т-типа. Один триггер может образовать один разряд счетчика. Триггер, имеющий n разрядов, может образовать n-разрядный счетчик. Так как каждый триггер имеет два устойчивых состояния, то n триггеров имеют  $2^n$  состояний.

Основным параметром любого счетчика является его коэффициент или модуль счета:

$$K_{\text{CY}} = 2^n, \tag{13.1}$$

где  $K_{\mathtt{сч}}$  — максимальное число состояний счетчика, включая нулевое состояние; n — число разрядов счетчика.

Итоговый результат работы счетчика считывается на выходе триггера в двоичном коде:

$$M = Q_{n-1}2^{n-1} + Q_{n-2}2^{n-2} + \dots + Q_02^0.$$
 (13.2)

JK-триггеры работают в режиме T-триггеров, поэтому на их основе можно проектировать любые счетчики в соответствии с приведенной классификацией.

### 13.2. Практические схемы счетчиков

# 13.2.1. Схема асинхронного суммирующего двоичного счетчика с последовательным переносом

Практическая схема асинхронного суммирующего двоичного счетчика с последовательным переносом приведена на рис. 13.2. В данной схеме ЈК-триггеры работают в режиме Т-триггеров.



Рис. 13.2. Практическая схема асинхронного суммирующего двоичного счетчика с последовательным переносом

Срезом каждого входного импульса переключается триггер младшего разряда. Срезом сигнала  $Q_0$  переключается триггер второго разряда и т. д.

Временные диаграммы работы асинхронного суммирующего двоичного счетчика с последовательным переносом приведены на рис. 13.3.



Рис. 13.3. Временные диаграммы работы схемы асинхронного суммирующего двоичного счетчика с последовательным переносом

Анализируя полученные временные диаграммы, можно сделать следующие выводы.

1. Частота импульсов на выходе каждого триггера вдвое меньше числа импульсов на его входе. Это означает, что данный счетчик может использоваться в качестве делителя частоты. Если входной сигнал имеет частоту  $f_{\rm Bx}$ , то на выходе первого триггера частота составит  $f_0 = f_{\rm Bx}/2$ ; на выходе второго триггера

частота составит  $f_1=f_0/2=f_{\rm BX}/4$ ; на выходе третьего триггера частота составит  $f_2=f_1/2=f_0/4=f_{\rm BX}/8$  и т. д. То есть n-разрядный двоичный счетчик делит частоту входных импульсов в  $2^n$  раз.

- 2. В момент, предшествующий переключению очередного триггера, все предыдущие разряды счетчика находятся в единичном состоянии.
- 3. 16-м импульсом счетчик будет переполнен, в результате чего все триггеры установятся на нулевой уровень, т.е. счетчик «обнуляется». 17-м импульсом счетчик заново начинает заполняться.
- 4. Максимальное число импульсов, которое может зафиксировать схема, составляет величину  $2^n-1$ . В приведенном примере n=4 и в счетчик можно записать 15 импульсов.
- 5. Если использовать сигнал переноса, формируемый на выходе, то данный счетчик может посчитать  $2^n$  импульсов.

Таблица 13.1

| Хсч              | $Q_0$                                                    | $Q_1$                                                                                  | $Q_2$                                          | $Q_3$                                          |
|------------------|----------------------------------------------------------|----------------------------------------------------------------------------------------|------------------------------------------------|------------------------------------------------|
| 0                | 0                                                        | 0                                                                                      | 0                                              | 0                                              |
| 1                | 0                                                        | 0                                                                                      | 0                                              | 1                                              |
| 2                | 0                                                        | 0                                                                                      | 1                                              | 0                                              |
| 0<br>1<br>2<br>3 | 0                                                        | 0                                                                                      | 0<br>0<br>1<br>1<br>0<br>0<br>1<br>1<br>0<br>0 | 1<br>0<br>1<br>0<br>1<br>0<br>1<br>0<br>1<br>0 |
| 4<br>5           | 0                                                        | 1                                                                                      | 0                                              | 0                                              |
| 5                | 0                                                        | 1                                                                                      | 0                                              | 1                                              |
| 6                | 0                                                        | 1                                                                                      | 1                                              | 0                                              |
| 6<br>7<br>8<br>9 | 0                                                        | 1                                                                                      | 1                                              | 1                                              |
| 8                | 1                                                        | 0                                                                                      | 0                                              | 0                                              |
| 9                | 1                                                        | 0                                                                                      | 0                                              | 1                                              |
| 10               | 1                                                        | 0                                                                                      | 1                                              | 0                                              |
| 11               | 1                                                        | 0                                                                                      | 1                                              | 1                                              |
| 12               | 1                                                        | 1                                                                                      | 0                                              | 0                                              |
| 13               | 1                                                        | 1                                                                                      | 0                                              | 1                                              |
| 14               | 0<br>0<br>0<br>0<br>0<br>0<br>0<br>1<br>1<br>1<br>1<br>1 | 0<br>0<br>0<br>1<br>1<br>1<br>1<br>0<br>0<br>0<br>0<br>1<br>1<br>1<br>1<br>1<br>1<br>0 | 0<br>0<br>1<br>1<br>0                          | 0<br>1<br>0<br>1                               |
| 15               | 1                                                        | 1                                                                                      | 1                                              | 1                                              |
| 16               | 0                                                        | 0                                                                                      | 0                                              | 0                                              |

Работу данного счетчика отражает его таблица переходов (состояний) — табл. 13.1. По данной таблице можно отметить, что состояние триггеров (разрядов) представляет собой запись числа поступивших импульсов в двоичном коде. В рассмотренном счетчике каждый последующий триггер переключается сигналом переноса, который формируется на выходе предыдущего разряда. Поэтому данный счетчик называется счетчиком с последовательным переносом. К тому же подключение отдельных триггеров происходит последовательно друг за другом (не одновременно, т. е. асинхронно), поэтому данный счетчик также называют асинхронным счетчиком.

### 13.2.2. Схема асинхронного вычитающего двоичного счетчика с последовательным переносом

Практическая схема асинхронного вычитающего двоичного счетчика с последовательным переносом приведена на рис. 13.4.



Рис. 13.4. Практическая схема асинхронного вычитающего двоичного счетчика с последовательным переносом

Данный счетчик строится аналогично суммирующему счетчику, рассмотренному выше. Отличие состоит в том, что на счетный вход триггера i-го разряда ( $i=1,2,3,\ldots,n-1$ , где n — число разрядов счетчика) подается сигнал с инверсного выхода предыдущего разряда.

Триггеры, на которых выполнена рассматриваемая схема, переключаются перепадом сигнала из 1 в 0 на входе. Это означает, что переключение триггера i-го разряда будет происходить при срезе импульса.

Временные диаграммы работы практической схемы асинхронного вычитающего двоичного счетчика с последовательным переносом приведены на рис. 13.5. На данной временной диаграмме с каждым входным импульсом число, записанное в счетчик, уменьшается на единицу. Состояния разрядов счетчика представляют собой двоичную запись линейно убывающих чисел. Также следует обратить внимание, что если при поступлении очередного импульса в счетчике записаны «0», то очередным состоянием схемы будут все «1».

### 13.2.3. Схема синхронизируемого счетчика с параллельным переносом

Практическая схема синхронизируемого счетчика с параллельным переносом приведена на рис. 13.6.

В данной схеме с помощью конъюнкторов организован так называемый сквозной или параллельный перенос. Основной смысл состоит в том, что сигнал переноса поступает на J- и К-входы последующих триггеров только в том случае, если предыдущие находятся в состоянии «1». В данной схеме триггер U12



Рис. 13.5. Временные диаграммы работы схемы асинхронного вычитающего двоичного счетчика с последовательным переносом



Рис. 13.6. Практическая схема синхронизируемого счетчика с параллельным переносом

переключается каждым счетным импульсом, так как на его Ји К-входы постоянно подается 1. Остальные триггеры переключаются счетными импульсами следующим образом: триггер U13 при  $Q_0=1$ ; триггер U14 при  $Q_0=1$  и  $Q_1=1$ ; триггер U15 при  $Q_0=1$ ;  $Q_1=1$  и  $Q_2=1$ .



Рис. 13.7. Временные диаграммы работы схемы синхронизируемого счетчика с параллельным переносом

Достоинством данного счетчика является высокое быстродействие. К недостаткам счетчика следует отнести сложность реализации при большом числе разрядов.

Временные диаграммы работы практической схемы синхронизируемого счетчика с параллельным переносом приведены на рис. 13.7.

#### 13.2.4. Схема асинхронного реверсивного счетчика

На практике часто необходимо, чтобы счетчики обладали способностью выполнять сложение или вычитание, т. е. были реверсивными. В таких счетчиках объединяются схемы суммирующего и вычитающего счетчиков, рассмотренных выше. Практическая схема асинхронного реверсивного счетчика приведена на рис. 13.8.



Рис. 13.8. Практическая схема асинхронного реверсивного счетчика

В данной схеме возможны следующие сигналы на шинах.

- При сигнале на шине запрос/счет = «0» счетчик заблокирован и не работает (ЈК-триггеры работают в режиме хранения информации).
- При сигнале на шине запрос/счет = «1» счетчик работает на сложение или вычитание (ЈК-триггеры работают в режиме Т-триггеров).
- При сигнале на шине сложение/вычитание = «1» счетчик работает на сложение (прямой режим).
- При сигнале на шине сложение/вычитание = «0» счетчик работает на вычитание (обратный режим).

Временные диаграммы работы практической схемы асинхронного реверсивного счетчика приведены на рис. 13.9.

К достоинству асинхронных счетчиков следует отнести простую структуру. К недостаткам асинхронных счетчиков относится следующее.

1. Схемы асинхронных счетчиков имеют достаточно низкое быстродействие, так как при поступлении каждого счетного импульса триггеры переключаются последовательно и к i-разряду

 $\Gamma$ лава 13



Рис. 13.9. Временные диаграммы работы схемы асинхронного реверсивного счетчика

переключающий сигнал проходит через (i-1) предыдущих разрядов. Поэтому интервал между соседними входными импульсами должен превышать  $t_{\rm nep}(n-1)$ , где n — число разрядов счетчика.

2. В ходе переключения младшие разряды принимают уже новые состояния, в то время как старшие еще находятся в прежнем состоянии. То есть при смене одного числа другим счетчик проходит ряд промежуточных состояний, каждое из которых может быть ошибочно принято за двоичный код числа поступивших на вход импульсов.

## 13.2.5. Схема двоично-десятичного счетчика с синхронной схемой управления

Данный вид счетчиков строится на основе двоичного счетчика с добавлением логических связей или дешифраторов. Практическая схема двоично-десятичного счетчика с синхронной схемой управления приведена на рис. 13.10.



Рис. 13.10. Практическая схема двоично-десятичного счетчика с синхронной схемой управления



Рис. 13.11. Временные диаграммы работы схемы двоично-десятичного счетчика с синхронной схемой управления

Временные диаграммы работы практической схемы двоичнодесятичного счетчика с синхронной схемой управления приведены на рис. 13.11.

На приведенной диаграмме видно, что под действием сигнала обратной связи при состоянии на входах счетчика:  $Q_0=1$ ;  $Q_1=0$ ;  $Q_2=0$  и  $Q_3=1$  счетчик устанавливается в «0» входом R.

При последовательном соединении двоично-десятичных счетчиков можно получить декадный счетчик.

#### 13.3. Порядок выполнения

- 1. Соберите схему в соответствии с рис. 13.2.
- 1.1. При проектировании практических схем счетчиков воспользуйтесь элементами из табл. 13.2.
- - 2. Проведите анализ.
- 2.1. Вызовите анализ переходных процессов с помощью пункта меню «Analysis  $\to$  Transient...» (Alt + 1).
- 2.2. В открывшемся окне «Transient Analysis Limits» установите параметры в соответствии с рис. 13.12.
  - 2.3. Нажмите кнопку «Run» для запуска.
- 2.4. В открывшейся вкладке вы увидите временные диаграммы работы данной схемы.

Таблица 13.2 Графические элементы при проектировании схем (модели Digital Primitives)

| Графический элемент        | Название элемента                  |                                                     |  |
|----------------------------|------------------------------------|-----------------------------------------------------|--|
| > OVI                      | Fixed Digital                      | Постоянный источник                                 |  |
| I Sur                      | DClock                             | цифрового сигнала<br>Генератор цифрового<br>сигнала |  |
| F CLRBQB                   | Edge-Triggered<br>Flip-Flop (JKFF) | <i>JК</i> -триггер                                  |  |
| in Out                     | Inverter                           | Логическое «Не»                                     |  |
| ino<br>ini                 | And2                               | Логическое «2И»                                     |  |
| Int Out                    | Nand2                              | Логическое «2И-Не»                                  |  |
| ind Out                    | Or2                                | Логическое «2Или»                                   |  |
| Int Out                    | Nor2                               | Логическое «2Или-He»                                |  |
| in Out                     | And3                               | Логическое «ЗИ»                                     |  |
| ind Out                    | Nor3                               | Логическое «ЗИли»                                   |  |
| in0<br>in1#<br>in2#<br>in3 | Nand4                              | Логическое «4И-Не»                                  |  |

- 2.5. Для завершения анализа и возвращения к редактированию схемы следует выбрать пункт меню «Transient  $\rightarrow$  Exit Analysis» (F3).
- 3. Зарисуйте и проанализируйте полученные временные диаграммы.
  - 4. Повторите пп. 1-3 для схем на рис. 13.4-13.10.
- 5. Для каждой исследуемой схемы счетчиков определите модуль счета.
- 6. Для каждой исследуемой схемы счетчиков вычислите пошагово по выражению (13.2) двоичные числа, полученные с выходов триггеров. Проверьте, что полученные результаты соответствуют результатам анализа схемы.
  - 7. Составьте отчет по следующим пунктам:
  - а) титульный лист по ГОСТ;



Рис. 13.12. Окно «Transient Analysis Limits»

- б) цель работы, исследуемые схемы счетчиков, таблицы их состояний и переходов;
  - в) экспериментальные данные;
  - г) проверка результатов проведенных исследований;
  - д) выводы по работе.

#### Контрольные вопросы

- 1. Определение и условные обозначения счетчиков.
- 2. Классификация счетчиков.
- 3. Практическое применение счетчиков.
- 4. Чем определяется быстродействие схемы счетчика?
- 5. В чем различие между асинхронным и синхронным счетчиками?
- 6. Принцип функционирования суммирующего и вычитающего счетчиков.
  - 7. Принцип функционирования реверсивного счетчика.
- 8. Принцип функционирования декадного счетчика. Объясните принцип изменения частоты сигнала при прохождении через декадный счетчик.
- 9. Принцип работы схемы электронных часов с использованием двоично-десятичного счетчика.

# 14 МОДЕЛИРОВАНИЕ И АНАЛИЗ ЦИФРОВЫХ СХЕМ МУЛЬТИПЛЕКСОРОВ И ДЕМУЛЬТИПЛЕКСОРОВ

Целью главы является изучение принципов функционирования и проектирования мультиплексоров и демультиплексоров, а также их практических схем с помощью ППП Micro-Cap.

## 14.1. Условное обозначение мультиплексоров

Мультиплексором называется цифровое устройство, предназначенное для коммутации информации, поступающей с нескольких входных шин на одну выходную шину. На рис. 14.1 приведена обобщенная функциональная схема мультиплексора.



Рис. 14.1. Обобщенная функциональная схема мультиплексора

Обозначение выводов мультиплексора на рис. 14.1:

- $X_0, \ldots, X_{2^{n-1}}$  информационные входы мультиплексора;
- $A_0, \ldots, A_{m-1}$  адресные входы мультиплексора;
- ullet V разрешающий вход мультиплексора.

Здесь n — число адресных входов мультиплексора, а m — число информационных входов мультиплексора;

Таким образом, мультиплексор имеет две группы входов:

• информационные входы;

#### • адресные входы.

Если мультиплексор имеет n адресных входов, то число информационных входов будет составлять  $m=2^n$ . Набор сигналов на адресных входах определяет конкретный информационный вход, сигнал которого будет передаваться на выход. Дополнительно к информационным и адресным входам может быть установлен разрешающий или стробирующий вход V. Разрешающий вход управляет одновременно всеми информационными входами независимо от состояния адресных входов. Запрещающий сигнал на этом входе блокирует действие всего устройства. Наличие разрешающего входа расширяет функциональные возможности мультиплексора, позволяя синхронизировать его работу с работой других узлов. Разрешающий вход применяется также для наращивания разрядности мультиплексоров. Выход у мультиплексора, как правило, один, но иногда на практике делают два выхода, взаимодополняющих друг друга.

#### 14.2. Практические схемы мультиплексоров

## 14.2.1. Схема мультиплексора 2:1 (два информационных входа к одной адресной линии)

Данный мультиплексор имеет одну адресную линию A (n=1) и два информационных входа  $X_1$  и  $X_2$  (m=2).

Функциональная схема мультиплексора 2:1 приведена на рис. 14.2.

Функциональное обозначение на схемах мультиплексора 2:1 приведено на рис. 14.3.

Практическая схема мультиплексора 2:1 приведена на рис. 14.4.



Рис. 14.2. Функциональная схема мультиплексора 2:1



Рис. 14.3. Функциональное обозначение на схемах мультиплексора 2:1



Рис. 14.4. Практическая схема мультиплексора 2:1

Таблица 14.1

| Α      | F                                      |
|--------|----------------------------------------|
| 0<br>1 | $egin{array}{c} X_1 \ X_2 \end{array}$ |

Данная схема функционирует согласно таблице состояний, приведенной в виде табл. 14.1.

Работу мультиплексора 2:1 описывает следующее логическое уравнение:

$$F = X_1 \overline{A} \vee X_2 A. \tag{14.1}$$

## 14.2.2. Схема мультиплексора 2:1 с разрешающим входом



Рис. 14.5. Функциональное обозначение на схемах мультиплексора 2:1 с разрешающим входом

Функциональное обозначение на схемах мультиплексора 2:1 с разрешающим входом приведено на рис. 14.5.

Практическая схема мультиплексора 2:1 с разрешающим входом приведена на рис. 14.6.



Рис. 14.6. Практическая схема мультиплексора 2:1 с разрешающим входом

Таблица 14.2

| V | Α | F                                      |
|---|---|----------------------------------------|
| 0 | 0 | $egin{array}{c} X_1 \ X_2 \end{array}$ |
| 0 | 1 | $X_2$                                  |
| 1 | - | 0                                      |

Данная схема функционирует согласно таблице состояний, приведенной в виде табл. 14.2.

Работу мультиплексора 2:1 с разрешающим входом описывает следующее логическое уравнение:

$$F = X_1 \overline{AV} \vee X_2 A \overline{V} = \overline{V}(X_1 \overline{A} \vee X_2 A). \tag{14.2}$$

#### 14.2.3. Схема мультиплексора 4:1

Данный мультиплексор имеет две адресные линии А и В (n=2) и четыре информационных входа  $X_1, X_2, X_3$  и  $X_4$  (m=4). Практическая схема мультиплексора 4:1 приведена на рис. 14.7.



Рис. 14.7. Практическая схема мультиплексора 4:1

Данная схема функционирует согласно таблице состояний, приведенной в виде

табл. 14.3. Работу мультиплексора 4:1 описывает

 $F = X_1 AB \vee X_2 \overline{A}B \vee X_3 \overline{B}A \vee X_4 AB$ . (14.3)

следующее логическое уравнение:

Таблица 14.3

| A | В | F                                                    |
|---|---|------------------------------------------------------|
| 0 | 0 | $X_1$                                                |
| 0 | 1 | $X_2$                                                |
| 1 | 0 | $egin{array}{c} X_1 \ X_2 \ X_3 \ X_4 \ \end{array}$ |
| 1 | 1 | $X_4$                                                |

#### 14.2.4. Схема мультиплексора 4:1 с разрешающим входом

Данный мультиплексор имеет две адресные линии А и В (n=2), четыре информационных входа  $X_1, X_2, X_3$  и  $X_4$  (m=4)и один разрешающий вход V.

Работу мультиплексора 4:1 с разрешающим входом описывает следующее логическое уравнение:

$$F = \overline{V}(X_1 A B \vee X_2 \overline{A} B \vee X_3 \overline{B} A \vee X_4 A B). \tag{14.4}$$

Функциональное обозначение на схемах мультиплексора 4:1 с разрешающим входом приведено на рис. 14.8.

Практическая схема мультиплексора 4:1 с разрешающим входом приведена на рис. 14.9.



Рис. 14.8. Функциональное обозначение на схемах мультиплексора 4:1 с разрешающим входом

Данная схема функционирует согласно таблице состояний, показанной в виде табл. 14.4.

Таблица 14.4

| V | A | В | F                                                  |
|---|---|---|----------------------------------------------------|
| 0 | 0 | 0 | $X_1$                                              |
| 0 | 0 | 1 | $egin{array}{c} X_1 \ X_2 \ X_3 \ X_4 \end{array}$ |
| 0 | 1 | 0 | $X_3$                                              |
| 0 | 1 | 1 | $X_4$                                              |
| 1 | _ | _ | 0                                                  |



Рис. 14.9. Практическая схема мультиплексора 4:1 с разрешающим входом

## 14.3. Практические схемы демультиплексоров

Демультиплексором называется цифровое устройство, предназначенное для коммутации информации, поступающей с одной входной шины, на несколько выходных шин. То есть демультиплексоры в функциональном отношении противоположны мультиплексорам. В данных устройствах сигналы с одного информационного входа распределяются в желаемой последова-

тельности по нескольким выходам. Выбор необходимой выходной шины, как и в мультиплексоре, обеспечивается кодом на адресных входах. При m адресных входах демультиплексор может иметь в зависимости от конструкции до  $n=2^m$  выходов.

#### 14.3.1. Схема демультиплексора 1:2

Демультиплексор 1:2 имеет одну адресную линию A, один информационный вход X и два выхода  $F_0$  и  $F_1$ . Потенциал на входе A определяет, на каком из выходов будут формироваться сигналы, повторяющие информационный вход X. Когда сигнал A=1, то верхний логический элемент «2И» закрыт и на его выходе  $F_0=0$ ; нижний элемент, напротив, открыт и работает как

повторитель информационных сигналов. При сигнале A=0 закрыт нижний элемент «2И», а верхний пропускает входную информацию.

Практическая схема демультиплексора 1:2 приведена на рис. 14.10.



Рис. 14.10. Практическая схема демультиплексора 1:2

Демультиплексоры с большим числом выходов работают по тому же принципу, только имеют более сложную структуру.

## 14.3.2. Схема демультиплексора 1:4 с разрешающим входом

Демультиплексор 1:4 имеет две адресные линии A и B, один информационный вход X, один разрешающий вход V и четыре выхода  $F_0$ ,  $F_1$ ,  $F_2$  и  $F_3$ . Практическая схема демультиплексора 1:4 приведена на рис. 14.11.



Рис. 14.11. Практическая схема демультиплексора 1:4 с разрешающим входом

| Таблица : | 14 | .5 |
|-----------|----|----|
|-----------|----|----|

| V | Α | В | F <sub>0</sub> | $F_1$ | $F_2$ | F <sub>3</sub> |
|---|---|---|----------------|-------|-------|----------------|
| 0 | 0 | 0 | Х              | 1     | 1     | 1              |
| 0 | 0 | 1 | 1              | X     | 1     | 1              |
| 0 | 1 | 0 | 1              | 1     | X     | 1              |
| 0 | 1 | 1 | 1              | 1     | 1     | X              |
| 1 | _ | _ | 1              | 1     | 1     | 1              |

Данная схема функционирует согласно таблице состояний, показанной в виде табл. 14.5.

Работу демультиплексора 1:4 описывают следующие логические уравнения:

$$\overline{F_0} = \overline{AB}(\overline{X} \vee \overline{V});$$

$$\overline{F_1} = \overline{AB}(\overline{X} \vee \overline{V});$$

$$\overline{F_2} = \overline{AB}(\overline{X} \vee \overline{V});$$

$$\overline{F_3} = \overline{AB}(\overline{X} \vee \overline{V}).$$
(14.5)

#### 14.4. Порядок выполнения

- 1. Соберите схему в соответствии с рис. 14.4.
- 1.1. При проектировании практических схем мультиплексоров и демультиплексоров воспользуйтесь элементами из табл. 14.6.

Таблица 14.6 Графические элементы при проектировании схем (модели Digital Primitives)

| Графический элемент | Название элемента |                                             |  |
|---------------------|-------------------|---------------------------------------------|--|
| Out                 | Fixed Digital     | Постоянный источник циф-                    |  |
| Out                 | DClock            | рового сигнала Генератор цифрового сигнала  |  |
| TIL DOWN            | Stim1             | Программируемый генератор цифрового сигнала |  |
| In Out              | Inverter          | Логическое «He»                             |  |
| Ind<br>In 1         | And2              | Логическое «2И»                             |  |
| ind Out             | Nand2             | Логическое «2И-Не»                          |  |
| (ng                 | Or2               | Логическое «2Или»                           |  |
| Ind                 | Nor2              | Логическое «2Или-He»                        |  |
| In1 In2             | And3              | Логическое «ЗИ»                             |  |
| In 1 Our            | Nor3              | Логическое «ЗИли»                           |  |
| In 10 Out           | Nand4             | Логическое «4И-Не»                          |  |
| ln3 <sup>1</sup>    |                   |                                             |  |

- 2. Для установки необходимого узла следует переключиться из режима выбора «Select Mode» в текстовой режим «Text Mode» (Ctrl + T), щелкнуть левой кнопкой мыши в свободной от схемы области, набрать текст-название узла в поле ввода, переключиться в исходный режим «Select Mode» (Ctrl + E) и перетащить созданную текстовую метку к требуемому месту на схеме.
  - 2. Проведите анализ.
- 2.1. Вызовите анализ переходных процессов с помощью пункта меню «Analysis  $\to$  Transient...» (Alt + 1).
- 2.2. В открывшемся окне «Transient Analysis Limits» установите параметры в соответствии с рис. 14.12.



Рис. 14.12. Окно «Transient Analysis Limits»

- 2.3. Нажмите кнопку «Run» для запуска.
- 2.4. В открывшейся вкладке вы увидите временные диаграммы работы данной схемы.
- 2.5. Для завершения анализа и возвращения к редактированию схемы следует выбрать пункт меню «Transient  $\to$  Exit Analysis» (F3).
- 3. Зарисуйте и проанализируйте полученные временные диаграммы.
  - 4. Повторите пп. 1-3 для схем на рис. 14.6-14.11.
- 5. По полученным временным диаграммам для каждой исследуемой схемы запишите логическое уравнение, описывающее работу мультиплексора или демультиплексора.
  - 6. Составьте отчет по следующим пунктам:

- а) титульный лист по ГОСТ;
- б) цель работы, исследуемые схемы мультиплексоров и демультиплексоров, их таблицы состояний и логические выражения;
  - в) экспериментальные данные;
  - г) проверка результатов проведенных исследований;
  - д) выводы по работе.

#### Контрольные вопросы

- 1. Определение и условные обозначения мультиплексоров.
- 2. Какие входы содержит мультиплексор?
- 3. Какую роль играет в схеме мультиплексора стробирующий вход?
  - 4. Практическое применение мультиплексоров.
  - 5. Определение и назначение демультиплексоров.
  - 6. Практическое применение демультиплексоров.

## 15 МОДЕЛИРОВАНИЕ И АНАЛИЗ ЦИФРОВЫХ СХЕМ УНИВЕРСАЛЬНЫХ СУММАТОРОВ

Целью главы является изучение принципов функционирования и проектирования цифровых сумматоров, а также их практических схем с помощью ППП Micro-Cap.

## 15.1. Условное обозначение и классификация сумматоров

Сумматорами называются цифровые логические устройства, выполняющие операции суммирования кодов двух слов. Условно-графические обозначения сумматоров приведены на рис. 15.1.



**Рис. 15.1.** Условно-графические обозначения сумматоров: a — одноразрядный;  $\delta$  — четырехразрядный

Процесс сложения двух чисел независимо от системы счисления выполняется следующим образом: в каждом разряде производится сложение трех чисел  $a_i$  (одного числа первого слагаемого),  $b_i$  (одного числа второго слагаемого),  $p_i$  (переноса из младшего разряда в старший разряд). В результате сложения получается сумма чисел  $S_i$  и перенос в старший разряд  $p_{i+1}$ . В дизъюнктивной нормальной форме процесс сложения двух чисел можно

представить в виде:

$$S_i = a_i \overline{b_i} \overline{p_i} \vee \overline{a_i} b_i \overline{p_i} \vee \overline{a_i} \overline{b_i} p_i \vee a_i b_i p_i; \tag{15.1}$$

$$p_{i+1} = \overline{a_i}b_i p_i \vee a_i \overline{b_i} p_i \vee a_i b_i \overline{p_i} \vee a_i b_i \overline{p_i}. \tag{15.2}$$

#### 15.2. Практические схемы сумматоров

#### 15.2.1. Схема одноразрядного сумматора

Практическая схема одноразрядного сумматора приведена на рис. 15.2.



Рис. 15.2. Схема одноразрядного сумматора

Таблица истинности одноразрядного сумматора представлена в виде табл. 15.1.

|       |                     |                     |         |            | · · · · · · · · · · · · · · · · · · · |
|-------|---------------------|---------------------|---------|------------|---------------------------------------|
| Набор | Первое<br>слагаемое | Второе<br>слагаемое | Перенос | Pe         | зультат                               |
|       | A                   | B                   | P       | Сумма, $S$ | Перенос, $P_{i+1}$                    |
| 1     | 0                   | 0                   | 0       | 0          | 0                                     |
| 2     | 0                   | 0                   | 1       | 1          | 0                                     |
| 3     | 0                   | 1                   | 0       | 1          | 0                                     |
| 4     | 0                   | 1                   | 1       | 0          | 1                                     |
| 5     | 1                   | 0                   | 0       | 1          | 0                                     |
| 6     | 1                   | 0                   | 1       | 0          | 1                                     |
| 7     | 1                   | 1                   | 0       | 0          | 1                                     |
| 8     | 1                   | 1                   | 1       | 1          | 1                                     |

Таблица 15.1



Рис. 15.3. Временные диаграммы работы схемы одноразрядного сумматора

Временные диаграммы работы схемы одноразрядного сумматора приведены на рис. 15.3.

## 15.2.2. Схема четырехразрядного сумматора с последовательным переносом на микросхемах 74H183

Практическая схема четырехразрядного сумматора с последовательным переносом на микросхемах 74Н183 приведена на рис. 15.4. Из схемы видно, что на каждый вход сумматоров подаются сигналы  $A_i$  и  $B_i$ . Сигнал переноса передается от сумматора к сумматору последовательно. Результаты вычислений каждого разряда появляются на выводах  $S_1$ ,  $S_2$ ,  $S_3$  и  $S_4$ .

Временные диаграммы работы схемы четырехразрядного сумматора с последовательным переносом даны на рис. 15.5.



Рис. 15.4. Схема четырехразрядного сумматора с последовательным переносом



Рис. 15.5. Временные диаграммы работы схемы четырехразрядного сумматора с последовательным переносом

## 15.2.3. Схема трехразрядного сумматора с параллельным переносом на микросхемах 74H183

Одним из недостатков цифровой схемы сумматора с последовательным переносом является задержка по времени на обработку слагаемых в каждом разряде. То есть сигнал переноса не поступит на последующий разряд, если не проведено суммирование в предыдущем разряде. Для устранения данного недостатка используется цифровая схема сумматора с параллельным переносом. Для формирования схемы сумматора с параллельным переносом используют следующие функции:

$$G_i = A_i B_i; (15.3)$$

$$H_i = A_i + B_i, \tag{15.4}$$

где  $G_i$  — функция генерации i-го переноса;  $H_i$  — функция распространения i-го переноса;  $A_i$  и  $B_i$  — i-е слагаемые двух чисел.

Перенос в i-й разряд можно представить в виде следующего выражения:

$$P_i = G_{i-1} + P_{i-1}H_{i-1}. (15.5)$$

Пусть  $P_1=0$ . Определим выражения для  $P_2$  и  $P_3$ :

$$P_2 = G_1 + P_1 H_1; (15.6)$$

$$P_3 = G_2 + P_2 H_2 = G_2 + G_1 H_2 + P_1 H_1 H_2.$$
 (15.7)

С учетом того, что  $P_1=0$ , выражения (15.6) и (15.7) можно представить в виде:

$$P_2 = G_1; (15.8)$$

$$P_3 = G_2 + G_1 H_2. (15.9)$$

По выражениям (15.8) и (15.9) и с учетом  $P_1=0$  можно построить схему трехразрядного сумматора с параллельным пе-



**Рис. 15.6.** Схема трехразрядного сумматора с параллельным переносом



Рис. 15.7. Временные диаграммы работы схемы трехразрядного сумматора с параллельным переносом

реносом. Схема трехразрядного сумматора с параллельным переносом приведена на рис. 15.6.

Временные диаграммы работы схемы трехразрядного сумматора с параллельным переносом приведены на рис. 15.7.

## 15.2.4. Схема четырехразрядного накапливающего сумматора на микросхемах 74S283 и 74AC378

Практическая схема четырехразрядного накапливающего сумматора приведена на рис. 15.8. Данная схема состоит из сумматора  $X_1$  и регистра  $X_2$ . В качестве слагаемого A подается некоторый (возможно, постоянный) код. Перед началом работы регистр  $X_2$  обнуляется. Таким образом, в начальный момент слагаемое A складывается с нулем, а результат записывается в регистр  $X_2$  при высоком уровне сигнала синхронизации C. Затем полученная сумма складывается с тем же слагаемым A и так



Рис. 15.8. Схема четырехразрядного накапливающего сумматора



Рис. 15.9. Временные диаграммы работы схемы четырехразрядного накапливающего сумматора

далее, пока результат сложения не превысит разрядность сумматора. Работу накапливающего сумматора можно описать следующим выражением:

$$S_i = S_{i-1} + A. (15.10)$$

Временные диаграммы работы схемы четырехразрядного накапливающего сумматора приведены на рис. 15.9.

## 15.2.5. Схема вычитающего устройства на микросхеме 74LS82A

Практическая схема вычитающего устройства приведена на рис. 15.10. Данная схема построена с помощью четырехразрядного сумматора. Процесс вычитания кода B из кода A осуществ-



Рис. 15.10. Схема четырехразрядного вычитающего устройства



Рис. 15.11. Временные диаграммы работы схемы четырехразрядного вычитающего устройства

ляется следующим образом: все разряды слагаемого B инвертируются (то есть получается обратный код), затем слагаемое A складывается с обратным кодом слагаемого B и к полученной сумме прибавляется единица в младший разряд.

Временные диаграммы работы схемы четырехразрядного вычитающего устройства приведены на рис. 15.11.

#### 15.3. Порядок выполнения

- 1. Соберите схему в соответствии с рис. 15.2.
- 1.1. При проектировании практических схем сумматоров воспользуйтесь элементами из табл. 15.2.
- 1.2. Для установки необходимого узла следует переключиться из режима выбора «Select Mode» ightharpoonup в текстовой режим «Text Mode» ightharpoonup (Ctrl + T), щелкнуть левой кнопкой мыши в свободной от схемы области, набрать текст название узла в поле ввода,

Таблица 15.2 Графические элементы при проектировании схем (модели Digital Primitives)

| Графический элемент          | Название элемента          |                                                        |  |  |
|------------------------------|----------------------------|--------------------------------------------------------|--|--|
| Onto                         | Stim1                      | Программируемый генератор цифрового сигнала на 1 выход |  |  |
| Out3<br>Out2<br>Out1<br>Out0 | Stim4                      | Программируемый генератор цифрового сигнала на 4       |  |  |
| TUTUE Put                    | DClock                     | выхода<br>Генератор цифрового сигнала                  |  |  |
| >_Out                        | Fixed digital              | Постоянный источник цифрового сигнала                  |  |  |
| In Gut                       | Inverter                   | Логическое «Не»                                        |  |  |
| Ind<br>Out                   | And2                       | Логическое «2И»                                        |  |  |
| in1 Out                      | And3                       | Логическое «ЗИ»                                        |  |  |
| Ind<br>In1                   | Nand3                      | Логическое «ЗИ-Не»                                     |  |  |
| in0<br>in1                   | Or2                        | Логическое «2Или»                                      |  |  |
| in0<br>in1                   | Nand2                      | Логическое «2И-Не»                                     |  |  |
| In1 Out                      | And4                       | Логическое «4И»                                        |  |  |
| in0<br>in1<br>in2<br>in3     | Or4                        | Логическое «4Или»                                      |  |  |
| In0) In1 In2 In3             | Nor4                       | Логическое «4Или-Не»                                   |  |  |
| Out                          | Animated<br>Digital Switch | Цифровой переключатель<br>сигнала                      |  |  |

Окончание табл. 15.2

| Графический элемент                                   | Название элемента                                      |                                        |  |  |
|-------------------------------------------------------|--------------------------------------------------------|----------------------------------------|--|--|
| 1CN 1CN1<br>1A 1SUM<br>1B<br>                         | 74H183 Dual<br>Carry-Save Full<br>Adder                | 2-разрядный сумматор                   |  |  |
| -OEBAR ->CP -D0 Q0 -D1 Q1 -D2 Q2 -D3 Q3 -D4 Q4 -D5 Q5 | 74AC378 Parallel<br>D Register with<br>Enable          | Параллельный регистр<br>на D-триггерах |  |  |
| A1 A2 A3 \$1 A4 \$2 B1 \$3 B2 \$4 B3 B4 \$C4 C0       | 74LS83A 4-Bit<br>Binary Full Adders<br>with Fast Carry | 4-разрядный сумматор                   |  |  |

переключиться в исходный режим «Select Mode» (Ctrl + E) и перетащить созданную текстовую метку к требуемому месту на схеме.

- 2. Проведите анализ.
- 2.1. Вызовите анализ переходных процессов с помощью пункта меню «Analysis  $\to$  Transient...» (Alt + 1).
- 2.2. В открывшемся окне «Transient Analysis Limits» установите параметры в соответствии с рис. 15.12.
  - 2.3. Нажмите кнопку «Run» для запуска.
- 2.4. В открывшейся вкладке вы увидите временные диаграммы работы данной схемы.
- 2.5. Для завершения анализа и возвращения к редактированию схемы следует выбрать пункт меню «Transient  $\to$  Exit Analysis» (F3).



Рис. 15.12. Окно «Transient Analysis Limits»

- 3. Зарисуйте и проанализируйте полученные временные диаграммы.
- 4. Повторите пп. 1 3 для схем на рис. 15.4, 15.6, 15.8 и 15.10.
- 5. По указанию преподавателя выполните один или несколько из пп. 5.1–5.4.
- 5.1. Используя схему, представленную на рис. 15.2, спроектируйте схему четырехразрядного сумматора с последовательным переносом.
- 5.2. На основе схемы, представленной на рис. 15.6, спроектируйте схему четырехразрядного сумматора с параллельным переносом.
- 5.3. На основе схемы четырехразрядного накапливающего сумматора спроектируйте схему восьмиразрядного накапливающего сумматора.
- 5.4. Спроектируйте схему устройства сравнения двух чисел (равны или не равны).
  - 6. Составьте отчет по следующим пунктам:
  - а) титульный лист по ГОСТ;
- б) цель работы, исследуемые практические схемы сумматоров;
  - в) экспериментальные данные;
  - г) результаты проведенных исследований;
  - д) выводы по работе.

#### Контрольные вопросы

- 1. Определение и условные обозначения сумматоров.
- 2. Приведите классификацию цифровых схем сумматоров.
- 3. Объясните процесс сложения двух чисел независимо от системы счисления.
- 4. Поясните принцип функционирования схемы одноразрядного сумматора.
- 5. Поясните основные недостатки схемы одноразрядного сумматора с последовательным переносом.
- 6. Поясните принцип функционирования накапливающего сумматора.
- 7. Поясните принцип функционирования вычитающего устройства.
  - 8. Поясните практическое применение сумматоров.

## 16 МОДЕЛИРОВАНИЕ И АНАЛИЗ ЦИФРОВЫХ СХЕМ ДЕШИФРАТОРОВ

Целью главы является изучение принципов функционирования и проектирования дешифраторов, а также их практических схем с помощью ППП Micro-Cap.

## 16.1. Условное обозначение и классификация дешифраторов

Дешифратором называется логическое цифровое устройство, преобразующее код одного вида в код другого вида. При подаче входного сигнала в виде двоичного числа выходной сигнал появляется на выходе, который имеет номер соответствующего десятичного числа. Условно-графические обозначения дешифраторов приведены на рис. 16.1.



Рис. 16.1. Условно-графические обозначения дешифраторов: a — позиционный;  $\delta$  — семисегментный

По схемотехническому назначению дешифраторы можно классифицировать:

- на дешифраторы, преобразующие двоичный код в позиционный кол:
- дешифраторы, преобразующие двоично-десятичный код в семисегментный код;
- дешифраторы, преобразующие двоичный код в специальный код (код Грея).

#### 16.2. Практические схемы дешифраторов

## 16.2.1. Общие сведения о позиционных дешифраторах

Дешифратором, преобразующим двоичный код в позиционный или унитарный код, называется логическая схема, содержащая n входов и  $m=2^n$  выходов и приводящая n-разрядное двоичное число (слово) в соответствующий управляемый сигнал, появляющийся на одной выходной шине. Функциональная схема дешифратора на n=3 входа и m=8 выходов приведена на рис. 16.2.

В общем случае дешифратор на n входов  $m=2^n$  выходов реализует совокупность переключающих функций, перечисленных в табл. 16.1.



Рис. 16.2. Функциональная схема дешифратора на 3 входа и 8 выходов

Таблица 16.1

| Функция                                                                         | Номер выходного сигнала |
|---------------------------------------------------------------------------------|-------------------------|
| $F_0 = \overline{x_1 x_2 x_3 \cdots x_{n-2} x_{n-1} x_n}$                       | 0                       |
| $F_1 = \overline{x_1 x_2 x_3} \cdots \overline{x_{n-2} x_{n-1}} x_n$            | 1                       |
| $F_2 = \overline{x_1 x_2 x_3} \cdots \overline{x_{n-2}} x_{n-1} \overline{x_n}$ | 2                       |
| $F_3 = \overline{x_1 x_2 x_3} \dots \overline{x_{n-2}} x_{n-1} x_n$             | 3                       |
| <i>D</i>                                                                        | $2^{n} - 1$             |
| $F_{2^n-1} = x_1 x_2 x_3 \dots x_{n-2} x_{n-1} x_n$                             | $Z^{n}-1$               |

### 16.2.2. Схема унитарного дешифратора на логических элементах

Практическая схема унитарного дешифратора на логических элементах приведена на рис. 16.3. Работа дешифратора заключается в следующем: при подаче сигнала C=1 все выходы F дешифратора закрыты и равны «1»; если же C=0, то на одном выходе будет присутствовать сигнал «0», а на остальных — сигнал «1».

Таблица переходов (состояний) унитарного дешифратора на логических элементах на 3 входа и 8 выходов представлена в табл. 16.2.

Временные диаграммы работы схемы унитарного дешифратора на логических элементах приведены на рис. 16.4.



Рис. 16.3. Схема унитарного дешифратора на логических элементах на 3 входа и 8 выходов

Таблица 16.2

| Nº            | $A_3$ | $A_2$ | $A_1$ | $F_0$ | $F_1$ | $F_2$ | $F_3$                                       | $F_4$                                   | $F_5$         | $F_6$         | $F_7$         |
|---------------|-------|-------|-------|-------|-------|-------|---------------------------------------------|-----------------------------------------|---------------|---------------|---------------|
| 0             | 0     | 0 0   | 0     | 0     | 1     | 1     | 1                                           | 1                                       | 1             | 1             | 1             |
| $\frac{1}{2}$ | 0     | 1     | 0     | 1     | 1     | 0     | $\begin{array}{c c} & 1 \\ & 1 \end{array}$ | $\begin{array}{c c} 1 \\ 1 \end{array}$ | $\frac{1}{1}$ | $\frac{1}{1}$ | $\frac{1}{1}$ |
| 3             | 0     | 1     | 1     | 1     | 1     | 1     | 0                                           | 1                                       | 1             | 1             | 1             |
| 4             | 1     | 0     | 0     | 1     | 1     | 1     | 1                                           | 0                                       | 1             | 1             | 1             |
| 5             | 1     | 0     | 1     | 1     | 1     | 1     | 1                                           | 1                                       | 0             | 1             | 1             |
| 6             | 1     | 1     | 0     | 1     | 1     | 1     | 1                                           | 1                                       | 1             | 0             | 1             |
| 7             | 1     | 1     | 1     | 1     | 1     | 1     | 1                                           | 1                                       | 1             | 1             | 0             |



Рис. 16.4. Временные диаграммы работы схемы унитарного дешифратора на логических элементах

## 16.2.3. Схема унитарного многоступенчатого дешифратора

Схема многоступенчатого дешифратора может быть спроектирована путем объединения нескольких простых схем унитарного дешифратора. Пусть имеется схема дешифратора на 2 входа и 4 выхода, представленная на рис. 16.5, и необходимо построить схему дешифратора на 4 входа и 16 выходов. В этом случае схема такого многоступенчатого дешифратора будет иметь вид, представленный на рис. 16.6.



Рис. 16.5. Функциональное обозначение дешифратора на 2 входа и 4 выхода

Временные диаграммы работы схемы унитарного многоступенчатого дешифратора приведены на рис. 16.7.



Рис. 16.6. Схема унитарного многоступенчатого дешифратора



Рис. 16.7. Временные диаграммы работы схемы унитарного многоступенчатого дешифратора

#### 16.2.4. Схема прямоугольного дешифратора

Разновидностью многоступенчатого дешифратора является прямоугольный дешифратор, который при большом числе разрядов дешифрируемого слова является более удобным и экономичным. Количество ступеней дешифратора зависит от числа групп, на которое разбивается многоразрядное дешифрируемое двоичное число. В первой ступени такого дешифратора содержатся несколько линейных дешифраторов, число которых зависит от числа ступеней. На второй ступени дешифратора, которая может быть конечной или промежуточной, образуются произведения сигналов, поступающих из линейных дешифраторов первой ступени. В качестве примера рассмотрим схему прямоугольного двухступенчатого дешифратора на 4 разряда, приведенную на рис. 16.8. Четырехразрядное число в таком дешифраторе разби-



Рис. 16.8. Схема прямоугольного дешифратора

вается на 2 группы по 2 разряда в каждой группе. Каждая группа разрядов числа дешифрируется линейным дешифратором. Во второй ступени формируются выходные сигналы дешифратора.

Для двухступенчатого прямоугольного дешифратора справедливы следующие соотношения совокупности переключающих функций (i = (n+1)/2 при n нечетном, i = n/2 при n четном, где n — количество разрядов дешифратора, i — номер сигнала), приведенные в табл. 16.3.

| Tat  | олица | 10.5        |
|------|-------|-------------|
| ного | сигна | <b>7.</b> 2 |

| Функция                                                                                                                                                                     | Номер выходного сигнала |
|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------|
| $F_0 = \overline{x_n} \cdots \overline{x_{i+1}} \overline{x_i} \cdots \overline{x_1}$ $F_1 = \overline{x_n} \cdots \overline{x_{i+1}} \overline{x_i} \cdots \overline{x_1}$ | 0<br>1                  |
| $F_{2^{n}-2} = x_{n} \cdots x_{i+1} x_{i} \cdots \overline{x_{1}}$ $F_{2^{n}-1} = x_{n} \cdots x_{i+1} x_{i} \cdots x_{1}$                                                  | $2^n-2 \ 2^n-1$         |

Временные диаграммы работы схемы прямоугольного дешифратора приведены на рис. 16.9.



Рис. 16.9. Временные диаграммы работы схемы прямоугольного дешифратора

#### 16.2.5. Схема семисегментного дешифратора на логических элементах

Семисегментный дешифратор предназначен для преобразования двоичного кода в семисегментный код, с помощью которого можно управлять семисегментным индикатором. Схема семи210 Γ λ α Β α 16



Рис. 16.10. Схема семисегментного дешифратора на логических элементах



Рис. 16.11. Временные диаграммы работы схемы семисегментного дешифратора

сегментного дешифратора на логических элементах приведена на рис. 16.10.

Временные диаграммы работы схемы семисегментного дешифратора на логических элементах приведены на рис. 16.11.

## 16.2.6. Схема семисегментного дешифратора на базе преобразователя типа 7448

Рассмотренную выше схему семисегментного дешифратора на логических элементах (см. рис. 16.10) удается упростить за счет использования стандартных микросхем преобразователей сигналов из библиотеки ППП Місто-Сар. Схема семисегментного дешифратора на базе преобразователя типа 7448 из библиотеки Місто-Сар приведена на рис. 16.12.



Рис. 16.12. Схема семисегментного дешифратора на базе преобразователя типа 7448

Таблица переходов состояний данного семисегментного дешифратора представлена в виде табл. 16.4.

| № вх. | Входы дешифратора |       |       |       | Входы индикатора |   |   |   |   | Индикатор |   |   |
|-------|-------------------|-------|-------|-------|------------------|---|---|---|---|-----------|---|---|
| сигн. | A <sub>4</sub>    | $A_3$ | $A_2$ | $A_1$ | Α                | В | C | D | E | F         | G |   |
| 0     | 0                 | 0     | 0     | 0     | 1                | 1 | 1 | 1 | 1 | 1         | 0 | 0 |
| 1     | 0                 | 0     | 0     | 1     | 0                | 1 | 1 | 0 | 0 | 0         | 0 | 1 |
| 2     | 0                 | 0     | 1     | 0     | 1                | 1 | 0 | 1 | 1 | 0         | 1 | 2 |
| 3     | 0                 | 0     | 1     | 1     | 1                | 1 | 1 | 1 | 0 | 0         | 1 | 3 |
| 4     | 0                 | 1     | 0     | 0     | 0                | 1 | 1 | 0 | 0 | 1         | 1 | 4 |
| 5     | 0                 | 1     | 0     | 1     | 1                | 0 | 1 | 1 | 0 | 1         | 1 | 5 |
| 6     | 0                 | 1     | 1     | 0     | 1                | 0 | 1 | 1 | 1 | 0         | 1 | 6 |
| 7     | 0                 | 1     | 1     | 1     | 1                | 1 | 1 | 0 | 0 | 0         | 0 | 7 |
| 8     | 1                 | 0     | 0     | 0     | 1                | 1 | 1 | 1 | 1 | 1         | 1 | 8 |
| 9     | 1                 | 0     | 0     | 1     | 1                | 1 | 1 | 1 | 0 | 1         | 0 | 9 |

Таблица 16.4

#### 16.3. Порядок выполнения

- 1. Соберите схему в соответствии с рис. 16.3.
- 1.1. При проектировании практических схем дешифраторов воспользуйтесь элементами из табл. 16.5.

Таблица 16.5 Графические элементы при проектировании схем (модели Digital Primitives)

| Графический элемент                                      | Название элемента                               |                                                |  |  |  |
|----------------------------------------------------------|-------------------------------------------------|------------------------------------------------|--|--|--|
| Out3 Out2 Out0                                           | Stim4                                           | Программируемый генератор<br>цифрового сигнала |  |  |  |
| (JULUA Put                                               | DClock                                          | Генератор цифрового сигнала                    |  |  |  |
| in Out                                                   | Inverter                                        | Логическое «Не»                                |  |  |  |
| in1 m Out                                                | Nand3                                           | Логическое «ЗИ-Не»                             |  |  |  |
| in0<br>in1<br>out                                        | Or2                                             | Логическое «2Или»                              |  |  |  |
| II (n                                                    | Animated<br>Digital LED                         | Цифровой светодиод                             |  |  |  |
| 1A 1Y0 0-<br>1B 1Y1 0-<br>1Y2 0-<br>1GB 1Y3 0-           | 74HC139:<br>Dual 2-Line<br>To 4-Line<br>Decoder | Дешифратор на 2 входа и 4<br>выхода            |  |  |  |
| in0<br>in1<br>in1                                        | Nand2                                           | Логическое «2И-Не»                             |  |  |  |
| in1 Out                                                  | And4                                            | Логическое «4И»                                |  |  |  |
| In0) In1 Out In2 In3 In4)                                | Or5                                             | Логическое «5Или»                              |  |  |  |
| In0) In1 III Out In2 III III III III III III III III III | Nor4                                            | Логическое «4Или-Не»                           |  |  |  |

Окончание табл. 16.5

|                        |                                          | OROH MIMC 18071. 10.0                    |  |  |  |
|------------------------|------------------------------------------|------------------------------------------|--|--|--|
| Графический элемент    | Название элемента                        |                                          |  |  |  |
| 4 0 0 0 a a a          | Animated Seven<br>Segment                | Семисегментный индикатор                 |  |  |  |
| Out                    | Animated Digital<br>Switch               | Цифровой переключатель<br>сигнала        |  |  |  |
| Out OBI/RBO OA         | Fixed digital                            | Постоянный источник<br>цифрового сигнала |  |  |  |
| A OD  B OE  C OF  O OG | 7448: BCD To<br>Seven Segment<br>Decoder | Семисегментный дешифратор                |  |  |  |

- - 2. Проведите анализ.
- 2.1. Вызовите анализ переходных процессов с помощью пункта меню «Analysis  $\to$  Transient...» (Alt + 1).
- 2.2. В открывшемся окне «Transient Analysis Limits» установите параметры в соответствии с рис. 16.13.
  - 2.3. Нажмите кнопку «Run» для запуска.
- 2.4. В открывшейся вкладке вы увидите временные диаграммы работы данной схемы.
- 2.4.1. Для того чтобы после каждого импульса происходила задержка сигнала во времени, необходимо выполнить следующие действия: найти и выбрать вкладку «Scope», далее «Animate Options» и в открывшемся окне выбрать «Wait for Time Delay», где «Time Delay» = «0.5», нажать «ОК» и перезапустить анализ.
- 2.5. Для завершения анализа и возвращения к редактированию схемы следует выбрать пункт меню «Transient  $\rightarrow$  Exit Analysis» (F3).



Рис. 16.13. Окно «Transient Analysis Limits»

- 3. Зарисуйте и проанализируйте полученные временные диаграммы.
  - 4. Повторите пп. 1-3 для схем на рис. 16.6, 16.8, 16.10 и 16.12.
- 5. По указанию преподавателя выполните один или несколько из пп. 5.1–5.4.
- 5.1. Используя схемы, представленные на рис. 16.3 и 16.6, установите входные данные в программируемом источнике таким образом, чтобы при анализе временных диаграмм на выходах дешифратора получилась «галочка».
- 5.2. Используя схему, представленную на рис. 16.8, установите входные данные в программируемом источнике таким образом, чтобы при анализе временных диаграмм на выходах дешифратора получилась «галочка из прямоугольников». Постройте таблицу переходов (состояний) для данной схемы дешифратора.
- 5.3. На основе информации о случайном выборе числа в программируемом источнике, находящейся в табл. 16.6, реализуйте программирование генератора входных сигналов, используя атрибуты «Format» и «Command». Пример необходимой временной диаграммы представлен на рис. 16.14.
- 5.4. На основе микросхемы семисегментного дешифратора постройте схему дешифратора, в которой на семисегментных индикаторах будет высвечиваться «САПР\_ВС».

Таблица 16.6

|                                                                              | Таолица 10.0                                                                                                                                                                                                                                     |
|------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Вход микросхемы                                                              | Кодированный сигнал                                                                                                                                                                                                                              |
| СLК для всех схем Для схемы унитарного де- шифратора на логических элементах | ZEROWIDTH = 0.5<br>u ONEWIDTH = 0.5u<br>FORMAT = 13<br>COMMAND = Repeat7<br>.define Repeat7<br>+0us 00<br>+1us 07<br>+Repeat 7 Times<br>++1us Decr by 01<br>+Endrepeat<br>++1us 00<br>+Repeat 7 Times<br>++1us Incr by 01<br>+Endrepeat ++1us 00 |
| Для схем многоступенчатых<br>дешифраторов                                    | FORMAT = 4 COMMAND = Repeat15 .define Repeat15 +0us 0 +1us F +Repeat 15 Times ++1us Decr by 1 +Endrepeat ++1us 0 +Repeat 15 Times ++1us 1ncr by 1 +Endrepeat ++1us Incr by 1 +Endrepeat ++1us 0                                                  |
| Для схем семисегментных<br>дешифраторов                                      | FORMAT = 4<br>COMMAND = Repeat9<br>.define Repeat9<br>                                                                                                                                                                                           |
| Случайный выбор входных воздействий                                          | FORMAT = 1111 COMMAND = Random10 .define Random10 +0us 100? ++1us 100? +label=start ++1us 0??? ++1us goto start -1 times                                                                                                                         |



Рис. 16.14. Пример временных диаграмм для п. 5.3

- 6. Составьте отчет по следующим пунктам:
- а) титульный лист по ГОСТ;
- б) цель работы, исследуемые практические схемы дешифраторов, их таблицы состояний (переходов);
  - в) экспериментальные данные;
  - г) проверка результатов проведенных исследований;
  - д) выводы по работе.

#### Контрольные вопросы

- 1. Определение и условные обозначения дешифраторов.
- 2. Приведите классификацию цифровых схем дешифраторов.
- 3. Запишите совокупность переключающих функций, реализуемую унитарным дешифратором.
- 4. Поясните принцип функционирования унитарного позиционного дешифратора.
- 5. Поясните принцип функционирования прямоугольного дешифратора.
- 6. Поясните принцип функционирования семисегментного дешифратора.
  - 7. Поясните практическое применение дешифраторов.

# 17 ПРОЕКТИРОВАНИЕ МНОГОКАСКАДНОГО УСИЛИТЕЛЯ ПЕРЕМЕННОГО ТОКА

# 17.1. Цели и тематика курсового проектирования

Целями курсового проектирования являются:

- изучение методов проектирования и разработки электронных устройств в соответствии с данными технического задания;
- расчет статических и динамических параметров электронных устройств;
- практическое применение программного обеспечения схемотехнического моделирования электронных устройств.

Тематика курсового проектирования. В качестве объектов проектирования предлагаются различные структуры много-каскадных усилительных устройств переменного тока с обратными связями. В общем случае усилитель может содержать несколько каскадов, соединенных между собой последовательно через цепи связи. Структурная схема n-каскадного усилителя с цепями межкаскадной связи (ЦС) и цепью общей обратной связи  $\beta$  показана на рис. 17.1.



Рис. 17.1. Структурная схема усилителя

Основными параметрами и характеристиками усилителя являются:

- коэффициент усиления;
- входное и выходное сопротивления;

- частотные характеристики;
- нелинейные искажения;
- динамический диапазон сигнала;
- искажение импульсных сигналов.

Исходные параметры для курсового проектирования приведены в табл. 17.1.

В качестве объектов исследования и проектирования предлагаются различные структуры многокаскадных усилительных устройств переменного тока с обратными связями. Варианты заданий приводятся в табл. 17.2.

Наименование параметра Параметр n-p-n (p-n-p)Тип проводимости транзистора Амплитудное значение входного напряжения  $U_{\mathtt{Bx}\,m}$ , мВ  $R_{\rm r}$ , Om Внутреннее сопротивление источника  $U_{\mathtt{Bx}}$ Мощность, отдаваемая усилителем в нагрузку  $P_{\mathtt{H}}$ , Вт сопротивлением  $R_{\rm H}$  $R_{\rm H}$ , Ом Сопротивление нагрузки  $I_{\rm H}$ , MA Ток, отдаваемый усилителем в нагрузку сопротивлением  $R_{\rm H}$  $t_{\max}$ , °C Максимальная рабочая температура  $f_{\rm H}$ ,  $\Gamma$ ц,  $f_{\rm B}$ , к $\Gamma$ ц Нижняя и верхняя циклические частоты усиливаемого сигнала в полосе  $\Delta f$  $M_{\text{осн}}(\omega_{\text{H}}), M_{\text{осв}}(\omega_{\text{B}})$ Коэффициенты частотных искажений амплитудно-частотной характеристики усилителя, задаваемые при значениях нижней  $\omega_{\rm H} = 2\pi f_{\rm H}$  и

верхней  $\omega_{\rm B} = 2\pi f_{\rm B}$  круговых частот

Таблица 17.1

# 17.2. Методические указания по выполнению курсового проектирования

## 17.2.1. Расчет коэффициента усиления по напряжению усилителя

В предположении, что частотная зависимость коэффициента усиления напряжения 1-го усилительного каскада имеет вид

$$K_1(j\omega) = \frac{K_1}{1 + \omega/\omega_{\rm B}} \tag{17.1}$$

для средних и верхних частот (например, для  $\omega/\omega_{\text{B}}>0.01$ ) и

$$K_1(j\omega) = \frac{K_1}{1 - j\omega_{\text{H}}/\omega} \tag{17.2}$$

Таблица 17.2

| . —                              |                |                                       |                           |                           |                           |                           |                           |                           |                           |                           |                           |                           |                           |                           |                           |                           |                           |                           |                           |                           |                           |                           |                           |                           |                           |
|----------------------------------|----------------|---------------------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|
| $M_{ m oc}(\omega_{ m H})$       |                | $M_{	t ocb}(\omega_{\mathtt{B}})$     | 0,81                      | 0,71                      | 0,82                      | 0,72                      | 0,91                      | 0,92                      | 0,93                      | 0,94                      | 0,83                      | 0,84                      | 0,85                      | 98'0                      | 0,94                      | 0,95                      | 96'0                      | 0,95                      | 0,73                      | 0,74                      | 0,75                      | 0,76                      | 0,87                      | 0,88                      | 0,89                      |
| $M_{\text{oc}}$                  | 3              | $M_{	exttt{ocr}}(\omega_{	exttt{H}})$ | 0,81                      | 0,71                      | 0,82                      | 0,72                      | 0,91                      | 0,92                      | 0,93                      | 0,94                      | 0,83                      | 0,84                      | 0,85                      | 98'0                      | 0,94                      | 0,95                      | 96'0                      | 0,95                      | 0,73                      | 0,74                      | 0,75                      | 0,76                      | 0,87                      | 0,88                      | 0,89                      |
| $\Delta f$                       | ١,             | $f_{\mathtt{B}}$ , к $\Gamma$ ц       | 20                        | 30                        | 20                        | 30                        | 06                        | 06                        | 06                        | 06                        | 20                        | 20                        | 20                        | 45                        | 09                        | 09                        | 52                        | 52                        | 70                        | 70                        | 70                        | 65                        | 30                        | 30                        | 25                        |
| <b>V</b>                         |                | $f_{\mathtt{H}}$ , Гц                 | 20                        | 30                        | 120                       | 110                       | 06                        | 75                        | 130                       | 135                       | 20                        | 25                        | 80                        | 09                        | 100                       | 100                       | 40                        | 45                        | 35                        | 35                        | 70                        | 65                        | 30                        | 30                        | 250                       |
| $t_{\sf max}$ ,                  | ပ              |                                       | 09+                       | +20                       | 09+                       | +20                       | +45                       | +20                       | +45                       | +20                       | +65                       | +20                       | +65                       | +22                       | +25                       | +25                       | +30                       | +30                       | +65                       | 09+                       | +20                       | +65                       | +45                       | +20                       | +40                       |
| I <sub>H</sub> .                 | MA,            |                                       | 15                        | 20                        | 15                        | 20                        | I                         | I                         | I                         | I                         | 12                        | 20                        | 10                        | 21                        | 3                         | ∞                         | 4                         | 6                         | 10                        | 6                         | ∞                         | 7                         | 10                        | 12                        | 4                         |
| $R_{\rm H}$ .                    | O <sub>M</sub> |                                       | _                         | I                         | I                         | I                         | 300                       | 300                       | 300                       | 300                       | I                         | I                         | ı                         | I                         | 100                       | 1000                      | 1000                      | 1000                      | I                         | ı                         | ı                         | I                         | 510                       | 510                       | 510                       |
| $P_{\rm H}$ .                    | B.             |                                       | 80'0                      | 0,12                      | 0,08                      | 0,12                      | 0,19                      | 0,2                       | 0,19                      | 0,2                       | 60,0                      | 0,1                       | 60,0                      | 0,1                       | I                         | I                         | I                         | I                         | 0,025                     | 0,03                      | 0,025                     | 0,03                      | I                         | I                         | I                         |
| $R_{r}$ .                        | OM<br>O        |                                       | 10                        | 20                        | 30                        | 40                        | 20                        | 09                        | 20                        | 10                        | 20                        | 30                        | 40                        | 20                        | 09                        | 20                        | 10                        | 20                        | 30                        | 40                        | 20                        | 09                        | 20                        | 10                        | 20                        |
| $U_{\mathbf{k}\mathbf{v}}^{}m$ . | MB             |                                       | 100                       | 100                       | 80                        | 80                        | 20                        | 20                        | 150                       | 150                       | 120                       | 120                       | 100                       | 100                       | 250                       | 300                       | 280                       | 250                       | 300                       | 320                       | 250                       | 300                       | 180                       | 200                       | 100                       |
| Тип                              | проводимости   | транзистора                           | n- $p$ - $n$ , $n$ -канал | p- $n$ - $p$ , $p$ -канал | n- $p$ - $n$ , $n$ -канал | p- $n$ - $p$ , $p$ -канал | n- $p$ - $n$ , $n$ -канал | p- $n$ - $p$ , $p$ -канал | n- $p$ - $n$ , $n$ -канал | p- $n$ - $p$ , $p$ -канал | n- $p$ - $n$ , $n$ -канал | p- $n$ - $p$ , $p$ -канал | n- $p$ - $n$ , $n$ -канал | p- $n$ - $p$ , $p$ -канал | n- $p$ - $n$ , $n$ -канал | p- $n$ - $p$ , $p$ -канал | n- $p$ - $n$ , $n$ -канал | p- $n$ - $p$ , $p$ -канал | n- $p$ - $n$ , $n$ -канал | p- $n$ - $p$ , $p$ -канал | n- $p$ - $n$ , $n$ -канал | p- $n$ - $p$ , $p$ -канал | n- $p$ - $n$ , $n$ -канал | p- $n$ - $p$ , $p$ -канал | n- $p$ - $n$ , $n$ -канал |
| Ν̈́                              | вари-          | анта                                  | 1                         | 2                         | 3                         | 4                         | 2                         | 9                         | 2                         | ∞                         | 6                         | 10                        | 11                        | 12                        | 13                        | 14                        | 15                        | 16                        | 17                        | 18                        | 19                        | 20                        | 21                        | 22                        | 23                        |

Продолжение табл. 17.2

| $(\omega_{	ext{	iny H}})$       | $M_{	ext{ocb}}(\omega_{	ext{B}})$ | 8,0                       | 0,77                      | 0,81                      | 0,78                      | 0,82                      | 6,0                       | 0,79                      | 0,83                      | 0,84                      | 0,85                      | 98'0                      | 0,71                      | 0,72                      | 0,73                      | 0,74                      | 0,87                      | 0,88                      | 0,89                      | 8,0                       | 0,75                      | 0,76                      | 0,77                      | 0,78                                        |
|---------------------------------|-----------------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------------------------|
| $M_{ m oc}(\omega_{ m H})$      | $M_{ m ocr}(\omega_{ m H})$       | 8,0                       | 0,77                      | 0,81                      | 0,78                      | 0,82                      | 6,0                       | 0,79                      | 0,83                      | 0,84                      | 0,85                      | 98'0                      | 0,71                      | 0,72                      | 0,73                      | 0,74                      | 0,87                      | 0,88                      | 0,89                      | 8,0                       | 0,75                      | 0,76                      | 0,77                      | 0,78                                        |
| $\Delta f$                      | $f_{ m B}$ , к $\Gamma$ ц         | 22                        | 20                        | 25                        | 30                        | 30                        | 09                        | 52                        | 200                       | 200                       | 180                       | 190                       | 140                       | 135                       | 140                       | 130                       | 80                        | 70                        | 65                        | 75                        | 45                        | 09                        | 20                        | 85                                          |
| 7                               | $f_{\mathrm{H}}$ , Гц             | 06                        | 150                       | 180                       | 150                       | 180                       | 200                       | 150                       | 20                        | 30                        | 180                       | 190                       | 40                        | 32                        | 140                       | 130                       | 20                        | 80                        | 80                        | 90                        | 15                        | 20                        | 20                        | 85                                          |
| tmax,                           | O <sub>0</sub>                    | +45                       | +32                       | +40                       | +45                       | +20                       | +30                       | +32                       | +45                       | +20                       | +20                       | +45                       | +65                       | 09+                       | +20                       | +45                       | +30                       | +35                       | +40                       | +45                       | +30                       | +65                       | +20                       | +45                                         |
| $I_{\scriptscriptstyle m H}$    | мА                                | 2                         | ı                         | ı                         | I                         | ı                         | ı                         | ı                         | 7                         | 20                        | 9                         | 25                        | 2                         | 9                         | 7                         | ∞                         | ı                         | ı                         | ı                         | ı                         | 2                         | ∞                         | 10                        | 12                                          |
| $\widehat{R}_{\mathtt{H}},$     | OM                                | 510                       | 300                       | 200                       | 300                       | 300                       | 900                       | 900                       | 1                         | I                         | I                         | I                         | 800                       | 800                       | 800                       | 800                       | 400                       | 400                       | 400                       | 400                       | 450                       | 450                       | 450                       | 450                                         |
| $P_{\mathtt{H}}$ ,              | Вт                                | I                         | 0,16                      | 0,2                       | 0,1                       | 0,15                      | 0,18                      | 0,22                      | 80,0                      | 0, 08                     | 80,0                      | 80,0                      | I                         | I                         | I                         | I                         | 0,1                       | 0,2                       | 0,25                      | 60'0                      | I                         | I                         | I                         | I                                           |
| $\widetilde{R}_{\Gamma}$ ,      | OM                                | 30                        | 40                        | 20                        | 09                        | 20                        | 10                        | 20                        | 30                        | 40                        | 20                        | 09                        | 20                        | 10                        | 20                        | 30                        | 40                        | 20                        | 09                        | 20                        | 10                        | 20                        | 30                        | 40                                          |
| $U_{\mathtt{Bx}\widetilde{n}},$ | мВ                                | 140                       | 320                       | 340                       | 360                       | 380                       | 150                       | 200                       | 400                       | 350                       | 350                       | 300                       | 100                       | 120                       | 140                       | 160                       | 280                       | 300                       | 320                       | 340                       | 120                       | 250                       | 440                       | 340                                         |
| Тип                             | проводимости<br>транзистора       | p- $n$ - $p$ , $p$ -канал | n- $p$ - $n$ , $n$ -канал | p- $n$ - $p$ , $p$ -канал | n- $p$ - $n$ , $n$ -канал | p- $n$ - $p$ , $p$ -канал | n- $p$ - $n$ , $n$ -канал | p- $n$ - $p$ , $p$ -канал | n- $p$ - $n$ , $n$ -канал | p- $n$ - $p$ , $p$ -канал | n- $p$ - $n$ , $n$ -канал | p- $n$ - $p$ , $p$ -канал | n- $p$ - $n$ , $n$ -канал | p- $n$ - $p$ , $p$ -канал | n- $p$ - $n$ , $n$ -канал | p- $n$ - $p$ , $p$ -канал | n- $p$ - $n$ , $n$ -канал | p- $n$ - $p$ , $p$ -канал | n- $p$ - $n$ , $n$ -канал | p- $n$ - $p$ , $p$ -канал | n- $p$ - $n$ , $n$ -канал | p- $n$ - $p$ , $p$ -канал | n- $p$ - $n$ , $n$ -канал | $p	ext{-}n	ext{-}p$ , $p	ext{-}\kappa$ анал |
| Ŋē                              | вари-<br>анта                     | 24                        | 25                        | 26                        | 27                        | 28                        | 29                        | 30                        | 31                        | 32                        | 33                        | 34                        | 35                        | 36                        | 37                        | 38                        | 39                        | 40                        | 41                        | 42                        | 43                        | 44                        | 45                        | 46                                          |

Окончание табл. 17.2

|               |                             |                     |              |                    |                    |                   |              |                  |                           | ONOTARE                                                                               | ONORTHING INOM: 11.2          |
|---------------|-----------------------------|---------------------|--------------|--------------------|--------------------|-------------------|--------------|------------------|---------------------------|---------------------------------------------------------------------------------------|-------------------------------|
| Nº            | Тип                         | $U_{\mathtt{Bx}m},$ | $R_{ m r}$ , | $P_{\mathtt{H}}$ , | $R_{\mathtt{H}}$ , | $I_{\mathrm{H}},$ | $t_{\max}$ , | 7                | $\Delta f$                | $(_{	extsf{H}}\!\!\!\!\!\!\!\!\!\!\!\!\!\!\!\!\!\!\!\!\!\!\!\!\!\!\!\!\!\!\!\!\!\!\!$ | $(\omega_{\mathtt{H}})$       |
| вари-<br>анта | проводимости<br>транзистора | мB                  | OM           | Вт                 | O                  | мА                | ပ            | $f_{\rm H}$ , Гц | $f_{ m B}$ , к $\Gamma$ ц | $M_{ m ocr}(\omega_{ m H})$                                                           | $M_{\tt ocb}(\omega_{\tt B})$ |
| 47            | n- $p$ - $n$ , $n$ -канал   | 200                 | 50           | 0,07               | ı                  | 7                 | +55          | 100              | 110                       | 0,81                                                                                  | 0,81                          |
| 48            | p- $n$ - $p$ , $p$ -канал   | 250                 | 09           | 0,05               | ı                  | 4                 | +35          | 80               | 20                        | 0,82                                                                                  | 0,82                          |
| 49            | n- $p$ - $n$ , $n$ -канал   | 300                 | 70           | 0,012              | ı                  | ∞                 | +40          | 200              | 20                        | 0,83                                                                                  | 0,83                          |
| 20            | p- $n$ - $p$ , $p$ -канал   | 350                 | 10           | 0,15               | I                  | 40                | +65          | 125              | 25                        | 0,84                                                                                  | 0,84                          |
| 51            | n- $p$ - $n$ , $n$ -канал   | 80                  | 20           | 0,2                | ı                  | 20                | +40          | 40               | 28                        | 0,91                                                                                  | 0,91                          |
| 25            | p- $n$ - $p$ , $p$ -канал   | 06                  | 30           | 0,18               | ı                  | 30                | +45          | 20               | 38                        | 0,85                                                                                  | 0,85                          |
| 53            | n- $p$ - $n$ , $n$ -канал   | 180                 | 40           | 0,02               | ı                  | 4                 | +35          | 20               | 180                       | 0,79                                                                                  | 0,79                          |
| 54            | p- $n$ - $p$ , $p$ -канал   | 420                 | 20           | 0,14               | ı                  | 2                 | +30          | 65               | 75                        | 0,92                                                                                  | 0,92                          |
| 22            | n- $p$ - $n$ , $n$ -канал   | 350                 | 09           | 0,05               | 009                | ı                 | +20          | 30               | 35                        | 0,71                                                                                  | 0,71                          |
| 26            | p- $n$ - $p$ , $p$ -канал   | 300                 | 70           | 0,14               | 009                | 1                 | +55          | 20               | 25                        | 98'0                                                                                  | 98'0                          |
| 22            | n- $p$ - $n$ , $n$ -канал   | 400                 | 10           | 0,05               | 009                | 1                 | 09+          | 15               | 09                        | 0,93                                                                                  | 0,93                          |
| 28            | p- $n$ - $p$ , $p$ -канал   | 450                 | 20           | 0,16               | 009                | ı                 | +65          | 15               | 30                        | 0,72                                                                                  | 0,72                          |
| 26            | n- $p$ - $n$ , $n$ -канал   | 380                 | 30           | 0,07               | 1200               | ı                 | +35          | 29               | 20                        | 0,87                                                                                  | 0,87                          |
| 09            | p- $n$ - $p$ , $p$ -канал   | 20                  | 40           | 0,2                | 1200               | ı                 | +45          | 20               | 30                        | 0,73                                                                                  | 0,73                          |
| 61            | n- $p$ - $n$ , $n$ -канал   | 22                  | 20           | 0,02               | 1200               | ı                 | +25          | 150              | 100                       | 0,93                                                                                  | 0,93                          |
| 62            | p- $n$ - $p$ , $p$ -канал   | 09                  | 09           | 0,03               | 1200               | ı                 | +20          | 120              | 120                       | 0,88                                                                                  | 0,88                          |
| 63            | n- $p$ - $n$ , $n$ -канал   | 220                 | 70           | 0,04               | 1100               | 10                | +65          | 190              | 06                        | 0,74                                                                                  | 0,74                          |
| 64            | p- $n$ - $p$ , $p$ -канал   | 240                 | 10           | 0,05               | 1100               | 12                | 09+          | 45               | 65                        | 0,89                                                                                  | 68'0                          |
| 65            | n- $p$ - $n$ , $n$ -канал   | 260                 | 20           | ı                  | 1100               | ∞                 | +55          | 75               | 75                        | 0,75                                                                                  | 0,75                          |

для нижних и средних частот (например, для  $\omega_{\rm H}/\omega>0.01$ ), где  $K_1$  — коэффициент усиления напряжения каскада в полосе пропускания, т. е. при  $\omega_{\rm H}<\omega<\omega_{\rm B}$ , зависимости коэффициента усиления разомкнутого усилителя от частоты выражаются как

$$K_{\mathtt{B}}(j\omega) = \frac{K_1 K_2 \cdots K_n}{(1 + j\omega/\omega_{\mathtt{B}})^n} = \frac{K}{(1 + j\omega/\omega_{\mathtt{B}})^n}$$
(17.3)

для области средних и верхних частот;

$$K_{\mathrm{H}}(j\omega) = \frac{K_1 K_2 \cdots K_n}{(1 + j\omega_{\mathrm{H}}/\omega)^n} = \frac{K}{(1 + j\omega_{\mathrm{H}}/\omega)^n}$$
(17.4)

для области нижних и средних частот;

$$K = K_1 K_2 \cdots K_n. \tag{17.5}$$

Нормированные к значению K частотные зависимости в указанных частотных диапазонах тогда имеют вид

$$M_{\mathtt{B}}(j\omega) = \frac{K_{\mathtt{B}}(j\omega)}{K} = \frac{1}{(1+jx)^n}, \quad x = \frac{\omega}{\omega_{\mathtt{B}}};$$
 (17.6)

$$M_{\rm H}(j\omega) = \frac{K_{\rm H}(j\omega)}{K} = \frac{1}{(1-jx)^n}, \quad x = \frac{\omega_{\rm H}}{\omega}.$$
 (17.7)

В предположении, что цепь  $\beta$  вещественна, частотные зависимости коэффициента усиления напряжения замкнутого усилителя выражаются как

$$K_{\text{OCB}}(j\omega) = \frac{K_{\text{B}}(j\omega)}{1 - K_{\text{B}}(j\omega)\beta} = \frac{K}{(1 + jx)^n - K\beta} =$$

$$= \frac{K}{1 - K\beta} \frac{1 - K\beta}{(1 + jx)^n - K\beta};$$
(17.8)

$$K_{\text{осн}}(j\omega) = \frac{K_{\text{H}}(j\omega)}{1 - K_{\text{H}}(j\omega)\beta} = \frac{K}{1 - K\beta} \frac{1 - K\beta}{(1 + jx)^n - K\beta}.$$
 (17.9)

Нормированные к значению  $K_{\rm oc}=K/(1-K\beta)$  частотные зависимости (17.8) и (17.9) в указанных частотных диапазонах имеют вид:

$$M_{\text{ocb}}(j\omega) = \frac{K_{\text{ocb}}(j\omega)}{K_{\text{oc}}} = \frac{1 - K\beta}{(1 + jx)^n - K\beta};$$
 (17.10)

$$M_{\text{och}}(j\omega) = \frac{K_{\text{och}}(j\omega)}{K_{\text{oc}}} = \frac{1 - K\beta}{(1 + jx)^n - K\beta}.$$
 (17.11)

Модули величин  $M_{\text{осв}}(j\omega)$  и  $M_{\text{осн}}(j\omega)$  для значения n=1,2,3 приведены в табл. 17.3. Выражения для  $M_{\text{осв}}(j\omega)$  и  $M_{\text{осн}}(j\omega)$ 

Таблица 17.3

| n | $M_{ m oc}(\omega)$                                                                                                           |
|---|-------------------------------------------------------------------------------------------------------------------------------|
| 1 | $M_{\text{осв}}(\omega) = M_{\text{осн}}(\omega) = \frac{1 - k\beta}{\sqrt{(1 - k\beta)^2 + x^2}}$                            |
| 2 | $M_{\text{осв}}(\omega) = M_{\text{осн}}(\omega) = \frac{1 - k\beta}{\sqrt{(1 - k\beta)^2 + 2(1 + k\beta)x^2 + x^4}}$         |
| 3 | $M_{\text{осв}}(\omega) = M_{\text{осн}}(\omega) = \frac{1 - k\beta}{\sqrt{(1 - k\beta)^2 + 3x^2(1 + 2k\beta) + 3x^4 + x^6}}$ |

одинаковые по виду, но для разных частотных диапазонов предполагают подстановку разных значений x, а именно:  $x=\omega/\omega_{\rm B}$  для области средних и верхних частот и  $x=\omega_{\rm H}/\omega$  для области нижних и средних частот.

При заданных значениях  $M_{\text{осн}}(\omega_{\text{н}})$  и  $M_{\text{осв}}(\omega_{\text{в}})$ , т. е. при x=1, уравнения табл. 17.3 являются квадратными относительно  $k\beta$  и могут быть разрешены, причем для усилителей с ООС реализуемым полагается отрицательный вещественный корень этих уравнений.

Для усилителей постоянного тока  $\omega_{\rm H}=0$  и, следовательно,  $M_{\rm och}(\omega_{\rm H})=1.$ 

При решении уравнений из табл. 17.3 относительно  $k\beta$  коэффициент усиления разомкнутого усилителя K определяется как

$$K = K_{\text{oc}}(1 - k\beta), \tag{17.12}$$

где значение коэффициента усиления замкнутого усилителя  $K_{\rm oc}$  с отрицательной обратной связью предполагается заданным отношением

$$K_{\rm oc} = \frac{U_{\rm H}m}{U_{\rm DV}m}.\tag{17.13}$$

Действующие значения на нагрузке вычисляются по исходным параметрам:

$$P_{\rm H} = I_{\rm H} U_{\rm H};$$
 (17.14)

$$U_{\rm H} = I_{\rm H} R_{\rm H};$$
 (17.15)

$$I_{\rm H} = U_{\rm H}/R_{\rm H}.$$
 (17.16)

Амплитудные значения на нагрузке вычисляются по вычисленным действующим значениям:

$$I_{\text{H}m} = I_{\text{H}}\sqrt{2};$$
 (17.17)

$$U_{\rm H}m = U_{\rm H}\sqrt{2}.\tag{17.18}$$



Рис. 17.2. Схема усилительного каскада с ОЭ на ВТ n-p-n-типа



**Рис. 17.3.** Схема усилительного каскада с ОЭ на БТ n-p-n-типа с цепью обратной связи

Расчет значения K (а следовательно, и предшествующий ему расчет  $k\beta$ ) первоначально производится для случая n=1. Далее выполняется весь последующий расчет однокаскадной структуры усилителя вплоть до вычисления максимально возможного сопротивления  $R_{\rm K}$  в коллекторной цепи или  $R_{\rm C}$  в стоковой цепи (рис. 17.3–17.8) и минимально возможного сопротивления  $R_{\ni}$  в эмиттерной цепи или  $R_{
m M}$  в истоковой цепи усилительного каскада по схеме с общим эмиттером (ОЭ) для биполярных транзисторов (БТ) или общим истоком (ОИ) для полевых транзисторов (ПТ). Если рассчитанное для однокаскадной структуры значение K удовлетворяет неравенствам  $K < R_{\rm K}/R_{\rm B}~(K \leqslant 10)$  для каскада на БТ или  $K < R_{\rm C}/R_{\rm M}$  для каскада на ПТ, то однокаскадное построение усилителя можно считать приемлемым. Если значение K не удовлетворяет приведенным неравенствам, то необходимо перейти к двухкаскадной структуре, вновь для нее (т. е. для n = 2) вычислить K (10 <  $K \le 100$ ) и повторить все последующие расчеты. При невозможности реализовать заданные



Рис. 17.4. Схема усилительного каскада с ОИ на  $\Pi T$  с n-каналом



Рис. 17.5. Схема усилительного каскада на  $\Pi T$  с n-каналом



Рис. 17.6. Схема усилительного каскада с ОЭ на БТ p-n-p-типа

параметры в двухкаскадной схеме аналогичным образом необходимо перейти к случаю n=3 и вычислить K ( $100 < K \leqslant 1000$ ).

Схемы усилительных каскадов с ОЭ на ВТ n-p-n-типа приведены на рис. 17.2, 17.3. Схемы усилительных каскадов с ОИ



Рис. 17.7. Схема усилительного каскада с ОИ на  $\Pi T$  с p-каналом



Рис. 17.8. Схема усилительного каскада на  $\Pi T$  с p-каналом



Рис. 17.9. Двухкаскадная схема усилителя с цепью последовательной ООС по напряжению

на ПТ с n-каналом приведены на рис. 17.4, 17.5. Схема усилительного каскада с ОЭ на ВТ p-n-p-типа приведена на рис. 17.6. На рис. 17.7, 17.8 приведены схемы усилительных каскадов с ОИ на ПТ с p-каналом. Пунктиром на рисунках показано сопротивление параллельной ООС по напряжению  $R_{\rm oc}$ . Варианты двух-



Рис. 17.10. Трехкаскадная схема усилителя с цепью параллельной ООС по напряжению

и трехкаскадной структур усилителя, построенных на каскадах типа рис. 17.3 с цепями последовательной и параллельной ООС по напряжению в реализации на n-p-n, показаны на рис. 17.9 и 17.10 соответственно.

## 17.2.2. Статический и динамический режимы работы усилительных каскадов

Расчет многокаскадного усилителя выполняется отдельно для каждого из каскадов, начиная с выходного каскада.

Порядок расчета усилительных каскадов по постоянному току рассмотрен ниже для каскадов рис. 17.2–17.4, схемы которых в статическом режиме приведены на рис. 17.11. На рис. 17.14, 17.15 показаны вольтамперные характеристики (BAX) транзисторов и графики мгновенных значений токов  $I_{\rm K}(t)$ ,  $I_{\rm C}(t)$  и напряжений  $U_{\rm K9}(t)$ ,  $U_{\rm CM}(t)$ , необходимые для определения рабочей точки A (точки покоя) каскада в предположении режима класса A.

Расчет статического режима усилителя начинается с выходного каскада, исходные параметры которого определены требованиями технического задания.

Выбор рабочей точки усилительного каскада. Выбор рабочей точки A транзистора в режиме покоя, когда входной сигнал отсутствует, сводится к выбору тока коллектора  $I_{\rm K}{}_A$  и напряжения  $U_{\rm K\Theta}{}_A$ , тока стока  $I_{\rm C}{}_A$  и напряжения  $U_{\rm CW}{}_A$  в соответствующих схемах рис. 17.11 в первоначальном предположении  $R_\Theta=R_{\rm M}=0$ , т. е. при заземленных эмиттере и истоке.

Точка выбирается исходя из заданных значений амплитуды напряжения на коллекторе (стоке)  $U_{\rm H}m$  и тока коллектора (стока)



Рис. 17.11. Статический режим работы транзистора

 $I_{\mathtt{H}m}$ , которые по заданным значениям  $U_{\mathtt{H}}$  и  $I_{\mathtt{H}}$  определяются как:

$$I_{\text{H}m} = I_{\text{H}}\sqrt{2};$$
$$U_{\text{H}m} = U_{\text{H}}\sqrt{2}.$$

Для режима класса A координаты рабочей точки A должны удовлетворять неравенствам:

$$U_{\text{K}\ni A} \geqslant |U_{\text{H}m} + U_{\text{K}\ni \min}|; \quad I_{\text{K}A} = \frac{I_{\text{H}m}}{K_3}$$
 (17.19)

или

$$I_{
m K\,min}=0, 1I_{
m H\,min} 
ightarrow I_{
m K\,A}=I_{
m H}m+I_{
m K\,min}$$
 для каскада на БТ; 
$$U_{
m CM\,A}\geqslant |U_{
m H}m+U_{
m CM\,min}|;\;\;I_{
m CA}>rac{I_{
m H}m}{K_{
m 3}}\;$$
для каскада на ПТ, 
$$\eqno(17.20)$$

где  $U_{\text{K}\ni \min}$ ,  $U_{\text{CM}\min}$  — напряжение на коллекторе (стоке), соответствующее началу квазигоризонтального участка выходных ВАХ (рис. 17.12, 17.13);  $K_3 = 0.7 \dots 0.95$  — коэффициент запаса.

Для транзисторов малой мощности рекомендуется принять

$$|U_{\text{K}\ni\min}| = |U_{\text{CM}\min}| = 1\dots 2.5 \text{ B},$$

а для мощных транзисторов:

$$|U_{\text{K}\ni \min}| = |U_{\text{CM}\min}| = 2.5...4 \text{ B}.$$

Для каскадов с ОЭ и ОИ, работающих в классе А, напряжения  $U_{{\rm K}\ni\,A}$  и  $U_{{\rm C}{\rm W}\,A}$  связаны со значениями напряжения питания  $E_{\pi}$  соотношениями:

$$E_{\pi} = \begin{cases} 2U_{\text{K}\ni\,A} & \text{для схемы с O}\ni; \\ 2U_{\text{CM}\,A} & \text{для схемы с O}\text{И}. \end{cases}$$
 (17.21)

Значение  $E_{\pi}$  при вычисленных по (17.19) и (17.20) величин



Рис. 17.12. Выбор рабочей точки усилительного каскада на БТ



Рис. 17.13. Выбор рабочей точки усилительного каскада на ПТ

 $U_{{\rm K} \ni A}$  и  $U_{{\rm CM}\, A}$  определяется по соотношению (17.21) и округляются до ближайшего большего значения из ряда напряжений питания.

Стандартный ряд напряжений питания  $E_{\pi}$  имеет следующий

вид:

$$E_{\pi} = \{5,6;6,3;10;12,6;24;27;36;40;50;60;70;80;90;100\}.$$

Далее необходимо предварительно оценить мощность транзистора по выражению

$$P_{\rm K} = I_{\rm H} m U_{\rm H} m.$$
 (17.22)

Для удобства расчета графики строим на миллиметровке, поэтому выбираем  $I_{\rm K\,A},\ U_{\rm K\ni\,A}$  так, чтобы  $I_{\rm K\,A}$  и  $U_{\rm K\ni\,A}$  были целыми значениями.

Выбор сопротивлений  $R_{\rm K}$  ( $R_C$ ) и  $R_{\ni}$  ( $R_{\Pi}$ ). Построение статической и динамической линий нагрузки. Для усилительного каскада на БТ (см. рис. 17.2, 17.3) сопротивление  $R_{\rm K}$  вычисляется из выражения

$$R_{\rm K} = \frac{E - U_{\rm K\Theta\,A}}{I_{\rm K\,A}},\tag{17.23}$$

где  $U_{\rm K\ni A}$  — потенциал коллектора принимается равным значению, рассчитанному по (17.19). На семействе выходных ВАХ транзистора может быть построена линия нагрузки  $R_{\rm K}$ , как показано на рис. 17.12.

Для хорошей термостабилизации каскада с общим эмиттером значение сопротивления  $R_{\ni}$  выбираем из соотношения:

$$R_{\ni} = (0,1\dots0,3)R_{\rm K}.$$
 (17.24)

Положение линии распределенной нагрузки после фиксации значений  $R_{\rm K}$  и  $R_{\rm B}$  может быть определено из следующих соотношений:

$$U_{K} = E - I_{K}R_{K};$$

$$U_{\Theta} = I_{\Theta}R_{\Theta} = I_{K}R_{\Theta};$$

$$U_{K\Theta} = U_{K} - U_{\Theta} = E - I_{K}(R_{K} + R_{\Theta});$$

$$I_{K} = \frac{E}{R_{K} + R_{\Theta}} - \frac{U_{K\Theta}}{R_{K} + R_{\Theta}}.$$
(17.25)

В выражениях (17.25), (17.26)  $U_{\rm K}$ ,  $U_{\rm H}$ ,  $U_{\rm H}$ ,  $I_{\rm K}$  и  $I_{\rm H}$  — соответственно текущие значения потенциалов коллектора, эмиттера, напряжения коллектор-эмиттер, токов коллектора и эмиттера.

По выражению (17.26) на семейство выходных ВАХ наносится линия нагрузки  $I_{\rm K}=f(U_{\rm K9})$  и при значениях  $I_{\rm K}=I_{\rm KA}$  уточняется положение рабочей точки A'. Через эту точку на се-

мействе BAX отмечается характеристика с параметром  $I_{BA}$ , и для нее рассчитывается новая координата  $U_{KBA}$ .

Следует заметить, что при значениях  $R_{\ni}$ , определенных по выражению (17.24), положение рабочей точки A изменяется несущественно и этой коррекцией можно пренебречь. Через зафиксированную рабочую точку (рис. 17.14, точка A) далее проводится линия динамической нагрузки под углом

$$\varphi = \operatorname{arcctg}\left(\frac{R_{\mathrm{K}} \parallel R_{\mathrm{H}}}{K_{\mathrm{M}}}\right) \tag{17.27}$$

и проверяются значения амплитуд тока  $I_{\rm H}m$  и напряжения  $U_{\rm H}m$  и  $U_{\rm K\ni A}$ . Если значения  $U_{\rm H}m$  и  $U_{\rm K\ni A}$  при заданных  $I_{\rm H}m$  не удовлетворяют исходным данным, то назначается следующее большее  $E'_{\rm H}$  напряжение питания из ряда, линия  $R_{\rm K}$  переносится параллельно, выбирается новое положение рабочей точки (рис. 17.14, точка A'), через нее параллельно сносится линия динамической нагрузки и вновь проверяются значения  $I_{\rm H}m$  и  $U_{\rm H}m$ .



Рис. 17.14. Выбор рабочей точки усилительного каскада на БТ

Последовательность действий при выборе рабочей точки для усилительного каскада на биполярном транзисторе по схемам рис. 17.2, 17.3 и 17.6 имеет следующий вид.

- 1. На семействе выходных ВАХ с параметром  $I_{\rm BA}$  определяем координаты рабочей точки A [ $I_{\rm KA};\ U_{\rm KSA}$ ].
- 2. Отмечаем точку  $E_{\pi\,A}=2U_{{\rm K}\ni\,A}$  на выходной ВАХ транзистора. Далее через две точки  $E_{\pi\,A}$  и A проводим линию нагрузки,

которая показывает возможную зависимость  $I_{\rm K}$  от  $U_{\rm K9}$ :

$$I_{\mathrm{K}A} = \frac{E_{\mathrm{\pi}A} - U_{\mathrm{K}\Im A}}{R_{\mathrm{K}A}}.$$

- 3. Для хорошей термостабилизации каскада с общим эмиттером выбираем  $R_{\ni}=(0,1\dots0,3)R_{\rm K}.$ 
  - 4. С учетом  $R_{\ni}$  линия нагрузки примет вид

$$I_{KA} = \frac{E_{\pi A} - U_{K \ni A}}{R_{K} + R_{\ni}}.$$

- 5. Проецируем точку A на новую линию нагрузки с учетом  $R_{\ni}$  и получаем новую точку A'  $[I_{\mathrm{K}\,A'};\ U_{\mathrm{K}\ni\,A'}].$
- 6. Через точку  $A^\prime$  проводим динамическую линию нагрузки под углом

$$\varphi = \operatorname{arcctg}\left(\frac{R_{\mathrm{K}} \parallel R_{\mathrm{H}}}{K_{\mathrm{M}}}\right),$$

где

$$R_{
m K} \parallel R_{
m H} = rac{R_{
m K} R_{
m H}}{R_{
m K} + R_{
m H}}; \quad K_{
m M} = rac{M_U \ [{
m B}/{
m AeA}]}{M_I \ [{
m A}/{
m AeA}]} = rac{2 \ B}{2 \cdot 10^{-3} \ A} = 1000; \ R_{
m K} \parallel R_{
m H} < R_{
m K},$$

где  $K_{\text{м}}$  — коэффициент масштаба, учитывающий разницу в масштабах по оси напряжения (B) и тока (A).

Динамическая линия нагрузки показывает возможную зависимость  $I_{\rm K}$  от  $U_{\rm K9}$  при подаче на вход усилителя переменного сигнала.

- 7. Из графика находим  $U_{{\rm K}\ni\,A'\,{\rm max}}$  максимальное переменное напряжение, которое может быть получено на выходе данного каскада.
- 8. Проверяем условие:  $U_{\text{K} \ni A' \max} > U_{\text{H}m}$  напряжение на нагрузке, рассчитанное ранее по исходным данным.
- 9. Если условие не выполняется, то выбираем новое (следующее) напряжение  $E_{\pi\,A'}$  из стандартного ряда и повторяем построения:
  - ullet отмечаем точку  $E_{\pi\,A'}$ ;
  - ullet под углом lpha строим статическую линию нагрузки;
  - проецируем точку A' на новую линию нагрузки и получаем точку A'' (по перпендикулярам);
  - отмечаем координаты рабочей точки A'' [ $I_{{\rm K}\,A''};\,U_{{\rm K}\ni\,A''}$ ];
  - через точку A'' под углом  $\varphi$  проводим новую динамическую линию нагрузки;

- проверяем условие  $U_{K\ni A''max} > U_{K\ni A'\max}$  ( $U_{K\ni A''}$  находим из графика);
- проверяем условие  $U_{{\tt K} \ni A^{\prime\prime} \, {\tt max}} > U_{{\tt H} m}.$

Если условие выполняется, то точку A'' переименовываем в точку P и выбор рабочей точки на этом заканчиваем. Если нет, то повторяем с пункта 9.

Для усилительного каскада на  $\Pi T$  сопротивление  $R_{\mathbb{C}}$  рассчитывается аналогично выражению (17.23) как

$$R_{\rm C} = \frac{E - U_{\rm CM} A}{I_{\rm CA}},$$
 (17.28)

где  $U_{\text{СИ}\,A}$  — потенциал стока, принимается равным значению, рассчитанному по (17.20).

На семействе выходных ВАХ транзистора может быть построена линия нагрузки  $R_{\rm C}$ , как показано на рис. 17.15.



Рис. 17.15. Выбор рабочей точки усилительного каскада на ПТ

Значение сопротивления  $R_{\rm H}$  рассчитывается по выбранному току  $I_{{\rm C}\,A}$  и напряжению смещения  $U_{{\rm 3H}\,A}$ , определенному по параметру ВАХ, проходящей на рис. 17.15 через точку A:

$$R_{\rm M} = \frac{U_{\rm 3M} A}{I_{\rm C} A}.$$
 (17.29)

Положение рабочей точки A с учетом значения  $R_{\rm M}$ , вычисленного по (17.29), уточняется по уравнению линии нагрузки:

$$I_{\rm C} = \frac{E}{R_{\rm C}} + R_{\rm H} - \frac{U_{\rm CM}}{R_{\rm C} + R_{\rm M}}$$
 (17.30)

при заданном токе  $I_{CA'}$  (точка A' на рис. 17.15).

Для точки A' из графика рис. 17.15 определяются значения  $U_{\mathrm{3M}\,A'}$  и  $U_{\mathrm{CM}\,A'}$ .



Рис. 17.16. Итоговая рабочая точка P усилительного каскада на  $\operatorname{BT}$ 



Рис. 17.17. Определение h-параметров усилительного каскада

Положение итоговой рабочей точки P усилительного каскада на BT показано на рис. 17.16.

Из выходной ВАХ транзистора (рис. 17.17) определяем следующие значения.

1.  $\beta = h_{21\text{O}3}$  — коэффициент усиления по току для схемы с общим эмиттером:

$$\beta = \frac{\Delta I_{\rm K}}{\Delta I_{\rm B}} \bigg|_{U_{\rm K2} = \rm const} \,. \tag{17.31}$$

Расчет  $\beta$  проводим следующим образом.

- На линии  $U_{{\rm K}\ni\,P}={
  m const}$  откладываем две точки A и  ${
  m B}$ : точка  $A\to I_{{
  m B}\,A};$  точка  $B\to I_{{
  m B}\,B}.$
- Для точек A и B находим  $I_{\mathrm{K}\,A} = I_{\mathrm{K1}};\ I_{\mathrm{K}\,B} = I_{\mathrm{K2}};$

$$\bullet \ \beta = \left. \frac{\Delta I_{\rm K}}{\Delta I_{\rm B}} \right|_{U_{\rm K\Im}={\rm const}} = \left. \frac{I_{\rm K2} - I_{\rm K1}}{I_{\rm B2} - I_{\rm B1}} \right|_{U_{\rm K\Im}={\rm const}}. \label{eq:beta_sigma}$$

2.  $I_{\mathsf{B}P}$  определяем из выходной ВАХ по графику, зная точки и значение на графике  $I_{\mathsf{K}P}$  и  $U_{\mathsf{K}\ni P}$ .

Из входной ВАХ транзистора  $I_{\rm B}=f(U_{\rm B\ni})|_{U_{\rm K\ni}={\rm const}}$  (см. рис. 17.17) определяем следующие значения.

- 1. Отмечаем точку P на входной ВАХ. Из выходной ВАХ определяем  $I_{\mathsf{B}\,P}$  и откладываем это значение на входной ВАХ.
  - Проводим линию до пересечения с линией  $U_{\mathrm{K} \ni P}$  (горизонтально).
  - Проводим линию параллельно оси  $I_{\mathsf{B}}$ , определяем  $U_{\mathsf{B} \ni P}.$
- 2.  $h_{11O\ni}=h_{\text{вхO}\ni}$  входное сопротивление транзистора для схемы с общим эмиттером находим по следующей формуле:

$$h_{11O\ni} = \frac{\Delta U_{\text{B}\ni}}{\Delta I_{\text{B}}} \bigg|_{U_{\text{K}\ni P} = \text{const}}.$$
 (17.32)

Особенности. Если  $R_{\rm H} < R_{\rm K}$ , то угол  $\varphi \gg \alpha$ , тогда динамическая линия нагрузки слишком крутая и значение  $U_{\rm K\Im\,max}$  — слишком маленькое.

Для выполнения условия  $U_{{\rm K}\Im\,{\rm max}}>U_{{\rm H}m}$  необходимо сильно увеличивать  $E_{\rm m}$ . Для устранения этого недостатка на выход усилительного каскада необходимо поставить эмиттерный повторитель (схема с общим коллектором). Схема усилительного каскада с эмиттерным повторителем на выходе приведена на рис. 17.18.



Рис. 17.18. Усилительный каскад с ОЭ при включении в схему эмиттерного повторителя

В этом случае последовательность расчета усилительного каскада имеет следующий вид.

1. После двух перемещений  $E_{\pi}$  условие  $U_{{\rm K} \ni \, {\rm max}} > U_{{\rm H}m}$  не выполняется.

2. Считаем, что полученная рабочая точка P — окончательная рабочая точка. Выбираем для нее транзистор ( $U_{\rm K\Im\,max}>>U_{\rm Hm}$ ) из справочника по указанным параметрам.

- 3. Строим ВАХ и определяем коэффициент усиления по току для схемы с общим эмиттером  $h_{2109} = \beta$ , VT2 = VT1.
  - 4. Полагаем, что  $R'_{\ni} = R_{\mathtt{H}}$ .

Теперь  $R_{\text{H}}$  для транзистора VT1 будет  $R_{\text{вх VT2}}$  транзистора VT2, тогда новая динамическая линия нагрузки будет проходить через точку P под новым углом  $\varphi'$ :

$$\varphi' = \operatorname{arcctg}\left(\frac{R_{\mathrm{K}} \parallel R_{\mathrm{BX}\,\mathrm{VT2}}}{K_{\mathrm{M}}}\right). \tag{17.33}$$

5. Для схемы с общим коллектором  $R_{\rm BX\,VT2}=R_{\rm BX\,OK}==(\beta+1)(R'_{\ominus}\parallel R_{\rm H})$ , где  $R_{\rm BX\,OK}$  — входное сопротивление транзистора для схемы с общим коллектором; так как  $R'_{\ominus}=R_{\rm H}$ , то  $R'_{\ominus}\parallel R_{\rm H}=R_{\rm H}/2$  и  $R_{\rm BX\,VT2}=\frac{(\beta+1)}{2}R_{\rm H}$ , таким образом, схема с общим коллектором увеличивает  $R_{\rm H}$  в  $(\beta+1)/2$  раза.

Пример. Пусть  $R_{\rm K}=1$  кОм,  $R_{\rm H}=1$  кОм;  $\beta=99$ , тогда

$$\begin{split} \alpha &= \operatorname{arcctg}\left(R_{\mathrm{K}}/K_{\mathrm{M}}\right);\\ \varphi' &= \operatorname{arcctg}\left(\frac{1\ \mathrm{KOM}\ \|\ 1\ \mathrm{KOM}}{K_{\mathrm{M}}}\right) = \operatorname{arcctg}\left(\frac{500}{K_{\mathrm{M}}}\right);\\ R_{\mathrm{Bx}\,\mathrm{VT2}} &= \frac{99+1}{2}R_{\mathrm{H}} = 50R_{\mathrm{H}};\\ \varphi' &= \operatorname{arcctg}\left(\frac{1\ \mathrm{KOM}\ \|\ 50\ \mathrm{KOM}}{K_{\mathrm{M}}}\right) \approx \operatorname{arcctg}\left(\frac{\mathrm{чуть}\ \mathrm{Mehьшe}\ 1\ \mathrm{KOM}}{K_{\mathrm{M}}}\right). \end{split}$$

Угол  $\varphi'$  будет немного больше угла  $\alpha$ , и условие  $U_{{
m K}\Im\,{
m max}}>>U_{{
m H}m}$  будет выполняться.

Выбор транзистора. В общем случае транзисторы можно классифицировать следующим образом.

По проводимости: структуры n-p-n- (p-n-p)-типа.

По мощности (в справочнике)  $P_{\rm K}$ :

- БМ транзистор большой мощности;
- СМ транзистор средней мощности;
- ММ транзистор малой мощности. По частоте  $f_{\max}$ :
- СВЧ сверхвысокочастотный транзистор;
- ВЧ высокочастотный транзистор;
- СЧ среднечастотный транзистор;
- НЧ низкочастотный транзистор.

Таблица 17.4

| Рассчитанные значения                                                                                                  | Условие<br>выбора | Предельно допустимые<br>значения из справочника                                       |
|------------------------------------------------------------------------------------------------------------------------|-------------------|---------------------------------------------------------------------------------------|
| $P_{ m K}$ — мощность на коллекторе транзистора, Вт: $P_{ m K} = I_{ m K}{}_A U_{ m K} \!\!\!\!> \!\!\!\!> \!\!\!\!A}$ | <                 | $P_{ m K_{AO\Pi}}(P_{ m Kmax})$ — максимальная мощность на коллекторе транзистора, Вт |
| $E_{\pi}$ , B                                                                                                          | <                 | $U_{\text{K}\ni\max}(U_{\text{KB}\max})$ , B                                          |
| $I_{{ m K}\; { m max}} = 2I_{{ m K}\; A},  { m A},  { m rдe}$ $I_{{ m K}\; A}$ — координата рабочей точки транзистора  | <                 | $I_{ m K, AOII}(I_{ m K max})$ — максимальный ток на коллекторе транзистора, ${ m A}$ |
| $f_{ m max}=10f_{ m B}$ по заданию, к $\Gamma$ ц                                                                       | <                 | $f_{\alpha}$ — частота единичного усиления, к $\Gamma$ ц                              |
| n- $p$ - $n$ / $p$ - $n$ - $p$ (тип проводимости транзистора по заданию)                                               |                   | <i>n-p-n / p-n-р</i> ВАХ транзистора                                                  |



Рис. 17.19. Классификация транзисторов усилительных каскадов

Выбор транзистора осуществляется по данным табл. 17.4. Классификация транзисторов усилительных каскадов приведена на рис. 17.19.

Транзисторы усилительных каскадов выбираются по справочникам и должны удовлетворять при заданной  $t_{\rm max}$  следующим требованиям:

- справочные величины максимально допустимых мощностей  $P_{\text{Кдоп}},\ P_{\text{Сдоп}}$  не меньше значений  $P_{\text{К max}},\ P_{\text{CM max}};$
- справочные величины максимально допустимых значений токов  $I_{\rm Kдоп}$ ,  $I_{\rm Cдоп}$  и напряжений  $U_{\rm KЭдоп}$ ,  $U_{\rm CИдоп}$  соответственно не меньше значений  $I_{\rm K\,max}$ ,  $I_{\rm C\,max}$ ,  $U_{\rm K\ni\,max}$ ,  $U_{\rm CM\,max}$ .

Далее строится предположительная область BAX транзисторов каскада, ограниченная значениями:

$$I_{\text{K max}} = 2I_{\text{K }A}; \quad U_{\text{K} \ni \text{max}} = E_{\pi}$$

и гиперболой

$$P_{\text{K max}} = I_{\text{K }A} U_{\text{K} \ni A},$$

максимально рассеиваемой на коллекторе мощности для каскада на БТ, и соответственно значениями:

$$I_{\text{C max}} = 2I_{\text{C A}}; \quad U_{\text{CM max}} = E_{\text{II}}$$

и гиперболой

$$P_{\text{C max}} = I_{\text{C}A}U_{\text{CM}A}$$

для каскада на ПТ.

Далее из справочников для выбранного транзистора вырисовываются их реальные выходные, входные и передаточные ВАХ, по которым ведется дальнейший расчет (табл. 17.5). На семейства выходных ВАХ наносится гипербола максимально рассеиваемой мощности  $P_{\text{Кдоп}}$  ( $P_{\text{Сдоп}}$ ).

Таблица 17.5

| $U_{\rm K9}$ , B | $U_{\mathrm{K}\Im1}=1~\mathrm{B}$ | $U_{\mathrm{K}\ni2}=5~\mathrm{B}$ | $U_{\rm K33} = 10 \; {\rm B}$ | <br>$E_{\pi}$ , B | $U_{K \ni n}$ , B |
|------------------|-----------------------------------|-----------------------------------|-------------------------------|-------------------|-------------------|
| $I_{K}$ , мА     | $I_{\mathrm{K1}}$ , мА            | $I_{\rm K2}$ , мА                 | $I_{\mathrm{K3}}$ , мА        |                   |                   |

Для этого из справочника для выбранного транзистора находим  $P_{\rm K, Aon}(P_{\rm K, max})$  и определяем  $I_{\rm K}$  по следующей формуле:

$$I_{\rm K} = \frac{P_{\rm K, AOII}}{U_{\rm K9}}. (17.34)$$

Если гипербола расположена выше обеих линий нагрузки и не пересекает их, то транзистор выбран правильно, если нет, то выбираем новый транзистор.

Расчет элементов фиксации рабочей точки. Фиксация рабочей точки A' (см. рис. 17.12) для каскада на БТ, показанном на рис. 17.11, осуществляется резистивным делителем  $R_1$  и  $R_2$ . Связь между напряжениями и токами транзистора в режиме покоя (см. рис. 17.11) определяется следующими выражениями:

$$U_{\text{B}\ni A'} = (I_{\text{A}} - I_{\text{B}A'})R_2 - I_{\ni A'}R_{\ni};$$
 (17.35)

$$U_1 = I_{\mathsf{A}} R_1; \tag{17.36}$$

$$U_2 = (I_{\Delta} - I_{BA'})R_2; \tag{17.37}$$

$$E = U_1 + U_2, (17.38)$$

причем  $U_{{\rm B} \ni A'}$  находится при определенном ранее из выходных ВАХ токе  $I_{{\rm B} \, A'}$ , а ток  $I_{{\rm B} \, A'} = I_{{\rm K} \, A'} + I_{{\rm B} \, A'}$ .

Ток делителя  $I_{A}$  из (17.37) находится из выражения

$$I_{A} = I_{B A'} + \frac{U_{B \ni A'} + I_{\ni A'} R_{\ni}}{R_{2}}.$$
 (17.39)

Сопротивление  $R_1$  с учетом выражения (17.35) равно

$$R_1 = \frac{E - (U_{B \ni A'} + I_{\ni A'} R_{\ni})}{U_{B \ni A'} + I_{\ni A'} R_{\ni} + I_{B A'} R_{\ni}} R_2.$$
 (17.40)

Для определения  $R_2$  используется связь значения  $R_2$  с коэффициентом температурной нестабильности  $N_s$ , равным для схемы рис. 17.11:

$$N_s = \frac{\Delta I_{\rm K}}{\Delta I_{\rm K0}} = \frac{(R_2 + R_{\rm \Theta})(1 + \beta)}{R_2 + R_{\rm \Theta}(1 + \beta)},\tag{17.41}$$

где  $\Delta I_{\rm K}$ ,  $\Delta I_{\rm K0}$  — температурные изменения токов  $I_{\rm K}$  и  $I_{\rm K0}$  (в справочниках иногда обозначается  $I_{\rm KB0}$ ;  $\beta=h_{\rm 21O9}$  — коэффициент усиления тока в схеме с ОЭ (определяется по выходным ВАХ в окрестностях рабочей точки).

Из справочника для выбранного транзистора находим ток  $I_{\rm K0}$  ( $I_{\rm KB}$ ) — обратный ток коллекторного перехода. Значение данного тока необходимо уменьшить в 5...10 раз, так как обычно в справочнике оно указывается не более определенной величины и сильно завышено.

Если коэффициент  $N_s$  в диапазоне

$$N_s = \frac{\Delta I_{\rm K}}{\Delta I_{\rm K0}} = 2\dots 15,\tag{17.42}$$

то каскад с общим эмиттером хорошо термостабилизирован, т.е. изменения температуры незначительно влияют на работу каскада.

Величина  $I_{\mathrm{K0}}(t_{\mathrm{max}})$  рассчитывается по эмпирическому соотношению:

$$I_{KO}(t_{\text{max}}) = I_{KO}(t_0)(A^{(t_{\text{max}}-t_0)/10} - 1),$$
 (17.43)

где  $I_{\rm KO}(t_0)$  — тепловой ток коллекторного перехода, уменьшенный в 10 раз; A (для Ge) = 2; A (для Si) = 2,5 — коэффициенты;  $t_0$  = 20 °C — нормальная температура окружающей среды;  $t_{\rm max}$  — максимальная температура из исходных данных;

 $\Delta I_{\rm K0} = I_{\rm K0}(t_{\rm max}) - I_{\rm K0}(t_0)$  — изменение тока  $I_{\rm KO}$  от температуры;  $\Delta I_{\rm K} = (0{,}001\dots 0{,}01)I_{{\rm H}m}.$ 

По вычисленному значению  $N_s$  согласно (17.41) рассчитывается величина  $R_2$ :

$$R_2 = \frac{R_{\ni}(1+\beta) - N_s R_{\ni}(1+\beta)}{N_s - (1+\beta)}.$$
 (17.44)

Значение  $R_1$  определяется подстановкой величины  $R_2$ , рассчитанной по (17.44), в соотношение (17.40). Значения сопротивлений  $R_1$  и  $R_2$  можно проверить следующим соотношением:

$$R_1 > R_2$$
;  $R_1 \approx (5...10)R_2$ .

Корректность расчета оценивается вычислением тока  $I_{\rm A}$  по выражению (17.39), причем необходимо соблюдение неравенства  $I_{\rm A} > I_{\rm B\,A'}$ . Соотношение  $I_{\rm A} > (5\dots 10)I_{\rm B\,A'}$  считается приемлемым. При несоблюдении указанного неравенства расчет необходимо повторить, начиная с изменения значения  $R_{\rm B}$  из выражения (17.24).

Для каскадов на ПТ с управляющим p-n-переходом и ПТ со встроенным каналом фиксация рабочей точки может быть обеспечена сопротивлением в цепи истока  $R_{\rm M}$  (см. рис. 17.15). Так как ток затвора  $I_3$  ПТ мал, то можно считать справедливым соотношение (17.21).

Сопротивление  $R_3$  может быть рассчитано из условий температурной стабилизации рабочей точки с учетом того, что для схемы рис. 17.15 напряжение затвор-исток равно

$$U_{3\text{M}} = I_3 R_3 - I_{\text{C}} R_{\text{M}}. \tag{17.45}$$

Температура изменения тока  $I_{\mathrm{C}}$  определяется как

$$\Delta I_{\rm C} = \Delta I_3 \frac{R_3}{R_{\rm M}} - \Delta U_{3\rm M} \frac{1}{R_{\rm M}}.$$
 (17.46)

Изменение тока  $\Delta I_{\mathrm{C}}$  находится из приближенного уравнения

$$\Delta I_{\rm C} = [I_{\rm CA}(t_0/t_{\rm max})^{3/2} - 1], \tag{17.47}$$

где  $t_0$  — начальная (лабораторная) температура.

Температурные изменения тока затвора  $\Delta I_3$  оцениваются так же, как и соответствующие изменения обратного тока у p-n-перехода, т.е. аналогично (17.43):

$$\Delta I_3 = I_3(t_0)2.5^{(t_{\text{max}} - t_0)/10},$$
 (17.48)

где  $I_3(t_0)$  — ток затвора при начальной температуре (заданной в справочнике).

Температурные изменения напряжения  $U_{\rm 3N}$  могут быть определены из тех соображений, что ток  $I_{\rm C}$  согласно (17.47) при росте температуры уменьшается. Тогда (см. рис. 17.15) температурные изменения  $U_{\rm 3N}$  можно оценить графически как

$$\Delta U_{3M} = |U_{3MA'}(t_0) - U_{3MA'}(t_{\text{max}})|. \tag{17.49}$$

Величина  $R_3$  определяется из (17.45) в следующем виде:

$$R_3 = \frac{\Delta I_{\rm C} R_{\rm M} + \Delta U_{\rm 3M}}{\Delta I_{\rm 3}}.\tag{17.50}$$

Сопротивление  $R_3$  вычисляется подстановкой в выражение (17.50) значений (17.47), (17.48) и (17.49).

Предварительный расчет коэффициента усиления  $K_U$  выполняется по выражению

$$K_U = -\beta \frac{R_{\rm K} \parallel R_{\rm H}}{R_{\rm R} + R_{\rm RY}},$$

где  $R_{\scriptscriptstyle 
m T}$  — выходное сопротивление предыдущего каскада.

Так как предыдущий каскад не рассчитан, то  $R_{\rm r}=R_{\rm вых}$  предыдущего каскада или  $R_{\rm выx}\approx R_{\rm K}$ . Поэтому вместо  $R_{\rm r}$  выберем  $R_{\rm K}$  каскада, который рассчитываем, так как сопротивления  $R_{\rm K}$  будут одного порядка.

Однако данная формула не учитывает падения входного тока на резистивном делителе  $R_1$  и  $R_2$ . Поэтому ее применяют, если  $(R_1 \parallel R_2) \gg h_{1109}$ . Поэтому лучше считать по более точной формуле, которая учитывает сопротивления  $R_1$  и  $R_2$ :

$$K_U = -\beta \frac{R_{\rm K} \parallel R_{\rm H}}{(h_{1109}/R_{\rm B} + 1)R_{\rm r} + h_{1109}},$$
 (17.51)

где  $R_{\rm B} = R_1 \parallel R_2$ .

Особенности. Емкостные элементы  $C_1, C_2$  и  $C_9$  лучше считать после расчета всех каскадов усилителя.

На этом расчет выходного каскада окончен.

### 17.2.3. Расчет промежуточного (входного) каскада

**Выбор рабочей точки.** Пусть у усилителя два каскада и выходной каскад предварительно рассчитан. Структурная схема двухкаскадного усилителя приведена на рис. 17.20.



Рис. 17.20. Структурная схема двухкаскадного усилителя

Определим необходимые параметры для расчета промежуточного (входного) каскада:

$$R_{\text{H}}^{(2)} = R_{\text{BX}}^{(1)} = R_1 \parallel R_2 \parallel h_{1109};$$
 (17.52)

$$U_{\text{H}m}^{(2)} = U_{\text{BX}m}^{(1)} = \frac{U_{\text{H}m}^{(1)}}{|K_U^{(1)}|},\tag{17.53}$$

где  $U_{{\tt H}m}$  — напряжение на нагрузке выходного каскада;

$$I_{\text{H}m}^{(2)} = \frac{U_{\text{H}m}^{(2)}}{R_{\text{H}m}^{(2)}}.$$
 (17.54)

Замечание. Для второго каскада  $U_{\text{H}m}^{(2)}\ll U_{\text{H}m}^{(1)}$ . Поэтому для упрощения выбора рабочей точки, если  $E_{\pi}$  не очень большое  $(E_{\pi}\leqslant 24~\text{B})$ , можно сразу выбрать  $E_{\pi}^{(2)}=E_{\pi}^{(1)}$  (рис. 17.21).



Рис. 17.21. Выбор рабочей точки промежуточного (входного) каскада

Далее рассчитываем:

$$U_{\text{K}\ni A'} = \frac{E_{\pi}}{2}; \quad I_{\text{K}A'} = \frac{I_{\pi m}^{(2)}}{K_3}.$$

Таким образом, чтобы  $I_{{\rm K}\,A'}=I_{{\rm H}m}^{(2)}/K_3$  было как можно больше, необходимо выбрать коэффициент  $K_3$  как можно меньше.

$$R_{\rm K} = \frac{E_{\rm \pi} - U_{{\rm K} \ni A}}{I_{{\rm K} A}}; \quad R_{\ni} = (0,1...0,3)R_{\rm K}.$$

Далее строим линию нагрузки с учетом  $R_{\mathfrak{I}}$ . Переносим рабочую точку в A из A'. Строим динамическую линию нагрузки через точку A под углом

$$\varphi = \operatorname{arcctg}\left(\frac{R_{\mathrm{K}} \parallel R_{\mathrm{H}}}{K_{\mathrm{M}}}\right).$$

Так как напряжение питания  $E_{\pi}$  выбрано с запасом, то условие  $U_{ extsf{K} extsf{B} extsf{max}} > U_{ extsf{H}m}$  всегда выполняется.

На этом выбор рабочей точки закончен. Расчет остальных каскадов выполняем аналогично.

Окончательный расчет коэффициента усиления выходного каскада. После расчета промежуточного (входного) каскада необходимо уточнить  $K_{U}^{(1)}$  выходного каскада по следующей формуле:

$$K_U = -\beta \frac{R_{\rm K} \parallel R_{\rm H}}{(h_{11O\Theta}/R_{\rm B} + 1)R_{\rm F} + h_{11O\Theta}},$$

где  $R_{\rm r}=R_{\rm K}^{(2)}$ , рассчитанного для промежуточного (входного) каскада.

Уточняем  $U_{\rm H}^{(2)}=U_{\rm H}^{(1)}/|K_{U}^{(1)}|$ , где  $K_{U}^{(1)}$  — окончательный коэффициент усиления выходного каскада.

Проверяем по выходной характеристике, что условие  $U_{{\scriptscriptstyle {
m H}}m}^{(2)} <$ 

 $< U_{
m K9\,max}^{(2)}$  выполняется. Коэффициент усиления напряжения каскада с ОИ является чаще всего входным каскадом усилителя, в области средних частот оценивается из соотношения

$$K_U = \frac{S(R_{\rm C} \parallel R_{\rm H})}{1 + (R_{\rm C} \parallel R_{\rm H})/R_{\rm CM_{\rm AM} \Phi}},$$
 (17.55)

где  $S = S_{\max}(1 - U_{3M}/U_0)$  — крутизна передаточной ВАХ ПТ;  $S_{\max}$ ,  $U_0$  — соответственно максимальное значение крутизны и напряжение отсечки (справочные параметры);  $R_{\rm CN \, Auch} = dU_{\rm CN}/dI_{\rm C}$  —

дифференциальное сопротивление ПТ, определяемое по выходным ВАХ в окрестностях рабочей точки;  $R_{\rm H}$  — входное сопротивление последующего усилительного каскада в области полосы пропускания или заданное сопротивление нагрузки, если каскад оконечный;  $R_{\rm C}$  — сопротивление в цепи стока, определяемое по выражению (17.28).

#### 17.2.4. Расчет емкостных элементов усилителя

Для каскадов на БТ (см. рис. 17.2, 17.3 и 17.6) емкости конденсаторов  $C_1$ ,  $C_2$  и  $C_9$  рассчитываются по следующим выражениям:

$$C_1 \geqslant \frac{1}{\omega_{\text{H}}(R_{\text{r}} + R_{\text{BX}})},\tag{17.56}$$

где  $R_{\rm BX}=R_1\parallel R_2\parallel h_{11\ni};\;h_{11\ominus\ni}$  — входное сопротивление БТ, определяемое по входной ВАХ в окрестностях рабочей точки отношением  $h_{11\ominus\ni}=\Delta U_{\rm B\ni}/\Delta I_{\rm B};$ 

$$C_2 \geqslant \frac{1}{\omega_{\text{H}}(R_{\text{K}} + R_{\text{H}})},\tag{17.57}$$

где  $R_{\rm H}$  — сопротивление нагрузки усилителя, если каскад оконечный, или входное сопротивление последующего усилительного каскада в области средних частот, если рассчитываемый каскад входной или промежуточный;

$$C_{\ni} \geqslant \frac{3h_{210\ni}}{\omega_{\text{H}}h_{110\ni}}.$$
 (17.58)

Корректность расчета емкостных элементов усилителя можно проверить следующим соотношением:

$$C_1^{(1)} = C_2^{(2)}. (17.59)$$

Для каскадов на ПТ (см. рис. 17.4) при  $R_{\rm r} < R_3$  емкости конденсаторов  $C_1$ ,  $C_2$  и  $C_{\rm M}$  могут быть оценены по следующим выражениям:

$$C_1 \geqslant \frac{1}{\omega_{\text{H}} R_3};\tag{17.60}$$

$$C_2 \geqslant \frac{1}{\omega_{\text{m}}(R_{\text{C}} + R_{\text{m}})},\tag{17.61}$$

где  $R_{\rm H}$  имеет тот же смысл, что и в выражении (17.57);

$$C_{\rm M} \geqslant \frac{1}{(0,2\dots0,25)R_{\rm H}\omega_{\rm H}}.$$
 (17.62)

## 17.2.5. Расчет коэффициента усиления многокаскадного усилителя

После расчета всех каскадов определяем коэффициент усиления K многокаскадного усилителя по следующей формуле:

$$K = K_1 K_2 K_3 \cdots K_n = \prod_{i=1}^n K_i,$$
 (17.63)

где n — число каскадов усилителя.

При этом обязательно должно выполняться условие  $K>K_U$ , где  $K_U=K_{\rm oc}(1-K\beta)$  — коэффициент усиления усилителя по напряжению без обратной связи.

Если условие не выполняется, то расчет корректируется путем оценки и целенаправленного изменения тех элементов усилительных каскадов, которые наиболее чувствительно влияют на K. При необходимости структура усилителя может быть изменена путем добавления промежуточных развязывающих каскадов с общим коллектором (эмиттерных повторителей).

#### 17.2.6. Расчет цепи обратной связи

По вычисленным в п. 17.2.1 значениям  $K\beta$  и K рассчитывается  $\beta$ . В зависимости от числа каскадов усилителя расчет  $\beta$  проводится следующим образом.

1. Если число каскадов n — четное, то цепь обратной связи заводится в часть  $R_{\ni}$  входного каскада (см. рис. 17.9). В этом случае  $R_{\ni}$  разбивается на две части:  $R'_{\ni}$  и  $R''_{\ni}$ , где  $R''_{\ni} \approx (0.01\dots0.1)R_{\ni}$  и приблизительно находится в диапазоне  $R''_{\ni} \approx 5\dots50$  Ом,  $R'_{\ni} = R_{\ni} - R''_{\ni}$ .

Из соотношения  $K=K_{\rm oc}(1-K\beta)$  находим коэффициент  $\beta$ , где

$$K = K_1 K_2 K_3 \cdots K_n = \prod_{i=1}^n K_i; \quad K_{oc} = \frac{U_{\text{H}m}}{U_{\text{BX}m}},$$

тогда

$$\beta = \frac{K - K_{\rm oc}}{KK_{\rm oc}}$$

и определяем  $R_{\rm oc}$  из соотношения:

$$\beta = \frac{R_{\Im}''}{R_{\Im}'' + R_{oc}} \to R_{oc} = \frac{R_{\Im}''(1-\beta)}{\beta},$$
 (17.64)

где  $R_{\rm oc}$  — коэффициент передачи цепи с обратной связью.

2. Если число каскадов n — нечетное, то цепь обратной связи заводится на базу входного транзистора (см. рис. 17.10).

Коэффициент  $\beta$  определяется из соотношения

$$\beta = \frac{R_{\rm r}}{R_{\rm r} + R_{\rm oc}} \to R_{\rm oc} = \frac{R_{\rm r}(1-\beta)}{\beta},\tag{17.65}$$

где  $R_{\text{\tiny T}}$  выбираем по исходным данным;  $\beta$  — аналогично для случая, когда число каскадов n — четное.

На этом теоретический расчет проектируемого усилительного устройства окончен.

## 17.3. Моделирование усилителя переменного сигнала

Моделирование схемы усилителя выполняется с помощью ППП схемотехнического моделирования Місго-Сар. В результате моделирования должны быть получены переходные и частотные характеристики как отдельных каскадов усилителя, так и всей структуры в целом. Целью моделирования является установление корректности расчета и степени соответствия расчетных параметров требованиям технического задания. Для получения результатов, определяемых исходными данными, необходимо произвести корректировку значений сопротивлений резисторов и емкостей конденсаторов усилителя. Полученные после корректировки значения элементов должны быть приведены в спецификации. По графикам АЧХ и ФЧХ, полученным в результате моделирования усилителя с обратной связью, определяются значения нижней и верхней частот полосы пропускания усилителя.

Результаты моделирования анализируются студентами, вычисляются коэффициенты усиления отдельных каскадов и усилителя в целом, сравниваются расчетные и полученные в результате моделирования частотные характеристики, вносятся рекомендации по улучшению параметров схемы.

#### 17.3.1. Моделирование выходного каскада

Для каждого каскада усилителя (рис. 17.22) предварительно необходимо построить переходную характеристику (режим моделирования Transient Analysis). Моделирование выполняется, начиная с выходного каскада.

При моделировании переходной характеристики выходного каскада  $R_{\rm H}$  необходимо взять из исходных данных, сопротивление  $R_{\rm r}=R_{\rm K}$  предыдущего каскада,  $U_{\rm Bx}-$  источник синусоидального сигнала.



Рис. 17.22. Схема выходного каскада при моделировании

#### Последовательность настройки усилительного каскада при моделировании

1. Нарисовать схему. При рисовании задать параметры пассивных компонентов (лучше сразу выполнить нумерацию узлов (рис. 17.23) усилительного каскада).



Рис. 17.23. Нумерация узлов при настройке усилительного каскада

- 2. Задать параметры библиотечных компонентов.
- 2.1. Генератор синусоидальных сигналов:
- частоту выбрать в середине полосы пропускания усилителя  $f=1\dots 10$  к $\Gamma$ ц для уменьшения фазового сдвига;
- уровень постоянной составляющей выбрать равным 0;
- сопротивление источника, близкое к нулю, взять, например, 0.000001, так как оно учитывается в  $R_{\scriptscriptstyle \Gamma}$  на схеме;
- период повторения рассчитать самим, исходя из частоты f, T=1/f;
- амплитуду выбрать достаточно маленькую, например для выходного каскада 0,1...0,5 В.
  - 2.2. Параметры биполярного транзистора:
- необходимо подобрать зарубежный аналог выбранного транзистора, если его нет в библиотеке, то по справочнику ана-

логов зарубежных транзисторов. Если нет аналога и в справочнике, то взять близкий транзистор, например, из одной и той же группы (малая мощность, средняя частота, n-p-n);

• задать значение  $\beta$ , которое в библиотеке обозначает BF — коэффициент усиления транзистора по току для схемы с общим эмиттером; BF = (120...150) % от транзистора, выбранного при расчете.

Последовательность моделирования каскада имеет следующий вид.

1. Моделирование в режиме DC (по постоянному току) — рис. 17.24, 17.25.



Рис. 17.24. Выбор рабочей точки усилительного каскада

Входной узел — узел 1 (диапазон отображения на графике  $\pm 1$  В).

Выходной узел — узел 2 (диапазон отображения  $0...\pm E_{\pi}$ ).

Время моделирования равно времени отображения и равно 2...3 периода входного сигнала.

- 2. Запуск моделирования командой «Run».
- 3. Меняя номиналы резисторов  $R_1$  или  $R_2$ , добиваемся того, чтобы в узле 2 постоянное напряжение было равно  $E_\pi/2$ , т.е. подбираем рабочую точку.

Лучше предварительно при отладке усилительного каскада емкости конденсаторов  $C_1,\ C_2$  и  $C_{\ni}$  увеличить в  $10\dots 100$  раз по сравнению с расчетными для уменьшения фазового сдвига.



Рис. 17.25. Возможные ошибки при выборе рабочей точки

Замечание. Расчетные значения  $E_{\tt m},\ R_{\tt K},\ R_{\varTheta},\ R_{\tt H}$  и  $R_{\tt r}$  изменять запрещено.

4. Моделирование в режиме Transient Analysis (рис. 17.26). Устанавливаем выходной узел 3 ( $U_{\rm вых}$ ) — диапазон чувствительности больше  $U_{\rm H}m=\pm 10$  В. Меняя в библиотеке для синусоидального входного сигнала амплитуду, добиваемся, чтобы  $U_{\rm вых}==U_{\rm H}m$ .



Рис. 17.26. Условия правильной работы усилительного каскада

Если не получается, то подбираем рабочую точку, меняя сопротивления резисторов  $R_1$  и  $R_2$ . Запоминаем  $U_{\mathtt{BX}m}$ . Моделирование каскада на этом закончено.

5. Аналогично моделируем каждый каскад, при этом учитываем, что

$$R_{\rm H}^{(2)} = R_{\rm BX}^{(1)} = R_1 \parallel R_2 \parallel h_{11O\Theta}.$$

В пункте 4 устанавливаем амплитуду входного синусоидального сигнала такого значения, чтобы  $U_{\mathtt{Bых}m}^{(2)}=U_{\mathtt{Bx}m}^{(1)}$  от моделированного каскада.

## 17.3.2. Моделирование усилителя без отрицательной обратной связи

Для моделирования усилителя без отрицательной обратной связи необходимо выполнить следующие действия.

- 1. Собираем все каскады усилителя вместе и соединяем их между собой ( $R_{\scriptscriptstyle \Gamma}$  и  $C_1$  убираем).
- 2. Выполняем построение переходной характеристики с амплитудой выходного сигнала величиной  $U_{\mathtt{вых}m} = U_{\mathtt{h}m}.$

 ${f 3}$ амечание.  $U_{{ t BX}m}\ll U_{{ t BX}m}$  в задании.

3. Выполняем построение АЧХ и  $\Phi$ ЧХ (моделирование в режиме AC) — моделирование частотной характеристики усилителя (рис. 17.27).

## 17.3.3. Моделирование усилителя с отрицательной обратной связью

После моделирования всех каскадов по отдельности необходимо смоделировать усилитель с отрицательной обратной связью. При моделировании обязательно должны выполняться следующие условия.

- 1.  $K_U$  должен соответствовать заданию;  $K_U=K_{\rm oc}$ , ранее рассчитанному;  $U_{\rm вx} = U_{\rm вx} = U_{\rm вx}$  в задании;  $U_{\rm вых} = U_{\rm H} = U_{\rm m}$  рассчитанному.
- 2. Построенные аналогично п. 17.3.2 АЧХ и ФЧХ должны удовлетворять условию  $f_{\rm H}=f_{\rm H}$  в задании. Для этого необходимо скорректировать емкостные элементы  $C_1$  и  $C_2$  (желательно во всех каскадах усилителя).  $C_1$  и  $C_2\!\downarrow\to f_{\rm H}\!\uparrow$ . Также необходимо, чтобы  $f_{\rm B}=f_{\rm B}$  в задании. Для того чтобы этого добиться, необходимо установить дополнительные конденсаторы C.

Улучшение работы схемы усилителя в области верхних частот (рис. 17.28) можно обеспечить следующим способом. Так как все транзисторы более высокочастотные, чем необходимо по заданию, то  $f_{\rm B}$  будет всегда больше, чем  $f_{\rm B}$  задания, и ее необходимо уменьшить. Для этого необходимо ввести дополнительные



Рис. 17.27. АЧХ и ФЧХ многокаскадного усилителя переменного тока

252 Глава 17



Рис. 17.28. Корректировка частотной характеристики усилителя переменного тока в области верхних частот: a — корректирующий конденсатор в цепи обратной связи транзистора;  $\delta$  — корректирующий конденсатор в цепи обратной связи усилителя

конденсаторы C с OOC по верхним частотам (рис. 17.28,a). Желательно их ввести в каждый каскад для исключения выбросов в частотной характеристике.

При этом условия, чтобы  $U_{\mathtt{Bыx}m} = U_{\mathtt{H}m}$  по заданию и  $U_{\mathtt{Bx}m} = U_{\mathtt{Bx}m}$  по заданию, должны обязательно выполняться.

### 17.4. Построение характеристики $M_{\rm oc}(\omega)$

Частотная зависимость  $M_{\rm oc}(\omega)$  строится (рис. 17.29) по выражениям табл. 17.3 в зависимости от числа каскадов усилителя. Выражения для  $M_{\rm oc}(\omega_{\rm H})$  и  $M_{\rm oc}(\omega_{\rm B})$  одинаковы по виду, но для различных частотных диапазонов предполагают подстановку разных значений, а именно:

- $x = \omega_{\text{\tiny H}}/\omega$  для области нижних и средних частот;
- $x = \frac{\omega}{\omega_{\mathrm{B}}}$  для области средних и верхних частот.



Рис. 17.29. Коэффициент частотных искажений  $M_{
m oc}(\omega)$ 

При построении принимается ранее рассчитанное значение  $K\beta$ . Величина  $\omega_{\rm H}$  определяется по выражению  $\omega_{\rm H}=2\pi f_{\rm H}$ , и далее находится значение  $\log(\omega_{\rm H})$ , 1/с. Величина  $\omega_{\rm B}$  определяется по выражению  $\omega_{\rm B}=2\pi f_{\rm B}$ , и далее находится значение  $\log(\omega_{\rm B})$ , 1/с. Частотная зависимость  $M_{\rm oc}(\omega)$  строится с использованием пакета математических расчетов MathCAD и приводится в приложении.

Масштаб оси частот выбирается в десятичных логарифмах круговой частоты. На оси частот отмечаются точки  $\omega_{\rm H}$  и  $\omega_{\rm B}$ . Лучше строить два графика  $M_{\rm осн}(\omega)$  и  $M_{\rm осв}(\omega)$  по отдельности, а затем их объединить в один.

Коэффициент частотных искажений определяется по следующему выражению:

$$M_{\rm oc}(\omega) = \frac{K_U(\omega)}{K_0}.$$

## 17.5. Построение ВАХ транзистора в ППП Micro-cap

После выбора транзистора выходного или входного (промежуточного) каскада необходимо построить его ВАХ. Для этого можно воспользоваться средствами пакета Місго-Сар. Возьмем в качестве примера построения ВАХ транзистор КТ814В в пакете Місго-Сар. Для этого используем точный аналог транзистора КТ814В, который имеется в стандартной библиотеке элементов пакета Місго-Сар. Таким аналогом является транзистор ВD176.

Для построения выходной ВАХ используем схему, показанную на рис. 17.30. Диапазоны задаваемых значений для моделирования в режиме DC (расчет по постоянному току):

Input 2 Range -1ma, 0, 0.05ma;

Input 2 i1;

Input 1 Range -50, 0, 1;

Input 1 V1.

Для построения входной ВАХ используем схему, показанную на рис. 17.31. Диапазоны задаваемых значений для моделирования в режиме DC:

Input 2 Range -40, 0, 20;

Input 2 V2;



Рис. 17.30. Схема для построения выходной ВАХ транзистора



Рис. 17.31. Схема для построения входной ВАХ транзистора

 $\Gamma$ лава 17

Input 1 Range -0.7, 0, 0.1; Input 1 V1.

# 17.6. Пример моделирования в ППП Micro-cap

Схема выходного каскада усилителя приведена на рис. 17.32.



Рис. 17.32. Схема выходного каскада усилителя

Числовые характеристики выходного каскада усилителя, полученные при моделировании:

| Амплитуда входного сигнала, мВ | 250   |
|--------------------------------|-------|
| Амплитуда выходного сигнала, В | 14.14 |
| Коэффициент усиления           | 56.6  |
| Коэффициент усиления, дВ       | 35    |

Переходная характеристика выходного каскада усилителя приведена на рис. 17.33.

#### Начальные значения схемы:

| TIANAMENDIE SEC       | ичения слемы. |
|-----------------------|---------------|
| $R_{ m r}$ , Ом       | 500           |
| $R_1$ , Ом            | 914           |
| $R_2$ , Ом            | 91.4          |
| $R_3$ , Ом            | 20000         |
| $R_4$ , Ом            | 1800          |
| $R_{\mathtt{H}}$ , Ом | 1000          |
| $C_1$ , $\Phi$        | 2,0E-6        |
| $C_2$ , $\Phi$        | 0,5E-6        |
| С∋, Ф                 | 20E-4         |
| $E_{\pi}$ , B         | 50            |

#### **Измененн**ие значения схеми.

| PISMCHCHHBIC Sh       | ачения слешы. |
|-----------------------|---------------|
| $R_{ m r}$ , Ом       | 500           |
| $R_1$ , Ом            | 914           |
| $R_2$ , Ом            | 91.4          |
| $R_3$ , Ом            | 9801          |
| $R_4$ , Ом            | 1294          |
| $R_{\mathtt{H}}$ , Ом | 1000          |
| $C_1$ , $\Phi$        | 2,0E-6        |
| $C_2$ , $\Phi$        | 0,5E-6        |
| CЭ, Ф                 | 20E-4         |
| $E_{\pi}$ , B         | 50            |
|                       |               |



Рис. 17.33. Переходная характеристика выходного каскада

#### СПЕЦИФИКАЦИЯ

| Поз.      | обозі     | ачение      |                                  | Наим         | енование                   | Кол.             | Прим      | иечание  |
|-----------|-----------|-------------|----------------------------------|--------------|----------------------------|------------------|-----------|----------|
|           |           | цатель      | еременного тока<br>ьной обратной |              | Прило                      | ожение 1         |           |          |
|           | V1        |             | Генера                           | тор вх       | одного сигнала             | 1                |           |          |
|           | V2        |             | Источ                            | _            |                            | 1                |           |          |
|           | VT1       |             | Транзі                           | истор ]      | KT814B                     | 1                |           |          |
| VT2       |           |             |                                  | KT313B       | 1                          |                  |           |          |
|           |           |             | Резист                           | оры          |                            |                  |           |          |
|           | R1        |             | 70 Ом                            |              |                            | 1                |           |          |
|           | R2        |             | 100 KC                           | $_{ m M}$    |                            | 1                |           |          |
|           | R3        |             | 10 KO1                           | AI.          |                            | 1                |           |          |
|           | R4        |             | 5 кОм                            |              |                            | 1                |           |          |
|           | R5        |             | 450 On                           | <b>A</b>     |                            | 1                |           |          |
|           | R6        |             | 104 On                           |              |                            | 1                |           |          |
|           | R7        |             | 20 ĸ O                           |              |                            | 1                |           |          |
|           | R8        |             | 1.8 кO                           |              |                            | 1                |           |          |
| R9 914 On |           |             |                                  | 1            |                            |                  |           |          |
|           |           | R10 91.4 Or |                                  |              |                            | 1                |           |          |
|           | R11       |             | 1 кОм                            |              |                            | 1                |           |          |
|           | R12       |             | 50 Ом                            |              |                            | 1                |           |          |
|           | R13       |             | 2500 O                           |              |                            | 1                |           |          |
|           | <b>Q1</b> |             | Конде                            |              | Ы                          |                  |           |          |
|           | C1        |             | 0.1 MK                           | _            |                            | 1                |           |          |
|           | C2        |             | 500 мк                           | Ψ.           |                            | 1                |           |          |
|           | C3        |             | 1 мФ                             | <del>.</del> |                            | 1                |           |          |
|           | C4        |             | 200 мк                           |              |                            | 1                |           |          |
|           | C5<br>C6  |             | 10 мк₫<br>40 нФ                  | P            |                            | 1<br>1           |           |          |
|           | C6        |             | 40 нΨ<br>1.5 нФ                  |              |                            | 1                |           |          |
|           | C1        |             | 1.5 нФ                           |              |                            | 1                |           |          |
|           |           |             |                                  |              |                            |                  | 1         |          |
|           |           |             |                                  |              |                            | K;               | урсовой г | гроект   |
| .меМ      | Лист      | № до        |                                  | Подп.        | Дата                       |                  |           |          |
| Разра     |           | Савин       | • •                              |              | OTTOLINA MILA MILA CONTROL | Лист             | Лист 2    | Листов 2 |
| Пров      |           | Перепел     |                                  |              | СПЕЦИФИКАЦИЯ               |                  |           |          |
| H. Ko     | нтр.      | Перепелі    | кин Д.А.                         |              |                            | РГРТУ группа 045 |           | ппа 045  |
| Утв.      |           |             |                                  |              |                            |                  |           |          |

#### ПРИЛОЖЕНИЕ

```
Основные графические модели в Місго-Сар
   Battery — источник постоянного напряжения (вольт);
   Capacitor — конденсатор (фарада) (UF — MK\Phi, NF — H\Phi,
PF - \pi\Phi);
   Diode — диод;
   Resistor — резистор (ом) (K - \kappa Om, M - MOm);
   Ground — общий провод;
   Inductor — индуктивность (генри) (MH — M\Gamma, UH — MK\Gamma,
NH — \mathrm{H}\Gamma);
   NPN — биполярный транзистор n-p-n-типа;
    PNP — биполярный транзистор p-n-p-типа;
   Njfet — полевой транзистор n-канальный;
   Pjfet — полевой транзистор p-канальный;
    Nmos — полевой транзистор с n-каналом обедненного типа с
изолированным затвором;
   Pmos-полевой транзистор с <math>p-каналом обедненного типа с
изолированным затвором;
   {\sf DNMos} – полевой транзистор с n-каналом обогащенного типа
с изолированным затвором;
   \mathsf{DPMos} — полевой транзистор с p-каналом обогащенного типа
с изолированным затвором;
    Short1 — отрезок единичной длины;
   Jumper1 — отрезок с обходом проводника;
    Cross2 — отрезок с обходом проводника (другое изображе-
ние);
    Tie - coeдинитель;
   Transformer — трансформатор;
   Opamps — операционный усилитель;
    Pulse source — источник пульсирующего напряжения;
    Sin source — источник синусоидального напряжения;
    Isource — источник постоянного тока;
    Voltage source — источник напряжения;
```

Current source — источник тока.

В табл. П.1 приведен список параметров компонентов, наиболее чувствительно влияющих на результаты анализа схем в режимах DC и Transient Analysis.

Основные виды анализа в Місго-Сар

В зависимости от целей моделирования выделяют следующие основные виды анализа электронных схем.

Transient Analysis (Alt +1) — расчет переходных процессов в схеме. Позволяет строить зависимости от времени различных переменных состояния схемы и наблюдать их в графическом окне так же, как на экране осциллографа.

AC Analysis (Alt + 2) — расчет частотных характеристик схемы. Позволяет строить зависимости от частоты различных переменных схемы при подаче на вход гармонического воздействия с меняющейся частотой и постоянной амплитудой. Выводимые графики подобны тому, что наблюдается на экране прибора измерителя частотных характеристик.

 ${f DC\ Analysis}\ ({f Alt}+{f 3})$  — расчет передаточных функций по постоянному току (при вариации постоянной составляющей одного или двух источников сигналов, вариации температуры или параметров моделей компонентов). Выводимые графики подобны графикам, наблюдаемым на экране характериографа.

Transient Analysis — расчет переходных процессов

Это меню служит для предварительной подготовки режима расчета переходных процессов и режима вывода результатов для данной схемы. Командой  $\mathbf{Limits}$  (рис.  $\Pi.1$ ) вызывается список параметров, который необходимо скорректировать применительно к заданной схеме.

Time Range — конечное и начальное время расчета переходных процессов (по формату Tmax [,Tmin]). По умолчанию назначается Tmin = 0 (отрицательные значения моментов времени недопустимы). Например, спецификация «1.2ms,0.4ms» задает интервал моделирования от 0,4 до 1,2 мс. В большинстве случаев Tmin не задается.

Maximum Time Step — максимальный шаг расчета. Расчет переходных процессов ведется с переменным шагом, который определяется автоматически, исходя из допустимой относительной ошибки. Максимальный шаг расчета равен заданному значению. Если этот шаг не задан (или задан равным нулю), то максимальный шаг расчета полагается равным (Тmax — Tmin)/50.

Таблица П.1

| RMN          | Параметр                                                                                  | Значение по умолчанию | Единица<br>измерения |  |  |  |  |
|--------------|-------------------------------------------------------------------------------------------|-----------------------|----------------------|--|--|--|--|
|              | Диоды и биполярные транзисторы                                                            |                       |                      |  |  |  |  |
| IS           | Saturation current — ток насыщения $p-n$ -перехода                                        | $10^{-14}$            | A                    |  |  |  |  |
| RS           | Series resistance — прямое сопротивление диода                                            | 0                     | Ом                   |  |  |  |  |
| TT           | Transit time — время переноса за-<br>ряда                                                 | 0                     | С                    |  |  |  |  |
| CJO          | Zero bias depletion capacitance — барьерная емкость                                       | 0                     | Φ                    |  |  |  |  |
| VJ           | Junction potential — потенциал на переходе                                                | 1                     | В                    |  |  |  |  |
| BF           | Forward beta — максимальное значение $\beta$ в нормальном включении                       | 100                   | -                    |  |  |  |  |
| BR           | Reverse beta — максимальное значение $\beta$ в инверсном включении                        | 1                     | -                    |  |  |  |  |
| RB           | Base resistance — максимальное объемное сопротивление базы                                | 0                     | Ом                   |  |  |  |  |
| RC           | Collector resistance — объемное со-<br>противление коллектора                             | 0                     | Ом                   |  |  |  |  |
|              | Полевые транзистор:                                                                       | ы                     | l                    |  |  |  |  |
| VTO          | Threshold voltage (Zero — bias threshold) — напряжение отсечки при нулевом смещении       | 0                     | В                    |  |  |  |  |
| BETA<br>(KP) | Trans conductance — максимальное значение крутизны                                        | 0,1                   | A/B                  |  |  |  |  |
|              | Синусоидальный источник (S                                                                | Sin source)           | ·                    |  |  |  |  |
| F            | Frequency — частота                                                                       | _                     | Γц                   |  |  |  |  |
| A<br>DC      | Amplitude — амплитуда<br>DC level — уровень постоянной со-<br>ставляющей                  | _<br>_                | B<br>B               |  |  |  |  |
| PH<br>RS     | Phase shift — начальная фаза Source resistance — внутреннее со-                           | <u> </u>              | град.<br>Ом          |  |  |  |  |
| RP           | противление источника Repetition period of exponential — период экспоненциального затуха- | _                     | С                    |  |  |  |  |
| TAU          | ния Exponential time constant — коэф-                                                     | _                     | 1/c                  |  |  |  |  |
| FS           | фициент затухания<br>Frequency shift term — задержка                                      | -                     | С                    |  |  |  |  |



Рис. П.1. Окно «Transient Analysis Limits»

Задание малого (ненулевого) значения этого параметра может существенно увеличить время расчета, но зато графики получаются более гладкими (точными).

Number of Points — число точек, выводимых в таблицы, т. е. число строк в таблице вывода результатов, по умолчанию принимается равным 51. Если заданные моменты времени не совпадают со значениями, при которых проводился численный расчет, то проводится интерполяция. Если задано нулевое значение, то численный вывод производится для минимального количества точек, равного 5. Интервал вывода данных определяется формулой (Tmax - Tmin)/(Number of Points > -1).

Temperature — диапазон изменения температуры в градусах Цельсия; при выборе параметра Linear имеет формат High ["Low["Step]]; если параметр Step (шаг) опущен, то выполняется анализ при двух значениях температуры Low (минимальный) и High (максимальный), если опущены оба параметра Low и Step, то расчет проводится при единственной температуре, равной High; при выборе параметра List указывается список температур, разделяемых запятыми.

AC Analysis — расчет частотных характеристик

Это меню служит для расчета частотных характеристик и вывода результатов анализа для данной схемы. Командой Limits (рис.  $\Pi.2$ ) вызывается следующий список параметров.

Frequency Range — верхний/нижний пределы диапазона частоты для расчета (дВ) или выбор способа изменения частоты (выпадающий список) и частотного диапазона (поле ввода), как правило, по формату Fmax, Fmin. Отрицательные значения частоты не допускаются. Обязательно должны быть указаны оба



Рис. П.2. Окно «AC Analysis Limits»

параметра (Fmax, Fmin), иначе расчет не производится. Из списка можно выбрать следующие способы изменения частоты.

Auto — автоматический подбор шага по частоте на основе контроля максимального приращения функции первого графика. Автоматический подбор шага является стандартным выбором и используется наиболее часто.

Linear — расчет с постоянным линейным шагом по частоте. Здесь на каждом шаге расчета частота получает одинаковое приращение путем добавления постоянной величины шага. Шаг по частоте выбирается, исходя из заданного количества расчетных точек  $Number\ of\ Points$ .

Log — расчет с постоянным шагом на логарифмической шкале частоты. Здесь на каждом шаге расчета частота умножается на одно и то же значение, в результате чего между точками расчета будут одинаковые расстояния на логарифмической шкале. Шаг по частоте выбирается исходя из заданного количества расчетных точек  $Number\ of\ Points$ .

List — расчет для значений частот, перечисленных списком через запятую в поле частотного диапазона (например, 1E8, 1E7, 5E6). В этом случае, в отличие от остальных способов, в поле частотного диапазона можно указывать более двух значений частоты, а не только Fmax и Fmin.

Number of Points — определяет число строк в таблице файла числового вывода <имя схемы>.ano и число точек по частоте  $(N_F)$ , в которых производится расчет частотных характеристик при выборе изменения частоты Linear и Log.

Temperature — диапазон изменения температуры в градусах Цельсия; при выборе параметра *Linear* или *Loq* имеет формат High [,Low[,Step]]; если параметр Step (шаг) опущен, то выполняется анализ при двух значениях температуры Low (минимальный) и High (максимальный), если опущены оба параметра Low и Step, то расчет проводится при единственной температуре, равной High.

Махітиит Change, % — максимально допустимое приращение графика первой функции на интервале шага по частоте (в процентах от полной шкалы). Принимается во внимание только при выборе опции изменения частоты Auto. Если график функции изменяется сильнее, то шаг приращения частоты автоматически уменьшается.

Noise Input — имя входного источника сигнала, используемого при расчете шумовых параметров ( $\Delta B$ ).

Noise Output — номера (или имена) узлов выходных зажимов цепи, в которых вычисляется спектральная плотность напряжения выходного шума схемы (дБ).

DC Analysis — расчет по постоянному току

Это меню служит для расчета по постоянному току и вывода результатов анализа для данной схемы. Командой  ${f Limits}$  (рис.  $\Pi.3$ ) вызывается следующий список параметров.



Рис. П.3. Окно «DC Analysis Limits»

 ${f Variable \ 1}$  — задание первой варьируемой переменной. В графе Method выбирается метод варьируемой переменной:

Auto — выбираемый автоматически с целью достижения от точки к точке графика в % не более, чем указано в позиции  $Maximum\ Change.$ 

Linear — линейный, задаваемый в графе Range по формату  $\langle end \rangle$  [, $\langle start \rangle$  [, $\langle step \rangle$ ]]. Если опустить параметр Step (шаг), то шаг будет принят равным (start — end / 50). Если опустить параметр Start, то начальное значение будет приравнено нулю. Переменная Variable1 начинает изменяться от значения start. Последующие значения указанной переменной рассчитываются добавлением шага step и так до тех пор, пока не будет достигнуто конечное значение end.

Log — логарифмический, задаваемый в графе Range по формату  $\langle end \rangle$  [, $\langle start \rangle$  [, $\langle step \rangle$ ]]. Переменная Variable1 начинает изменяться от значения start. Последующие значения указанной переменной рассчитываются умножением на step и так до тех пор, пока не будет достигнуто конечное значение end.

List — в виде списка значений, разделяемых запятыми по следующему формату:  $<\!v1\!>$  [, $<\!v2\!>$  [, $<\!v3\!>$ ]...[, $<\!vN\!>$ ]]. В этом случае переменная просто последовательно принимает значения из списка.

Name — это поле указывает имя варьируемой переменной Variable1. Это могут быть величины источника постоянного напряжения или тока; температура; значения одного из параметров модели компонентов, имеющих математические модели; значения символической переменной.

 ${f Range-y}$ казывает диапазон изменения переменной и шаг, зависящий от метода изменения переменной: линейного или логарифмического.

Variable 2 — задание второй варьируемой переменной. Определяется полями Method, Name и Range. Для значений, указываемых в этих полях, используются те же правила, что и перечисленные выше для переменной  $Variable\ 1$ .

Темрегаture — диапазон изменения температуры в градусах Цельсия. Имеет поля Method и Range. Поле Method указывает один из методов изменения температуры: линейный (Linear) и список (List). Поле Range при выборе линейного (Linear) и логарифмического (Log) методов изменения имеет формат High [,Low [,Step]].

Number of points — количество точек данных, по которым осуществляется интерполяция при построении графиков, или количество строк в таблице вывода результатов (numeric output). По умолчанию устанавливается равным 11 и всегда устанавливается нечетным, для того чтобы получалось четное количество интервалов.

Maximum Change, % — максимальный процент изменения на любом шаге входного сигнала. Принимается во внимание только при выборе метода *Auto* изменения переменной *Variable* 1. Представляет собой максимально допустимое приращение графика первой функции на одном шаге. Если график функции изменяется сильнее, то шаг приращения первой переменной автоматически уменьшается.

#### ЗАКЛЮЧЕНИЕ

На современном этапе развития и использования современных электронно-вычислительных устройств наиболее актуальное значение приобрели задачи повышения их быстродействия и функциональности, а также вопросы анализа и проектирования структур с заданными техническими характеристиками и параметрами. Российские предприятия для повышения качества продукции и услуг, модернизации технологического процесса в условиях импортозамещения используют различные технологии и оборудование различных поставщиков, что создает определенные трудности при интеграции, модернизации и техническом обслуживании. В связи с этим дальнейшее развитие электронновычислительных средств неразрывно связано с вопросами обработки информации, где особая роль отводится интегральной схемотехнике. Для повышения быстродействия элементов аналоговых и цифровых устройств и необходимой степени их функциональности применяются различные методы проектирования, анализа и синтеза.

В учебном пособии в сжатой и доступной форме последовательно изложены теоретические и практические аспекты разработки и проектирования аналоговых и цифровых устройств. Материал учебного пособия сопровождается большим числом иллюстративного материала и практических примеров, что позволяет студентам правильно разрабатывать и проектировать электронно-вычислительные устройства, выбирать необходимые схемотехнические варианты их исполнения, модернизировать и улучшать их функционирование.

В результате изучения данного учебного пособия студенты усвоят основные принципы разработки и проектирования аналоговых и цифровых электронно-вычислительных приборов и устройств, способы математического описания их работы, а также основы анализа и моделирования устройств с заданными техническими характеристиками и параметрами.

266 Заключение

Настоящее учебное пособие написано в соответствии с программами курсов «Основы электроники», «Электротехника и электроника», «Схемо- и системотехника электронных средств» и «Цифровая схемотехника» для студентов высших учебных заведений, обучающихся по направлениям подготовки 09.03.01 «Информатика и вычислительная техника» (уровень — бакалавриат) и 11.03.03 «Конструирование и технология электронных средств» (уровень — бакалавриат).

Данная книга может использована в качестве учебного пособия не только для указанных направлений, но и в качестве справочного пособия для других направлений и специальностей, будет полезна специалистам в области разработки и проектирования электронно-вычислительных средств.

#### ЛИТЕРАТУРА

- 1. Амелина М.А., Амелин С.А. Программа схемотехнического моделирования Місто-Сар. Версии 9, 10: учеб. пособие для вузов. 3-е изд., стереотип. СПб.: Лань, 2021. 632 с.
- 2. Аронов В.Л., Баюков А.В., Зайцев А.А. Полупроводниковые приборы: транзисторы: справочник. М.: Энергоатомиздат, 1983. 904 с.
- 3. Брежнева К.М., Гантман Е.И., Давыдова Т.И. и др. Транзисторы для аппаратуры широкого применения: справочник. М.: Радио и связь, 1981. 656 с.
- 4. Гаврилов  $\Lambda$ .П. Нелинейные цепи в программах схемотехнического проектирования. М.: СОЛОН-Р, 2002. 368 с.
- 5. Гальперин М.В. Практическая схемотехника в промышленной автоматике. М.: Энергоатомиздат, 1987. 320 с.
- 6. Зайцев А.А., Миркин А.И., Мокряков В.В. и др. Полупроводниковые приборы. Транзисторы средней и большой мощности: справочник. М.: Радио и связь, 1989. 640 с.
- 7. Игумнов Д.В., Костюнина Г.П. Основы полупроводниковой электроники: учеб. пособие для вузов. 2-е изд., дополн. М.: Горячая линия Телеком, 2016. 394 с.
- 8. Лам Г. Аналоговые и цифровые фильтры. Расчет и реализация / под ред. И.Н. Теплюка. М.: Мир, 1982. 592 с.
- 9. Миловзоров О.В., Панков И.Г. Электроника: учебник для вузов. 6-е изд., перераб. и доп. М: Юрайт, 2023. 344 с.
- 10. Ногин В.Н. Аналоговые электронные устройства. М. Радио и связь, 1992. 300 с.
- 11. Опадчий Ю.Ф., Глудкин О.П., Гуров А.И. Аналоговая и цифровая электроника (полный курс): учебник для вузов. 2-е изд., стереотип. М.: Горячая линия Телеком, 2018. 768 с.
- 12. Остапенко Г.С. Усилительные устройства. М.: Радио и связь, 1989. 399 с.
- 13. Павлов В.Н., Ногин В.Н. Схемотехника аналоговых электронных устройств: учебник для вузов. 2-е изд., испр. М.: Горячая линия Телеком, 2001. 320 с.

268

- 14. Перепелкин Д.А. Схемотехника усилительных устройств: учеб. пособие для вузов. 2-е изд., испр. и перераб. М.: Горячая линия Телеком, 2020. 240 с.
- 15. Разевиг В.Д. Схемотехническое моделирование с помощью Micro-Cap 7. М.: Горячая линия Телеком, 2003. 368 с.
- 16. Соколов С.В., Титов Е.В. Электроника: учеб. пособие для вузов. М.: Горячая линия Телеком, 2013. 204 с.
- 17. Титце У., Шенк К. Полупроводниковая схемотехника: справочное руководство. М.: Мир, 1982. 512 с.
- 18. Угрюмов Е.П. Цифровая схемотехника: учеб. пособие для вузов. 3-е изд., перераб. и доп. СПб: БХВ Санкт-Петербург, 2010. 816 с.
- 19. Хоровиц П., Хилл У. Искусство схемотехники: в 2-х томах. Т. 1. М.: Мир, 1983. 598 с.
- 20. Чикалов А.Н., Соколов С.В., Титов Е.В. Схемотехника телекоммуникационных устройств: учеб. пособие для вузов. М.: Горячая линия Телеком, 2020. 324 с.
- 21. Шило В.Л. Популярные цифровые микросхемы: справочник. М.: Радио и связь, 1988. 352 с.
- 22. Якубовский С.В., Ниссельсон Л.И., Кулешова В.И. и др. Цифровые и аналоговые интегральные микросхемы: справочник. М.: Радио и связь, 1989. 496 с.

| BE | ведение                                             | 3  |
|----|-----------------------------------------------------|----|
| 1. | Исследование и расчет частотных характеристик       |    |
|    | пассивных фильтров                                  | 6  |
|    | 1.1. Классификация и основные параметры фильтров    | 6  |
|    | 1.2. Практические схемы пассивных фильтров          | 7  |
|    | 1.2.1. Фильтры нижних частот                        | 7  |
|    | 1.2.2. Фильтры верхних частот                       | 9  |
|    | 1.2.3. Разновидности пассивных фильтров             | 10 |
|    | 1.3. Порядок выполнения                             | 18 |
|    | Контрольные вопросы                                 | 19 |
| 2. | Исследование и расчет диодных схем                  | 20 |
|    | 2.1. Классификация и основные характеристики диодов | 20 |
|    | 2.2. Практические диодные схемы                     | 22 |
|    | 2.2.1. Простейшие схемы включения диодов            | 22 |
|    | 2.2.2. Односторонний ограничитель напряжения        | 24 |
|    | 2.2.3. Двухсторонний ограничитель напряжения        | 25 |
|    | 2.2.4. Однополупериодный выпрямитель напряжения     | 25 |
|    | 2.2.5. Диодный мост                                 | 26 |
|    | 2.2.6. Двухполупериодный выпрямитель напряжения     | 27 |
|    | 2.2.7. Схема стабилизации переменного напряжения.   | 28 |
|    | 2.3. Порядок выполнения                             | 29 |
|    | Контрольные вопросы                                 | 31 |
| 3. | Проектирование и расчет усилительных каскадов       |    |
|    | с общим эмиттером                                   | 32 |
|    | 3.1. Классификация усилительных каскадов            | 32 |
|    | 3.2. Практические схемы УК с ОЭ3                    | 33 |
|    | 3.3. Порядок выполнения                             | 40 |
|    | Контрольные вопросы                                 | 44 |

| <b>4.</b> | Проектирование и расчет усилительных каскадов     |    |
|-----------|---------------------------------------------------|----|
|           | с общей базой                                     | 45 |
|           | 4.1. Особенности УК с ОБ                          | 45 |
|           | 4.2. Порядок выполнения                           | 49 |
|           | Контрольные вопросы                               | 53 |
| <b>5.</b> | Проектирование и расчет усилительных каскадов     |    |
|           | с общим коллектором                               | 54 |
|           | 5.1. Особенности усилительных каскадов с ОК       | 54 |
|           | 5.2. Практические схемы УК с ОК                   | 54 |
|           | 5.3. Порядок выполнения                           | 58 |
|           | Контрольные вопросы                               | 62 |
| 6.        | Исследование и расчет дифференциальных каска-     |    |
|           | дов                                               | 63 |
|           | 6.1. Определение и основные особенности ДК        | 63 |
|           | 6.2. Анализ параметров ДК                         | 65 |
|           | 6.3. Практические схемы ДК                        | 68 |
|           | 6.3.1. ДК на основе интегральной технологии       | 68 |
|           | 6.3.2. ДК с дополнительной симметрией             | 69 |
|           | 6.3.3. ДК на основе биполярных транзисторов с ГСТ | 70 |
|           | 6.3.4. ДК с температурной компенсацией ГСТ        | 73 |
|           | 6.3.5. ДК на основе схемы "токового зеркала"      | 74 |
|           | 6.3.6. ДК на основе схемы Дарлингтона             | 76 |
|           | 6.3.7. ДК на основе полевых транзисторов          | 77 |
|           | 6.4. Порядок выполнения                           | 78 |
|           | Контрольные вопросы                               | 80 |
| 7.        | Исследование и расчет операционных усилителей     | 81 |
|           | 7.1. Определение и условное обозначение ОУ        | 81 |
|           | 7.2. Применение и основные характеристики ОУ      | 82 |
|           | 7.3. Принципиальная схема ОУ                      | 85 |
|           | 7.4. Практические схемы ОУ                        | 87 |
|           | 7.4.1. Инвертирующий усилитель напряжения         | 87 |
|           | 7.4.2. Неинвертирующий усилитель напряжения       | 88 |
|           | 7.4.3. Инвертирующий сумматор напряжений          | 89 |
|           | 7.4.4. Дифференциальный усилитель                 | 89 |
|           | 7.4.5. Интегрирующий усилитель                    | 90 |
|           | 7.4.6. Лифференцирующий усилитель                 | 91 |

|    | 7.4.7. Компаратор                                                 | 91  |
|----|-------------------------------------------------------------------|-----|
|    | 7.5. Порядок выполнения                                           | 91  |
|    | Контрольные вопросы                                               | 93  |
| 8. | Исследование и расчет активных фильтров                           | 94  |
|    | 8.1. Классификация и основные параметры фильтров                  | 94  |
|    | 8.2. Пассивные фильтры                                            | 95  |
|    | 8.2.1. Фильтры нижних частот                                      | 95  |
|    | 8.2.2. Фильтры верхних частот                                     | 96  |
|    | 8.2.3. Режекторный фильтр на основе 2Т-образного                  |     |
|    | моста                                                             | 98  |
|    | 8.3. Активные фильтры первого порядка                             | 99  |
|    | 8.3.1. Активный ФНЧ первого порядка на основе неинвертирующего ОУ | 00  |
|    | вертирующего ОУ                                                   | 99  |
|    | вертирующего ОУ                                                   | 100 |
|    | 8.3.3. Активный ФВЧ первого порядка на основе ин-                 |     |
|    | вертирующего ОУ                                                   | 100 |
|    | 8.4. Активные фильтры второго порядка                             | 101 |
|    | 8.4.1. Обобщенное описание ФНЧ                                    | 101 |
|    | 8.4.2. Обобщенное описание ФВЧ                                    | 102 |
|    | 8.4.3. ФНЧ второго порядка с ООС (структура Рауха).               | 102 |
|    | 8.4.4. ФНЧ второго порядка с ПОС (структура Сал-                  |     |
|    | лен-Ки)                                                           | 103 |
|    | 8.4.5. ФВЧ второго порядка с ООС (структура Рауха)                | 104 |
|    | 8.4.6. ФНЧ второго порядка с ПОС (структура Саллен-Ки)            | 105 |
|    | 8.4.7. Активный резонансный (узкополосный) фильтр                 | 100 |
|    | на основе 2Т-образного моста                                      | 105 |
|    | 8.4.8. Активный режекторный фильтр на основе 2Т-                  |     |
|    | образного моста                                                   |     |
|    | 8.4.9. Активный полосовой фильтр                                  |     |
|    | 8.5. Активные фильтры третьего порядка                            | 108 |
|    | 8.6. Порядок выполнения                                           | 109 |
|    | Контрольные вопросы                                               | 110 |
| 9. | Проектирование и расчет аналого-цифровых пре-                     |     |
|    | образователей                                                     |     |
|    | 9.1. Определение и основные параметры АЦП                         |     |
|    | 9.1.1. Основные параметры АЦП                                     | 113 |

| 9.1.2. АЦП с время-импульсной модуляцией             | 113 |
|------------------------------------------------------|-----|
| 9.1.3. АЦП с двойным интегрированием                 | 115 |
| 9.1.4. АЦП последовательных приближений              | 117 |
| 9.1.5. Параллельные АЦП                              | 120 |
| 9.2. Практические схемы АЦП                          | 123 |
| 9.2.1. АЦП последовательного типа                    | 123 |
| 9.2.2. АЦП с поразрядным кодированием                | 125 |
| 9.2.3. АЦП параллельного типа                        | 126 |
| 9.2.4. АЦП параллельно-последовательного типа        | 127 |
| 9.3. Реализация практических схем АЦП и ЦАП          | 128 |
| 9.4. Порядок выполнения                              | 129 |
| Контрольные вопросы                                  | 132 |
| 10. Проектирование и расчет цифроаналоговых пре-     |     |
| образователей                                        | 133 |
| 10.1. Определение и параметры ЦАП                    | 133 |
| 10.1.1. ЦАП с использованием взвешенных резисторов   |     |
|                                                      | 138 |
| 10.2. Практические схемы ЦАП                         | 141 |
| , 1                                                  | 145 |
| 10.4. Порядок выполнения                             | 145 |
| Контрольные вопросы                                  | 148 |
| 11. Моделирование и анализ триггеров                 | 149 |
| 11.1. Условное обозначение и классификация триггеров | 149 |
| 11.2. Практические схемы триггеров                   | 150 |
| 11.2.1. Практические схемы RS-триггера               | 150 |
| 11.2.2. Практические схемы D-триггера                | 153 |
| 11.2.3. Практические схемы ЈК-триггера               | 154 |
| 11.2.4. Практические схемы Т-триггера                | 155 |
| 11.3. Порядок выполнения                             | 156 |
| Контрольные вопросы                                  | 160 |
| 12. Моделирование и анализ цифровых схем универ-     |     |
| сальных регистров                                    | 161 |
| 12.1. Условное обозначение и классификация регистров | 161 |
| 12.2. Практические схемы регистров                   | 162 |
| 12.2.1. Схема параллельного регистра на D-триггерах  | 162 |

| 12.2.2. Схема последовательного регистра на D-три     |             |     |
|-------------------------------------------------------|-------------|-----|
| герах (сдвиг вправо)                                  |             | 3   |
| 12.2.3. Схема последовательного регистра на D-три     |             |     |
| герах (сдвиг влево)                                   |             | 4   |
| 12.2.4. Схема последовательно - параллельного рег     |             | : E |
| стра на D-триггерах                                   |             |     |
| 12.2.5. Схема реверсивного регистра на D-триггера:    |             | ь   |
| 12.2.6. Схема универсального регистра на микросхе     |             | _   |
| 74AC194                                               |             |     |
| 12.3. Порядок выполнения                              |             |     |
| Контрольные вопросы                                   |             |     |
| 13. Моделирование и анализ счетчиков                  | 17          | 3   |
| 13.1. Условное обозначение и классификация счетчиков. |             | 3   |
| 13.2. Практические схемы счетчиков                    | 17          | 4   |
| 13.2.1. Схема асинхронного суммирующего двоично       | го          |     |
| счетчика с последовательным переносом                 | 17          | 4   |
| 13.2.2. Схема асинхронного вычитающего двоично        |             |     |
| счетчика с последовательным переносом                 |             | 6   |
| 13.2.3. Схема синхронизируемого счетчика с пара       |             | _   |
| лельным переносом                                     |             |     |
| 13.2.4. Схема асинхронного реверсивного счетчика.     | 17          | 9   |
| 13.2.5. Схема двоично-десятичного счетчика с си       |             |     |
| хронной схемой управления                             | 18          | 0   |
| 13.3. Порядок выполнения                              | 18          | 1   |
| Контрольные вопросы                                   | 18          | 3   |
| 14. Моделирование и анализ цифровых схем мульт        | 'и-         |     |
| плексоров и демультиплексоров                         | 18          | ;4  |
| 14.1. Условное обозначение мультиплексоров            | 18          | 4   |
| 14.2. Практические схемы мультиплексоров              | 18          | 5   |
| 14.2.1. Схема мультиплексора 2:1 (два информацио      | )H-         |     |
| ных входа к одной адресной линии)                     | 18          | 5   |
| 14.2.2. Схема мультиплексора 2:2 с разрешающим в      | <b>ζ</b> Ο- |     |
| дом                                                   | 18          | 6   |
| 14.2.3. Схема мультиплексора 4:1                      | 18          | 7   |
| 14.2.4. Схема мультиплексора 4:1 с разрешающим в      | ΣΟ-         |     |
| дом                                                   |             | 7   |
| 14.3. Практические схемы демультиплексоров            | 18          | 8   |
| 14.3.1. Схема демультиплексора 1:2                    | 18          | 9   |

| 14.3.2. Схема демультиплексора 1:4 с разрешающим                                                                                                 |      |
|--------------------------------------------------------------------------------------------------------------------------------------------------|------|
| входом                                                                                                                                           | 189  |
| 14.4. Порядок выполнения                                                                                                                         | 190  |
| Контрольные вопросы                                                                                                                              | 192  |
| 15. Моделирование и анализ цифровых схем универ-                                                                                                 |      |
| сальных сумматоров                                                                                                                               | 193  |
| 15.1. Условное обозначение и классификация сумматоров.                                                                                           | 193  |
| 15.2. Практические схемы сумматоров                                                                                                              | 194  |
| 15.2.1. Схема одноразрядного сумматора                                                                                                           | 194  |
| 15.2.2. Схема четырехразрядного сумматора с последовательным переносом на микросхемах 74H183 15.2.3. Схема трехразрядного сумматора с параллель- | 195  |
| ным переносом на микросхемах 74Н183                                                                                                              | 196  |
| сумматора на микросхемах 74S283 и 74AC378                                                                                                        | 197  |
| 15.2.5. Схема вычитающего устройства на микросхеме 74LS82A                                                                                       | 198  |
| 15.3. Порядок выполнения                                                                                                                         | 199  |
| Контрольные вопросы                                                                                                                              |      |
| 16. Моделирование и анализ цифровых схем дешиф-                                                                                                  | 200  |
| раторов                                                                                                                                          | 204  |
| 16.1. Условное обозначение и классификация дешифрато-                                                                                            |      |
| ров                                                                                                                                              | 204  |
| 16.2. Практические схемы дешифраторов                                                                                                            | 205  |
| 16.2.1. Общие сведения о позиционных дешифраторах                                                                                                | 205  |
| 16.2.2. Схема унитарного дешифратора на логических                                                                                               |      |
| элементах                                                                                                                                        | 205  |
| 16.2.3. Схема унитарного многоступенчатого дешиф-                                                                                                |      |
| ратора                                                                                                                                           | 207  |
| 16.2.4. Схема прямоугольного дешифратора                                                                                                         | 208  |
| 16.2.5. Схема семисегментного дешифратора на логи-                                                                                               |      |
| ческих элементах                                                                                                                                 | 209  |
| 16.2.6. Схема семисегментного дешифратора на базе                                                                                                | 011  |
| преобразователя типа 7448                                                                                                                        | 211  |
| 16.3. Порядок выполнения                                                                                                                         |      |
| Контрольные вопросы                                                                                                                              | 216  |
| 17. Проектирование многокаскадного усилителя пере-                                                                                               | 01 - |
| менного тока                                                                                                                                     | 217  |

| 17.1. Цели и тематика курсового проектирования         |      | 217 |
|--------------------------------------------------------|------|-----|
| 17.2. Методические указания по выполнению курсов       | зого |     |
| проектирования                                         |      | 218 |
| 17.2.1. Расчет коэффициента усиления по напря          | же-  |     |
| нию усилителя                                          |      | 218 |
| 17.2.2. Статический и динамический режимы раб          |      |     |
| усилительных каскадов                                  |      | 227 |
| 17.2.3. Расчет промежуточного (входного) каскада       | ì    | 241 |
| 17.2.4. Расчет емкостных элементов усилителя           |      | 244 |
| 17.2.5. Расчет коэффициента усиления многокаси         | кад- |     |
| ного усилителя                                         |      | 245 |
| 17.2.6. Расчет цепи обратной связи                     |      | 245 |
| 17.3. Моделирование усилителя переменного сигнала      |      | 246 |
| 17.3.1. Моделирование выходного каскада                |      | 246 |
| 17.3.2. Моделирование усилителя без отрицатель         | ной  |     |
| обратной связи                                         |      | 250 |
| 17.3.3. Моделирование усилителя с отрицательной        |      |     |
| ратной связью                                          |      | 250 |
| 17.4. Построение характеристики $M_{	ext{oc}}(\omega)$ |      | 252 |
| 17.5. Построение ВАХ транзистора в ППП Місго-Сар       |      | 253 |
| 17.6. Пример моделирования в ППП Micro-Cap             |      | 254 |
| Приложение                                             | '    | 257 |
| Заключение                                             |      | 265 |
| Литература                                             |      | 267 |
|                                                        |      |     |

Адрес издательства в Интернет www.techbook.ru

#### Учебное издание

**Перепелкин** Дмитрий Александрович

Электроника и схемотехника: практический курс

Учебное пособие для вузов