# Disposition

# Marc de Bever

# $\mathrm{July}\ 1,\ 2020$

# Contents

| 1        | Einl    | leitung                        | 2 |  |  |  |  |  |  |  |  |
|----------|---------|--------------------------------|---|--|--|--|--|--|--|--|--|
| <b>2</b> | Syst    | cem                            | 3 |  |  |  |  |  |  |  |  |
| _        | 2.1     | System Varian                  | 3 |  |  |  |  |  |  |  |  |
|          | 2.2     | Entwicklungssystem             | 6 |  |  |  |  |  |  |  |  |
|          | 2.3     | Endsystem                      | 6 |  |  |  |  |  |  |  |  |
| 3        | Har     | dware                          | 6 |  |  |  |  |  |  |  |  |
| 4        | Soft    | ware                           | 7 |  |  |  |  |  |  |  |  |
|          | 4.1     | ARM                            | 7 |  |  |  |  |  |  |  |  |
|          | 4.2     | FPGA                           | 7 |  |  |  |  |  |  |  |  |
|          | 4.3     | PC Applikation                 | 7 |  |  |  |  |  |  |  |  |
| 5        | Kon     | nfiguration                    | 7 |  |  |  |  |  |  |  |  |
| 6        | Ent     | wicklungsumgebung              | 7 |  |  |  |  |  |  |  |  |
| 7        | Theorie |                                |   |  |  |  |  |  |  |  |  |
|          | 7.1     | Enclustra Mercury PE5 Modul    | 8 |  |  |  |  |  |  |  |  |
|          | 7.2     | Xilinx SoC                     | 8 |  |  |  |  |  |  |  |  |
|          | 7.3     | Bootvorgang                    | 8 |  |  |  |  |  |  |  |  |
|          | 7.4     | Standart Konfiguration der CPU | 8 |  |  |  |  |  |  |  |  |
|          | 7.5     | AXI                            | 8 |  |  |  |  |  |  |  |  |
|          | 7.6     | ARM R5                         | 8 |  |  |  |  |  |  |  |  |
|          | 7.7     | USB Standart                   | 8 |  |  |  |  |  |  |  |  |
|          | 7.8     | USB Treiber                    | 8 |  |  |  |  |  |  |  |  |
|          | 7.9     | SerDes                         | 8 |  |  |  |  |  |  |  |  |
|          | 7.10    | MGT                            | 8 |  |  |  |  |  |  |  |  |
|          | 7.11    | Debugging                      | 8 |  |  |  |  |  |  |  |  |
| 8        | Erlä    | iuterungen                     | 8 |  |  |  |  |  |  |  |  |

## 1 Einleitung

Dieses Dokument ist ein Teil der Dokumentation des Projektes Imager-Emulator. Dieses Projekt besteht aus drei Teilprojekten. Genauer gesagt besteht es aus zwei Bachelor Thesen und einem Projekt 5 (P5). Das P5 und eine Thesis laufen parallel und die zweite Thesis wird ein Semester später durchgeführt. Diese Dokumentation ist diejenige von der ersten Thesis, welche parallel mit dem Projekt 5 durchgeführt wird. Das Projekt 5 und die zweite Thesis wird von Fabio Nardo geschrieben und diese Dokumentation ist von mir, Marc de Bever, geschrieben.

Das Projekt Imager-Emulator wurde von der Firma Varian Medical Systems ausgeschrieben. Das Ziel is es, einen Sensor zu emulieren. Der Sensor gibt Bilder über eine nicht standardisierte LWL Schnittstelle an einen Computer weiter. Der Computer, welcher die Bilder des Sensors entgegen nimmt, rechnet diverse Algorithmen, die unteranderem Pixelfehler erkennen und korrigieren. Jedoch kann dem Sensor nicht gesagt werden, mach mal 'nen Pixelfehler. Daher braucht es ein Gerät, um Bilder mit Pixelfehlern zu generieren und an den Computer zu senden. Und dieses Gerät soll in diesem Projekt entwickelt werden.

Da dieses Projekt eine spezielle Konstellation hat, ist die Aufteilung der Teilprojekte wie folgt. Im P5 soll die Hardware entwickelt werden. In der ersten Thesis, also dieser Arbeit, sollen die Entwicklungsumgebungen und das FPGA-Modul in Betrieb genommen werden. Sowie sollen auch die Schnittstellen programmiert werden. Die zweite Thesis soll schlussendlich die Kommunikation mit dem Computer implementieren, die Pixelfehler in die Bilder einbauen und das ganze Projekt abschliessen.

Dieser Bericht dient zum einen dazu, dass im weiterführenden Projekt verstanden werden kann, wie die Entwicklungsumgebung und Schnittstellen funktioniert, deren Möglichkeiten und Grenzen. Zum anderen Dient er um zu diese Arbeit als Thesis zu dokumentieren. Der Bericht ist folgendermassen aufgebaut.

Das zweite Kapitel dieses Berichtes beschreibt wie das Sensorsystem der Varian aufgebaut ist. Zuerst gibt es einen groben Überblick und danach geht es genauer auf die Teilbereiche ein. Das dritte Kapitel beschreibt wie unser System aussehen soll. Es gibt einen top-down Blick auf das Projekt. Das heisst es beinhaltet die Blockschaltbilder. Zusätzlich beschreibt es die Wahl der wichtigsten Komponenten, wie das FPGA-Modul.

Das vierte Kapitel beschreibt die Hardware, da dies die Arbeit des Projektes 5 ist, werden in diesem Kapitel nur die wichtigsten Punkte erwähnt, welche für das Programmieren relevant sind.

Das fünfte Kapitel beschreibt die Software. Diese besteht aus drei Teilen, dem Code für den Mikrocontroller, dem Code für den FPGA und dem Code für die PC-Applikation. Das sechste Kapitel beschreibt wie zusätzliche Konfigurationen nachträglich hinzugefügt werden können. Das siebte Kapitel beschreibt die Entwicklungsumgebung.

Und das letzte Kapitel beschreibt Funktionalitäten, welche nicht von uns entwickelt worden sind, sondern schon auf dem Modul vorhanden sind.



Figure 1: Blockdiagramm des Systems von Varian

## 2 System

Das Projekt kann in drei Systeme unterteilt werden. Das vorhandene System von Varian ist das erste. Das zweite System ist eine Zwischenlösung um mit der Firmware Entwicklung anzufangen, ohne das die eigene Hardware schon vorhanden ist. Und das dritte System ist das endgültige System, welches das System von Varian emuliert.

#### 2.1 System Varian

Das System der Varian besteht aus dem Imager und dem XI-Computer. Wobei diese beiden Blöcke Teil eines Röntgengerätes für medizinische Zwecke sind. Der Imager ist ein Bildsensor für Röntgenstrahlen und sendet die die gemessenen Bilder über ein LWL-Kabel zum XI-Computer. Der XI-Computer empfängt die Bilder und lässt diverse Algorithmen darüber laufen. Unter anderem auch Algorithmen zur Erkennung von Pixelfehlern. Das mit den Algorithmen bearbeitete Bild kann wiederum über Ethernet an einen PC gesendet werden.

Um die Bilder vom Sensor auszulesen, zu digitalisieren und zu übertragen, sitzt auf dem Imager ein FPGA. Dieser sendet die Bilder zum XI-Computer entweder über einen vom FPGA internen oder externen Serialisierer/Deserialisierer, kurz SerDes zu einem LWL-Modul. Der FPGA kommuniziert über einen parallelen Bus mit dem externen SerDes und der die beiden SerDes senden ein LVDS Signal zum LWL-Modul. Um zwischen den beiden SerDes auszuwählen, gehen die Tx Signale auf einen Multiplexer und die Rx Signale auf einen Demultiplexer, dieser wird der Einfachheitshalber nur Mux genannt. Das beschriebene System ist im Blockschaltbild in Figure 1 zu sehen.

Der Vorteil des internen SerDes ist die Geschwindigkeit. Der externe SerDes arbeitet 1.25Gbps und der interne mit 6Gbps. Die älteren Versionen des Imagers arbeiten nur mit dem externen SerDes und die neueren mit internen. Da stellt sich die Frage, wieso externe SerDes überhaupt gebraucht wird. Beim Einschalten des Imagers ist der noch nicht konfiguriert. Somit wird der externe SerDes gebraucht um den FPGA vom XI-Computer zu konfigurieren. Sobald der FPGA konfiguriert ist, schaltet dieser auf den internen SerDes um und kom-

| Table I | Eckdaten | der | verschied | tenen | 5 | ensorversionen | der | Varian |
|---------|----------|-----|-----------|-------|---|----------------|-----|--------|
|         |          |     |           |       |   |                |     |        |

| Imager           | Auflösung   | ${f Pattern}^1$         | FPGA      | Schnittstelle   |
|------------------|-------------|-------------------------|-----------|-----------------|
| $\mathrm{DMI}^2$ | 1280x1280   | b10'1010'1010'1010'1010 | Spartan 3 | externer SerDes |
|                  |             | XI: 0xAAA               | XC3S200   |                 |
| RTI $1.0^2$      | 1280 x 1280 | b10'1010'1010'1010'1010 | Spartan 3 | externer SerDes |
| (RTI4343L)       |             | XI: 0xAAA               | XC3S200   |                 |
| RTI 2.0          | 3072x3072   | b10'1010'1001'0101'0101 | Artix 7   | aktuell:        |
| (RTI4343iL)      |             | XI: 0x955               | XC7A100T  | externer Serdes |
|                  |             |                         |           | zukünftig:      |
|                  |             |                         |           | MGT(GTP)        |
| RTIXL 1.0        | 6144x3072   | b10'1010'1001'1001'0101 | Artix 7   | externer SerDes |
| (RTI8643L)       |             | XI: 0x995               | XC7A200T  | und MGT(GTP)    |

<sup>&</sup>lt;sup>1</sup>Das XI wertet nur die letzten 12 bit des Pattern aus. Um das DC-Balancing zu erreichen, müssen trotzdem alle 18 bits korrekt gesendet werden.

muniziert mit dem XI-Computer über diesen. Welche SerDes die verschiedenen Versionen des Imagers besitzen ist in Tabelle 1 ersichtlich.

#### **Bootvorgang**

#### Kommunikation zwischen Imager und XI-Computer

Man kann zwischen dem XI-Computer und dem Imager von einer Master-Slave Beziehung reden. Der XI-Computer hat die Möglichkeit dem Imager verschiedene Befehle zu senden, welche der Imager daraufhin ausführt. Die Befehle können in drei Gruppen eingeteilt werden. Es gibt die Write-Befehle, welche dem Imager Einstellungen übermitteln, die der Imager in einem Register speichert. Mit den Read-Befehlen kann der XI-Computer diese Einstellungsregister wieder auslesen. Und als letztes gibt es noch den Trigger-Befehl. Die Write-Befehle beinhalten eine Adresse und einen Wert, die Read-Befehle nur einen Wert. Mit dem Trigger-Befehl kann der XI-Computer ein Bild anfordern. Dies hat Vorrang vor Write- und Read-Befehlen. Die genaue Auflistung aller Enstellungsregister und deren Aufgabe kann in der Dokumentation des Imagers entnommen werden.

Der FPGA liest immer Zeile für Zeile die Werte des Sensors aus. Solange kein Trigger-Befehl vom XI-Computer gesendet wird, werden die Werte verworfen. Sobald ein Trigger-Befehl kommt, wartet der FPGA bis er die letzte Zeile ausgelesen hat und verwirft auch diese noch. Wenn der FPGA nun endlich wieder bei der ersten Zeile angelangt, fängt er an das Bild Pixel für Pixel, Zeile für Zeile zu übertragen. Am Anfang des Bildes vor der ersten Zeile sendet der FPGA ein Frame-Start Signal. Und vor jeder Zeile überträgt er ein Line-Start Signal. Vor der ersten Zeile muss kein zusätzliches Line-Start Signal gesendet werden. Pro Takt wird ein Pixel übertragen. Der FPGA überträgt eine Zeile erst wenn er sie vollständig vom Sensor ausgelesen hat. Somit bleibt zwischen

auf Imager Dokumentation referenzieren

<sup>&</sup>lt;sup>2</sup>DMI und RTI 1.0 besitzen exakt die gleiche Elektronik.



Figure 2: Blockdiagramm SoC Moduls XU5 von Enclustra



Figure 3: Blockdiagramm des Zynq Ultrascale+ SoCs von Xilinx

den zu übertragenden Zeilen noch Zeit um etwaige Read-Befehle auszuführen.

Die Read-Befehle werden nur ausgeführt, wenn keine Bilddaten zu senden sind. Daher werden sie in einem FIFO zwischengespeichert und bei Möglichkeit übertragen. Die Read-Befehle dürfen nur zwischen den Zeilen und Bildern übertragen werden und nicht zwischen einzelnen Pixeln. Da es länger dauert eine Zeile von Sensor zu lesen, als eine Zeile an den XI-Computer zu senden, bleibt immer etwas Zeit um die Read-Befehle vom FIFO abzuarbeiten. Wie vor einem neuen Bild und einer neuen Zeile gibt es das *Command* Signal, welches vor den Daten des Read-Befehls gesendet wird. Die Daten eines Read-Befehls bestehen aus den Daten aus dem Einstellungsregister.



Figure 4: Blockdiagramm des Mercury+ PE1-200 Baseboards von Enclustra



Figure 5: Blockdiagramm des Imager-Emulator

#### Wahl des FPGAs

Enclustra Mercury XU5 SoC

Xilinx Zynq Ultrascale+

### 2.2 Entwicklungssystem

Mercury+ PE1-200 Baseboard

### 2.3 Endsystem

## 3 Hardware

Dieses Kapitel beschreibt die Hardware des Projektes. Es gibt einen kurzen Überblick und verweist auf die Dokumentation von Fabio und die anderen Dokumente für genauere Angaben. Es definiert die Angaben, welche für das Programmieren des SoCs wichtig sind. Und beschreibt die Inbetriebnahme des SoC Teils der Hardware.

### 4 Software

Dieses Kapitel ist der Hauptteil der Arbeit. Es beschreibt den FPGA und Mikrocontroller Code, welcher auf dem SoC läuft und wie dieser getestet wurde. Es ist in die Unterkapitel ARM, FPGA und PC Software aufgeteilt.

#### 4.1 ARM

Dieses Kapitel beschreibt, welche Komponenten des ARM Cores gebraucht werden und wie sie konfiguriert sind, wie die Module des ARM Cores aufgebaut sind und auf welchem Core sie laufen.

#### 4.2 FPGA

Dieses Kapitel beschreibt die Module, welche auf dem FPGA laufen.

### 4.3 PC Applikation

Dieses Kapitel beschreibt die Software, welche auf dem PC läuft, welche den Imager konfiguriert.

## 5 Konfiguration

Dieses Kapitel beschreibt, wie zusätzliche Konfigurationen hinzugefügt werden können.

## 6 Entwicklungsumgebung

Dieses Kapitel beschreibt, wie der Code für den SoC entwickelt werden kann und worden ist. Dies beinhaltet Vitis, Vivado und wie das Programm auf den SoC geladen werden kann.

#### 7 Theorie

Dieses Kapitel beschreibt Funktionalitäten, welche nicht von mir entwickelt worden sind, sondern schon auf dem Modul vorhanden sind. In den einzelnen Unterkapiteln listet es die wichtigsten Konzepte und referenziert auf die Dokumentationen um genauere Informationen zu erhalten. Diese Unterkapitel sollen dazu dienen, dass in den anderen Kapiteln auf diese referenziert werden kann.

- 7.1 Enclustra Mercury PE5 Modul
- 7.2 Xilinx SoC
- 7.3 Bootvorgang
- 7.4 Standart Konfiguration der CPU
- 7.5 AXI

Eventuell werden noch folgende weitere Spezifikationen und Komponenten beschrieben.

- 7.6 ARM R5
- 7.7 USB Standart
- 7.8 USB Treiber
- 7.9 SerDes
- 7.10 MGT
- 7.11 Debugging

## 8 Erläuterungen

Dieses Kapitel listet alle Abkürzungen mit den Bedeutungen und einer kurzen Erklärung auf. Zudem erklärt es, wie die verschiedenen Fachwörter zu verstehen sind.

 $\operatorname{ARM}$ Core, Core, FPGA, Sensor, XI-Computer, SoC, Imager, Imager-Emulator

P5 LWL FPGA Imager XI-Computer SerDes LVDS Rx Tx FIFO