

# 晶片程式設計實作營

# 多元學習成果

新竹女中周語泠



# 檔案目錄

| 參與動機與目標p3      |   |
|----------------|---|
| 活動內容與課程學習摘要 p4 |   |
| • 實作經驗 p5      |   |
| • 挑戰突破 p9      |   |
| 自我成長與反思p1      | 2 |
| 延伸統整 p1        | 3 |
| 未來展望與跨領域應用p1   | 4 |



## 參與動機與目標

高一暑假時我參與了由 EDC 專長探索中心舉辦的「晶片設計實作營」。過去的我對晶片與硬體程式設計**懷有強烈好奇心**,卻從未接觸過任何程式語言。正因如此,我更希望能踏出第一步,了解程式設計與數位邏輯的世界。這次營隊便成為我**自我挑戰的** 起點,期望自己能:

- 習得一種能實際應用的程式語言
- 初步理解晶片背後的運作邏輯
- 認識數學邏輯閘和程式的關聯

## 活動內容與課程學習描史將抽象邏輯轉化為具體電路

營隊中我學習了**數位邏輯設計流程**,從生活情境需求出 發,列出真值表、化簡布林式、繪製卡諾圖,最後以邏輯 **聞實作**實際電路。以警報系統為例,我透過判斷門戶與窗 戶開關時間的條件,推導出Y=AB'CD+ABC'D'+ ABC'D+ABCD的邏輯式,並以圖示方式理解其運作。 這樣的學習讓我首次體會到課堂中所學邏輯數學如何應用 於真實世界,也培養了我系統化拆解問題的能力。

同時,我也首次接觸了**硬體描述語言 Verilog**,學習了 assign陳述句與資料流模型的使用方式,並透過 HDLBits 線上平台練習。從基礎語法到模擬邏輯閘,我一步步建構 起對程式語言的理解。



## 實作邏輯設計流程



#### 完成!

# 數位邏輯設計實作

### 以警報器為例

要讓警報器響,警報器開關必須在開啟的狀態。警報器開啟後,如果門沒關,或是晚上六點之後窗戶沒關,警報器就會響。

 A
 B

 理解為 => 只有在 <u>警報器開關開啟</u> 且 <u>門沒關</u> 或 (<u>晚</u>

 上六點 後且 窗戶沒關), <u>警報器才會響</u>。

 C
 D



## 數位邏輯設計實作





卡諾圖畫簡

轉換成布林表達式

Y = AB 'CD + ABC' D' + ABC' D + ABCD



## 數位邏輯設計實作







利用日常生活中出現的例子來說明程式設計的最雛形。 來自台大機械系的教授將所有流程做成一套SOP讓初學者們更好上手, 也用**清晰的數學邏輯思維**一步步推導結果。將最後結果用邏輯閘展現, 讓我對製作程式的過程**豁然開朗**,愈發**對程式設計的興趣**。

# 硬體描述語言Verilog

### 資料流模型的敘述

- 設計重點:說明資料如何在電路中的傳送過程
- assign
  - 等號左式只能是wire,右式可以是 wire 或 reg
  - 用於描述組合邏輯電路
  - 必須避免使用迴路式的寫法:assign a = b + a;
- 電路範例
  - $\circ$  X = A  $\cdot$  C  $\cdot$  D' + B  $\cdot$  C' + B  $\cdot$  D + C  $\cdot$  D
  - $\circ Y = A' + B + C$



# 硬體描述語言Verilog

## Verilog 練習

#### **Practice**

Implement the following circuit. Create two intermediate wires (named anything you want) to connect the AND and OR gates together. Note that the wire that feeds the NOT gate is really wire out, so you do not necessarily need to declare a third wire here. Notice how wires are driven by exactly one source (output of a gate), but can feed multiple inputs.

If you're following the circuit structure in the diagram, you should end up with four assign statements, as there are four signals that need a value assigned.

(Yes, it is possible to create a circuit with the same functionality without the intermediate wires.)



https://hdlbits.01xz.net/wiki/Main Page

我們利用此網址進行多個Verilog 的基礎練習。

主要的練習模式是網頁顯示邏輯閘,

再讓我們自己利用那些邏輯閘寫出與它相符合的

Verilog 運算式。

附圖為其中一練習題的螢幕截圖

# 硬體描述語言Verilog

### 我卡關最久的練習題



在 Verilog 練習中,我遭遇了初學者常 見的錯誤。我一開始寫assign out = a! b;,導致語法錯誤。經過反覆測試、比 對邏輯運算順序,我終於理解必須將整 個 or 運算括號包起,改為 assign out = !(a|b);,才能實現「整個 "a或b"的否 定」。雖然只是小細節,卻讓我深刻體會 到細心與邏輯在寫程式時的重要性,也 在錯誤中學會冷靜面對挫折、逐步拆解 問題的能力與細節敏感度,更激發了我 對程式設計的成就感與興趣。

## 自我成長與反思

這次營隊不僅是我第一次寫程式,更是我第一次將**數學邏輯思維**轉化為**具體實作**。 從一開始的焦慮與迷惘,到後來成功寫出正確的邏輯式與 Verilog 程式,我對自己 的理解力與實作能力有了全新的肯定。我發現自己具備良好的邏輯推理能力與細節 **敏感度**,能**在錯誤中調整方向**,並**有毅力**從零開始學會一項技術。這樣的特質不僅 適用於工程技術領域,更是面對<mark>跨領域</mark>問題時的重要資產。 此外,我也展現了**主動學習**與**自我驅動**的能力。即使面對技術限制,我仍能**換位思 考、積極觀摩、勇於提問。**這種彈性與適應力,是未來無論在管理、科技還是產品 開發等領域都珍貴的素養。這場營隊經驗,讓我更**認識自己**的學習風格與潛力,並 建立了對科技應用與系統設計的高度興趣與責任感。

## 延伸統整

這份基礎**啟發了我**後續的多元學習:我進一步完成了 C++ 的進階學習與製作學習成果,並在微電腦機電整 合課程中組裝並程控一台具備拾球、投球功能的機器 人;我也參與了AI 流行音樂製作營,開始探索人工 智慧的創意應用。為了深化對此科技應用的理解,我 也自主學習半導體光感測器課程,並在陽明交大的邀 請下,將我的自學經驗在**高中生自學講座**中分享。此 後更參與陽明交大的<u>人工智慧與深度學習人才培育</u>課 程,在同年暑假也進一步參加**台大資工營**,深入接觸 演算法與資訊結構的運作邏輯。







## 未來展望與跨領域應用

這場營隊是我對邏輯、電路與程式世界 的**第一步**,也開啟我整合「**數理基礎、** 邏輯思考、程式設計、跨域應用」的學 習之路。我期許自己未來不論在**工程、 資訊、管理或產業應用**等不同領域中, 都能持續以實作能力與冷靜解決問題的 態度貢獻自己的力量。面對未知領域, 我始終保持好奇、勇於嘗試,也願意投 入時間**反覆修正、不怕失敗**。這正是我 在這場營隊中得到最重要的收穫。





#### 結業證書

茲證明

學員 周語冷 自中華民國 112/07/15 至 112/07/16 參加 晶片程式設計實作營 課程, 修習 12 小時訓練期滿。

此證



· 蓝 民 圆 一 一 二 年 七 月 十 六 1

附圖為參與證明