# CSED311: Lab2 RTL Design

컴퓨터공학과 20220302 김지현 컴퓨터공학과 20220455 윤수인

# Introduction

- 본 과제는 Verilog 를 사용하여 Single-cycle RISC-V CPU (RV32I)를 구현하는 것을 목적으로 하며, 더욱 자세하게는 Datapath 에 해당하는 ALU 와 Register file 관련 모듈, Control unit 과 immediate generator 등의 모듈을 구현하여 3 개의 test(basic\_mem, loop\_mem, non-controlflow)에 통과하는 CPU 를 제작하는 것을 목적으로 한다.
- Verilator 환경에서 실행하며, Ripes simulator 를 사용하여 각 instruction 에 따른 레지스터 값의 변화를 관찰한다.
- CPU 는 한 사이클(cycle) 당 하나의 instruction 을 수행하여야 한다.

# Design



<그림 1 : CPU diagram - Datapath with control>

구현하여야 할 Single cycle cpu 의 구체적인 동작은 다음과 같다.

먼저 memory 에서 instruction 을 불러와 저장하고, PC 값을 4만큼 증가시킨다. 다음으로 R-type, I-type 등 연산의 종류에 따라 register file 에서 최대 2개의 register 값을 읽어와 할당한다. Register 값을 할당하면 미리 읽어 온 opcode 에 따라 alu 를 통해 각기 다른 연산을 수행한다. 만약 추가적인 메모리 접근이 필요한 lw(load), sw(store) 등의 instruction 인 경우, data memory 에 접근하여 데이터를 memory 에서 읽거나 쓰도록 한다. Instruction 의 종류에 따라 다음 PC 값을 설정한다. Branch instruction 의 경우 alu 에서 연산한 target 으로 PC 를 설정하고, 그 외 일반적인 경우는 PC + 4로 설정한다. 각기 다른 instruction 에 따라 동작을 다르게 수행하는 과정은 Control Unit 에서 총괄한다.

# **Implementation**

- pc.v

```
module pc (
    input reset,
    input clk,
    input [31:0] next_pc,
    output reg [31:0] current_pc);

always @(posedge clk) begin
    if (reset) begin
        current_pc <= 32'b0;
    end
    else begin
        current_pc <= next_pc;
    end
end</pre>
```

<그림 2 : pc.v 모듈의 구성>

pc.v 모듈에서는 reset 이 1 인 경우 current\_pc 의 값을 0 으로 업데이트하고, reset 이 1 이 아닌 경우에는 next\_pc 의 값으로 업데이트한다. 이 과정은 clock synchronous 하게 이루어진다.

#### - adder.v

```
module adder (
    input[31:0] in1,
    input [31:0] in2,
    output reg [31:0] out);
    assign out = in1 + in2;
endmodule
```

<그림 3: adder.v 모듈의 구성>

adder.v 모듈은 PC 값을 업데이트하기 위해서 필요한 모듈이다.  $pc_4$ 의 경우 pc = pc + 4의 형태로,  $pc_i$ imm 은 pc = pc + immediate의 형태로 adder 를 사용한다. 이 과정은 clock asynchronous 하게 이루어진다.

#### instruction\_memory.v

```
dule instruction_memory #(parameter MEM_DEPTH = 1024)
                                                         input [31:0] addr,
                                                         output [31:0] dout); // ir
// Instruction memory
reg [31:0] mem[0:MEM_DEPTH - 1];
// Do not touch imem_addr
wire [9:0] imem_addr;
assign imem_addr = addr[11:2];
wire _unused_ok = &{1'b0,
                addr[31:12],
                addr[1:0],
                1'b0};
assign dout = mem[imem_addr];
always @(posedge clk) begin
    for (i = 0; i < MEM_DEPTH; i = i + 1)
      mem[i] = 32'b0;
    // Provide path of the file including instructions with binary format
    $readmemh("C:/Users/tndls/OneDrive/Desktop/윤수인/POSTECH/3-1/컴퓨터구조/Lab2/
ndmodule
```

<그림 4: instruction\_memory.v 모듈의 구성>

instruction\_memory.v 모듈은 reset 이 1 인 경우 clock synchronous 하게 instruction memory 를 초기화한다. Reset 이 1 이 아닌 경우, asynchronous 하게 instruction 주소를 받아와 메모리에 저장된 instruction 을 dout 에 저장한다.

## - register\_file.v

```
dule register_file(input reset,
                  input clk,
                  input [4:0] rs1,
                                        // source register 1
                  input [4:0] rs2,
                  input [4:0] rd,
                  input [31:0] rd_din,
                                         // input data for rd
                  output reg [31:0] rs2_dout, // output of rs 2
                  output [31:0] rf17,
                  output [31:0] print_reg [0:31]);
 reg [31:0] rf[0:31];
 assign print_reg = rf;
 assign rf17 = rf[17];
 assign rs1_dout = rf[rs1];
 assign rs2_dout = rf[rs2];
 always @ (posedge clk)begin
   if(write_enable && rd != 0) begin
      rf[rd] <= rd_din;
 always @(posedge clk) begin
   if (reset) begin
      rf[i] = 32'b0;
    // DO NOT TOUCH COMMENT BELOW
    rf[2] = 32'h2ffc; // stack pointer
endmodule
```

<그림 5: register\_file.v 모듈의 구성>

register\_file.v 모듈은 register 의 위치를 받아와 해당 register 의 값을 읽거나 쓰는 역할을 한다. Register 값을 읽는 과정은 clock asynchronous 하고, 5-bit input 인 rs1 과 rs2 각각에 해당하는 register 의 값을 32-bit output 인 rs1\_dout, rs2\_dout 에 각각 저장한다.

Register 값을 쓰는 과정은 clock synchronous 하고, write\_enable 시그널이 1 이고 destination register(rd)가 존재할 때 32-bit input data 인 rd\_din 을 rd 위치에 해당하는 register 에 저장한다.

#### control\_unit.v

```
case(part_of_inst[6:0])
                                                                   STORE: begin
include "opcodes.v"
                                   `JAL: begin
                                                                   mem write = 1;
                                    is_jal = 1;
                                                                   alu_src = 1;
module control_unit (
                                    write_enable = 1;
 input [6:0] part_of_inst,
                                    pc_to_reg = 1;
 output reg is_jal,
                                                                 `ARITHMETIC_IMM: begin
 output reg is_jalr,
                                                                   write_enable = 1;
 output reg branch,
                                  `JALR: begin
                                                                   alu_src = 1;
 output reg mem_read,
                                   is_jalr = 1;
                                                                 end
 output reg mem_to_reg,
                                    write_enable = 1;
 output reg mem_write,
                                   pc_to_reg = 1;
                                                                 `ARITHMETIC: begin
 output reg alu_src,
                                   alu_src = 1;
                                                                  write_enable = 1;
 output reg write_enable,
                                   end
                                                                 end
 output reg pc_to_reg,
 output reg is_ecall);
                                   `BRANCH: begin
                                                                  `ECALL: begin
                                   branch = 1;
                                                                  is_ecall = 1;
 always @(*) begin
                                   end
   is_jal = 0;
   is_jalr = 0;
                                  `LOAD: begin
                                                                 default: begin
   branch = 0;
                                    mem_read = 1;
   mem_read = 0;
                                    write_enable = 1;
                                                                 end
   mem_to_reg = 0;
                                    mem_to_reg = 1;
   mem_write = 0;
                                    alu_src = 1;
                                                              end
   alu_src = 0;
                                                                odule
                                   end
   write_enable = 0;
   pc_to_reg = 0;
   is_ecall = 0;
```

<그림 6: control unit.v 모듈의 구성>

control\_unit.v 모듈은 part\_of\_inst(opcode)에 따라 시그널의 값을 활성화/비활성화하여 CPU 의 동작을 결정한다. 이 과정은 clock asynchronous 하게 이루어진다.

### - immediate generator.v

```
include "opcodes.v"
wodule immediate_generator (input reg [31:0]part_of_inst,
                    output reg [31:0] imm_gen_out);
  reg [6:0] opcode;
 always @(*) begin
  imm_gen_out = 32'b0;
   opcode = part_of_inst[6:0];
   case(opcode)
       `ARITHMETIC_IMM: begin
          if(part_of_inst[31] == 1) begin // signed
               imm_gen_out = {20'hfffff, part_of_inst[31:20]};
          else begin
              imm_gen_out = {20'h0, part_of_inst[31:20]};
       `LOAD: begin
           if(part_of_inst[31] == 1) begin // signed
  imm_gen_out = {20'hfffff, part_of_inst[31:20]};
              imm_gen_out = {20'h0, part_of_inst[31:20]};
```

<그림 6, 7: immediate\_generator.v 모듈의 구성>

immediate\_generator.v 모듈은 32-bit 의 part\_of\_inst 를 input 으로 받아와 하위 7 bits 를 opcode 에 저장한다. Opcode 에 따라 적절한 immediate value 를 imm\_gen\_out 에 저장한다. Signed 연산 여부는 part\_of\_inst 의 상위 1 bit 로 판별한다. 전체 과정은 clock asynchronous 하게 이루어진다.

#### alu\_control\_unit.v

```
else if(Opcode == `ARITHMETIC_IMM && Funct3 == `FUNCT3_ADD) beg:
alu_op = `INS_ARITHMETIC_IMM_ADDI;
include "opcodes.v"
include "instructions.v"
                                                                                                 else if(Opcode == `ARITHMETIC_IMM && Funct3 == `FUNCT3_XOR) begin
| alu_op = `INS_ARITHMETIC_IMM_XORI;
input [6:0] Opcode,
input [2:0] Funct3,
input [6:0] Funct7,
output reg [4:0] alu_op);
                                                                                                 else if(Opcode == `ARITHMETIC_IMM && Funct3 == `FUNCT3_OR) begin
| alu_op = `INS_ARITHMETIC_IMM_ORI;
always @(*) begin
alu_op=5'b11111;
                                                                                                 else if(Opcode == `ARITHMETIC_IMM && Funct3 == `FUNCT3_AND) begin
| alu_op = `INS_ARITHMETIC_IMM_ANDI;
   if(Opcode == `JAL) begin
alu_op = `INS_JUMPLINK_JAL;
                                                                                                 else if(Opcode == `ARITHMETIC_IMM && Funct3 == `FUNCT3_SLL) begin
| alu_op = `INS_ARITHMETIC_IMM_SLLI;
  else if(Opcode == `JALR) begin
alu_op = `INS_JUMPLINK_JALR;
                                                                                                 else if(Opcode == `ARITHMETIC_IMM && Funct3 == `FUNCT3_SRL) begin
| alu_op = `INS_ARITHMETIC_IMM_SRLI;
   else if(Opcode == `BRANCH && Funct3 == `FUNCT3_BEQ) begin
| alu_op = `INS_BRANCH_BEQ;
end
                                                                                                   else if(Opcode == `BRANCH && Funct3 == `FUNCT3_BNE) begin
   alu_op = `INS_BRANCH_BNE;
end
                                                                                                   else if(Funct7 == `FUNCT7_OTHERS) begin
alu_op = `INS_ARITHMETIC_ADD;
   else if(Opcode == `BRANCH && Funct3 == `FUNCT3_BLT) begin
| alu_op = `INS_BRANCH_BLT;
                                                                                                 else if(Opcode == `ARITHMETIC && Funct3 == `FUNCT3_SLL) begin
| alu_op = `INS_ARITHMETIC_SLL;
   else if(Opcode == `BRANCH && Funct3 == `FUNCT3_BGE) begin
| alu_op = `INS_BRANCH_BGE;
                                                                                                 else if(Opcode == `ARITHMETIC && Funct3 == `FUNCT3_SRL) begin
| alu_op = `INS_ARITHMETIC_SRL;
   else if(Opcode == `LOAD) begin
  alu_op = `INS_LOAD_LW;
                                                                                                 else if(Opcode == `ARITHMETIC && Funct3 == `FUNCT3_OR) begin
alu_op = `INS_ARITHMETIC_OR;
     else if(Opcode == `STORE) begin
alu_op = `INS_STORE_SW;
                                                                                                 else if(Opcode == `ARITHMETIC && Funct3 == `FUNCT3_AND) begin
alu_op = `INS_ARITHMETIC_AND;
                                                                                                 else if(Opcode == `ARITHMETIC && Funct3 == `FUNCT3_XOR) begin
alu_op = `INS_ARITHMETIC_XOR;
                                                                                                 else if(Opcode == `ECALL) begin
```

<그림 8: alu\_control\_unit.v 모듈의 구성>

alu\_control\_unit.v 모듈은 opcode, funct3, funct7 에 따라 alu 가 수행해야 할 연산을 결정하는 모듈로, 경우에 따라 그림 9 에서 지정된 instruction 번호를 alu\_op 에 할당한다. 이 과정은 clock asynchronous 하게 이루어진다.

```
`define INS_JUMPLINK_JAL 5'b00000
`define INS_JUMPLINK_JALR 5'b00001
`define INS_BRANCH_BEQ 5'b00010
`define INS_BRANCH_BNE 5'b00011
`define INS_BRANCH_BLT 5'b00100
`define INS BRANCH BGE 5'b00101
`define INS_LOAD_LW 5'b00110
`define INS_STORE_SW 5'b00111
`define INS_ARITHMETIC_IMM_ADDI 5'b01000
`define INS_ARITHMETIC_IMM_XORI 5'b01001
`define INS_ARITHMETIC_IMM_ORI 5'b01010
`define INS_ARITHMETIC_IMM_ANDI 5'b01011
`define INS_ARITHMETIC_IMM_SLLI 5'b01100
`define INS_ARITHMETIC_IMM_SRLI 5'b01101
`define INS_ARITHMETIC_ADD 5'b01110
`define INS_ARITHMETIC_SUB 5'b01111
`define INS_ARITHMETIC_SLL 5'b10000
`define INS_ARITHMETIC_XOR 5'b10001
`define INS_ARITHMETIC_SRL 5'b10010
`define INS_ARITHMETIC_OR 5'b10011
`define INS_ARITHMETIC_AND 5'b10100
`define INS_ECALL 5'b10101
```

<그림 9: instructions.v 파일의 구성>

#### - alu.v

```
odule alu (
odule alu (
   input [4:0] alu_op, // input
   input [31:0] alu_in_1, // input
   input [31:0] alu_in_2, // input
   output reg [31:0] alu_result, // output
   output reg alu_bcond); // output
  alu_result = 0;
alu_bcond = 0;
  `INS_BRANCH_BEQ: begin
    alu_bcond = (alu_in_1 == alu_in_2) ? 1 : 0;
end
              `INS_BRANCH_BNE: begin
alu_bcond = (alu_in_1 != alu_in_2) ? 1 : 0;
               `INS_BRANCH_BLT: begin
| alu_bcond = (alu_in_1 < alu_in_2) ? 1 : 0;
end</pre>
               `INS_BRANCH_BGE: begin
   alu_bcond = (alu_in_1 >= alu_in_2) ? 1 : 0;
               `INS_ARITHMETIC_IMM_XORI, `INS_ARITHMETIC_XOR: begin
alu_result = alu_in_1 ^ alu_in_2;
              `INS_ARITHMETIC_IMM_ORI, `INS_ARITHMETIC_OR: begin alu_result = alu_in_1 | alu_in_2;
               `INS_ARITHMETIC_IMM_ANDI, `INS_ARITHMETIC_AND: begin
alu_result = alu_in_1 & alu_in_2;
                                        `INS_ARITHMETIC_IMM_SLLI, `INS_ARITHMETIC_SLL: begin
alu_result = alu_in_1 << alu_in_2;</pre>
                                       `INS_ARITHMETIC_IMM_SRLI, `INS_ARITHMETIC_SRL: begin
    alu_result = alu_in_1 >> alu_in_2;
end
                                       `INS_ARITHMETIC_SUB: begin
alu_result = alu_in_1 - alu_in_2;
end
                                       default: begin
```

<그림 10, 11: alu.v 모듈의 구성>

alu.v 모듈은 앞서 alu\_control\_unit.v 모듈에서 지정한 alu\_op 에 따라 알맞은 연산을 수행하여 연산 결과를 alu\_result 와 alu\_bcond 에 저장한다. 이 과정은 clock asynchronous 하게 이루어진다.

#### data\_memory.v

```
odule data_memory #(parameter MEM_DEPTH = 16384) (input reset,
                                                   input clk,
                                                   input [31:0] addr,
                                                   input [31:0] din,
                                                   input mem_read,
                                                   input mem_write,
                                                   output reg [31:0] dout); //
 reg [31:0] mem[0: MEM_DEPTH - 1];
 wire [13:0] dmem_addr;
 assign dmem_addr = addr[15:2];
 wire _unused_ok = &{1'b0,
                 addr[31:16],
                 addr[1:0],
                 1'b0};
 always @(*) begin
   dout = 0;
   if (mem_read) begin
     dout = mem[dmem_addr]; // Read operation
   if (mem_write) begin
    mem[dmem_addr] <= din; // Write operation</pre>
 always @(posedge clk) begin
   if (reset) begin
     for (i = 0; i < MEM_DEPTH; i = i + 1)
       mem[i] = 32'b0;
endmodule
```

<그림 12: data\_memory.v 모듈의 구성>

data\_memory.v 모듈은 reset 이 1 인 경우 clock asynchronous 하게 data memory 를 초기화한다. Reset 이 1 이 아닌 경우, mem\_read 가 1 일 때는 asynchronous 하게 dmem\_addr 위치에 있는 데이터 값을 읽어 dout 에 저장한다. mem\_write 이 1 일 때는 synchronous 하게 din 을 dmem\_addr 위치에 저장한다.

```
module mux2to1 (
    input [31:0] in1,
    input [31:0] in2,
    input select,
    output reg [31:0] out);

always @(*) begin
    if(!select) begin
        out = in1;
    end
    else begin
        out = in2;
    end
end
```

<그림 13: mux.v 모듈의 구성>

```
mux2to1 mux_imm (
                              mux2to1 mux_data(
  .in1(rs2_dout),
                                 .in1(alu result),
  .in2(imm_gen_out),
                                 .in2(data_dout),
  .select(alu_src),
                                 .select(mem to reg),
  .out(alu_in_2)
                                 .out(mem_to_reg_result)
                              );
 .in1(pc_4),
.in2(pc_imm),
                              mux2to1 mux write data(
.select((branch & alu_bcond) | is_jal),
.out(reg_PCSrc1)
                                 .in1(mem_to_reg_result),
                                 .in2(pc 4),
                                 .select(pc_to_reg),
 .in1(reg_PCSrc1),
 .in2(alu_result),
                                 .out(rd_din)
 .select(is_jalr),
 .out(next_pc)
```

<그림 13: cpu.v 에서 사용된 mux2to1 모듈>

mux2to1.v 모듈은 select 의 값에 따라 in1 과 in2 중 하나의 값을 반환하는 역할이다. 그림 13 에서처럼 mux\_imm 에서는 alu\_src 가 0 일 때, rs2\_dout 을 반환하고, alu\_src 가 1 일 때

imm\_gen\_out 을 반환한다. PCSrc1 에서는 (branch & alu\_bcond) | is\_jal 이 0 일 때 pc\_4 를 반환하고, (branch & alu\_bcond) | is\_jal 이 1 일 때 pc\_imm 을 반환한다. PCSrc2 에서는 is\_jalr 이 0 일 때 reg\_PCSrc1 을 반환하고, is\_jalr 이 1 일 때 alu\_result 를 반환한다. mux\_data 에서는 mem\_to\_reg 가 0 일 때 alu\_result 를 반환하고, mem\_to\_reg 가 1 일 때 data\_dout 을 반환한다. mux\_write\_data 에서는 pc\_to\_reg 가 0 일 때 mem\_to\_reg\_result 를 반환하고, pc\_to\_reg 가 1 일 때 pc\_4 를 반환한다.

# **Discussion**

single cycle CPU 를 구현하기에 앞서 동기식과 비동기식 로직을 이해하는 것을 중점적으로 공부하였으며, 이를 기반으로 회로를 디자인하였다. 동기식(Synchronous) 로직은 모든 저장 요소가 동일한 clock 신호에 의해 트리거되는 회로이며, 순차 로직(Sequential Logic)에 주로 사용된다.

반대로, 비동기식(Asynchronous) 로직은 클록 신호와 독립적으로 작동하는 회로이다. clock 신호의 상태와 무관하게 신호의 변화가 발생할 수 있으며, 신호의 변화가 즉시 반영된다. 이런 비동기식 로직은 조합 로직(Combinational Logic)에 주로 사용된다.

각 모듈을 설계함에 있어서 동기식, 비동기식 로직을 구분하여 코드를 작성하고자 노력하였다.

### **Conclusion**

주어진 testbench 를 활용하여 basic\_mem, loop\_mem, non-controlflow\_mem 에 해당하는 3 개의 테스트를 수행하였다. 그 결과, 아래와 같이 올바른 cycle 수와 register 값을 출력하는 것을 확인하였다.

```
### SIMULATING ###
TEST END
SIM TIME : 446
TOTAL CYCLE : 222 (Answer : 222)
FINAL REGISTER OUTPUT
 ### SIMULATING ###
                                                                                                                                                                                                                                        ### SIMULATING ###
 TEST END
SIM TIME : 58
                                                                                                                                                                                                                                        TEST END
                                                                                                                                                                                                                                        SIM TIME : 80
 TOTAL CYCLE : 28 (Answer : 28)
FINAL REGISTER OUTPUT
                                                                                                                                                                                                                                       TOTAL CYCLE : 39 (Answer : 39)
FINAL REGISTER OUTPUT
0 00000000
                                                                                                                                                                                                                                     FINAL REGISTER OUTPUT
0 00000000
1 00000000
2 00002ffc
3 00000000
4 00000000
5 00000000
6 00000000
7 00000000
8 00000000
10 00000001
11 00000001
12 ffffffff1
13 0000002f
14 0000000e
15 0000002f
14 0000000e
15 00000001
17 00000000
19 00000000
20 00000000
21 00000000
22 00000000
23 00000000
24 00000000
25 00000000
26 00000000
27 00000000
28 00000000
29 00000000
29 00000000
29 00000000
30 00000000
31 00000000
31 00000000
Correct output : 32/32
    0 00000000
1 00000000
                                                                                                                   0 00000000
                                                                                                                         00000000
         0000000
00002ffc
00000000
00000000
                                                                                                                   2 00000000
2 00002ffc
3 00000000
4 00000000
5 00000000
6 00000000
          00000000
6 00000000
7 00000000
8 00000000
9 00000003
11 00000003
12 ffffffd7
13 00000037
14 00000013
                                                                                                                   7 00000000
8 00000000
                                                                                                               8 00000000
9 00000000
10 00000000
11 00000000
12 00000000
13 00000000
14 0000000a
 15 00000026
                                                                                                                15 00000009
15 00000026
16 0000001e
17 00000000
18 00000000
19 00000000
20 00000000
                                                                                                               16 00000005a
17 0000000a
                                                                                                               17 00000000

18 00000000

19 00000000

20 00000000

21 00000000

22 00000000

23 00000000

24 00000000
 21 00000000
21 00000000
22 00000000
21 00000000
22 00000000
23 00000000
24 00000000
25 00000000
26 00000000
27 00000000
28 00000000
                                                                                                               24 00000000
25 00000000
26 00000000
27 00000000
28 00000000
29 00000000
30 00000000
          00000000
  30
          00000000
  31 00000000
                                                                                                                31 00000000
   Correct output : 32/32
                                                                                                                Correct output : 32/32
```

<그림 14: Simulation 결과>