# CSED311: Lab4-2 Pipelined CPU w/ Control flow instructions

컴퓨터공학과 20220302 김지현

컴퓨터공학과 20220455 윤수인

# 1. Introduction

- 본 과제는 Pipelined CPU 의 구조를 이해하고, Verilog 를 사용하여 control flows 를 포함한 Pipelined CPU 를 설계하고 구현하는 것을 목적으로 한다.
- Verilator 환경에서 실행하며, 레지스터 값과 사이클 수를 관찰한다.
- 이전 Lab 에서 설명했다시피, 하나의 instruction 을 수행하는 데에는 5 가지 stage(IF, ID, EX, MEM, WB)를 필요로 하며, Pipelined CPU 에서는 각 stage 별로 한 사이클이 걸리게 하고, 명령어 수행 과정을 여러 단계로 나누어 병렬로 처리한다. 각 단계는 독립적으로 수행되며, 다음 명령어가 이전 명령어의 결과를 기다리지 않고 실행될 수 있다.
- Control flow 를 고려하지 않았던 Lab 4-1 과 달리, 본 과제에서는 JAL, JALR 등 control flow instructions 를 고려하며, Branch prediction 을 사용하여 pipeline 이 stall 되는 경우를 최소화한다.

# 2. Design



<그림 1: Pipelined CPU (with data forwarding)>



<그림 2: Pipelined CPU (Branch is moved to EX stage>

Lab4-1 에서는 <그림 1>의 회로도를 참고하여, 한 stage 에서 다음 stage 로 넘겨줘야 하는 값들을 pipeline register 에 저장하여 다음 명령어가 이전 명령어의 결과를 기다리지 않고 실행될수 있도록 Pipelined CPU 의 기본 구조를 구현하였다.

추가로, <그림 2>에서와 같이 Branch 가 EX stage 에서 resolve 되도록 하여 branch misprediction 이 2 개의 bubble 만 발생시키도록 하였다.

구현과 관련하여 Lab 4-1 과 달라진 점은 Implementation 파트에서 설명한다.

# 3. Implementation

- pc.v

```
module pc(input reset,
    input clk,
    input PCWrite,
    input [31:0] next_pc,
5 ∨ output reg [31:0] current_pc);
        always @(posedge clk) begin
             if(reset) begin
                 current_pc <= 0;</pre>
             end
             else begin
                 if(PCWrite) begin
                     current_pc <= next_pc;</pre>
                 end
             end
      end
    endmodule
```

<그림 3 : pc.v 모듈의 구성>

Lab 4-1 과 동일하다. pc.v 모듈에서는 reset 이 1 인 경우 current\_pc 의 값을 0 으로 업데이트하고, reset 이 1 이 아닌 경우에는 PCWrite 의 값에 따라 current\_pc 값이 달라진다. PCWrite 이 1 인 경우, 다음 instruction 을 읽어와야 하므로 current\_pc 의 값을 next\_pc 의 값으로 업데이트한다. PCWrite 이 0 인 경우, hazard 등의 상황에 의해 다음 instruction 을 읽어오지 말아야 할 상황이므로, current\_pc 값을 업데이트하지 않는다. 이 과정은 clock synchronous 하게 이루어진다.

#### adder.v

<그림 4: adder.v 모듈의 구성>

Lab 4-1 과 동일하다. 두 개의 32 bit input 레지스터 값을 합하여 out 에 할당한다. 이번 과제에서는 non-control flow 뿐만 아니라 control flow 를 고려하므로, PC + 4 및 PC + immediate 등의 연산을 처리할 때만 사용된다. 이 과정은 clock asynchronous 하게 이루어진다.

## InstMemory.v

<그림 5: InstMemory.v 모듈의 구성>

Lab 4-1 과 동일하다. InstMemory.v 모듈은 reset 이 1 인 경우 clock synchronous 하게 instruction memory 를 초기화한다. Reset 이 1 이 아닌 경우, asynchronous 하게 instruction 주소를 받아와 메모리에 저장된 instruction 을 dout 에 저장한다.

## DataMemory.v

<그림 6: DataMemory.v 모듈의 구성>

Lab 4-1 과 동일하다. DataMemory.v 모듈은 reset 이 1 인 경우 clock asynchronous 하게 data memory 를 초기화한다. Reset 이 1 이 아닌 경우, mem\_read 가 1 일 때는 asynchronous 하게 dmem\_addr 위치에 있는 데이터 값을 읽어 dout 에 저장한다. mem\_write 이 1 일 때는 synchronous 하게 din 을 dmem\_addr 위치에 저장한다

## RegisterFile.v

<그림 7: RegisterFile.v 모듈의 구성>

Lab 4-1 과 동일하다. RegisterFile.v 모듈은 register 의 위치를 받아와 해당 register 의 값을 읽거나 쓰는 역할을 한다. Register 값을 읽는 과정은 clock asynchronous 하고, 5-bit input 인 rs1 과 rs2 각각에 해당하는 register 의 값을 32-bit output 인 rs1\_dout, rs2\_dout 에 각각 저장한다.

Register 값을 쓰는 과정은 clock synchronous 하다. 이번 과제에서는 Lab 4-1 과 마찬가지로 clk negative edge 에서 업데이트가 먼저 이루어지기 때문에, 동일한 레지스터를 같은 주기로 읽고 쓰더라도 internal forwarding 이 필요하지 않다.

따라서, clk 가 0 이고 write\_enable 시그널이 1 이고 destination register(rd)가 존재할 때 32-bit input data 인 rd\_din 을 rd 위치에 해당하는 register 에 저장한다.

Clk 가 0 이 아니고 Reset signal 이 1 일 때는 clock synchronous 하게 모든 register 를 0 으로 저장한 뒤 stack pointer 인 rf[2]를 2ffc 로 할당한다.

#### ControlUnit.v

```
case(part_of_inst)
                                                                          STORE: begin
                                      JAL: begin
                                                                           mem_write = 1;
module ControlUnit (
                                       is_jal = 1;
                                                                           alu_src = 1;
 input [6:0] part_of_inst,
                                       mem_to_reg = 2'b10;
 output reg is_jal,
                                                                           use_rs1 = 1;
 output reg is_jalr,
                                       write_enable = 1;
                                                                           use_rs2 = 1;
 output reg is_branch,
                                      pc_to_reg = 1;
                                                                         end
 output reg mem_read,
                                       use_rs1 = 1;
 output reg [1:0]mem_to_reg,
                                                                         `ARITHMETIC_IMM: begin
                                                                           write_enable = 1;
 output reg write_enable,
                                     `JALR: begin
                                                                           alu_src = 1;
 output reg pc_to_reg,
                                      is_jalr = 1;
                                                                           use_rs1 = 1;
                                      mem_to_reg = 2'b10;
                                                                         end
                                       write_enable = 1;
                                       pc_to_reg = 1;
                                                                         `ARITHMETIC: begin
                                      alu_src = 1;
                                      use_rs1 = 1;
                                                                          write_enable = 1;
  is_jal = 0;
                                                                           use_rs1 = 1;
  is_jalr = 0;
                                                                           use_rs2 = 1;
  mem_read = 0;
                                     `BRANCH: begin
                                                                         end
  mem_to_reg = 2'b00;
                                      is_branch = 1;
                                      use_rs1 = 1;
                                                                         `ECALL: begin
                                       use_rs2 = 1;
                                                                         is_ecall = 1;
                                     end
   pc_to_reg = 0;
                                                                         end
                                     `LOAD: begin
                                                                         default: begin
                                      mem read = 1;
                                       write_enable = 1;
                                                                         end
                                       mem_to_reg = 2'b01;
                                       alu_src = 1;
                                       use_rs1 = 1;
                                                                   endmodule
                                     end
                                                             94
```

<그림 8: ControlUnit.v 모듈의 구성>

ControlUnit.v 모듈은 기본적으로 Single-cycle CPU 에서와 동일하게 part\_of\_inst 값에 따라 시그널들의 값을 활성화하거나 비활성화하는 구조로 동작한다. Lab 4-2 의 경우 control flow 도 고려하므로, Lab4-1 에서 주석 처리하였던 JAL, JALR, BRANCH 관련 부분을 다시 사용하였다.

Jal, jalr, branch 인스트럭션의 경우 각각 is\_jal, is\_jalr, 그리고 is\_branch 시그널을 1 로설정하였다. 이 값은 이후 EX stage 에서 해당 pipeline register 에 값을 넘겨준 후, cpu 에서 2-bit reg 인 pc\_src 값을 결정하는 데에 사용된다. Pc\_src 값을 정하는 과정은 추후 자세히설명한다.

또한, hazard 처리를 위해 각 연산에서의 rs1, rs2 사용 여부(use\_rs1, use\_rs2)를 연산에 따라 활성화/비활성화하였다.

이 과정은 clock asynchronous 하게 진행된다.

#### ImmediateGenerator.v

<그림 9: ImmediateGenerator.v 모듈의 구성>

Lab4-1 과 동일하다. ImmediateGenerator.v 모듈은 32-bit 의 part\_of\_inst 를 input 으로 받아와 하위 7 bits 를 opcode 에 저장한다. Opcode 에 따라 적절한 immediate value 를 imm\_gen\_out 에 저장한다. Signed 연산 여부는 part\_of\_inst 의 상위 1 bit 로 판별한다. 전체 과정은 clock asynchronous 하게 이루어진다.

#### - ALUControlUnit.v

<그림 10: ALUControlUnit.v 모듈의 구성>

Lab 4-1 과 동일하다. ALUControlUnit.v 모듈은 opcode, funct3, funct7 에 따라 alu 가수행해야 할 연산을 결정하는 모듈로, Single-cycle CPU 에서 작성한 코드를 사용하였다.

Opcode, funct3, funct7 은 각각 ID\_EX\_inst 의 [6:0], [14:12], [31:25] 부분에 해당하며, 각각의 값에 따라 alu\_op 값을 지정한다.

이 과정은 clock asynchronous 하게 이루어진다.

#### alu.v

<그림 11: alu.v 모듈의 구성>

Lab 4-1 과 동일하다. alu.v 모듈은 앞서 ALUControlUnit.v 모듈에서 지정한 alu\_op 에 따라 알맞은 연산을 수행하여 연산 결과를 alu\_result 에 저장하고, alu\_bcond 를 활성화/비활성화한다. 이 과정은 clock asynchronous 하게 이루어진다.

## ForwardingEcallUnit.v

```
module ForwardingEcallUnit(
    input [4:0] rs1,
    input [4:0] ID_EX_rd,
    input [4:0] EX_MEM_rd,
    input [4:0] MEM_WB_rd,
    input ID_EX_reg_write,
    input EX_MEM_reg_write,
    input MEM WB reg write,
   output reg [1:0] forwardEcall
    always @(*) begin
        if((rs1 == ID_EX_rd) && ID_EX_reg_write) begin
            forwardEcall = 2'b01;
        end
        else if((rs1 == EX_MEM_rd) && EX_MEM_reg_write) begin
            forwardEcall = 2'b10;
        end
        else if((rs1 == MEM_WB_rd) && MEM_WB_reg_write) begin
            forwardEcall = 2'b11;
            forwardEcall = 2'b00;
endmodule
```

<그림 12: ForwardingEcallUnit.v 모듈의 구성>

Lab 4-1 과 동일하다. ForwardingEcallUnit.v 모듈은 EX, MEM, WB stage 에서 사용되는 rd 값이 17 이고 reg\_write 이 1 인 경우, ecall\_data 를 결정할 mux 의 input 으로 사용되는 forwardEcall 시그널 값을 결정한다. 이 과정은 clock asynchronous 하게 이루어진다.

#### - MUX2x1.v

```
module MUX2x1(input in_bit,
input [31:0] in1,
input [31:0] in0,
output [31:0] out);

assign out = in_bit ? in1 : in0;
endmodule
```

<그림 13: MUX2x1.v 모듈의 구성>

Lab 4-1 과 동일하다. MUX2x1.v 모듈은 in\_bit 의 값에 따라 in1 과 in2 중 하나의 값을 반환하는 역할로, 전부 cpu.v 에서 사용되었다. 필요에 따라 5 bit input, output 을 다루는 MUX2x1\_5bit 모듈을 추가로 만들어 사용하였다. MUX2x1 이 사용된 부분은 다음과 같다.

- mux\_handle\_ecall: MUX2x1\_5bit 모듈을 사용하였으며, is\_ecall 시그널의 값에 따라 rs1 의 값을 17 또는 기존 rs1 값으로 결정한다. Output 인 rs1\_out 을 RegisterFile 의 input 으로 사용한다.
- mux\_ALUSrc: EX stage 에서 alu 의 두 번째 input 을 결정하기 위한 mux 로,
   ID\_EX\_alu\_src 의 값에 따라 data forwarding 된 rs2 데이터 값 또는 immediate 값을 alu 의 두 번째 input 으로 결정한다.

이 과정은 clock asynchronous 하게 이루어진다.

## ForwardingUnit.v

```
define MEM 2'b01
define WB 2'b10
module ForwardingUnit(
   input [4:0] ID_EX_rs1,
   input [4:0] ID_EX rs2,
   input [4:0] EX_MEM_rd,
   input EX_MEM_reg_write,
   input [4:0] MEM_WB_rd,
   input MEM_WB_reg_write,
   output reg [1:0] ForwardA,
   output reg [1:0] ForwardB);
    always @(*) begin
       if((ID_EX_rs1 != _x0) && (ID_EX_rs1 == EX_MEM_rd) && EX_MEM_reg_write) begin
       else if((ID_EX_rs1 != _x0) && (ID_EX_rs1 == MEM_WB_rd) && MEM_WB_reg_write) begin
           ForwardA = `WB;
           ForwardA = 2'b00;
       if((ID_EX_rs2 != _x0) && (ID_EX_rs2 == EX_MEM_rd) && EX_MEM_reg_write) begin
           ForwardB = `MEM;
        else if((ID_EX_rs2 != _x0) && (ID_EX_rs2 == MEM_WB_rd) && MEM_WB_reg_write) begin
           ForwardB = 2'b00;
     dule
```

<그림 14: ForwardingUnit.v 모듈의 구성>

Lab 4-1 과 동일하다. ForwardingUnit.v 모듈은 rs1, rs2 가 어떤 stage 에서 forwarding 될지 결정하는 모듈이다.

- 1) EX stage 에서 사용될 rs1 값이 0 이 아니며, 해당 rs1 이 MEM stage 에서 사용될 rd 값과 같고, reg\_write 이 1 일 경우: 두 instruction 사이의 거리가 1 이므로 MEM stage 에서 forwarding 이 이루어진다. 따라서 ForwardA 를 01 로 할당한다.
- 2) EX stage 에서 사용될 rs1 값이 0 이 아니며, 해당 rs1 이 WB stage 에서 사용될 rd 값과 같고, reg\_write 이 1 일 경우: 두 instruction 사이의 거리가 2 이므로 WB stage 에서 forwarding 이 이루어진다. 따라서 ForwardA 를 10 으로 할당한다.
- 3) 그 외의 경우: 두 instruction 사이의 거리가 3 이상이므로 forwarding 을 할 필요가 없다. 따라서 ForwardA 를 00 으로 설정한다.

Rs2 의 경우도 동일하게 적용한다.

이 과정은 clock asynchronous 하게 이루어진다.

#### MUX4x1.v

```
module MUX4x1(input [1:0] in_bit,
    input [31:0] in3,
    input [31:0] in2,
    input [31:0] in1,
    input [31:0] in0,
    output [31:0] out);

assign out = in_bit[1] ? (in_bit[0] ? in3 : in2) : (in_bit[0] ? in1 : in0);
endmodule
```

<그림 15: MUX4x1.v 모듈의 구성>

Lab 4-1 과 동일하다. MUX4x1 모듈은 in\_bit 값에 따라 4 가지 (in0~in3) input 중 하나의 값을 반환하는 역할이다. 이는 Clock asynchronous 하게 이루어진다.

MUX4x1 이 사용된 부분은 다음과 같다.

- MUX\_ecall\_data: forwarding ecall 과 관련하여, is\_halted 값을 결정할 때 사용될 ecall\_data 값을 정하는 mux 이다. Forwarding\_ecall\_unit 에서 결정된 forwardEcall 값에 따라 rd\_din, EX\_MEM\_alu\_out, alu\_result, rs1\_dout 중 어떤 값을 ecall\_data 로 사용할지 결정한다. Ecall 여부 결정은 ID stage 에서만 이루어지기 때문에, 위 값들 중 하나를 data forwarding 하여 ecall 여부 결정에 사용한다.
- mux\_forward\_a: forwarding unit 에서 결정된 ForwardA 값에 따라 alu 의 첫 번째 input 값을 결정하는 mux 이다. ForwardA 값에 따라 0, rd\_din, EX\_MEM\_alu\_out, ID\_EX\_rs1\_data 중 어떤 값을 사용할지 결정한다.
- mux\_forward\_b: forwarding unit 에서 결정된 ForwardB 값에 따라, mux\_ALUSrc 의 input 으로 사용될 값을 결정하는 mux 이다. ForwardB 값에 따라 0, rd\_din,
   EX\_MEM\_alu\_out, ID\_EX\_rs2\_data 중 어떤 값을 사용할지 결정한다.
- mux\_MemtoReg: 2 bit reg 인 MEM\_WB\_mem\_to\_reg 값에 따라 RegisterFile 모듈과
   mux\_forward\_a, mux\_forward\_b, MUX\_ecall\_data 의 input 으로 사용될 rd\_din 값을
   결정한다. MEM\_WB\_pc\_plus\_4, MEM\_WB\_mem\_to\_reg\_src\_1, MEM\_WB\_mem\_to\_reg\_src\_2
   중 어떤 값을 사용할지 결정한다.
- mux\_PCSrc: 2 bit reg 인 pc\_src 의 값에 따라 pc\_plus\_4, pc\_plus\_imm, alu\_result 중 어떤 값을 next\_pc 로 사용할지 결정한다. 이때, pc\_src 는 아래와 같은 로직으로 결정된다.

```
always @(*) begin
  if(ID_EX_is_jal|(ID_EX_is_branch & bcond)) begin
  pc_src=2'b01;
  end
  else if(ID_EX_is_jalr) begin
  pc_src=2'b10;
  end
  else begin
  pc_src=2'b00;
  end
end
```

<그림 16: pc\_src 결정 로직>

```
MUX4x1 mux_PCSrc (
    .in_bit(pc_src),
    .in3(0),
    .in2(alu_result),
    .in1(pc_plus_imm),
    .in0(pc_plus_4),
    .out(next_pc)
);
```

<그림 17: mux\_PCSrc>

Jal 과 branch(beq, blt 등) 연산인 경우 pc\_src 를 2'b01 로 설정하여 PC + immediate 값을 다음 pc 로 설정하도록 한다. Jalr 연산인 경우 pc\_src 를 2'b10 으로 설정하여 alu 연산 결과를 다음 pc 로 설정하도록 한다. 그 외의 경우, pc\_src 를 2'b00 으로 설정하여 PC + 4 값을 다음 pc 로 설정하도록 한다. 이 과정은 clock asynchronous 하게 이루어진다.

#### HazardDetectUnit.v

```
nodule HazardDetectUnit(
  input [4:0] rs2,
  input [4:0] ID_EX_rd,
  input ID_EX_mem_read,
  input use_rs1,
  input use_rs2,
  output reg PCWrite,
  output reg IF_IDWrite,
  output reg hazard_detected);
  always @(*) begin
      if(((((rs1 == ID_EX_rd) && use_rs1)) || (((rs2 == ID_EX_rd) && use_rs2))) && ID_EX_mem_read) begin
          hazard_detected = 1;
          IF_IDWrite = 0;
          hazard_detected = 0;
          IF_IDWrite = 1;
          PCWrite = 1;
```

<그림 18: HazardDetectUnit.v 모듈의 구성>

Lab 4-1 과 동일하다. HazardDetectUnit.v 모듈은 data forwarding 을 하더라도 발생하는 RAW dependence 에 의한 hazard 를 감지하기 위한 유닛이다. 위 코드상의 조건인 경우 stall 이 발생하므로, hazard\_detected 를 1 로 설정하고, IF/ID pipeline register 에서 fetch 된 instruction 을 decode 할지 여부를 결정하는 IF\_IDWrite 과, PC 를 업데이트할지 결정하는 PCWrite 을 0 으로 설정한다.

이 과정은 clock asynchronous 하게 이루어진다.

## - Branch prediction 구현

```
assign is_flush = (pc_src == 2'b10) | (pc_src == 2'b01);

// Update IF/ID pipeline registers here
always @(posedge clk) begin
   if (reset) begin
        IF_ID_inst <= 0;
        IF_ID_current_pc <= 0;
        IF_ID_pc_plus_4 <= 0;
        IF_ID_is_flush <= 0;
   end
   else begin
        if(!hazard_detected) begin
        IF_ID_inst <= inst_out;
        IF_ID_current_pc <= current_pc;
        IF_ID_pc_plus_4 <= pc_plus_4;
        IF_ID_is_flush <= is_flush;
        //$display("%h", IF_ID_inst);
   end
end</pre>
```

```
if (reset|hazard_detected|is_flush|IF_ID_is_flush) begin
   ID EX alu src <= 0:
   ID EX mem read <= 0;
  ID_EX_reg_write <= 0;
ID_EX_is_halted <= 0;</pre>
  ID EX pc plus 4 <= 0;
   ID EX is branch <= 0;
  ID_EX_is_jal <= 0;
ID_EX_is_jalr <= 0;
   ID EX rs1 data <= 0;
  ID_EX_rs2_data <= 0;
ID_EX_imm <= 0;</pre>
   ID EX current pc <= 0;
   ID_EX_rs1 <= 0;
  ID EX mem write <= mem write;
  ID_EX_reg_write <= reg_write;
ID_EX_alu_op <= alu_op;
  ID_EX_alu_src <= alu_src;</pre>
  ID EX mem to reg <= mem to reg;
  ID_EX_is_halted <= is_halted_temp;
ID_EX_pc_plus_4 <= IF_ID_pc_plus_4;</pre>
  ID_EX_is_jal <= is_jal;
  ID EX is jalr <= is jalr;
  ID EX rs1 data <= rs1 dout
  ID_EX_rs2_data <= rs2_dout
ID_EX_imm <= imm_gen_out;
  ID_EX_current_pc <= IF_ID_current_pc;
ID_EX_inst <= IF_ID_inst;</pre>
  ID EX rs1 <= rs1:
```

<그림 19: Branch prediction 과 관련하여 is flush 의 사용>

Always-not-taken 방식으로 구현하였다. fetch 되어 있는 instruction 을 flush 해야하는지 여부를 나타내는 is\_flush wire 를 선언하여 pc\_src 가 2'b01 이거나 2'b10 인 경우 값이 1 이 되도록 하였다. 즉, branch, jal, jalr 연산의 경우 is\_flush 가 1 이 되도록 하여, 파이프라인 레지스터의 내용을 초기화해야 함을 나타낸다. 이후 IF/ID pipeline registers 를 업데이트 하는 과정에서 IF\_ID\_is\_flush 의 값을 0 또는 is\_flush 로 업데이트한다.

ID/EX pipeline registers 를 업데이트할 때, reset, hazard\_detected, is\_flush, IF\_ID\_is\_flush 조건 중 하나라도 참(true)일 경우 해당 레지스터들을 초기화한다. 이는 분기 또는 점프가 발생했거나, hazard 가 감지되었을 때, 잘못된 데이터가 다음 파이프라인 스테이지로 전달되는 것을 방지한다. 결론적으로, is\_flush 와 IF\_ID\_is\_flush 신호는 분기(또는 점프)가 발생했을 때 잘못된 명령어들을 파이프라인에서 제거하는 데 중요한 역할을 한다. 이러한 방식으로, 파이프라인은 분기 명령어(branch, jal, jalr)가 평가되고 나서 새로운 실행 경로로 정확하게 전환할 수 있다.

# 4. Discussion

- 구현 과정에서 Control flow instructions 처리에서의 use\_rs1, use\_rs2 값을 설정하지 않아 문제가 발생하였다. Hazard detection unit 에서 use\_rs1, use\_rs2 값을 input 으로 받아 hazard 여부를 판정하는데, branch, jal, jalr 의 경우에 대한 use\_rs1, use\_rs2 값을 설정하지 않아 control hazard 를 detect 할 수 없었고, 그 결과 loop 시뮬레이션의 결과가 비정상적으로 나타났다. 아래와 같이 use\_rs1, use\_rs2 값을 적절히 설정하여 문제를 해결할 수 있었다.

```
JAL: begin
 is_jal = 1;
 mem_to_reg = 2'b10;
 write_enable = 1;
 pc_to_reg = 1;
 use rs1 = 1;
end
`JALR: begin
 is_jalr = 1;
 mem_to_reg = 2'b10;
 write_enable = 1;
 pc_to_reg = 1;
 alu_src = 1;
 use rs1 = 1;
end
BRANCH: begin
 is_branch = 1;
 use_rs1 = 1;
 use rs2 = 1;
end
```

<그림 20: ControlUnit.v - JAL, JALR, BRANCH 에 대한 처리>

- 초기 구상은 PHT(Pattern History Table)과 BTB(Branch Target Buffer)를 사용한 Branch Prediction 로직을 구현하고자 하였다. 아래와 같이 PHTandBTB 모듈을 만들어 구현하고자 하였으나, 모듈을 적용하는 데에 어려움이 있어 시간 관계상 always not taken 방식을 사용하였다.

<그림 21: PHTandBTB.v 모듈의 구성>

해당 모듈을 적용한 후 분기 예측 실패 시의 로직을 추가하여, misprediction 수를 줄일 수 있을 것이며, 더 나은 형태의 Branch prediction 을 구현할 수 있을 것이다

## 5. Conclusion

주어진 testbench 를 활용하여 basic, non-controlflow, ifelse, loop, recursive 에 해당하는 테스트를 수행하였다. 그 결과, 아래 사진과 같이 올바른 register 값을 출력하는 것을 확인하였다.

| ### SIMULATING ###                                                 | ### SIMULATING ###                                               | ### SIMULATING ###                                               | ### SIMULATING ###                                               | ### SIMULATING ###                                                |
|--------------------------------------------------------------------|------------------------------------------------------------------|------------------------------------------------------------------|------------------------------------------------------------------|-------------------------------------------------------------------|
| TEST END                                                           | TEST END                                                         | TEST END                                                         | TEST END                                                         | TEST END                                                          |
| SIM TIME : 70                                                      | SIM TIME : 90                                                    | SIM TIME : 86                                                    | SIM TIME : 644                                                   | SIM TIME : 2374                                                   |
| TOTAL CYCLE : 34 (Answer : 36)                                     | TOTAL CYCLE: 44 (Answer: 48)                                     | TOTAL CYCLE : 42 (Answer : 44)                                   | TOTAL CYCLE : 321 (Answer : 323)                                 | TOTAL CYCLE : 1186 (Answer : 1188)                                |
| FINAL REGISTER OUTPUT                                              | FINAL REGISTER OUTPUT                                            | FINAL REGISTER OUTPUT                                            | FINAL REGISTER OUTPUT                                            | FINAL REGISTER OUTPUT                                             |
| 0 00000000 (Answer : 00000000)                                     | 0 00000000 (Answer : 00000000)                                   | 0 00000000 (Answer : 00000000)                                   | 0 00000000 (Answer : 00000000)                                   | 0 00000000 (Answer : 00000000)                                    |
| 1 00000000 (Answer : 00000000)                                     | 1 00000000 (Answer : 00000000)                                   | 1 00000000 (Answer : 00000000)                                   | 1 00000000 (Answer : 00000000)                                   | 1 00000000 (Answer : 00000000)                                    |
| 2 00002ffc (Answer : 00002ffc)                                     | 2 00002ffc (Answer : 00002ffc)                                   | 2 00002ffc (Answer : 00002ffc)                                   | 2 00002ffc (Answer : 00002ffc)                                   | 2 00002ffc (Answer : 00002ffc)                                    |
| 3 00000000 (Answer : 00000000)                                     | 3 00000000 (Answer : 00000000)                                   | 3 00000000 (Answer : 00000000)                                   | 3 00000000 (Answer : 00000000)                                   | 3 00000000 (Answer : 00000000)                                    |
| 4 00000000 (Answer : 00000000)                                     | 4 00000000 (Answer : 00000000)                                   | 4 00000000 (Answer : 00000000)                                   | 4 00000000 (Answer : 00000000)                                   | 4 00000000 (Answer : 00000000)                                    |
| 5 00000000 (Answer : 00000000)                                     | 5 00000000 (Answer : 00000000)                                   | 5 00000000 (Answer : 00000000)                                   | 5 00000000 (Answer : 00000000)                                   | 5 00000000 (Answer : 00000000)                                    |
| 6 00000000 (Answer : 00000000)                                     | 6 00000000 (Answer : 00000000)                                   | 6 00000000 (Answer : 00000000)<br>7 00000000 (Answer : 00000000) | 6 00000000 (Answer : 00000000)<br>7 00000000 (Answer : 00000000) | 6 00000000 (Answer : 00000000)                                    |
| 7 00000000 (Answer : 00000000)                                     | 7 00000000 (Answer : 00000000)                                   | 8 00000000 (Answer : 00000000)                                   | 8 00000000 (Answer : 00000000)                                   | 7 00000000 (Answer : 00000000)                                    |
| 8 00000000 (Answer : 00000000)                                     | 8 00000000 (Answer : 00000000)<br>9 00000000 (Answer : 00000000) | 9 00000000 (Answer : 00000000)                                   | 9 00000000 (Answer : 00000000)                                   | 8 00000000 (Answer : 00000000)                                    |
| 9 00000000 (Answer : 00000000)                                     | 10 00000000 (Answer : 00000000)                                  | 10 00000000 (Answer : 00000000)                                  | 10 00000000 (Answer : 00000000)                                  | 9 00000000 (Answer : 00000000)<br>10 0000000d (Answer : 0000000d) |
| 10 00000013 (Answer : 00000013)<br>11 00000003 (Answer : 00000003) | 11 0000003f (Answer : 0000003f)                                  | 11 00000000 (Answer : 00000000)                                  | 11 00000000 (Answer : 00000000)                                  | 11 00000000 (Answer : 00000000)                                   |
| 12 ffffffd7 (Answer : ffffffd7)                                    | 12 fffffff1 (Answer : fffffff1)                                  | 12 00000000 (Answer : 00000000)                                  | 12 00000000 (Answer : 00000000)                                  | 12 00000000 (Answer : 00000000)                                   |
| 13 00000037 (Answer : 00000037)                                    | 13 0000002f (Answer : 0000002f)                                  | 13 00000000 (Answer : 00000000)                                  | 13 00000000 (Answer : 00000000)                                  | 13 00000000 (Answer : 00000000)                                   |
| 14 00000037 (Answer : 00000037)                                    | 14 000000021 (Answer : 00000021)                                 | 14 0000000a (Answer : 0000000a)                                  | 14 0000000a (Answer : 0000000a)                                  | 14 00000001 (Answer : 00000000)                                   |
| 15 00000013 (Answer : 00000013)                                    | 15 000000021 (Answer : 000000021)                                | 15 00000028 (Answer : 00000028)                                  | 15 00000009 (Answer : 00000009)                                  | 15 00000001 (Answer : 00000001)                                   |
| 16 0000001e (Answer : 0000001e)                                    | 16 0000000a (Answer : 0000000a)                                  | 16 00000000 (Answer : 00000000)                                  | 16 0000005a (Answer : 0000005a)                                  | 16 00000015 (Answer : 00000015)                                   |
| 17 0000001e (Answer : 0000001e)                                    | 17 0000000a (Answer : 0000000a)                                  | 17 0000000a (Answer : 0000000a)                                  | 17 0000000a (Answer : 0000000a)                                  | 17 000000019 (Answer : 00000019)                                  |
| 18 00000000 (Answer : 00000000)                                    | 18 00000000 (Answer : 00000000)                                  | 18 00000000 (Answer : 00000000)                                  | 18 00000000 (Answer : 00000000)                                  | 18 00000000 (Answer : 00000000)                                   |
| 19 00000000 (Answer : 00000000)                                    | 19 00000000 (Answer: 00000000)                                   | 19 00000000 (Answer : 00000000)                                  | 19 00000000 (Answer: 00000000)                                   | 19 00000000 (Answer : 00000000)                                   |
| 20 00000000 (Answer : 00000000)                                    | 20 00000000 (Answer : 00000000)                                  | 20 00000000 (Answer : 00000000)                                  | 20 00000000 (Answer : 00000000)                                  | 20 00000000 (Answer : 00000000)                                   |
| 21 00000000 (Answer : 00000000)                                    | 21 00000000 (Answer : 00000000)                                  | 21 00000000 (Answer : 00000000)                                  | 21 00000000 (Answer : 00000000)                                  | 21 00000022 (Answer: 00000022)                                    |
| 22 00000000 (Answer : 00000000)                                    | 22 00000000 (Answer : 00000000)                                  | 22 00000000 (Answer : 00000000)                                  | 22 00000000 (Answer : 00000000)                                  | 22 00000000 (Answer : 00000000)                                   |
| 23 00000000 (Answer : 00000000)                                    | 23 00000000 (Answer : 00000000)                                  | 23 00000000 (Answer : 00000000)                                  | 23 00000000 (Answer: 00000000)                                   | 23 00000037 (Answer: 00000037)                                    |
| 24 00000000 (Answer : 00000000)                                    | 24 00000000 (Answer: 00000000)                                   | 24 00000000 (Answer : 00000000)                                  | 24 00000000 (Answer : 00000000)                                  | 24 00000059 (Answer : 00000059)                                   |
| 25 00000000 (Answer : 00000000)                                    | 25 00000000 (Answer: 00000000)                                   | 25 00000000 (Answer : 00000000)                                  | 25 00000000 (Answer : 00000000)                                  | 25 00000000 (Answer : 00000000)                                   |
| 26 00000000 (Answer : 00000000)                                    | 26 00000000 (Answer : 00000000)                                  | 26 00000000 (Answer : 00000000)                                  | 26 00000000 (Answer : 00000000)                                  | 26 00000000 (Answer : 00000000)                                   |
| 27 00000000 (Answer : 00000000)                                    | 27 00000000 (Answer : 00000000)                                  | 27 00000000 (Answer : 00000000)                                  | 27 00000000 (Answer : 00000000)                                  | 27 00000000 (Answer : 00000000)                                   |
| 28 00000000 (Answer : 00000000)                                    | 28 00000000 (Answer : 00000000)                                  | 28 00000000 (Answer : 00000000)                                  | 28 00000000 (Answer : 00000000)                                  | 28 00000000 (Answer : 00000000)                                   |
| 29 00000000 (Answer : 00000000)                                    | 29 00000000 (Answer : 00000000)                                  | 29 00000000 (Answer : 00000000)                                  | 29 00000000 (Answer : 00000000)                                  | 29 00000000 (Answer : 00000000)                                   |
| 30 00000000 (Answer : 00000000)                                    | 30 00000000 (Answer : 00000000)                                  | 30 00000000 (Answer : 00000000)                                  | 30 00000000 (Answer : 00000000)                                  | 30 00000000 (Answer : 00000000)                                   |
| 31 00000000 (Answer : 00000000)                                    | 31 00000000 (Answer : 00000000)                                  | 31 00000000 (Answer : 00000000)                                  | 31 00000000 (Answer : 00000000)                                  | 31 00000000 (Answer : 00000000)                                   |
| Correct output : 32/32                                             | Correct output : 32/32                                           | Correct output : 32/32                                           | Correct output : 32/32                                           | Correct output : 32/32                                            |

<그림 22: Pipelined CPU w/ controlflow - test simulation 결과>