# Prova Finale Reti Logiche Prof. Gianluca Palermo

Lorenzo Paleari 10673890 Emanuele Paci 10681377

A.A. 2021-2022



# Indice

| 1 | Intr                     | roduzione                        |  |  |  | 9   |  |  |  |  |
|---|--------------------------|----------------------------------|--|--|--|-----|--|--|--|--|
|   | 1.1                      | Specifica                        |  |  |  |     |  |  |  |  |
|   | 1.2                      | Interfaccia                      |  |  |  |     |  |  |  |  |
|   | 1.3                      | Dati e Memoria                   |  |  |  |     |  |  |  |  |
| 2 | Ana                      | alisi della specifica            |  |  |  | 5   |  |  |  |  |
| 3 | Des                      | $\operatorname{sign}$            |  |  |  | (   |  |  |  |  |
|   | 3.1                      | Descrizione degli stati          |  |  |  | . ( |  |  |  |  |
| 4 | Risultati Sperimentali 8 |                                  |  |  |  |     |  |  |  |  |
|   | 4.1                      | Sintesi                          |  |  |  | . 8 |  |  |  |  |
|   | 4.2                      | Simulazioni                      |  |  |  | . 8 |  |  |  |  |
|   |                          | 4.2.1 Test Bench Generici        |  |  |  | . 8 |  |  |  |  |
|   |                          | 4.2.2 Test Bench Sequenza Minima |  |  |  | . ( |  |  |  |  |
|   |                          | 4.2.3 Test Bench Reset Asincrono |  |  |  |     |  |  |  |  |
|   |                          | 4.2.4 Test Bench Ulteriori       |  |  |  | . ( |  |  |  |  |
| 5 | Con                      | nclusioni                        |  |  |  | 10  |  |  |  |  |

# 1 Introduzione

L'obiettivo del progetto è implementare un componente hardware descritto in VHDL che si interfacci con una memoria. Il componente deve riuscire ad elaborare delle sequenze fornite dalla memoria applicando il codice convoluzionale 1/2. Quest'ultimo è sfruttato nel campo delle telecomunicazioni allo scopo di ottenere un trasferimento dei dati affidabile mediante una trasformazione m/n, nella quale m bit in ingresso vengono convertiti in n bit di uscita.

# 1.1 Specifica

Il componente riceve in ingresso una sequenza continua di W parole (8 bit) e restituisce in uscita una sequenza continua di Z parole che rispetterà il rapporto definito dal codice convoluzionale, producendo in uscita il doppio delle parole ricevute in ingresso ( $Z=2^*W$ ). Ogni bit  $u_k$  viene preso ed elaborato dal codificatore convoluzionale generando due bit,  $p_{1k}$  e  $p_{2k}$ , che sono poi concatenati per generare un flusso continuo  $y_k$  che andrà a formare la sequenza continua Z di parole.

Il modulo deve partire quando un segnale START viene posto a 1. Alla fine dell'elaborazione il componente deve portare un segnale DONE a 1, il quale verrà posto a 0 solo quando il segnale di START viene riportato a 0. Una volta compiuti questi passaggi il segnale START potrà essere riportato a 1, cominciando una nuova elaborazione. Prima della prima codifica verrà sempre dato un RESET al modulo, mentre per le successive non è necessario attendere il segnale di RESET; il componente dovrà quindi essere in grado di tornare allo stato iniziale autonomamente alla fine di ogni elaborazione e prima della codifica successiva.

#### 1.2 Interfaccia

Il componente da descrivere ha la seguente interfaccia:

```
entity project_reti_logiche is
     port (
                     : in std_logic;
           i_clk
           i_rst
                     : in std_logic;
                     : in std_logic;
           i_start
                     : in std_logic_vector(7 downto 0);
           i_data
           o_address : out std_logic_vector(15 downto 0);
           o_done
                     : out std_logic;
           o_en
                     : out std_logic;
                     : out std_logic;
           o_we
                     : out std_logic_vector (7 downto 0)
           o_data
end project_reti_logiche;
```

- il nome del modulo deve essere project\_reti\_logiche.
- i\_clk è il segnale di CLOCK in ingresso generato dal TestBench.

- i\_rst è il segnale di RESET che inizializza la macchina pronta per ricevere il primo segnale di START.
- i\_start è il segnale di START generato dal Test Bench.
- i\_data è il segnale (vettore) che arriva dalla memoria in seguito ad una richiesta di lettura.
- o\_address è il segnale (vettore) di uscita che manda l'indirizzo alla memoria.
- o\_done è il segnale di uscita che comunica la fine dell'elaborazione e il dato di uscita scritto in memoria.
- o\_en è il segnale di ENABLE da dover mandare alla memoria per poter comunicare (sia in lettura che in scrittura).
- o\_we è il segnale di WRITE ENABLE da dover mandare alla memoria (=1) per poter scriverci. Per leggere da memoria esso deve essere 0.
- o\_data è il segnale (vettore) di uscita dal componente verso la memoria.

#### 1.3 Dati e Memoria



Figura 1: Rappresentazione di una memoria con due parole da codificare

I dati, ciascuno da 8 bit (1 parola), sono memorizzati e andranno poi salvati in una memoria con indirizzamento al Byte. L'indirizzo 0 è usato per memorizzare la quantità delle parole da codificare, può variare da un valore minimo di 0 ad un valore massimo di 255. Gli indirizzi dal 1 a N sono usati per leggere i valori delle parole da codificare, N corrisponde al valore letto nell'indirizzo 0. Gli indirizzi dal 1000 in avanti sono utilizzati per scrivere i valori delle parole codificate rispettando l'ordine di ingresso (Verranno usati il doppio degli indirizzi rispetto a quanti usati per i dati letti).

# 2 Analisi della specifica

Analizzando la specifica, abbiamo modellizzato un algoritmo che descriva la sequenza di azioni che il modulo deve compiere per ottenere il risultato richiesto. In seguito abbiamo poi ottenuto una macchina a stati in funzione dell'algoritmo, che siamo andati ad implementare in VHDL.

Come primo passo viene letto il numero di parole da codificare. Successivamente, si controlla se tutte le parole sono state elaborate. In caso di esito positivo l'algoritmo ha terminato la sua esecuzione, altrimenti legge dalla memoria la prossima parola da codificare. Applica quindi il codice convoluzionale alla prima metà della parola letta ottenendo una parola completa in uscita che andrà ad essere salvata in memoria. Viene poi controllato se è stata elaborata anche la seconda metà della parola. In caso di esito positivo si tornerà al controllo del numero di parole elaborate, altrimenti verrà applicato nuovamente il codice convoluzionale alla parte mancante.



Figura 2: Diagramma di flusso dell'algoritmo

# 3 Design

Per implementare la nostra FSM abbiamo deciso di descrivere il componente con due processi:

- Il primo rappresenta la parte sequenziale della macchina e quindi come vengono manipolati i registri. Si occupa anche di gestire eventuali reset asincroni e di inizializzare tutte le variabili.
- Il secondo invece implementa la macchina a stati che analizza i segnali in ingresso e lo stato corrente per determinare il prossimo stato in cui evolverà il sistema.

#### 3.1 Descrizione degli stati

#### • IDLE

È lo stato iniziale della macchina, attende che il segnale i\_start vada a '1'. La macchina può tornare in questo stato a seguito di un segnale di reset.

#### • READ\_LENGTH

Leggo da RAM la quantità di parole da elaborare dall'indirizzo iniziale e copia il contenuto di i\_data in un segnale che viene mantenuto per tutta la durata dell'esecuzione.

### • CHECK\_COUNT

Controlla se il numero di parole elaborate è maggiore o uguale del valore letto inizialmente. In caso affermativo, pone il segnale o\_done a '1' e passa allo stato SET\_DONE. Altrimenti incrementa l'indirizzo di memoria e passa allo stato successivo.

# • READ\_VALUE

In questo stato vengono lette le parole da elaborare una alla volta, ripetendo l'operazione finché non vengono elaborati i dati.

### • SHIFT\_VALUE

Stato in cui ha inizio l'applicazione dell'algoritmo convoluzionale, il quale consiste in questo passaggio nello shift dei bit  $u_k$ ,  $u_{k-1}$  e  $u_{k-2}$ .

#### • COMPUTE

In questo stato vengono calcolati i bit di uscita e vengono serializzati in un segnale che verrà poi stampato al raggiungimento degli 8 bit.

#### • COMPUTE\_END

Controlla se sono già stati elaborati 4 bit in ingresso (che corrisondono ad una parola in uscita). In caso affermativo si passa allo stato WRITE, altrimenti viene aggiornato il numero di bit elaborati e si ritorna a SHIFT\_VALUE.

#### • WRITE

Stato in cui si scrive in memoria la parola elaborata. In seguito, controlla se sono state salvate in memoria due parole. In caso positivo, l'elaborazione della parola in ingresso è terminata e si torna a CHECK\_COUNT. Diversamente è stata elaborata solo metà della parola in ingresso, quindi si riprende la convoluzione dallo stato SHIFT\_VALUE.

#### • SET\_DONE

Stato finale della FSM. Ripristina tutti i segnali in preparazione di un eventuale successivo nuovo flusso di dati. Quando i\_start viene portato a '0', si passa allo stato IDLE e la macchina è pronta per cominciare una nuova elaborazione o per terminare.



Figura 3: Rappresentazione della macchina a stati

# 4 Risultati Sperimentali

# 4.1 Sintesi

Il componente è perfettamente sintetizzabile: la sintesi non presenta alcun errore o warning.

| Site Type             |         |   |   |   | Available |   |      | ٦<br>ا |
|-----------------------|---------|---|---|---|-----------|---|------|--------|
| Slice LUTs*           | 119     |   | 0 |   | 134600    | i | 0.09 | Ċ      |
| LUT as Logic          | 119     | 1 | 0 | I | 134600    | Ī | 0.09 | Ī      |
| LUT as Memory         | 1 0     | 1 | 0 | I | 46200     | Ī | 0.00 | I      |
| Slice Registers       | 76      | - | 0 | 1 | 269200    | I | 0.03 | Ī      |
| Register as Flip Flop | 76      | - | 0 | 1 | 269200    | I | 0.03 | I      |
| Register as Latch     | 1 0     | - | 0 | 1 | 269200    | I | 0.00 | I      |
| F7 Muxes              | 1 0     | - | 0 | I | 67300     | I | 0.00 | I      |
| F8 Muxes              | 1 0     | - | 0 | 1 | 33650     | I | 0.00 | I      |
| L                     | <b></b> |   |   |   | L         | 1 |      | _      |

Figura 4: Slice Logic presa dal Report di Utilizzo

# 4.2 Simulazioni

Abbiamo verificato il corretto funzionamento del componente realizzato, sottoponendolo innanzitutto al test bench fornitoci, e successivamente abbiamo individuato e testato possibili corner case, oltre ad aver simulato il componente con ulteriori test casualmente generati. In seguito la descrizioni di alcuni test.

#### 4.2.1 Test Bench Generici

Con questi tipi di test siamo andati a verificare il corretto funzionamento del nostro componente in una situazione di utilizzo normale.



# 4.2.2 Test Bench Sequenza Minima

Questo test va a verificare che il componente sia in grado di lavorare correttamente anche se riceve come quantità di parole da elaborare il valore "00000000"; deve passare allo stato di SET\_DONE senza scrivere niente in memoria.



#### 4.2.3 Test Bench Reset Asincrono

Il test copre la possibilità di chiamare un segnale di reset asincrono. Il componente deve essere in grado di leggerlo in qualsiasi stato si trovi e di ricominciare la computazione dall'inizio evitando che quest'ultima venga compromessa.



#### 4.2.4 Test Bench Ulteriori

Oltre a quelli precedentemente elencati, siamo anche andati a verificare il corretto funzionamento di altri due casi:

- Test Sequenza Massima Il test va a verificare che il componente funzioni con la dimensione massima della sequenza di ingresso, che corrisponde a 255 parole.
- Test Multiple Computazioni Abbiamo testato la possibilità di non terminare subito l'esecuzione alla conclusione di una computazione, ma di richiedere ulteriori elaborazioni su memorie successivamente fornite.

# 5 Conclusioni

Il nostro componente supera con successo tutti i test elencati precedentemente sia in Behavioral che in Post-Synthesis Functional.

Sfruttando un costraint<sup>1</sup>, abbiamo verificato che il nostro componente è in grado di funzionare con un clock massimo di 100ns, precisamente abbiamo ottenuto uno slack di 95.905ns, che corrisponde ad un clock di poco più di 4ns.

<sup>&</sup>lt;sup>1</sup>create\_clock -period 100 -name clock [get\_ports i\_clk].

Dopo una simulazione in Post-Synthesis Functional, può essere chiamato in Console il comando report\_timing che restituisce lo slack.