# KOCAELİ ÜNİVERSİTESİ MÜHENDİSLİK FAKÜLTESİ

# UART İLE KLAVYE KARAKTERLERİNİN ALGILANMASI ve ASCII KODLARININ SEVEN SEGMENT ÜZERİNDE GÖSTERİMİ

# MEH 443:FPGA İLE SAYISAL TASARIMA GİRİŞ PROJE RAPORU

## **Emre ALABAY**

## 150207051

Bölümü: Elektronik ve Haberleşme Mühendisliği

Danışman: Dr. Anıl ÇELEBİ

# İÇİNDEKİLER

| 1.GİRİŞ                                | 7  |
|----------------------------------------|----|
| 2.UART HABERLEŞMESİ                    | 8  |
| 3.SEVEN SEGMENT DISPLAY                | 12 |
| 3.1 Binary-SSD Decoder Modülü Tasarımı | 12 |
| 3.2 Clock Divider Modülü Tasarımı      | 14 |
| 4. TOP MODÜL                           | 15 |
| 5.PMOD SSD PCB TASARIMI                | 17 |
| 5.1 Şematik Tasarımı                   | 17 |
| 5.2 PCB Tasarımı                       | 17 |
| 6. TASARIMIN TEST EDİLMESİ             | 19 |
| SONUÇLAR VE ÖNERİLER                   | 20 |
| KAYNAKLAR                              | 21 |

# ŞEKİLLER DİZİNİ

| Şekil 2. 1: UART Haberleşmesi Sinyalleri       | 8  |
|------------------------------------------------|----|
| Şekil 2. 2: UART Modülü Giriş Çıkışları        |    |
| Şekil 2. 3: Sinyal Tanımlamaları               | 9  |
| Şekil 2. 4: Durum makinesi blok diagramı       | 10 |
| Şekil 2. 5: s_Idle Durumu                      | 10 |
| Şekil 2. 6: s_RX_Start_Bit Durumu              | 11 |
| Şekil 2. 7: s_RX_Data_Bits Durumu              | 11 |
| Şekil 2. 8: s_RX_Stop_Bits,s_Cleanup Durumları | 12 |
| Şekil 3. 1 :SSD Modülü                         | 13 |
| Şekil 3. 2 : Clock_divider simülasyonu         | 14 |
| Şekil 3. 3 :Clock_divider VHDL kodu            | 14 |
| Şekil 4. 1 : Top modül giriş ve çıkışları      | 15 |
| Şekil 4. 2 : Sinyal tanımlamaları              | 15 |
| Şekil 4. 3 : Top Modül                         |    |
| Şekil 5. 1 : Şematik Tasarımı                  | 17 |
| Şekil 5. 2 : PCB Tasarımı                      | 18 |
| Şekil 6. 1: Pin konfigürasyonu                 | 19 |
| Sekil 6. 2: Proje cıktısı                      | 19 |

|   |   |   |     |            |     |   | •       | •        | •  |
|---|---|---|-----|------------|-----|---|---------|----------|----|
| Т | A | D | T 4 | $\gamma_1$ | · A | D | T       | 7.I.     | TT |
|   | 4 | n | 1   | ,,,        | 1A  | ĸ | <br>,,, | <i>-</i> | VΙ |

| TABLOLAR DİZİNİ                         |
|-----------------------------------------|
| Tablo 3. 1: Ortak Anot Doğruluk Tablosu |

# KISALTMALAR ve TERİMLER

**UART:** Universal Asyncronous Receiver-Transmitter

**FPGA:** Field Programmable Gate Array

**SSD:** Seven Segment Display

**GPIO:** General Purpose Input Output

I2C(IIC): Inter Intergrated Circuit

**SPI:** Serial Peripheral Interface

**ASCII:** American Standard Code for Information Interchange

PCB: Printed Circuit Board

# UART İLE KLAVYE KARAKTERLERİNİN ALGILANMASI ve ASCII KODLARININ SEVEN SEGMENT ÜZERİNDE GÖSTERİMİ

## **Emre ALABAY**

**Anahtar Kelimeler:** UART Haberleşmesi, FPGA Programlama, GPIO Arayüzü, Seven Segment Display

Özet: Günümüzde sistemler arası veri akatarımı I2C, SPI, Ethernet gibi protokollerle sağlanmakta olup UART haberleşmesi ise genelikle kontrol amacı ile kullanılmaktadır.

Projemizde kullanıcı tarafından klavyede basılan karakterlere karşılık gelen ascii kodlarını hexadecimal olarak seven segmentte göstermek amaçlanmıştır.

# 1.GİRİŞ

Projemizin yazılım kısmı dört bölümden oluşmaktadır. Bunlar uart modülü, saat bölücü modülü, binary-ssd decoder modülü ve top modüldür. Top modülü diğer modülleri içeren, modüllerin giriş-çıkışlarının birbirleriyle ilişkilendiriliği ve sinyal atamalarının yapıldığı bölümdür.

Projemizde kullandığımız Zybo Z7-20 FPGA kitinde UART IP'si bulunmaktadır fakat VHDL ile UART haberleşmesi sağlanacaktır. FPGA kartının programlanması Vivado 2018.2 programında gerçekleştirilmiştir.

Projenin donanım tasarımı kısmında ise Altium Designer programı kullanılmıştır.

## 2.UART HABERLEŞMESİ

UART asenkron bir haberleşme protokolüdür. Bunun sebebi data ile herhangi bir clock bilgisinin gönderilmemesidir. Alınan data ile gönderilen datanın senkronizasyonun sağlanması ve gelen verinin anlamlı hale gelmesi için baudrate terimi geliştirilmiştir. Baudrate datanın gönderilme hızını belirler ve böylelikle alıcı taraf bu hıza göre gelen sinyalden örnekler almaktadır.

Projemizde 8 bit data biti, 1start biti ve 1 stop bitinden oluşan 10 bitlik ve 115200 baudrate değerine sahip UART haberleşmesi kullanılacaktır.



Şekil 2. 1: UART Haberleşmesi Sinyalleri

#### 2.1 UART Modülü Tasarımı

Projemizde klavyeden basılan karakterlerin ASCII kodlarının seven segmentte gösterilmesi gerçekleştirileceği yani FPGA kartının transmitter olarak değil sadece receiver olarak kullanılacağı için UART RX modülü tasarlanacaktır.

Doğru veri alışverişinin gerçekleştirilmesi için modül tasarımında en çok dikkat edilmesi gereken noktalar, sayıcı ile baudrate oluşturulması ve gelen veriden ne zaman örnek alınacağıdır.[1]

UART haberleşmesi sıralı bir işleyiş içerisinde olduğu için UART\_RX modülünün State Machine(Durum Makinesi) mantığı ile yazılması uygun görülmüştür. Durum makinelerinde birden çok durum mevcuttur ve koşullara bağlı olarak bir durumdan diğer duruma geçilir. İşleyiş döngü şeklinde devam eder. UART modülü tasarlanırken input olarak i\_Clk saat sinyali ve i\_RX\_Serial adında USB\_TTL dönüştürücünün TX pinini bağladığımız gelen seri datanın alındığı başka bir giriş değişkeni daha tanımlanmıştır. Alınan verinin seven segment modülüne gönderilmesi için gelen verinin tutulduğu o RX Byte adında logic vector

tanımlanmıştır. Ayrıca baudrate ayarı counter ile sağlandığı için bir bitin örneklenmesi için gerekli clock değerini tanımlayan g\_CLKS\_PER\_BIT değişkeni tanımlanmıştır. Bu değer denklem (1) ile hesaplanır.

Port tanımlamalarının ardından durum makinesinin state' lerini tanımlamak adına t\_SM\_Main adında enumerated tipinde bir değişken tanımlanmıştır. Process içerisinde kullanılmak üzere de state'lerin tutulduğu r\_SM\_Main, counter değerinin tutulduğu r\_Clk\_Count, gelen seri datanın tutulduğu r\_RX\_Byte, indislerinin tutulduğu r\_Bit\_Index ve iletimin tamamlandığını ifade eden r\_RX\_end sinyali tanımlanmıştır.

Şekil 2. 3: Sinyal Tanımlamaları

İşlemesi planlanan durum makinesi blok diagramı Şekil 2. 1. 2 de görselleştirilmiştir.



Şekil 2. 4: Durum makinesi blok diagramı

Durum makinesi veri transferi olmadığı durumda s\_Idle durumundadır. s\_Idle durumunda iken seri data hattı high yani lojik "1" durumundadır. Haberleşme başladığında bu hat lojik "0" a çekilir. Hattın "0" a çekildiği kontrol edilerek bir sonraki s\_RX\_Start\_Bit durumuna geçilir aksi takdırde s\_Idle durumunda beklenir.

```
UART_RX : process (i_Clk)
begin
  if rising_edge(i_Clk) then

  case r_SM_Main is

  when s_Idle =>
        r_RX_end <= '0';
        r_Clk_Count <= 0;
        r_Bit_Index <= 0;

        if i_RX_Serial = '0' then
            r_SM_Main <= s_RX_Start_Bit;
        else
            r_SM_Main <= s_Idle;
        end if;</pre>
```

Şekil 2. 5: s\_Idle Durumu

Haberleşme başladığında r\_Clk\_Count sayıcı sinyali saymaya başlar. g\_CLKS\_PER\_BIT-1/2 değerine eşit olduğunda yani seri datanın ortasında iken örnek alınır böylece datanın sıfır olup olmadığından emin olunur ve sayıcı sıfırlanır ardından s\_RX\_Data\_Bits durumuna geçilir.

```
when s_RX_Start_Bit =>
  if r_Clk_Count = (g_CLKS_PER_BIT-1)/2 then
  if i_RX_Serial = '0' then
    r_Clk_Count <= 0;
    r_SM_Main <= s_RX_Data_Bits;
  else
    r_SM_Main <= s_Idle;
  end if;
else
    r_Clk_Count <= r_Clk_Count + 1;
    r_SM_Main <= s_RX_Start_Bit;
end if;
    Sekil 2. 6: s_RX_Start_Bit Durumu</pre>
```

Counter baudrate' i sağlayan g\_CLKS\_PER\_BIT değerine kadar sayar ve seri portun o anki değerini r\_RX\_Byte(r\_Bit\_Index) sinyaline atar. r\_Bit\_Index değeri 7' ye ulaştığında yani tüm seri data alındığında s\_RX\_Stop\_Bit durumuna geçilir.

```
when s RX Data Bits =>
  if r Clk Count < g CLKS PER BIT-1 then
    r Clk Count <= r Clk Count + 1;
    r SM Main <= s RX Data Bits;
  else
    r Clk Count
                           <= 0;
    r RX Byte(r Bit Index) <= i RX Serial;
    if r Bit Index < 7 then
     r_Bit_Index <= r_Bit_Index + 1;
      r SM Main <= s RX Data Bits;
    else
      r Bit Index <= 0;
      r SM Main <= s RX Stop Bit;
    end if;
  end if;
```

Şekil 2. 7: s\_RX\_Data\_Bits Durumu

Stop bitinin ardından tekrar s Idle durumuna geçilerek yeni data beklenir.

```
when s RX Stop Bit =>
       if r_Clk_Count < g_CLKS_PER_BIT-1 then
         r_Clk_Count <= r_Clk_Count + 1;
         r SM Main <= s RX Stop Bit;
       else
         r_RX_end <= '1';
         r Clk Count <= 0;
         r_SM_Main <= s_Cleanup;
       end if;
     when s_Cleanup =>
       r SM Main <= s Idle;
       r RX end <= '0';
     when others =>
       r SM Main <= s Idle;
   end case;
 end if;
end process UART RX;
```

Şekil 2. 8: s RX Stop Bits,s Cleanup Durumları

#### 3.SEVEN SEGMENT DISPLAY

#### 3.1 Binary-SSD Decoder Modülü Tasarımı

UART ile gelen veri 8 bitliktir. Bu verinin 2 digitli seven segmentte gösterilebilmesi için 4'er bit olarak bölünmüştür ve 4x7 seven segment decoder[2] tasarlanmıştır. Decoder tasarlanırken ortak anot seven segment için her hexadecimal sayının karşılığını gösteren Tablo 3.1 oluşturulmuştur.

Tablo 3. 1: Ortak Anot Doğruluk Tablosu

| DIGIT | DPGFEDBCA | DP | G | F | Е | D | С | В | A |
|-------|-----------|----|---|---|---|---|---|---|---|
| 0     | X"C0"     | 1  | 1 | 0 | 0 | 0 | 0 | 0 | 0 |
| 1     | X"F9"     | 1  | 1 | 1 | 1 | 1 | 0 | 0 | 1 |
| 2     | X"A4"     | 1  | 0 | 1 | 0 | 0 | 1 | 0 | 0 |
| 3     | X"B0"     | 1  | 0 | 1 | 1 | 0 | 0 | 0 | 0 |
| 4     | X"99"     | 1  | 0 | 0 | 1 | 1 | 0 | 0 | 1 |
| 5     | X"92"     | 1  | 0 | 0 | 1 | 0 | 0 | 1 | 0 |
| 6     | X"82"     | 1  | 0 | 0 | 0 | 0 | 0 | 1 | 0 |
| 7     | X"F8"     | 1  | 1 | 1 | 1 | 1 | 0 | 0 | 0 |
| 8     | "80"      | 1  | 0 | 0 | 0 | 0 | 0 | 0 | 0 |
| 9     | X"90"     | 1  | 0 | 0 | 1 | 0 | 0 | 0 | 0 |
| A     | X"88"     | 1  | 0 | 0 | 0 | 1 | 0 | 0 | 0 |
| В     | X"83"     | 1  | 0 | 0 | 0 | 0 | 0 | 1 | 1 |
| C     | X"C6"     | 1  | 1 | 0 | 0 | 0 | 1 | 1 | 0 |
| D     | X"A1"     | 1  | 0 | 1 | 0 | 0 | 0 | 0 | 1 |
| Е     | X"86"     | 1  | 0 | 0 | 0 | 0 | 1 | 1 | 0 |
| F     | X"8E"     | 1  | 0 | 0 | 0 | 1 | 1 | 1 | 0 |

Tasarlanan modülün VHDL kodu aşağıdaki gibidir.

```
entity Binary_To_7Segment is
        Port (
                      i_Clk : in STD_LOGIC;
                      i_Binary_Num : in STD_LOGIC_VECTOR (3 downto 0);
                      o_Segment_A : out STD LOGIC;
                      o_Segment_B : out STD LOGIC;
                      o Segment C : out STD LOGIC;
                      o_Segment_D : out STD LOGIC;
                      o_Segment_E : out STD LOGIC;
                      o_Segment_F : out STD_LOGIC;
                      o_Segment_G : out STD_LOGIC);
end Binary_To_7Segment;
architecture RTL of Binary_To_7Segment is
    signal hex_code : std logic vector(7 downto 0) := (others => '0');
begin
    process (i_Clk) is
    begin
        if rising_edge(i_Clk) then
             when "1110" => hex_code <= X"80";
when "1111" => hex_code <= X"80";
when "0011" => hex_code <= X"84";
when "0011" => hex_code <= X"84";
when "0011" => hex_code <= X"80";
when "0100" => hex_code <= X"99";
when "0101" => hex_code <= X"92";
when "0110" => hex_code <= X"82";
when "0110" => hex_code <= X"82";
when "1100" => hex_code <= X"80";
when "1011" => hex_code <= X"80";
when "1011" => hex_code <= X"88";
when "1110" => hex_code <= X"83";
when "1110" => hex_code <= X"81";
when "1110" => hex_code <= X"86";
when "1110" => hex_code <= X"86";
when "1111" => hex_code <= X"86";
when "1111" => hex_code <= X"86";
when "1111" => hex_code <= X"86";
when "1111" => hex_code <= X"86";
when "1111" => hex_code <= X"86";
when "1111" => hex_code <= X"86";
when "1111" => hex_code <= X"86";
when "1111" => hex_code <= X"86";
when "1111" => hex_code <= X"86";
when "1111" => hex_code <= X"86";
           case i_Binary_Num is
           end case;
        end if;
    end process;
    o_Segment_A <= hex_code(0);
    o_Segment_B <= hex_code(1);
    o_Segment_C <= hex_code(2);
    o_Segment_D <= hex_code(3);
    o_Segment_E <= hex_code(4);
    o_Segment_F <= hex_code(5);
    o_Segment_G <= hex_code(6);
end architecture RTL;
```

Şekil 3. 1:SSD Modülü

#### 3.2 Clock Divider Modülü Tasarımı

PMOD seven segmentin[3] digit seçimi için tek bir pin olup digit değişimi için devredeki schmitt-trigger inverter entegresi kullanılmaktadır. Bu değişim için de işlemci frekansından daha düşük frekanslı bir saat sinyali gereklidir. Bu nedenle saat sinyalini 125 MHz'den 50Hz'e dönüştüren Şekil 3.3'te verilen clock\_divider modülü tasarlanmıştır. Saat bölücünün simülasyonu da Şekil 3.4' te mevcuttur.

```
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
use IEEE.STD LOGIC UNSIGNED.ALL;
entity clock_divider is
   i_Clk: in std logic;
  o Clk Slow: out std logic
end clock_divider;
architecture RTL of clock_divider is
signal divisor: std logic vector(23 downto 0):=(others =>'0');
begin
process(i Clk)
begin
if (rising edge (i_Clk)) then
   divisor <= divisor + x"000001";
 if (divisor>=x"26259F") then
   divisor <= x"000000";
end if;
end if;
end process;
o_Clk_Slow <= '0' when divisor < x"1312D0" else '1';
end architecture RTL;
```

Şekil 3. 3 :Clock\_divider VHDL kodu



Şekil 3. 2 : Clock divider simülasyonu

#### 4. TOP MODÜL

Top modül tasarımında Uart modülü ile alınan veri 4 bitlik iki parçaya bölünerek iki digitte ayrı ayrı gösterilmiştir. Bunun için top modülde gelen veriyi aldığımız in\_UART\_RX ve segmentleri yakmak için kullandığıımız out\_Segment pinleri Şekil4. 1'deki gibidir.

Şekil 4. 1 : Top modül giriş ve çıkışları

İki digit için ayrı ayrı sinyaller tanımlanmıştır. Saat bölücü sinyali çıkışındaki yavaşlatılmış sinyale bağlı olarak digitler sürekli olarak değişmektedir ve buna bağlı olarak out\_Segment çıkışlarına değişimli olarak bu sinyaller atanmaktadır. Bu akışı gösteren VHDL kod Şekil 4.2' de gösterilmiştir.

```
architecture RTL of UART_RX_To_7_Seg_Top is

signal w_RX_Byte : std_logic_vector(7 downto 0);
signal w_Segmentl_A, w_Segment2_A : std_logic;
signal w_Segment1_B, w_Segment2_B : std_logic;
signal w_Segment1_C, w_Segment2_C : std_logic;
signal w_Segment1_D, w_Segment2_D : std_logic;
signal w_Segment1_E, w_Segment2_E : std_logic;
signal w_Segment1_F, w_Segment2_F : std_logic;
signal w_Segment1_G, w_Segment2_G : std_logic;
signal w_Segment1_G, w_Segment2_G : std_logic;
signal w_seg_select : std_logic;
```

Şekil 4. 2 : Sinyal tanımlamaları

Alt modüllerin top modüle çağrılması, port yönlendirmeleri ve slow clock' a bağlı segment değişimi Şekil 4.3 'teki VHDL kodda mevcuttur.

```
begin
 UART_RX : entity work.UART_RX
   generic map (
     g_CLKS_PER_BIT => 1085)
                                        -- 125,000,000 / 115,200
   i_RX_Serial => in_UART_RX,
     o_RX_Byte => w_RX_Byte);
  SevenSegl: entity work.Binary_To_7Segment
   port map (
                 => i_Clk,
     i Clk
     i_Binary_Num => w_RX_Byte(7 downto 4),
     o_Segment_A => w_Segment1_A,
     o_Segment_B => w_Segment1_B,
     o_Segment_C => w_Segment1_C,
      o_Segment_D => w_Segment1_D,
     o_Segment_E => w_Segmentl_E,
     o_Segment_F => w_Segment1_F,
     o_Segment_G => w_Segment1_G
  SevenSeg2: entity work.Binary_To_7Segment
   port map (
                  => i_Clk,
     i_Binary_Num => w_RX_Byte(3 downto 0),
     o_Segment_A => w_Segment2_A,
     o_Segment_B => w_Segment2_B,
     o_Segment_C => w_Segment2_C,
     o_Segment_D => w_Segment2_D,
     o_Segment_E => w_Segment2_E,
     o_Segment_F => w_Segment2_F,
     o_Segment_G => w_Segment2_G
  clock divider: entity work.clock divider
    Segment_Select :
     process(w_seg_select)
     begin
        if w_seg_select ='1' then
           out_Segment_A <= w_Segment2_A;
           out Segment_B <= w_Segment2_B;
           out_Segment_C <= w_Segment2_C;
           out_Segment_D <= w_Segment2_D;</pre>
           out_Segment_E <= w_Segment2_E;
           out_Segment_F <= w_Segment2_F;</pre>
           out_Segment_G <= w_Segment2_G;
        elsif w_seg_select ='0' then
           out_Segment_A <= w_Segment1_A;</pre>
           out_Segment_B <= w_Segment1_B;</pre>
           out_Segment_C <= w_Segmentl_C;</pre>
           out_Segment_D <= w_Segment1_D;</pre>
           out_Segment_E <= w_Segmentl_E;</pre>
           out_Segment_F <= w_Segment1_F;</pre>
           out_Segment_G <= w_Segment1_G;</pre>
   end process Segment_Select;
     out_CLK_ANODE <= w_seg_select;
end architecture RTL;
```

Şekil 4. 3 : Top Modül

#### **5.PMOD SSD PCB TASARIMI**

## 5.1 Şematik Tasarımı

Şematik tasarlanırken digilent firmasının sitesindeki şematikten[3] yararlanılmıştır. Tasarım yapılırken iki ayrı digit ve schmitt\_trigger inverter'ın muadili[4] kullanlmıştır. Kullanılan entegre, dirençler ve kapasite smd kılıf olarak seçilmiştir.Smd direnç.[5] ve shmitt-trigger[6] entegresi şematik ve pcb kütüphaneleri Snapeda adlı siteden hazır olarak alınmıştır. Smd direnç ve kapasiteler 1206 kılıfında seçilmiştir.Çizilen şematik Şekil 4.1'deki gibidir.



Şekil 5. 1 : Şematik Tasarımı

## 5.2 PCB Tasarımı

Pcb tasarlanırken çift yüzlü baskı devre yapılması planlanmıştır. Hem top layer hem de bottom layer' da yollar mevcuttur. Top layer için Vcc polygon yapılırken bottom layer' da da GND polygon yapılmıştır. Layer' lar arası geçişlerde via' lar kullanılmıştır. Tasarlanan PCB Şekil 5. 2'deki gibidir.







TOP LAYER



BOTTOM LAYER

Şekil 5. 2 : PCB Tasarımı

## 6. TASARIMIN TEST EDİLMESİ

Tasarımın test edilmesi için tüm modüller top\_module adında bir modülde birleştirilmiştir ve tasarlanan pmod FPGA kartına takılarak tasarımın test edilmesine geçilmiştir. Pmod için PMOD JB ve PMOD JC portları; Uart\_RX sinyali içinde JD portu kulanılmıştır. kullanılmıştır. Clock sinyali olarak da 125 MHz'lik sistem saati kullanımıştır. Pin atamaları Şekil 6.1'de gösterilmiştir.

```
##Pmod Header JB (Zybo 27-20 only)
set property -dict { PACKAGE_PIN V8
                                    IOSTANDARD LVCMOS33
                                                          } [get_ports { out_Segment_A }]; #IO_L15P_T2_DQS_13 Sch=jb_p[1]
set_property -dict { PACKAGE_PIN W8
                                    IOSTANDARD LVCMOS33
                                                          } [get_ports { out_Segment_B }]; #IO_L15N_T2_DQS_13_Sch=jb_n[1]
                                                        } [get_ports { out_Segment_C }]; #IO_L11P_T1_SRCC_13_Sch=jb_p[2]
set_property -dict { PACKAGE_PIN U7
                                   IOSTANDARD LVCMOS33
                                   IOSTANDARD LVCMOS33
set_property -dict { PACKAGE_PIN V7
                                                          } [get_ports { out_Segment_D }]; #IO_L11N_T1_SRCC_13_Sch=jb_n[2]
                                                         ) [get ports ( jb[4] )]; #IO L13P T2 MRCC 13 Sch=jb p[3]
) [get ports ( jb[5] )]; #IO L13N T2 MRCC 13 Sch=jb n[3]
) [get ports ( jb[6] )]; #IO L22P T3 13 Sch=jb_p[4]
#set_property -dict ( PACKAGE_PIN Y7
                                     IOSTANDARD LVCMOS33
                                     IOSTANDARD LVCMOS33
#set property -dict ( PACKAGE PIN Y6
#set property -dict ( PACKAGE PIN V6
                                     IOSTANDARD LVCMOS33
#set property -dict ( PACKAGE PIN W6
                                                           ) [get ports ( jb[7] )]; #IO L22N T3 13 Sch=jb n[4]
##Pmod Header JC
} [get_ports { out_Segment_E }]; #IO_L10P_T1_34 Sch=jc_p[1]
} [get_ports { out_Segment_F }]; #IO_L10N_T1_34 Sch=jc_n[1]
                                                          } [get ports { out_Segment_G }]; #IO L1P TO 34 Sch=jc p[2]
set property -dict { PACKAGE_PIN T11
                                    IOSTANDARD LVCMOS33
set_property -dict { PACKAGE_PIN 110 IOSTANDARD LVCMOS33 } [get_ports { out_CLK_ANODE }]; #10 L1N_T0_34 Sch=jc_n[2]
#set_property -dict ( PACKAGE PIN U12
                                                           } [get_ports { jc[7] }]; #IO L2N TO 34 Sch=jc n[4]
                                     IOSTANDARD LVCMOS33
##Pmod Header JD
} [get_ports { in_UART_RX }]; #IO L5P TO 34 Sch=jd p[1]
```

Şekil 6. 1: Pin konfigürasyonu

Şekil 6. 1' de gösterilen konfigürasyonun yapılmasının ardından bitstream oluşturulup kart programlanmış ve tasarımın çalıştığı gözlemlenmştir. Projenin son hali Şekil 6.2' de gösterilmiştir.



Şekil 6. 2: Proje çıktısı

# SONUÇLAR VE ÖNERİLER

Tasarlanan modüllerin simülasyonları gerçekleştirilip gerekli çalışırlılık testleri uygulanmıştır. Uygulama VHDL kodu ile gerçekleştirilmiştir ama kullanılan ZYBO Z7-20 kartında UART IP'si de mevcuttur. Bu projede kullanılmamıştır fakat ilerleyen projelerde kullanabilmek amacıyla Xilinx University Programı kapsamındaki laboratuvar dökümanları ile IP Core kullanımını öğrenmek mümkündür.

## **KAYNAKLAR**

- [1] http://www.fpganedir.com/ornek/rs232/receive\_mode.php
- [2] http://www.fpganedir.com/ornek/seven\_segment/vhdl\_kod.php
- [3] https://reference.digilentinc.com/\_media/reference/pmod/pmodssd/pmodssd\_sch.pdf
- [4] http://www.alldatasheet.com/datasheet-pdf/pdf/27894/TI/SN74HC14DR.html
- [5]https://www.snapeda.com/parts/ERA-8AED3011V/Panasonic/view-part/?ref=search&t=ERA-8AED3011V

[6]https://www.snapeda.com/parts/SN74HC14DR/Texas%20Instruments/view-part/?ref=search&t=SN74HC14%20SMD