

# BIL 264 2022-2023 GÜZ DÖNEMİ PROJESİ

# Grup 41

| İsim       | Soyisim | Numara    | Bölüm                  |
|------------|---------|-----------|------------------------|
| Ahmet Enes | Seyhun  | 171201018 | Elektrik<br>Elektronik |
| İrem       | Davulcu | 181201058 | Elektrik<br>Elektronik |

#### 1. CARRY SELECT ADDER



Bu toplayıcının temel mantığı carry\_in girişi 1 ve 0 olduğu zaman farklı toplama işlemlerinin sonucunu hesaplayıp çıkışı seçim girişimize göre vermektir. Yukarıdaki fotoğrafta 4 bitlik bir carry select adder yapısını görmekteyiz. Projemizde 64 bitlik tasarımı gerçekleştirirken 4 bitlik carry select adder yapısından faydalandık. Bunu yaparken full adder ve dolayısıyla half adderlere ihtiyaç duyduk ve kodunu yazarak projemizde çağırarak kullandık. Seçim mantığına dayalı bir toplayıcı olduğundan ötürü mimarisinde mux görmekteyiz. Mux iç yapısı aşağıdaki fotoğrafta gösterilmiştir:



# Carry Select Adder Static Güç tüketimi ve toplam Lut Sayısı:



# **Carry Select Adder Zaman Analizi:**



#### 2. CARRY SKIP ADDER



Yukarıda 4 bitlik bir carry skip adder iç yapısı gösterilmiştir. Girişler verildikten sonra full adderlarda carry outlar taşınıp son c4 hesabını yapar. Bununla full adderların sum çıkışından elde edilen değerin propagete işlemiyle hesaplanmasıyla çıktıyı 2x1 muxa sokup çıkışı taşıyarak elde ediliyor. Yani 4bit carry skip adderda ripple carry adder mux ve propegate işlemi yapılmaktadır. Bu şekilde olan 4bitlik carry skip adderlardan 16 tane çağırarak 64bit carry skip adder elde ettim.

Full adder iç yapısı aşağıda gösterilmiştir :



# 64 bit Carry Skip Adder Toplam Güç tüketimi ve Lut Sayısı:



#### Sentez Sonrası Zaman Sentezi:



Sentez sonrası zaman sentezi yapma nedenim tasarımları kapı seviyesi yapıp flip flop kullanmadığımdan ve bazı toplama methodlarında aynı delay çıkmasıdır. Bu yöntemle çıktıların ne kadar delayla gerçeklediğini gözlemleme fırsatım oldu. Örnek olarak 20 120 toplamı ve cin 0 girişi durumunda 120 sonucu14.456 ns delayla çıkmıştır.

#### 64 bit Carry Skip Adder Static Zaman Analizi:



#### 3. RIPPLE CARRY ADDER



4-bit Ripple Carry Adder

Yukarıda 4 bitlik bir ripple carry adder iç yapısı gösterilmiştir. Projemizde yazdığımız toplayıcılarda kullanarak işlemi kolaylaştırmış olduk. Bu toplayıcının mantığı toplama işlemini gerçekleştirdiğimiz ilk full adder eldesini sıradaki full adder girişine bağlayarak bu şekilde devamında da eldeleri sonraki toplayıcıya (full adder) aktararak sonucu bulmaktır.

# 64 bit Ripple Carry Adder Toplam Güç tüketimi ve Lut Sayısı:



# 64 bit Ripple Carry Adder Zaman Analizi:

| Tcl Console Messages Log Reports                    | Design Run | s Timing  | ×      |          |                  |         |             |             |             |           |             |                  | ? .               | _ 0 6 |
|-----------------------------------------------------|------------|-----------|--------|----------|------------------|---------|-------------|-------------|-------------|-----------|-------------|------------------|-------------------|-------|
| Q   X   \$   C     0                                | Q   -      | H   ⊗   H | נון 🕒  | Unconsti | rained Paths - N | ONE - N | ONE - Setup |             |             |           |             |                  |                   |       |
| Intra-Clock Paths                                   | Name       | Slack ^1  | Levels | Routes   | High Fanout      | From    | To          | Total Delay | Logic Delay | Net Delay | Requirement | Source Clock     | Destination Clock | Excep |
| Inter-Clock Paths                                   | 3 Path 1   | 00        | 28     | 29       | 4                | a[0]    | sum[61]     | 14.534      | 4.693       | 9.841     | 00          | input port clock |                   | ^     |
| Other Path Groups                                   | 3 Path 2   | 00        | 28     | 29       | 4                | a[0]    | sum[60]     | 14.531      | 4.690       | 9.841     | 00          | input port clock |                   |       |
| User Ignored Paths                                  | 3 Path 3   | 00        | 28     | 29       | 4                | a[0]    | sum[62]     | 14.510      | 4.687       | 9.823     | 00          | input port clock |                   |       |
| ✓ ☐ Unconstrained Paths  ✓ ☐ NONE to NONE           | 3 Path 4   | 00        | 28     | 29       | 4                | a[0]    | sum[63]     | 14.510      | 4.687       | 9.823     | 00          | input port clock |                   |       |
| Setup (10)                                          | 3 Path 5   | 00        | 28     | 29       | 4                | a[0]    | cout        | 14.496      | 4.684       | 9.812     | 00          | input port clock |                   |       |
| Hold (10)                                           | Path 6     | ∞         | 27     | 28       | 4                | a[0]    | sum(58)     | 14.124      | 4.634       | 9.490     | 00          | input port clock |                   | >     |
| Timing Summary-Liming_1 × Timing Summary-Liming_2 × |            |           |        |          |                  |         |             |             |             |           |             |                  |                   |       |

#### 4. CARRY LOOK AHEAD ADDER



Yukarıda 4 bitlik bir carry look ahead toplayıcının iç yapısı gösterilmiştir. Bu toplayıcıda yayılma gecikmesi azaltılır. Herhangi bir aşamadaki taşıma çıkışı, yalnızca başlangıç aşamasının ilk taşıma bitine bağlıdır. Bu toplayıcıyı kullanarak ara sonuçları hesaplamak mümkündür. Bu toplayıcı, hesaplama için kullanılan en hızlı toplayıcıdır.

Taşıma bitleri C1, C2, C3 ve C4 şu şekilde hesaplanabilir:

- C1 = C0.P0 + G0.
- C2 = C1.P1 + G1 = (C0.P0 + G0) .P1 + G1.
- C3 = C2.P2 + G2 = (C1.P1 + G1) .P2 + G2.
- C4 = C3.P3 + G3 = C0.P0.P1.P2.P3 + P3.P2.P1.G0 + P3.P2.G1 + G2.P3 + G3.

# 64 bit Carry Look Ahead Toplam Güç tüketimi ve Lut Sayısı:



### 64 bit Carry Look Ahead Zaman Analizi:



# 4 Farklı Toplama Yönteminin Kıyaslaması:

Genel değerlendirme yaparsak CLA, RCA'ye kıyasla daha iyidir. Ripple Carry bu 4 method içinde en çok güç tüketen ve gecikme süresinin fazla oluşundan dolayı en kötü olan methoddur. Statik zaman analizi yaptığımda Carry skip adder ile carry select adder aynı çıktı ama sentez sonrası zaman analizinden gördüğüm kadarıyla ve litaratür taramasından öğrendiğim bilgilerle Carry Select Adder düşük güç tüketimi ve düşük gecikme süresiyle diğer methodlardan daha iyidir.

#### PROJEDEKÍ GÖREV DAĞILIMI:

Ahmet Enes Seyhun: UART kodunu yazdı. Carry look ahead toplayıcı ve bu toplayıcıda kullanılan diğer toplayıcıların da kodunu yazdı. Carry Skip adder64 bit adderı yazdı. Test benchleri yazarak zaman analizi ve statik analizi yaptı.

İrem Davulcu: Carry select ve ripple carry adder kodunu yazdı, toplayıcılarda kullanılan temel birimleri hazırladı (full adder,half adder) ve kod simülasyon ve test görevini üstlendi.

\*\*Gruptaki diğer 2 arkadaşımız hiçbir görevde görev almadı ve mesajlara dönmediler. Son gün dahi proje hakkında bir şey söylemediler dersi veya projeyi bıraktıklarını düşünüyoruz.