| Ape                                    | llidos _                                                                                                                                                 |                                                                                   |                                                                     |                                                                                                 | Nor                                                                                | mbre                                                                                                                                                | Grupo                                                                  |  |
|----------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------|---------------------------------------------------------------------|-------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------|--|
| A                                      | rquited                                                                                                                                                  | tura e Ingen                                                                      | iería de Co                                                         | omputadores. Examen                                                                             | Final (To                                                                          | eoría – parte primer cua                                                                                                                            | ntrimestre). 30/06/2008                                                |  |
| puest<br>rarse<br>No se<br><b>Punt</b> | tas que co<br>cierta o f<br>e permite<br>uación                                                                                                          | onsidere ciertas y<br>alsa en función d<br>la utilización de d<br>Pregunta con to | y deje en blan<br>de la interpreta<br>calculadora.<br>das las respu | co las que considere falsas. S<br>ación, ponga una llamada y ex<br>estas acertadas: 1 punto. Pr | Si considera<br>xplique sus<br>egunta con                                          | a que alguna respuesta es ambi<br>argumentos al dorso de la hoja<br>un fallo: 0,6 puntos. Pregunta                                                  | dos fallos 0,2 puntos. Pregunta                                        |  |
|                                        |                                                                                                                                                          |                                                                                   |                                                                     |                                                                                                 |                                                                                    | la nota del primer cuatrimestre.<br>6 en la nota final de la asignatu                                                                               | Tanto la nota de teoría como la ra.                                    |  |
| en 5<br>tos r                          | etapas<br>etardado<br>. Marqu                                                                                                                            | sobre la que s<br>os. Los saltos s                                                | e implemen<br>se resuelver                                          | del DLX segmentado<br>ta una política de sal-<br>n en la segunda etapa<br>tes afirmaciones son  | una i<br>ejecu                                                                     |                                                                                                                                                     |                                                                        |  |
| X                                      | a) La siguiente transformación es legal<br>sub r1,r2,r1 sub r1,r2,r1                                                                                     |                                                                                   |                                                                     |                                                                                                 | X                                                                                  | a) Dentro del ROB puede tengan el mismo registro d                                                                                                  | haber dos instrucciones que lestino.                                   |  |
|                                        |                                                                                                                                                          | beqz r1, et<br>nop<br>add r4,r1,r1                                                | $\Longrightarrow$                                                   | beqz r1, et1<br>xor r4,r2,r2<br>add r4,r1,r1                                                    |                                                                                    | <ul> <li>b) Cuando una UF termina<br/>tado al CDB acompañado<br/>reserva de la proviene.</li> </ul>                                                 | a su operación, envía el resul-<br>del número de la estación de        |  |
|                                        | et:                                                                                                                                                      | xor r4,r2,r2<br>ld r1,0(r4)                                                       | et:<br>et1:                                                         | xor r4,r2,r2<br>ld r1,0(r4)                                                                     |                                                                                    |                                                                                                                                                     | e lanzamiento (issue) de una<br>iento es preciso que exista un         |  |
|                                        | <ul> <li>b) Rellenar el delay slot con una instrucción del destino<br/>del salto es una opción que sólo es legal cuando el salto<br/>se toma.</li> </ul> |                                                                                   |                                                                     |                                                                                                 | ☐ d) Supongamos dos forma: mulo                                                    | d) Supongamos dos insti<br>forma: muld f2                                                                                                           | instrucciones consecutivas de la                                       |  |
|                                        | c) La siguiente transformación es legal<br>add r4, r2,r2 add r4,r2,r2<br>sub r1,r2,r3 sub r1,r2,r3<br>begz r1, et begz r1, et                            |                                                                                   |                                                                     |                                                                                                 |                                                                                    | 3,f2,f8<br>drá completar su fase de eje-<br>aya completado su fase "com-                                                                            |                                                                        |  |
|                                        |                                                                                                                                                          | nop<br>sub r4,r1,r3<br>xor r8,r4,r5                                               | $\Longrightarrow$                                                   | sub r4,r1,r3<br>xor r8,r4,r5                                                                    | X                                                                                  | e) El ROB permite implen ciones precisas.                                                                                                           | nentar un modelo de interrup-                                          |  |
|                                        | et:                                                                                                                                                      | <br>sub r5,r4,r7                                                                  | et:                                                                 | <br>sub r5,r4,r7                                                                                |                                                                                    |                                                                                                                                                     |                                                                        |  |
| X                                      | d) La siguiente transformación es legal                                                                                                                  |                                                                                   |                                                                     |                                                                                                 |                                                                                    | arque cuáles de las siguiento de memoria son correctas.                                                                                             | es afirmaciones sobre jerar-                                           |  |
|                                        |                                                                                                                                                          | sub r1,r2,r3<br>beqz r1, et<br>nop<br>xor r5,r4,r2                                | $\Longrightarrow$                                                   | sub r1,r2,r3<br>beqz r1, et<br>add r4,r2,r2<br>xor r5,r4,r2                                     | X                                                                                  |                                                                                                                                                     | en un sistema con una me-<br>l número de fallos iniciales no<br>cache. |  |
|                                        | e) La arquitectura descrita implementa una forma de predicción dinámica de saltos.                                                                       |                                                                                   |                                                                     | X                                                                                               | con páginas de 16 Kbytes.<br>sistema una cache directa<br>físicamente marcada, con | a de memoria virtual paginada<br>Si implementamos en este<br>virtualmente accedida, pero<br>tamaño de bloque de 32 by-<br>de tener un máximo de 512 |                                                                        |  |
|                                        |                                                                                                                                                          |                                                                                   |                                                                     |                                                                                                 | X                                                                                  |                                                                                                                                                     | a en un sistema con memoria<br>ra nunca se producen fallos de          |  |
|                                        |                                                                                                                                                          |                                                                                   |                                                                     |                                                                                                 | X                                                                                  | d) El alargamiento de array<br>el número de fallos de con                                                                                           | ys en una técnica para reducir<br>flicto.                              |  |
|                                        |                                                                                                                                                          |                                                                                   |                                                                     |                                                                                                 |                                                                                    |                                                                                                                                                     | nemoria por instrucción) x                                             |  |

## Arquitectura e Ingeniería de Computadores. Examen Parcial (Problemas). 30/06/2008

Problemas correspondientes al 1<sup>er</sup> cuatrimestre

Sea un procesador segmentado con planificación dinámica mediante el algoritmo de Tomasulo

- Los datos que se escriben en la etapa de escritura no se pueden usar hasta el ciclo siguiente.
- Las instrucciones SGTI y BNEZ tienen tratamiento de instrucción entera.
- Existe un único Bus de Datos Común (BDC).

## Sea el siguiente fragmento de código:

.

LOOP: LD F2 0(R1)

MULD F4,F2,F0

LD F6 0(R2)

DIVD F4,F6,F4

SD 0(R1) F4

MULD F4,F6,F0

ADD F4,F8,F2

ADDI R1,R1,#8

ADDI R2,R2,#8

SGTI R3,R2,DONE

**BNEZ R3,LOOP** 

| ESTACIONES RESERVA | CANTIDAD | UF      | CANTIDAD | LATENCIA | SEGMENTADA |
|--------------------|----------|---------|----------|----------|------------|
| FP ADD             | 2        | FP ADD  | 1        | 2        | SI         |
| FP DIV             | 1        | FP DIV  | 1        | 6        | SI         |
| FP MUL             | 2        | FP MUL  | 1        | 3        | SI         |
| INT ALU            | 2        | INT ALU | 1        | 1        | SI         |
| LOAD               | 2        | MEM     | 1        | 2        | SI         |
| STORE              | 2        |         |          |          |            |

- a) Indicar el diagrama instrucción-tiempo para la primera iteración.
- b) Suponiendo que se le añade especulación basada en la utilización de un buffer de reordenamiento (ROB), indicar el diagrama instrucción-tiempo para la primera iteración. Se supone que el papel de los "store buffers" es asumido por el ROB.
- c) Indicar el diagrama instrucción-tiempo para la primera iteración, suponiendo un superescalar sin especulación con las mismas unidades funcionales ya vistas, que lanza un par de instrucciones de cualquier tipo en un ciclo de reloj. En caso de dependencia de datos entre dos instrucciones de un par se congela el lanzamiento de la segunda. Se supone que existen dos buses comunes de datos, que el banco de registros puede realizar dos escrituras en cada ciclo de reloj, y que existen suficientes estaciones de reserva para que no se produzcan paradas.

|    |                 | ISSUE                               | EJECUCIÓN         | WRITE              |
|----|-----------------|-------------------------------------|-------------------|--------------------|
| 1  | LD F2 0(R1)     | 1                                   | 2-3               | 4                  |
| 2  | MULD F4,F2,F0   | 2                                   | 5-6-7 (LDE CON 1) | 8                  |
| 3  | LD F6 0(R2)     | 3                                   | 4-5               | 6                  |
| 4  | DIVD F4,F6,F4   | 4                                   | 9-14(LDE CON 2)   | 15                 |
| 5  | SD 0(R1) F4     | 5                                   | 16-17(LDE CON 4)  |                    |
| 6  | MULD F4,F6,F0   | 6                                   | 7-8-9             | 10                 |
| 7  | ADD F4,F8,F2    | 7                                   | 8-9               | 11 (BCD CON 6)     |
| 8  | ADDI R1,R1,#1   | 8                                   | 9                 | 12 (BCD CON 6 Y 7) |
| 9  | ADDI R2,R2,,#8  | 9                                   | 10                | 13 (BCD CON 7 Y 8) |
| 10 | SGTI R3,R2,DONE | 13 (ESTRUCTURAL HASTA QUE LIBERA 8) | 14                | 16 (BCD CON 4)     |
| 11 | BNEZ R3,LOOP    | 14                                  | 17 (LDE CON 10)   | 18                 |

B)

Recordar que con ROB no existen estaciones de reserva de store sino que se incluyen en el ROB. De manera que en el ROB se pueden realizar dos escrituras simultáneas, y en las instrucciones de store con dependencias del tipo LDE el dato se envía directamente al ROB. Esta es la razón por la que las instrucciones de DIVD y store escriben en el ROB en el mismo ciclo de reloj. La información y la etiqueta que se envía es la misma para ambas.

|    |                    | ISSUE                               | EJECUCIÓN          | WRITE                 | COMMIT |
|----|--------------------|-------------------------------------|--------------------|-----------------------|--------|
| 1  | LD F2 0(R1)        | 1                                   | 2-3                | 4                     | 5      |
| 2  | MULD F4,F2,F0      | 2                                   | 5-6-7              | 8                     | 9      |
| 3  | LD F6 0(R2)        | 3                                   | 4-5                | 6                     | 10     |
| 4  | DIVD F4,F6,F4      | 4                                   | 9-14(LDE CON<br>2) | 15                    | 16     |
| 5  | SD 0(R1) F4        | 5                                   |                    | 15 (LDE CON 4)        | 17     |
| 6  | MULD F4,F6,F0      | 6                                   | 7-8-9              | 10                    | 18     |
| 7  | ADD F4,F8,F2       | 7                                   | 8-9                | 11 (BCD CON 6)        | 19     |
| 8  | ADDI R1,R1,#1      | 8                                   | 9                  | 12 (BCD CON 6 Y<br>7) | 20     |
| 9  | ADDI R2,R2,,#8     | 9                                   | 10                 | 13 (BCD CON 7 Y<br>8) | 21     |
| 10 | SGTI<br>R3,R2,DONE | 13 (ESTRUCTURAL HASTA QUE LIBERA 8) | 14                 | 16 (BCD CON 4)        | 22     |
| 11 | BNEZ R3,LOOP       | 14                                  | 17 (LDE CON<br>10) | 18                    | 23     |

<sup>(\*)</sup> Supongo que al llegar a la cabeza del ROB envía el store a la unidad de memoria para que realice la escritura, por lo tanto cuando ha acabado su commit todavía está la unidad de memoria realizando la escritura.

|                 | ISSUE          | EJECUCIÓN   | WRITE   |
|-----------------|----------------|-------------|---------|
| LD F2 0(R1)     | 1              | 2-3         | 4       |
| MULD F4,F2,F0   | 2 (LDE con 1)  | 5-6-7 (LDE) | 8       |
| LD F6 0(R2)     | 2              | 3-4         | 5       |
| DIVD F4,F6,F4   | 3              | 9-14 (LDE)  | 15      |
| SD 0(R1) F4     | 4 (LDE con 4)  | 16-17 (LDE) |         |
| MULD F4,F6,F0   | 4              | 6-8         | 9       |
| ADD F4,F8,F2    | 5              | 6,7         | 8       |
| ADDI R1,R1,#1   | 5              | 6           | 7       |
| ADDI R2,R2,,#8  | 6              | 7           | 9 (bcd) |
| SGTI R3,R2,DONE | 7 (LDE con 9)  | 10 (LDE)    | 11      |
| BNEZ R3,LOOP    | 8 (LDE con 10) | 12 (LDE)    | 13      |