| A             | rquitectura e Ingeniería de (                                                                                                                           | Computadores. Examen l                                                                     | Final (T                  | eoría – parte primer cuatrimestre). 14/09/2009                                                                                                                                                                                                                                              |
|---------------|---------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------|---------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| pues          | ucciones Cada pregunta consta de tas que considere ciertas y deje en ble cierta o falsa en función de la interpre permite la utilización de calculadora | anco las que considere falsas. Si<br>etación, ponga una llamada y ex                       | i considera               | puestas puede ser cierta o falsa. Marque con un aspa las resa que alguna respuesta es ambigua y, por tanto, podría consideargumentos al dorso de la hoja.                                                                                                                                   |
| Punt<br>con n | uación Pregunta con todas las res                                                                                                                       | puestas acertadas: 1 punto. Pred<br>del primer cuatrimestre supone la                      | a mitad de                | un fallo: 0,6 puntos. Pregunta dos fallos: 0,2 puntos. Pregunta la nota del primer cuatrimestre. Tanto la nota de teoría como la 6 en la nota final de la asignatura.                                                                                                                       |
| en 5<br>tos r | upongamos la arquitectura básic<br>etapas sobre la que se impleme<br>etardados. Los saltos se resuelv<br>. Marque cuáles de las siguie<br>as:           | enta una política de sal-<br>en en la segunda etapa                                        | cione<br>instru<br>flotar | ara ejecutar el programa P un DLX ejecuta 10 <sup>12</sup> instruces, invirtiendo un promedio de cuatro ciclos de reloj por ucción. El programa contiene 10 <sup>11</sup> operaciones en punto nte. La frecuencia de reloj es 1 GHz. Marque cuáles de iguientes afirmaciones son correctas. |
|               | <ul> <li>a) Es legal que el compilador r<br/>zación de código:</li> </ul>                                                                               | ealice la siguiente optimi-                                                                | ×                         | a) La penalización media por instrucción es 3 ciclos                                                                                                                                                                                                                                        |
|               | add r4, r2,r2<br>sub r1,r2,r3                                                                                                                           | add r4,r2,r2<br>sub r1,r2,r3                                                               |                           | b) El rendimiento es 500 MIPS.                                                                                                                                                                                                                                                              |
|               | beqz r1, L1                                                                                                                                             | beqz r1, L1<br>sub r4,r1,r3                                                                | X                         | c) El rendimiento es 25 MFLOPS                                                                                                                                                                                                                                                              |
|               | sub r4,r1,r3<br>xor r8,r4,r5                                                                                                                            | xor r8,r4,r5                                                                               |                           | d) La duración media de una instrucción es 3 ns.                                                                                                                                                                                                                                            |
|               | <br>L1: sub r5,r4,r7 L1                                                                                                                                 | <br>I: sub r5,r4,r7                                                                        | X                         | e) Supongamos que los cálculos en PF consumen el 60% del tiempo de ejecución. Si introducimos UFs de punto flotante que reducen el tiempo de ejecución de las                                                                                                                               |
|               | b) Es legal que el compilador r<br>zación de código:<br>sub r1,r2,r1<br>beqz r1, L1<br>nop<br>add r4,r1,r1                                              | ealice la siguiente optimi-<br>sub r1,r2,r1<br>beqz r1, L2<br>xor r4,r2,r2<br>add r4,r1,r1 |                           | instrucciones en PF a una sexta parte, entonces el tiem-<br>po global de ejecución del programa se reduce la mitad<br>del original.                                                                                                                                                         |
|               | ld r1,0(r4) L2                                                                                                                                          | : xor r4,r2,r2<br>2: ld r1,0(r4)                                                           |                           | arque cuáles de las siguientes afirmaciones sobre me-                                                                                                                                                                                                                                       |
|               | <ul> <li>c) Si el compilador rellena el<br/>slot) con una instrucción NOP<br/>entonces la penalización medi<br/>clos de reloj.</li> </ul>               | en el 40% de los casos,                                                                    |                           | a) La cache no bloqueante es una técnica para reducir<br>la tasa de fallos                                                                                                                                                                                                                  |
| ×             | d) Es legal que el compilador r<br>zación de código:                                                                                                    | ealice la siguiente optimi-                                                                |                           | b) En un sistema cache de dos niveles (L1,L2) la tasa de fallos local en L2 es igual a la tasa de fallos global en L2                                                                                                                                                                       |
|               | add r6,r4,r4<br>sub r1,r2,r3<br>beqz r1, L1      ⇒                                                                                                      | <br>sub r1,r2,r3<br>beqz r1, L1                                                            |                           | c) El alargamiento de arrays en una técnica para reducir el número de fallos iniciales.                                                                                                                                                                                                     |
| <b>52</b>     | nop<br>xor r5,r4,r2<br>                                                                                                                                 | add r6,r4,r4<br>xor r5,r4,r2<br>                                                           | X                         | d) Al ejecutar un cierto programa en una cache total-<br>mente asociativa se producen 5000 fallos. Con estos<br>datos podemos afirmar que la suma de fallos iniciales y<br>de capacidad ha sido 5000.                                                                                       |
| X             | e) Si los saltos se resolvieran<br>ces el delay slot pasaría a ser o                                                                                    |                                                                                            | X                         | e) La penalización media por instrucción (en ciclos) como consecuencia de no tener una cache perfecta, viene dada por la expresión: [(Promedio de accesos a memoria por instrucción) x x (Tasa de fallos) x (Ciclos de penalización por fallo)]                                             |

Apellidos \_\_\_\_\_\_ Nombre \_\_\_\_\_ Grupo\_\_\_

# Arquitectura e Ingeniería de Computadores. Examen Parcial (Problemas). 14/09/2009 Problemas correspondientes al 1<sup>er</sup> cuatrimestre

1) En un DLX con segmentación ejecutamos el siguiente fragmento de código:

Loop: DIVD F0,F4,F2 ADDD F0,F2,F6 **DIVD F8,F8,F2** ADDI r3.r3.#1 ADDD F2,F6,F8 MULD F6,F8,F0 LD F2, 0(r3) SD 0(r5), F6 MULD F2,F6,F8 ADDD F6,F8,F0 ADDD F0, F2, F2 SUBI r5,r5,#1 BNEZ r5,Loop ADDD F4,F2,F2 SUBD F6,F0,F0 end: SUBI r3, r3, #1

## Se supone que:

- Un dato se puede escribir en un registro y leer su valor en el mismo ciclo.
- Se dispone de lógica de cortocircuito (forwarding).
- Los saltos se resuelven en la etapa EX y se espera a que se resuelvan antes de lanzar la siguiente instrucción.
- La detección de todo tipo de riesgos (estructurales y LDE) y generación de paradas se realiza en la etapa de decodificación.
- Los riesgos EDE se resuelven mediante inhibición de escritura.
- Inicialmente r5=1000.
- Dos instrucciones no pueden acceder simultáneamente a la etapa de acceso a memoria ni tampoco a la de escritura en el banco de registros.
- Se dispone de las siguientes unidades funcionales:

| UF      | Cantidad | Latencia | Segmentación |
|---------|----------|----------|--------------|
| FP ADDD | 1        | 2        | Sí           |
| FP SUBD | 1        | 2        | Sí           |
| FP MULD | 1        | 3        | Sí           |
| FP DIVD | 1        | 4        | No           |
| INT ALU | 1        | 1        | No           |

- A) Representar el diagrama instrucción-tiempo para la primera iteración e indicar los cortocircuitos realizados así como las paradas producidas y sus causas. A la vista del diagrama obtenido, indicar el número de ciclos por instrucción (CPI) en régimen estacionario. (3 ptos)
- B) Considere el mismo código anterior, pero suponiendo ahora que inicialmente r5=3 y que la política de gestión de saltos es tal que los saltos se siguen resolviendo en la etapa EX pero se dispone de un predictor de saltos de 2 bits del tipo BTB, al que se accede en la etapa IF, obteniendo la respuesta al final de dicha fase. Si el estado inicial del predictor es "salto no tomado débil", mostrar el diagrama instrucción-tiempo para el salto y las 3 instrucciones que se ejecutan inmediatamente después del salto, en cada una de las 3 primeras iteraciones del código. Indicar además en cada iteración si el predictor acierta o falla, el nuevo estado del predictor y los ciclos de penalización. (1.5 ptos)

| C) Si suponemos ahora una máquina como la del apartado A, que resuelve los saltos en la etapa EX, pero que implementa saltos retardados, reescribe el código del apartado A al objeto de minimizar las penalizaciones debidas a los saltos. <b>(0.5 ptos)</b> |  |  |  |  |  |  |  |  |  |  |  |
|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|--|--|--|--|--|--|--|--|
|                                                                                                                                                                                                                                                               |  |  |  |  |  |  |  |  |  |  |  |
|                                                                                                                                                                                                                                                               |  |  |  |  |  |  |  |  |  |  |  |
|                                                                                                                                                                                                                                                               |  |  |  |  |  |  |  |  |  |  |  |
|                                                                                                                                                                                                                                                               |  |  |  |  |  |  |  |  |  |  |  |
|                                                                                                                                                                                                                                                               |  |  |  |  |  |  |  |  |  |  |  |
|                                                                                                                                                                                                                                                               |  |  |  |  |  |  |  |  |  |  |  |
|                                                                                                                                                                                                                                                               |  |  |  |  |  |  |  |  |  |  |  |
|                                                                                                                                                                                                                                                               |  |  |  |  |  |  |  |  |  |  |  |
|                                                                                                                                                                                                                                                               |  |  |  |  |  |  |  |  |  |  |  |
|                                                                                                                                                                                                                                                               |  |  |  |  |  |  |  |  |  |  |  |
|                                                                                                                                                                                                                                                               |  |  |  |  |  |  |  |  |  |  |  |

# SOLUCIÓN

A)

|                 | 1  | 2  | 3  | 4  | 5  | 6  | 7  | 8               | 9  | 10   | 11 | 12 | 13 | 14  | 15  | 16 | 17 | 18   | 19   | 20 | 21   | 22          | 23 | 24 | 25 |
|-----------------|----|----|----|----|----|----|----|-----------------|----|------|----|----|----|-----|-----|----|----|------|------|----|------|-------------|----|----|----|
| DIVD F0,F4,F2   | IF | ID | D1 | D2 | D3 | D4 | М  | IW              |    |      |    |    |    |     |     |    |    |      |      |    |      |             |    |    |    |
| ADDD F0,F2,F6   |    | IF | ID | A1 | A2 | М  | WB |                 |    |      |    |    |    |     |     |    |    |      |      |    |      |             |    |    |    |
| DIVD F8,F8,F2   |    |    | IF | ID | ID | ID | D1 | D2              | D3 | D4 \ | M. | WB |    |     |     |    |    |      |      |    |      |             |    |    |    |
| ADDI r3,r3,#1   |    |    |    | IF | IF | IF | ID | EX              | М  | WB \ |    |    |    |     |     |    |    |      |      |    |      |             |    |    |    |
| ADDD F2,F6,F8   |    |    |    |    |    |    | IF | ID              | ID | ID . | A1 | A2 | М  | WB  |     |    |    |      |      |    |      |             |    |    |    |
| MULD F6,F8,F0   |    |    |    |    |    |    |    | <mark>IF</mark> | IF | IF   | ID | M1 | M2 | M3\ | M 、 | WB |    |      |      |    |      |             |    |    |    |
| LD F2,0(r3)     |    |    |    |    |    |    |    |                 |    |      | IF | ID | EX | М   | WB  |    |    |      |      |    |      |             |    |    |    |
| SD 0(r5),F6     |    |    |    |    |    |    |    |                 |    |      |    | IF | ID | ID  | EX  | М  | WB |      |      |    |      |             |    |    |    |
| MULD F2,F6,F8   |    |    |    |    |    |    |    |                 |    |      |    |    | IF | IF  | ID  | M1 | M2 | МЗ\  | М    | WB |      |             |    |    |    |
| ADDD F6,F8,F0   |    |    |    |    |    |    |    |                 |    |      |    |    |    |     | IF  | ID | ID | A1 \ | A2   | М  | WB   |             |    |    |    |
| ADDD F0,F2,F2   |    |    |    |    |    |    |    |                 |    |      |    |    |    |     |     | IF | IF | ID ¹ | √ A1 | A2 | М    | WB          |    |    |    |
| SUBI r5,r5,#1   |    |    |    |    |    |    |    |                 |    |      |    |    |    |     |     |    |    | IF   | ID   | ID | EX \ | М           | WB |    |    |
| BNEZ r5,Loop    |    |    |    |    |    |    |    |                 |    |      |    |    |    |     |     |    |    |      | IF   | IF | ID · | <b>▼</b> EX | М  | WB |    |
| ADDD F4,F2,F2   |    |    |    |    |    |    |    |                 |    |      |    |    |    |     |     |    |    |      |      |    |      |             |    |    |    |
| SUBD F6,F0,F0   |    |    |    |    |    |    |    |                 |    |      |    |    |    |     |     |    |    |      |      |    |      |             |    |    |    |
| SUBI r3, r3, #1 |    |    |    |    |    |    |    |                 |    |      |    |    |    |     |     |    |    |      |      |    |      |             |    |    |    |
| DIVD F0,F4,F2   |    |    |    |    |    |    |    |                 |    |      |    |    |    |     |     |    |    |      |      |    |      |             | IF | ID | D1 |
|                 |    |    |    |    |    |    |    |                 |    |      |    |    |    |     |     |    |    |      |      |    |      |             |    |    |    |

XX: Parada por riesgo LDE
XX: Parada por riesgo estructural (siguiente etapa ocupada)
XX: Riesgo estructural: unidad no segmentada

XX: Riesgo EDE (inhibición de escritura)
XX: Riesgo estructural: dos instrucciones intentan acceder simultáneamente a memoria

CPI (régimen estacionario) = 22/13 = 1.69

#### B) 1ª Iteración (r5=2

Predicción: NTD, el salto realmente se toma → fallo. Nuevo predictor: TD

2 ciclos de penalización

### 2ª Iteración (r5=1)

Predicción: TD, el salto realmente se toma → acierto. Nuevo predictor: TF

BNEZ r5,Loop IF ID EX M WB
DIVD F0,F4,F2 IF ID D1......

ADDD F0,F2,F6
DIVD F8,F8,F2 IF ID......

0 ciclos de penalización

# 3ª Iteración (r5=0)

Predicción: TF, el salto realmente no se toma → fallo. Nuevo predictor: TD

BNEZ r5,Loop IF ID EX M WB
DIVD F0,F4,F2 IF ID X
ADDD F0,F2,F6 IF X
ADDD F4,F2,F2 IF ........

2 ciclos de penalización

Penalización total= 4 ciclos

C) Tomar las dos instrucciones previas al SUBI r5 y ponerlas después del salto. Así se ejecutan siempre, y realmente se deben de ejecutar.

Por tanto, penalizaciones debidas a los saltos: 0