

ルネサス半導体セミナー

STORES OF THE RESERVE OF 

### R8Cマイコンコース

テキスト

www.renesas.com

#### ご注意書き

- 1. 本資料に記載されている内容は本資料発行時点のものであり、予告なく変更することがあります。当社製品のご購入およびご使用にあたりましては、事前に当社営業窓口で最新の情報をご確認いただきますとともに、当社ホームページなどを通じて公開される情報に常にご注意ください。
- 2. 本資料に記載された当社製品および技術情報の使用に関連し発生した第三者の特許権、著作権その他の知的 財産権の侵害等に関し、当社は、一切その責任を負いません。当社は、本資料に基づき当社または第三者の 特許権、著作権その他の知的財産権を何ら許諾するものではありません。
- 3. 当社製品を改造、改変、複製等しないでください。
- 4. 本資料に記載された回路、ソフトウェアおよびこれらに関連する情報は、半導体製品の動作例、応用例を説明するものです。お客様の機器の設計において、回路、ソフトウェアおよびこれらに関連する情報を使用する場合には、お客様の責任において行ってください。これらの使用に起因しお客様または第三者に生じた損害に関し、当社は、一切その責任を負いません。
- 5. 輸出に際しては、「外国為替及び外国貿易法」その他輸出関連法令を遵守し、かかる法令の定めるところにより必要な手続を行ってください。本資料に記載されている当社製品および技術を大量破壊兵器の開発等の目的、軍事利用の目的その他軍事用途の目的で使用しないでください。また、当社製品および技術を国内外の法令および規則により製造・使用・販売を禁止されている機器に使用することができません。
- 6. 本資料に記載されている情報は、正確を期すため慎重に作成したものですが、誤りがないことを保証するものではありません。万一、本資料に記載されている情報の誤りに起因する損害がお客様に生じた場合においても、当社は、一切その責任を負いません。
- 7. 当社は、当社製品の品質水準を「標準水準」、「高品質水準」および「特定水準」に分類しております。また、各品質水準は、以下に示す用途に製品が使われることを意図しておりますので、当社製品の品質水準をご確認ください。お客様は、当社の文書による事前の承諾を得ることなく、「特定水準」に分類された用途に当社製品を使用することができません。また、お客様は、当社の文書による事前の承諾を得ることなく、意図されていない用途に当社製品を使用することができません。当社の文書による事前の承諾を得ることなく、「特定水準」に分類された用途または意図されていない用途に当社製品を使用したことによりお客様または第三者に生じた損害等に関し、当社は、一切その責任を負いません。なお、当社製品のデータ・シート、データ・ブック等の資料で特に品質水準の表示がない場合は、標準水準製品であることを表します。

標準水準: コンピュータ、OA 機器、通信機器、計測機器、AV 機器、家電、工作機械、パーソナル機器、 産業用ロボット

高品質水準: 輸送機器(自動車、電車、船舶等)、交通用信号機器、防災・防犯装置、各種安全装置、生命 維持を目的として設計されていない医療機器(厚生労働省定義の管理医療機器に相当)

特定水準: 航空機器、航空宇宙機器、海底中継機器、原子力制御システム、生命維持のための医療機器(生命維持装置、人体に埋め込み使用するもの、治療行為(患部切り出し等)を行うもの、その他直接人命に影響を与えるもの)(厚生労働省定義の高度管理医療機器に相当)またはシステム

- 8. 本資料に記載された当社製品のご使用につき、特に、最大定格、動作電源電圧範囲、放熱特性、実装条件その他諸条件につきましては、当社保証範囲内でご使用ください。当社保証範囲を超えて当社製品をご使用された場合の故障および事故につきましては、当社は、一切その責任を負いません。
- 9. 当社は、当社製品の品質および信頼性の向上に努めておりますが、半導体製品はある確率で故障が発生したり、使用条件によっては誤動作したりする場合があります。また、当社製品は耐放射線設計については行っておりません。当社製品の故障または誤動作が生じた場合も、人身事故、火災事故、社会的損害などを生じさせないようお客様の責任において冗長設計、延焼対策設計、誤動作防止設計等の安全設計およびエージング処理等、機器またはシステムとしての出荷保証をお願いいたします。特に、マイコンソフトウェアは、単独での検証は困難なため、お客様が製造された最終の機器・システムとしての安全検証をお願いいたします。
- 10. 当社製品の環境適合性等、詳細につきましては製品個別に必ず当社営業窓口までお問合せください。ご使用に際しては、特定の物質の含有・使用を規制する RoHS 指令等、適用される環境関連法令を十分調査のうえ、かかる法令に適合するようご使用ください。お客様がかかる法令を遵守しないことにより生じた損害に関して、当社は、一切その責任を負いません。
- 11. 本資料の全部または一部を当社の文書による事前の承諾を得ることなく転載または複製することを固くお断りいたします。
- 12. 本資料に関する詳細についてのお問い合わせその他お気付きの点等がございましたら当社営業窓口までご 照会ください。
- 注1. 本資料において使用されている「当社」とは、ルネサスエレクトロニクス株式会社およびルネサスエレクトロニクス株式会社がその総株主の議決権の過半数を直接または間接に保有する会社をいいます。
- 注 2. 本資料において使用されている「当社製品」とは、注 1 において定義された当社の開発、製造製品をいいます。

## 第1章 概要

- 1.1 R8Cファミリの特徴
- 1.2 R8Cファミリのシリーズ展開
- 1.3 R8C/25グループ概略仕様
- 1.4 開発ツール

#### 1.1 R8Cファミリの特徴

## R8Cファミリの特徴

- 高性能・高機能な小型少ピンマイコン
- 専用端子1本でエミュレータ(E8a/E8)と接続可能
- 機能凝縮によりシステムでの外付け部品を 削減可能
  - 電圧検出回路内蔵(パワーオンリセット機能あり)
  - 高速オンチップオシレータ内蔵
  - データフラッシュ内蔵
- フェールセーフ機能による高い安全性の確保
  - メインクロック発振停止検出機能
  - 独立クロックで動作可能なウオッチドッグタイマ
- フラッシュメモリ版のみでの製品展開

Code: R8C = -2 Date: Rev. 2. 20 Page: 1 of 6

#### 1.2 R8Cファミリのシリーズ展開



### 1.3 R8C/25グループ概略仕様

# R8C/25グループ概略仕様

| 項目                                   |     | 性能                                                                                                                                                                          |  |
|--------------------------------------|-----|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| 電源電圧                                 |     | 3. 0~5. 5V (f(XIN)=20MHz)<br>2. 7~5. 5V (f(XIN)=10MHz)<br>2. 2~5. 5V (f(XIN)=5MHz)                                                                                          |  |
| パッケージ                                |     | 52ピンLQFP / 64ピンFLGA                                                                                                                                                         |  |
| 基本バスサイクル                             |     | <内部メモリ(RAM, プログラムROM)へのアクセス><br>バイトアクセス: CPUクロック 1サイクル<br>ワードアクセス: CPUクロック 2サイクル<br><sfr領域 データフラッシュへのアクセス=""><br/>バイトアクセス: CPUクロック 2サイクル<br/>ワードアクセス: CPUクロック 4サイクル</sfr領域> |  |
| 最短命令実行時間                             |     | 50ns (f(XIN)=20MHz時、Vcc=3.0~5.5V)<br>100ns (f(XIN)=10MHz時、Vcc=2.7~5.5V)<br>200ns (f(XIN)= 5MHz時、Vcc=2.2~5.5V)                                                               |  |
| オテリ索具                                | ROM | 16Kバイト~64Kバイト(2009.3現在)                                                                                                                                                     |  |
| メモリ容量                                | RAM | 1Kバイト~3Kバイト(2009.3現在)                                                                                                                                                       |  |
| 動作モード                                |     | シングルチップモードのみ                                                                                                                                                                |  |
| クロック発生回路                             |     | 3 回路 ・ XINクロック発振回路 (帰還抵抗内蔵) ・ XCINクロック発振回路 ・ オンチップオシレータ (高速 (周波数調整機能つき)、低速)                                                                                                 |  |
| 内蔵周辺機能                               |     |                                                                                                                                                                             |  |
| 割り込み                                 |     | 内部:11要因、外部:5要因、ソフトウェア:4要因<br>割り込み優先レベル:7レベル                                                                                                                                 |  |
| タイマ                                  |     | 8bitタイマ(タイマRA、RB) : 各1チャネル、計2チャネル<br>16bitタイマ(タイマRD) : 1チャネル<br>リアルタイムクロック(タイマRE): 1チャネル                                                                                    |  |
| シリアル1/0                              |     | クロック同期形/クロック非同期形:2チャネル<br>クロック同期形(I <sup>2</sup> Cバス対応):1チャネル                                                                                                               |  |
| ハードウェアLIN                            |     | <br>内蔵(1チャネル、タイマRA, UARTO使用)                                                                                                                                                |  |
| <br>A/D変換器                           |     | <br>10ビットA/D 1回路×12チャネル                                                                                                                                                     |  |
| ウォッチドッグタイマ                           |     | <br>15bit×1チャネル(リセットスタート機能あり)                                                                                                                                               |  |
| ──────────────────────────────────── |     |                                                                                                                                                                             |  |
| 電圧検出回路                               |     | 内蔵 (検出レベル:3点)、パワーオンリセット機能あり                                                                                                                                                 |  |
| 入出力ポート                               |     | 入出力:41本(LED駆動用ポート含む)、入力専用:3本                                                                                                                                                |  |
| <br>LED駆動用入出カポート                     |     | 8本                                                                                                                                                                          |  |

Code :  $R8C \neg \neg \neg \triangle$  Date : Rev. 2. 20 Page : 3 of 6



Code : <u>R8C ⊐ − ス</u> Date : <u>Rev. 2. 20</u> Page: <u>4 of 6</u>

MODE端子:マイコン起動時の動作モードを選択する端子 シングルチップモード(通常モード)で起動する場合は "Hレベル"、 標準シリアル入出力モード(ブートモード)で起動する場合はLレベル" を印加する。

#### 1.4 開発支援ツール



M3T-NC30WA(以下NC30とする)製品構成

- · 統合化開発環境 (High-performance Embedded Workshop)
- ・コンパイルドライバ (nc30)
- ・プリプロセッサ (rdfrt)
- ・コンパイラ本体 (ccom30)
- ・アセンブラオプティマイザ (aopt30)
- ・標準ライブラリ構築ツール
- ・サンプルスタートアッププログラム(C言語/アセンブリ言語)
- ・*スタックサイズ算出ユーティリティ(Call Walker)*
- SBDATA宣言 & SPECIALページ関数宣言ユーティリティ(ut/30)
- ・シミュレータデバッガ
- ・アセンブラドライバ(as30)
- ・最適化リンケージエディタ(optInk)
- ・ELFフォーマットコンバータ(elfconv) などが含まれる。



Code:  $R8C \supset -X$  Date: Rev. 2. 20 Page:  $6 ext{ of } 6$ 



### 第2章 R8C/2xシリーズのハードウェア

- 2.1 アドレス空間
- 2.2 リセット動作と電圧検出回路2.3 発振回路
- 2.4 パワーコントロール
- 2.5 プロテクト機能

### 2.1. アドレス空間



内蔵メモリが64Kバイト以上の製品は、10000h番地以降にもROMが配置される。

メモリおよび1/0領域以外の何も配置されていない領域は使用不可。

なおR8Cファミリは、シングルチップモード(内部メモリとSFRのみアクセス可能な動作モード)でのみ動作するため、外部メモリなどを拡張領域に割り付けて使用することはできない。

2.2 リセット動作と電圧検出回路

## リセット

- ●ハードウェアリセット(外部リセット回路必要)
  - ・RESET端子に印可する電圧レベルによるリセット
- 電圧監視0/1/2リセット(外部リセット回路不要)
  - ・マイコンに内蔵されている「電圧検出回路」によるリセット
  - ・パワーオンリセット機能あり
- ソフトウェアリセット "ソフトウェアリセットビット"によるリセット
- ウォッチドッグタイマリセット ウォッチドッグタイマのアンダフローによるリセット

Code: R8Cコース

Page:2 of 22

Date: Rev. 2. 20

# ハードウェアリセット



td(P-R) : 電源投入時の内部電源安定時間=2ms(Max)

R8Cコース Page:3 of 22 Code: Date : Rev. 2. 20

#### 【リセットシーケンス】



注1) ハードウェアリセットの場合 注2) RESET端子への"L"入力幅がfOCO-Sクロック×32サイクル以上の場合には、RESET端子が"H"になると同時に内部リセット信号も"H"になります。

## 電圧監視0リセット



 $Vdet0 = 2.3V(\pm 0.1)$ 

Code: <u>R8Cコース</u>

Date : Rev. 2. 20

Page: 4 of 22

#### R8C/25の電圧検出レベルは、以下に示す3ポイントがある

- $-Vdet0 = 2.3V(\pm 0.1)$
- $-Vdet1 = 2.85V(\pm 0.15)$
- $-Vdet2 = 3.6V(\pm 0.3)$



- 注1. VCA2レジスタはPRCRレジスタのPRC3ビットを"I" (書き込み許可)にした後で書き換えてください。
- 注2. 電圧監視0リセットを使用する場合、VGA25ビットを"1"にしてください。VGA25ビットを"0"から"1"にした後、td(E-A)経過してから検出回路が動作します。
- 注3. 圧監視1割り込み/リセットを使用する場合、またはVWICレジスタのVWIC3ビットを使用する場合、VCA26ビットを "1" にしてください。VCA26ビットを "0" から "1" にした後、td(E-A)経過してから検出回路が動作します。
- 注4. 電圧監視2割り込み/リセットを使用する場合、またはVCA1レジスタのVCA13ビットを使用する場合、VCA27ビットを"1"にしてください。VCA27ビットを"0"から"1"にした後、td(E-A)経過してから検出回路が動作します。
- 注5. ソフトウェアリセット、ウォッチドッグタイマリセット、電圧監視1リセット、電圧監視2リセット時は変化しません。
- 注6. FRAOレジスタのFRA00ビットが"0"(高速オンチップオシレータ停止)のときのみ有効です。ウェイトモードへの移行時のみに使用してください。



•Vdet1= $2.85V(\pm 0.15)$ 

 $\cdot Vdet2 = 3.6V(\pm 0.3)$ 

※ 電圧低下時のリセット動作だけでなく、Vccに入力される電圧が下降してVdeti(i=1,2)越えたとき、または上昇してVdeti(i=1,2)を越えたときに"電圧検出1または電圧検出2割り込み"を発生させることができる。



電圧監視2回路制御レジスタ

0037H番地

リセット時:0000000B

VW2C



※ パワーオンリセット機能使用時は、必ず電圧監視0リセットを有効 にした状態でシステムを動作せること。

# プロセッサモードレジスタ0,1

#### プロセッサモードレジスタ0(注1)



注1. プロセッサモードレジスタ0は、プロテクトレジスタのビット1を"1"(書き込み許可)にした後書き換える。

#### プロセッサモードレジスタ1(注1)



注1. プロセッサモードレジスタ1は、プロテクトレジスタのビット1を"1"(書き込み許可)にした後書き換える。

注2. WDT割り込み/リセット切り替えビットはプログラムで"1"のみ書き込める。("0"を書いても変化しない)

Code : <u>R8C⊐−ス</u> Date : <u>Rev. 2. 20</u> Page: <u>7 of 22</u>

# オプション機能選択レジスタ

オプション機能選択レジスタ (注1)



注1. OFSレジスタはフラッシュメモリ上にあります。プログラムと一緒に書き込んでください。

注2. パワーオンリセットを使用する場合、LVDOONビットを "0" (リセット後、電圧監視0リセット有効)にしてください。 注3. OFSレジスタを含むブロックを消去すると、OFSレジスタは "FFh" になります。

Page:8 of 22 Code: R8Cコース Date : Rev. 2. 20

※ オプション機能選択レジスタは内部ROM内に配置されているため、 プログラム実行中に値を変更することはできないので注意が必要。

### 2.3 発振回路

# クロック発生回路の仕様

|            |                           | XCINクロック発振回路                                                               | オンチップオシレータ                                                                              |                                                                                         |
|------------|---------------------------|----------------------------------------------------------------------------|-----------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------|
| 項目         | XINクロック発振回路               |                                                                            | 高速オンチップ<br>オシレータ                                                                        | 低速オンチップ<br>オシレータ                                                                        |
| クロックの用途    | ・CPUのクロック源<br>・周辺機能のクロック源 | ・CPUのクロック源<br>・タイマRAおよび<br>タイマREのクロック源                                     | <ul><li>・CPUのクロック源</li><li>・周辺機能のクロック源</li><li>・XINクロック発振停止時のCPUおよび周辺機能のクロック源</li></ul> | <ul><li>・CPUのクロック源</li><li>・周辺機能のクロック源</li><li>・XINクロック発振停止時のCPUおよび周辺機能のクロック源</li></ul> |
| クロック周波数    | 0 ~ 20MHz                 | 32.768kHz                                                                  | 約40MHz (調整可)                                                                            | 約125kHz                                                                                 |
| 接続できる端子    | ・セラミック共振子<br>・水晶発振子       |                                                                            | _                                                                                       | _                                                                                       |
| 発振子の接続端子   | Xin, Xout                 | XCIN, XCOUT                                                                | _                                                                                       | _                                                                                       |
| 発振の停止/再開機能 | あり                        | あり                                                                         | あり                                                                                      | あり                                                                                      |
| リセット解除後の状態 | 停止                        | 停止                                                                         | 停止                                                                                      | 発振                                                                                      |
| その他        | ・外部で生成された クロックを入力可能       | <ul><li>・外部で生成された<br/>クロックを入力可能</li><li>・帰還抵抗内蔵(接続/<br/>非接続を選択可)</li></ul> | _                                                                                       | _                                                                                       |

Code:  $R8C \neg \neg z$  Date: Rev. 2. 20 Page: 9 of 22



Code : <u>R8C⊐−ス</u> Date : <u>Rev. 2. 20</u> Page: <u>10 of 22</u>

#### ●パワーコントロール

パワーコントロールとはCPUの消費電流を小さくすることで、R8C/Tinyシリーズでは以下の3つのモードがある。

#### (1)標準動作モード

- ・高速クロックモード:XINクロックの1~16分周がCPUクロックとなるモード。
- ・低速クロックモード:XCINクロックがCPUクロックとなるモード。
- 高速オンチップオシレータモード:高速オンチップオシレータ制御レジスタ2で分周された高速オンチップオシレータクロックの1~16分周がCPUクロックとなるモード。
- 低速オンチップオシレータモード:低速オンチップオシレータクロックの1~16分周がCPUクロックとなるモード。
- (2) ウェイトモード CPUクロックを停止させるモード。(外部発振子およびオンチップ オシレータは停止しない)
- (3) ストップモード 全ての発振が停止するモード。 (消費電流がもっとも少なくなるモード)

## システムクロック制御レジスタ0

システムクロック制御レジスタ0 (注1)



- 注1. このレジスタを書き替える場合、プロテクトレジスタ(000AH番地)のビット0を"1"にする。

- このレジスタを書き替える場合、プロテクトレジスタ (000AH番地) のビット0を"1"にする。ストップモードへの移行時およびリセット時、"1"になる。このビットは低消費面カモードにするときに、メインクロックを停止させるためのビット。メインクロックを停止させる場合、サブクロックが安定して発振している状態で、システムクロック選択ビット(CMO7)を"1"にしてから、このビットを"1"にする。外部クロック入力時には、クロック発振パッファだけ停止し、クロック入力は受け付けられるモードとなる。このビットが"1"の場合、XOUTは"H"レベルになる。また、内蔵している帰還抵抗は接続したままなので、XINは帰還抵抗を介して、XOUT("H"レベル)にブルアップされた状態となる。このビットを"0"から"1"にする場合、ボートXO切り替えビット(CMO4)を"1"にし、サブクロックの発振が安定した後に行うこと。同時に書き込まないこと。また、このビットを"1"から"0"にする場合は、メインクロックの発振が安定した後に行うこと。高速モード、中速モードからストップモードへの移行時およびリセット時、このビットは"1"になる。低速モード、低消費電力モードでは保持される。

- fC32は含まない。低速モード、低消費電力モード時は、"1"にしないこと。 XCIM/XCOUTを使用する場合、ポートP86、P87は入力ポートで、プルアップなしを設定すること。

Page: 11 of 22 Code: R8Cコース Date : Rev. 2. 20

## システムクロック制御レジスタ1

システムクロック制御レジスタ1 (注1)



- 注1. CM1レジスタはPRCRレジスタのPRCOビットを"1"(書き込み許可)にした後で書き換えてください。 注2. ストップモードへの移行時、CM15ビットは"1"(駆動能力HIGH)になります。 注3. CM06ビットが"0"(CM16、CM17ビット有効)の場合、CM16~CM17ビットは有効となります。 注4. CM10ビットが"1"(ストップモード)の場合、内蔵している帰還抵抗は無効となります。 注5. CM14ビットはCOD2ビットが"0"(XINクロック選択)のとき、"1"(低速オンチップオシレータ停止)にできます。 0CD2ビットを"1"(オンチップオシレータクロック選択)にすると、CM14ビットは"0"(低速オンチップオシレータ発振)になります。"1"を書いても変化しません。
- 注6. 電圧監視1割り込み、電圧監視2割り込みを使用する場合(デジタルフィルタを使用する場合)、CM14ビットを"0"(低速オン
- キップオシレータ発振)にしてください。 注7. CM10ビットが "1" (ストップモード)の場合、CM13ビットが "1" (XIN-XOUT端子)のとき、XOUT (P4\_7)端子は "H" になります。 CM13ビットが "0" (入力ポートP4\_6、P4\_7)のとき、P4\_7 (XOUT) は入力状態になります。 注8. カウントソース保護モード有効時は、CM10、CM14ビットへ書いても値は変化しません。 注9. CM13ビットはプログラムで一度 "1" にすると、 "0" にはできません。

Page: 12 of 22 Code: R8Cコース Date : Rev. 2. 20

### 高速オンチップオシレータ制御レジスタ

高速オンチップオシレータ制御レジスタ0(注1)



- 注1. FRAOレジスタは、PRORレジスタのPROOビットを"1"(書き込み許可)にした後、書き換えてください。
- 注2. FRA01ビットは次の条件のとき変更してください。
  - FRA00=1(高速オンチップオシレータ発振)
  - CM1レジスタのCM14=0(低速オンチップオシレータ発振)
  - FRA2レジスタのFRA22~FRA20ビットが

VCC=3.0V~5.5Vの場合は全分周モード設定可能 "000b"~ "111b"

VCC=2.7V~5.5Vの場合は4分周以上の分周比 "010b" ~ "111b" (4分周モード以上)

VCC=2.2V~5.5Vの場合は8分周以上の分周比 "110b" ~ "111b" (8分周モード以上)

注3. FRA01ビットに "0" (低速オンチップオシレータ選択)を書くとき、同時にFRA00ビットに "0" (高速オンチップ オシレータ停止)を書かないでください。FRA01ビットを "0" にした後、FRA00ビットを "0" にしてください。

高速オンチップオシレータ制御レジスタ1(注1)

0024h番地

リセット後の値:出荷時の値(周波数が40MHzとなる値)



注)FRA1レジスタの値を変更する場合は、高速オンチップオシレータクロックの周波数が40MHzとなる値を設定してください。

高速オンチップオシレータ制御レジスタ2(注1)



注1. このレジスタは、プロテクトレジスタのビット0を"1"(書き込み許可)にした後、書き換えてください。

Code : <u>R8C⊐ − ス</u> Date : <u>Rev. 2. 20</u> Page : <u>13 of 22</u>

# 周波数調整用レジスタ

| 高速オンチップオシレータ制御レジスタ4                               | 0029h番地<br>リセット後の値:出荷時の値(周波数が40MHzとなる値)   |
|---------------------------------------------------|-------------------------------------------|
| b7 b0                                             | リセット後の他:山何時の他(尚次数か40MHzとなる他)              |
| FRA4                                              |                                           |
|                                                   | 引波数補正用データが格納されています。                       |
| ※ この値をFRA1レジスタに転送することにより                          |                                           |
| ※ この値をFRATレクスタに転送することにより                          | )、电圧米件に心しに取過機正ができます。                      |
| 高速オンチップオシレータ制御レジスタ6                               | 002Bh番地                                   |
| b7 b0                                             | リセット後の値:出荷時の値(周波数が40MHzとなる値)              |
| FRA6                                              |                                           |
| FRAO                                              |                                           |
| <br> VCC2.2~5.5V時の居                               | ]波数補正用データが格納されています。                       |
| ※ この値をFRA1レジスタに転送することにより                          | J、電圧条件に応じた最適補正ができます。                      |
|                                                   |                                           |
| 高速オンチップオシレータ制御レジスタ7                               | 002Ch番地<br>リセット後の値:出荷時の値                  |
| b7 b0                                             | プログロスの他. 山利内の他                            |
| FRA7                                              |                                           |
| <br> <br>  高速オンチップオシレー                            | タの周波数を36.864MHzに調整するデータが格納されています          |
| ※ シリアルインタフェースをクロック非同期形で使用することで、ビットレートの計算誤差を0%にするこ | 引する場合、システムクロックに高速オンチップオシレータを選択<br>とができます。 |

Page:14 of 22 Code: R8Cコース Date : Rev. 2. 20

FRA4レジスタ、FRA6レジスタおよびFRA7レジスタは読み出し専用レジスタです。

【 クロック非同期形でのビットレート設定例(内部クロック選択時) 】

| ビットレート<br>(bps)        | カウントソース | システムクロック=18.432MHz(注) |                      |       |
|------------------------|---------|-----------------------|----------------------|-------|
|                        |         | 設定値(n)                | 実時間(bps)             | 誤差(%) |
| 1200                   | f8      | 119(77h)              | 1200                 | 0     |
| 2400                   | f8      | 59(3Bh)               | 2400                 | 0     |
| 4800                   | f8      | 29(1Dh)               | 4800                 | 0     |
| 9600                   | f1      | 119(77h)              | 9600                 | 0     |
| 14400                  | f1      | 79(4Fh)               | 14400                | 0     |
| 19200                  | f1      | 59(3Bh)               | 19200                | 0     |
| 28800                  | f1      | 39(27h)               | 28800                | 0     |
| 38400                  | f1      | 29(1Dh)               | 31250.00             | 0     |
| 57600                  | f1      | 19(13h)               | 37878.79             | 0     |
| 115200<br>・ FRA2で2分目を達 | f1      | 9(09h)                | 52083.33<br>疎オンチップオミ | 0     |

した場合。

## XINクロックへの切り替え手順

#### リセット解除後、オンチップオシレータモード → 高速モードへ切り替える場合

- (1) ポートXIN-XOUT切り替えビット(システムクロック制御レジスタ1のビット3)を"1"(XIN-XOUT端子)にした後、XINクロック停止ビット(システムクロック制御レジスタ0のビット5)を"0"(XINクロック発振)にする。
- (2) システムクロック分周比選択ビット1(システムクロック制御レジスタ1のビット6, 7)を"00" (分周なしモード)にした後、システムクロック分周比選択ビットO(システムクロック制御レジスタOのビット6)を"0"にする。
- (3) XINクロックの発振が安定する時間ウェイトした後、システムクロック選択ビット(発振停止 検出レジスタのビット2)を"0"(XINクロック選択)にする。
  - ※ CPUクロック選択ビット(システムクロック制御レジスタOのビット7 )は "0"(システムクロック) になっている必要があります。

Code : <u>R8C⊐−ス</u> Date : <u>Rev. 2. 20</u> Page : <u>15 of 22</u>



#### 発振停止検出機能

XINクロックを常に監視し、XINクロックが停止すると オンチップオシレータ(低速)が発振を開始する。

CPUはこの信号を動作クロックとし、発振停止検出割り 込みを発生させることが可能。

## 発振停止検出レジスタ

#### 発振停止検出レジスタ (注1)



- 注1. このレジスタは、プロテクトレジスタのビット0を"1"(書き込み許可)にした後、書き換える。
- 注2. ストップモード、高速オンチップオシレータモード、低速オンチップオシレータモード(XINクロック停止)に移行する前に 0CD1~0CD0ビットを "00b" に設定してください。
- 注3. 0CD2ビットを"1"(オンチップオシレータ選択)にすると、CM14ビットは"0"(低速オンチップオシレータ発振)になります。
- 注4. 0CD2ビットは、0CD1~0CD0ビットが "11b" のときにXINクロック発振停止を検出すると、自動的に "1" (オンチップオシレータクロック選択)に切り替わります。また、0CD3ビットが "1" (XINクロック停止)のとき、0CD2ビットに "0" (XINクロック選択) を書いても変化しません。
- 注5: 0CD3ビットは0CD0ビットが"1"(発振停止検出機能有効)のとき有効です。
- 注6: OCD1~OCD0ビットが "OOb" のときOCD3ビットは "O" (XINクロック発振)になり、変化しません。

Code: R8C = -2 Date: Rev. 2. 20 Page: Rev. 2. 20



発振停止検出割り込み、電圧監視1割り込み、電圧監視2割り込み、およびウォッチドッグタイマ割り込みは割り込みベクタを共有しているため、発生した割り込み ルーチン内で割り込み要因の判別が必要となる。

以下の表に示すように、各レジスタのフラグを参照することで割り込み要因の判別ができる。

| 発生した割り込<br>み要因               | 割り込み要因の判定ビット                                                                             |  |
|------------------------------|------------------------------------------------------------------------------------------|--|
| 発振停止検出<br>((a)または(b)の<br>とき) | (a) 発振停止検出レジスタのクロックモニタビット(OCD3) = 1 (XINクロック<br>停止)のとき                                   |  |
|                              | (b) 発振停止検出レジスタの発振停止検出有効ビット(OCD0~1) = 11 でかつシステムクロック選択ビット(OCD2) =1 (オンチップオシレータクロック選択) のとき |  |
| 電圧監視1                        | 電圧監視1回路制御レジスタの電圧変化検出フラグ(VW1C2) = 1(Vdet1通過<br>検出)のとき                                     |  |
| 電圧監視2                        | 電圧監視2回路制御レジスタの電圧変化検出フラグ(VW2C2) = 1(Vdet2通過<br>検出)のとき                                     |  |
| ウォッチドッグタ<br>イマ               | 電圧監視2回路制御レジスタのWDT検出フラグ(VW2C3) = 1(検出)の とき                                                |  |

### 2.4 パワーコントロール

## ストップモードとウェイトモード

### ■ ストップモード

全ての発振(XINクロック、XCINクロック、オンチップオシレータクロック)が停止するモード。

- ・全クロック停止制御ビット(0007H番地のビット0)を "1"にすることでストップモードとなる。 なおストップモード時にVCCが2V以上であれば、内部RAMの内容は保持される。
- ・ストップモード移行時に、システムクロック分周比選択ビット0が "1"(8分周モード)になる。
- ・ストップモード時の端子の状態は、ストップモードに入る直前の状態を保持する。
- ・ストップモード解除は、ハードウェアリセットまたは以下の周辺機能割り込みにより行なう。
- ①キー入力割込み
- ②INT0~INT3割込み
- ③タイマRA割込み(イベントカウンタモードで外部パルスをカウント時)
- ④シリアルI/O割込み(外部クロック選択時)
- ⑤電圧監視1、電圧監視2割り込み

### ■ ウェイトモード

CPUクロックとカウントソース保護モード無効時のウォッチドッグタイマが停止するモード。

XINクロック、XCINクロック、およびオンチップオシレータクロックは停止しない。

- ・WAIT命令を実行することでウェイトモードとなる。WAIT時周辺機能クロック停止ビットを"1"にしてWAIT命令を実行すると、周辺機能クロックが停止するため、消費電力を低減することができる。
- ・ウェイトモード時の端子の状態は、ウェイトモードに入る直前の状態を保持する。
- ・ウェイトモードの解除は、ハードウェアリセットまたは周辺機能割り込みにより行う。

Code : <u>R8C⊐−ス</u> Date : <u>Rev. 2. 20</u> Page : <u>19 of 22</u>



Code : <u>R8C⊐−ス</u> Date : <u>Rev. 2. 20</u> Page: <u>20 of 22</u>



Code : <u>R8C⊐−ス</u> Date : <u>Rev. 2. 20</u> Page : <u>21 of 22</u>

#### ストップモード移行時の記述例

命令①が実行され、その後ストップモードに移行する場合もある。

※ 命令キューの状態、および「BSET命令」の後続命令の種類によって「BSET命令」実行後に

ストップモード移行時は、以下のようにBSET命令の後に<u>4命令以上NOP</u> <u>命令を挿入</u>すること。

**BCLR** 1. FMR0 ; CPU書き換えモード無効 **FSET** ;割り込み許可 Т **BSET** ;プロテクト解除 O. PRCR **BSET** O. CM1 ;ストップモードへ移行 JMP. B LABEL LABEL: NOP NOP NOP NOP MOV

### 2.5 プロテクト機能

# プロテクトレジスタ

プログラムが暴走した時に備え、重要なレジスタは簡単に書き換えが できないよう保護されている



注1. このビットは"1"を書き込んだ後、任意の番地に書き込みを実行すると"0"になる。他のビットは"0"にならないので、プログラムで"0"にすること。

Code: R8C = -2 Date: Rev. 2. 20 Page: Rev. 2. 20



### 第3章 R8Cファミリのアーキテクチャ

- 3.1 SFR領域と固定ベクタテーブル
- 3.2 レジスタセット
- 3.3 扱えるデータタイプ
- 3.4 メモリとレジスタ上のデータ配置
- 3.5 アドレッシングモード
- 3.6 命令セット

### 3.1 SFR領域と固定ベクタテーブル



 Code :
 R8C⊐-ス
 Date : Rev. 2. 20
 Page: 1 of 21

SFR領域(Special Function Register)

R8Cファミリでは、00000番地~002FFH番地の768バイトを占有している。すべて予約領域のため、何も配置されていない領域についてもワークRAMとしては使用できない。

# 固定ベクタ領域の配置



Code:  $R8C \neg \neg \neg \triangle$  Date: Rev. 2. 20 Page:  $2 \circ f \circ 21$ 

#### 固定ベクタテーブル

1ベクタに対して4バイトで構成されているテーブル。

各ベクタテーブルには割り込みルーチンの先頭アドレスを設 定する。

なお、BRK命令ベクタとリセットベクタを除く各ベクタの最上位バイトは、IDコードチェック機能で判定される「IDコード」の格納領域となる。

### 3.2 レジスタセット

### R8Cファミリのレジスタ構成



Code : <u>R8C⊐−ス</u> Date : <u>Rev. 2. 20</u> Page : <u>3 of 21</u>

データレジスタ(R0, R1, R2, R3)

16ビットで構成されており、主に転送や算術、論理演算に使用する。

アドレスレジスタ(A0, A1)

16ビットで構成されており演算以外に、間接/相対アドレッシング時のベースアドレス格納用レジスタとして使用する。

フレームベースレジスタ(FB)

R8C/Tinyシリーズ用 C コンパイラ (NC30) で使用する16 ビットのレジスタ。 auto変数と引数を相対アドレッシングでアクセスする際のベースアドレス格納用として使用する。

スタティックベースレジスタ(SB)

変数のアクセス効率を向上させるために用意されている16ビットのレジスタ。 変数の相対アドレッシング時にベースアドレスを格納するレジスタとして使用する。

フラグレジスタ(FLG)

1ビット単位のフラグと3ビットのプロセッサ割り込み優先レベル(IPL)で構成。

割り込みテーブルレジスタ(INTB)

可変割り込みベクタの先頭アドレスを格納する20ビットのレジスタ。

ユーザスタックポインタ(USP)/割り込みスタックポインタ(ISP)

スタックポインタは2種類あり、スタックポインタ指定フラグ(Uフラグ)で切り換える。

プログラムカウンタ(PC)

次に実行する命令のアドレスを示す20ビットのレジスタ。

# 汎用レジスタの種類

#### b8 b7 b0 b15 R0 R0H R0L データ レジスタ R1 R<sub>1</sub>H R<sub>1</sub>L R2 R3 A0 アドレス レジスタ Α1

#### 【32ビットレジスタとしても使用可能】

| b31 b16 | b15 b0 |
|---------|--------|
| R2      | R0     |
| R3      | R1     |
| A1      | A0     |

※ 32ビットレジスタを構成するレジスタの組み合わせ は限定されている。

Code: R8Cコース D

Date : Rev. 2. 20

Page: 4 of 21

#### データレジスタ(R0, R1, R2, R3)の扱い

標準は16ビット構成のレジスタであるが、R0とR1は上位 (ROH, R1H) と下位 (ROL, R1L) を別々に8ビットのレジスタとして使用できる。

また、R2とR0、R3とR1を組み合わせて32ビットのレジスタとしても使用可能。

# フラグレジスタのビット構成

15 U I O B S Z D C

IPL:プロセッサ割り込み優先レベル(Interrupt Priority Level) レベル0~レベル7を指定可能。数値が大きいほど優先レベルが高くなる。

U :スタックポインタ指定フラグ U = '0' で ISP、U = '1' でUSPを使用する。

「 :割り込み許可フラグ I='O'で割り込み禁止、I='1'で割り込み許可。

O :オーバフローフラグ 演算結果がオーバフローしたとき(8ビット時:-128~+127、

16ビット時:-32768~+32767)に、O = '1'となる。

B:レジスタバンク指定フラグ B='0'のときレジスタバンク0を使用、B='1'のときレジスタバンク1を使用する。

S:サインフラグ 演算結果が負のとき S='1'になる。

Z :ゼロフラグ 演算結果が'0'のとき Z = '1'になる。

: デバッグフラグ シングルステップ割り込みを許可するフラグ。D = '1' で1命令実行後にシングル ステップ割り込みが発生。割り込み要求受け付け後、D = '0' となる。

C :キャリーフラグ 算術演算ユニットで発生したキャリー(桁上がり時C='1')、ボロー(桁借り時C='0')、 シフトアウトしたビットを保持する。

Code : <u>R8C⊐−ス</u> Date : <u>Rev. 2. 20</u> Page: <u>5 of 21</u>

#### 3.3 扱えるデータタイプ

# 扱えるデータタイプ

#### 【整数(Integer)】

整数は符号付きと符号なしがあり、符号付きの場合 最上位ビットがサインビット。



#### 【10進 (BCDコード) 】

10進演算命令 DADC, DADD, DSBB, DSUB の 4 命令で使用可能。



#### 【ストリング(String)】

任意の長さだけ連続して並べたデータ。ストリング命令 SMOVB, SMOVF, SSTR の3命令で使用可能。



#### 【ビット(Bit)】

ビットはレジスタ上のビットとメモリ上のビットがあり、メモリ上のビットについては アドレッシングモードによってビットの指定方法と指定範囲が異なる。



Code : <u>R8C⊐ − ス</u> Date : <u>Rev. 2. 20</u> Page : <u>6 of 21</u>

### 3.4 メモリとレジスタ上のデータ配置

# メモリ上のデータ配置









バイト(8ビット) データ

ワード(16ビット) データ

アドレス(20ビット) データ

ロングワード(32ビット) データ

Code: R8Cコース

Date : Rev. 2. 20

Page: 7 of 21

R8Cファミリのエンディアンは「リトルエンディアン」である。 したがって2バイト以上のデータは、データの下位バイト側からメモ リ上に配置される。

### R8Cファミリのアドレッシングモード

| マバルントゲクチ    |      | アドレッシング |       |
|-------------|------|---------|-------|
| アドレッシング名称 - | 一般命令 | 特定命令    | ビット命令 |
| 即値          | 0    | ×       | _     |
| レジスタ直接      | 0    | 0       | 0     |
| 絶対          | 0    | 0       | 0     |
| アドレスレジスタ間接  | 0    | 0       | 0     |
| アドレスレジスタ相対  | 0    | 0       | 0     |
| SB相対        | 0    | ×       | 0     |
| FB相対        | 0    | ×       | 0     |
| スタックポインタ相対  | 0    | ×       | ×     |
| プログラムカウンタ相対 | ×    | 0       | ×     |
| 専用レジスタ直接    | ×    | 0       | ×     |
| FLG直接       | ×    | ×       | 0     |

○:該当アドレッシングあり ×:該当アドレッシングなし

Code:  $R8C \neg \neg \neg z$  Date: Rev. 2. 20 Page: 8 of 21

#### 一般命令アドレッシング

00000H番地~0FFFFH番地の領域 (near領域) をアクセスするアドレッシング。

#### 特定命令アドレッシング

00000H番地~FFFFFH番地のフルアドレス空間(far領域)、および専用レジスタをアクセスするアドレッシング。一般命令アドレッシングと異なり、使用 できる命令が限定される。

#### ビット命令アドレッシング

ビット命令でのみ指定可能なアドレッシングで、 00000H番地~0FFFFH番地のnear 領域内で有効。ベースアドレスのbit0から最大64Kビット先までアクセスが可能。

※ 内蔵ROMが64Kバイト未満の製品は、near領域にのみメモリが配置されるため、 特定命令アドレッシングでfar領域(10000h番地以降)をアクセスすることはない。

### 3.5.1 間接、相対アドレッシング

### アドレスレジスタ間接、相対

(一般命令アドレッシング)



Code:  $R8C \neg \neg \neg \triangle$  Date: Rev. 2. 20 Page: 9 of 21

#### 使用例を以下に示す。



### 3.5.2 SB、FB相対アドレッシング

### SB、FB相対

(一般命令アドレッシング)



 Code :
 R8C⊐-ス
 Date : Rev. 2. 20
 Page: 10 of 21

### 3.5.2 SB、FB相対アドレッシング



#### SB相対アドレッシングの使用例

R8Cファミリ用アセンブラ(AS30)では、<u>SBレジスタで指定したアドレスから256バイト内の領域</u>に存在する変数をプログラム中でアクセスした場合、SBレジスタ相対アドレッシングでアクセスするコード(機械語)に展開する最適化を行う。

※ NC30の拡張機能によりC言語で記述した場合でも、SB相対アドレッシングでの変数アクセスが可能。

### 3.5.2 SB、FB相対アドレッシング

# SB、FB相対アドレッシング 使用方法(2)

◆ SBレジスタの動的制御



◆ FBレジスタを使用したauto変数および引数領域へのアクセス (Cプログラミング時、コンパイラが FB相対アドレッシングを占有する)



Code : <u>R8C⊐ − ス</u> Date : <u>Rev. 2. 20</u> Page : <u>12 of 21</u>

### 3.6 命令セット

# R8Cファミリの命令セット

命令数:89命令

| 大分類          | 中分類                                                                                                   | 大分類             | 中分類                                                                                                                  |
|--------------|-------------------------------------------------------------------------------------------------------|-----------------|----------------------------------------------------------------------------------------------------------------------|
| 転送命令<br>17命令 | 転送命令<br>実行アドレス転送命令<br>4ビットデータ転送命令<br>プッシュ/ポップ命令<br>拡張データ領域転送命令<br>条件付き転送命令<br>データ交換命令<br>ストリング命令      | 分岐命令<br>8命令     | 無条件分岐命令<br>条件分岐命令<br>間接分岐命令<br>加算/滅算&条件分岐命令<br>サブルーチンコール命令<br>間接分岐サブルーチンコール命令<br>サブルーチン復帰命令                          |
| 演算命令<br>31命令 | 加算命令減算命令乗算命令除算命令                                                                                      | ビット処理命令<br>14命令 | ビット論理演算命令<br>ビットセット/ビットクリア命令<br>ビットテスト命令<br>条件ビット転送命令                                                                |
|              | 10進加算命令<br>10進減算命令<br>インクリメント/デクリメント命令<br>積和演算命令<br>論理演算命令<br>シフト/ローテート命令<br>テスト命令<br>絶対値,2の補数,符号拡張命令 | その他の命令<br>19命令  | 専用レジスタ転送命令<br>フラグレジスタ操作命令<br>C言語サポート命令<br>OSサポート命令<br>ブバッガサポート命令<br>ソフトウェア割り込み命令<br>割り込み復帰命令<br>ウェイト命令<br>ノーオペレーション命 |

Code:  $R8C \neg \neg \neg z$  Date: Rev. 2. 20 Page:  $R8C \neg \neg z$ 

R8Cファミリでは、C言語でプログラミングした場合のオブジェクト 効率向上のため、様々な命令が用意されている。

### 3.6.1 命令の記述方法

# 命令の記述形式



記述例) MOV.W RO.R1

■ ニーモニック : 命令の動作を示す。

■ サイズ指定子 : ニーモニックの処理対象となるメモリやレジスタのデータサイズを指定する。

■ 分岐距離指定子 : 分岐命令及びサブルーチンコール命令の分岐先への距離を指定する。

(通常は省略。)

■ 命令フォーマット指定子:オペコード形式を指定する。オペコード形式によって、オペコード及び

オペランドのコード長が異なる。(通常は省略)

Code : <u>R8C⊐−ス</u> Date : <u>Rev. 2. 20</u> Page : <u>14 of 21</u>

#### 各指定子の種類

| サイズ指定子 | 内容                   |
|--------|----------------------|
| . B    | バイト (8ビット) サイズを示す    |
| . W    | ワード(16ビット)サイズを示す     |
| . L    | ロングワード(32ビット) サイズを示す |

| 分岐距離指定子 | 内容                            |
|---------|-------------------------------|
| . \$    | 分岐距離: +2~+9(3ビット前方PC相対)       |
| . В     | 分岐距離:-128~+127(8ビットPC相対)      |
| . W     | 分岐距離:-32768~+32767(16ビットPC相対) |
| . A     | 分岐距離: 0~FFFFH(20ビット絶対)        |

| フォーマット指定子  | 内容                    | 選択優先順位   |
|------------|-----------------------|----------|
| :Z         | ゼロ形式(オペコード1バイト展開)     | 高        |
| :\$        | ショート形式(オペコード1バイト展開)   | <b>↑</b> |
| : Q        | クイック形式(オペコード2バイト展開)   | ] ↓      |
| : <b>G</b> | ジェネリック形式(オペコード2バイト展開) | 低        |

### 3.6.2 転送命令

# 転送命令

| ニーモニック | 記述形式              |
|--------|-------------------|
| MOV    | MOV.size src,dest |

◆ 記述例1) サイズ指定子が. B

MOV. B ROL, R1L Ram1, Ram2 MOV. B #12H, ROL

◆ 動作例



◆ 記述例2) サイズ指定子が.W

MOV. W RO, R1 MOV. W Ram1, Ram2 MOV. W #1234H, R0

◆ 動作例



Code: R8Cコース

Date : Rev. 2. 20

Page: 15 of 21

転送命令

メモリーメモリ間の直接転送も4サイクルで実行可能。

### 3.6.2 転送命令

# 連続データの転送

#### ストリング命令

| ニーモニック | 記述形式       |
|--------|------------|
| SMOVF  | SMOVF.size |
| SMOVB  | SMOVB.size |
| SSTR   | SSTR. size |

転送元アドレス : R1H×2<sup>16</sup>+A0

転送先アドレス : A1 転送回数 : R3

転送サイズ :.B → バイト転送

:.W → ワード転送



#### ◆ 動作例 SMOVB.B

#### ▶ 動作例 SSTR. B



Code: R8Cコース

Date : Rev. 2. 20

Page: 16 of 21

#### 利用例

ブロック転送や初期値転送

上記の命令は、スタートアッププログラムの変数領域初期化 関数で使用されている。

### 3.6.2 転送命令

# 条件付き転送

#### ◆ 条件ストア命令

| ニーモニック |      | 記述形式             |
|--------|------|------------------|
| STZ    | STZ  | src, dest        |
| STNZ   | STNZ | src, dest        |
| STZX   | STZX | src1, src2, dest |

◆ 動作例 STZ #5, ROL











Code: <u>R8Cコース</u>

Date : Rev. 2. 20

Page: 17 of 21

上記の命令は、C言語の制御文の展開に使用される。

※ 上記の命令に展開された場合、ソースラインデバッグ時に、分岐先にブレイクポイントが設定できなくなるので、注意が必要。以下に例を示す。

```
void main(void)
 char data1, data2;
    data1++;
     if (data1 ==5) { ----->
                                       #05H, _data1
                              cmp.b
        data2 = 0;
                              stz
                                       #00H, _data2
     if(data1 == 10) \{ ---- > cmp. b
                                      #0AH, _data1
         data2 = 0;
                                       #00H, #03H, _data2
                              stzx
     }e|se{
        data2 = 3;
                          →分岐先に"Break Point"が設定できない
}
```

### 3.6.3 演算命令

# 積和演算

### ◆ 積和演算命令

| ニーモニック | 記述形式      |
|--------|-----------|
| RMPA   | RMPA.size |

被乗数アドレス: A0 乗数アドレス: A1 積和回数: R3

積和レジスタ : R2R0(.W指定時)または

(演算結果) RO(.B指定時)



Code: R8Cコース

Date : Rev. 2. 20

Page: 18 of 21

NC30では以下の条件を満たしているC言語の記述であれば、RMPA命令を使用したコードに展開される。また、アセンブラマクロ関数を使用することでもRMPA 命令を使用できる(詳細は後述)。

- (1) ループ回数が明確である積和演算処理である。
- (2) signed char 型のint 型へのキャスト指定がある積和演算、 またはint 型のlong 型へのキャスト指定がある積和演算である。
- (3) 被乗数、乗数ともにvolatile 修飾されていない。
- (4) 最適化オプション -03 以上、-OS,-OR のいずれかを指定している。

```
【記述例】
void main(void)
{
    static int str1[] = {0x1234, 0x5678, 0x9abc, 0xdef0, ··· };
    static int str2[] = {0x0012, 0x0034, 0x0056, 0x0078, ··· };
    static long data = 0;

    for(i=0; i<10; i++) {
        data = (long)str1[i] * str2[i] + data; /* 積和演算 */
    }
}
```

### 3.6.4 分岐命令

# サブルーチンコール

◆ サブルーチンコール命令

| ニーモニック | 記述形式         |       |
|--------|--------------|-------|
| JSR    | JSR(.length) | label |

◆ 動作例

JSR SUB1



JSR命令実行後の スタックの状態



Code: R8Cコース

Date : Rev. 2. 20

分岐距離指定子(.length)は、アセンブラ

(JSR命令については . Wと. Aのみ選択可)

が最適なものを選択する。

Page: 19 of 21

### 3.6.4 分岐命令

### 条件分岐

#### ◆ 条件分岐命令

| ニーモニック | 記述形式       |
|--------|------------|
| JCnd   | JCnd label |

Cndで示した条件が 真であればlabelへ分岐

#### ◆ 単独フラグに対する判断

| Cnd   | ;   | <br>条件        | 式  | Cnd    | ;   | <br>条件    | 式        |
|-------|-----|---------------|----|--------|-----|-----------|----------|
| GEU/C | C=1 | 等しいまたは<br>大きい | ≦  | LTU/NC | C=0 | 小さい       | >        |
| EQ/Z  | Z=1 | 等しい           | =  | NE/NZ  | Z=0 | 等しくない     | <b>≠</b> |
| PZ    | S=0 | 正またはゼロ        | 0≦ | N      | S=1 | 負         | 0>       |
| 0     | O=1 | Oフラグが"1"      |    | No     | O=0 | Οフラグが "0" |          |

#### ◆ 複数のフラグに対する一括判断

| Cnd | 条件         |                    | 式   | Cnd | 条件            |                    | 式         |
|-----|------------|--------------------|-----|-----|---------------|--------------------|-----------|
| GTU | C ∧ Z=1    | 大きい                | <   | LEU | C ∧ Z=0       | 等しいまたは<br>小さい      | <u>/ </u> |
| GE  | S ≠ 0=0    | 等しいまたは<br>符号付きで大きい | VII | LE  | (S ♥ 0) ∨ Z=1 | 等しいまたは<br>符号付きで小さい | ΛII       |
| GT  | (S∀0) ∨Z=0 | 符号付きで大きい           | <   | LT  | S ∀ 0=1       | 符号付きで小さい           | >         |

Code: R8Cコース

Date : Rev. 2. 20

Page: 20 of 21

C言語の制御文で使用される。 <、≧ など二つ以上のフラグ判断が必要な場合でも、上記一命令で判断分岐が可能となる。

```
void main(void)
char data1, data2;
 /* data1が5以下なら分岐 */
     if (5 < data1) {
                                                #05H, _data1
                                         cmp. b
         data2 = 0;
                                                L13
                                         jleu
                                        mov. b
                                                #00H, _data2
                                    L13:
 /* data1が5より大きいなら分岐 */
     if (5 >= data1) {
                                                #05H, _data1
                                         cmp. b
        data2 = 3;
                                                L18
                                         jgtu
                                                #03H, _data2
                                        mov.b
                                    L18:
}
```

### 3.6.4 分岐命令

# 加算/減算&条件分岐

◆ 加算/減算&条件分岐命令

| ニーモニック | ā          | 機能               |         |
|--------|------------|------------------|---------|
| ADJNZ  | ADJNZ.size | src, dest, label | 加算&条件分岐 |
| SBJNZ  | SBJNZ.size | src, dest, label | 減算&条件分岐 |

#### ◆ 動作例









Code: R8Cコース

Date : Rev. 2. 20

Page: 21 of 21

以下に示すように、C言語の繰り返し文を記述した場合に上記の命令で展開されることがある。

### 第4章 NC30の実装仕様

- 4.1 概要
- 4.2 データ型と修飾子
- 4.3 絶対番地へのアクセス
- 4.4 メモリ配置

#### 4.1 概要

### コンパイラの特長

- ANSI-C\* 仕様をベースにしたC/C++コンパイラ
- 最適化機能、CPUアーキテクチャによる優れたコード生成 効率
- 関数毎に使用スタックサイズの算出が可能
- システム内のデータ使用状況情報の出力が可能
- 豊富な組み込み用拡張機能
  - ◆変数の絶対アドレス指定
  - ◆インラインアセンブル機能
  - ◆アセンブラ関数への引数のレジスタ渡し指定
  - ◆割込み処理関数の直接記述 etc
- μITRON M3T-MR30対応拡張機能(M16Cシリーズ対象)

Code : <u>R8C⊐−ス</u> Date : <u>Rev. 2. 20</u>

Page: 1 of 22

NC30は市販されている標準的なC言語の使用に加え、ROM化を容易に行うための拡張機能を備えている。

### 4.2 データ型と修飾子

# 基本データ型

| データ型            | サイズ    | 符合指定のない場合の扱い |
|-----------------|--------|--------------|
| _Boo I          | 8ビット   | 指定不可(符号なし)   |
| char            | 8 ビット  | uns i gned   |
| short (int)     | 16 ビット | signed       |
| int             | 16 ビット | signed       |
| long (int)      | 32 ビット | signed       |
| long long (int) | 64 ビット | signed       |
| float           | 32 ビット | signed       |
| doub l e        | 64 ビット | signed       |
| long double     | 64 ビット | signed       |

Code: <u>R8Cコース</u>

Date : <u>Rev. 2. 20</u>

Page: 2 of 22

\_Bool型は符号指定はできない。その他のデータ型で符号指定がない場合、char型のみunsigned型と解釈し、それ以外の型ではsigned型として解釈する。

#### 【データ型】

char = 0x12;

int = 0x1234;

long = 0x12345678;

long long = 0x123456789abcdeff;



\_Bool char



short int nearポインタ

|     | b7   | b0 |
|-----|------|----|
| N   | 0x78 | 3  |
| N+1 | 0x56 | 3  |
| N+2 | 0x34 | 1  |
| N+3 | 0x12 | 2  |
|     |      |    |

long farポインタ float



double long double

# ビットフィールド構造体

### 割り付けルール

- ◆ メンバの宣言順に下位ビットから割り付け
- ◆ データ型の異なるメンバは次のアドレスに配置

```
割り付け例
struct ex0 {
         char
                  b0 : 1;
                               bit7
                                           5
                                                                        bit0
                  b1 : 1;
         char
                                                      s0. b3 s0. b2 s0. b1 s0. b0
                  b2 : 1 ;
         char
                                                           s0. b4
         char
                  b3 : 1 ;
                  b4:5;
         char
} s0 ;
struct ex1 {
                                bit7
                                                                       bit0
                  b0 : 1;
         char
                                                                  s1. b4 1. b0
                                                                             □ 1byte
         int
                  b123: 3;
                                                                 s1. b123
                  b4 : 1;
         char
                                                                                2byte
} s1;
```

Code: R8C = -2 Date: Rev. 2. 20 Page: 3 of 22

NC30では、型によって確保するフィールドのバイト数が異なる。

char型  $\rightarrow$  1バイト int型  $\rightarrow$  2バイト long int型  $\rightarrow$  4バイト

- ※ メンバの型は、符号指定がない場合 "unsigned" とみなす。
- ※ long long (int)型のビットフィールドは宣言できない。

# ポインタ・列挙型

| データ型      | サイズ    | 指定のない場合の符号 |
|-----------|--------|------------|
| near ポインタ | 16 ビット | uns i gned |
| far ポインタ  | 32 ビット | uns i gned |
| 列挙型       | 16 ビット | uns i gned |

列挙型はunsigned intと同様に扱われる。
-fchar\_enumerator(-fCE)オプションにより
unsigned charと同様に扱うことも可能。

Code: R8Cコース

Date : Rev. 2. 20

Page: 4 of 22

※ 内部ROMが64Kバイト未満の製品は、10000H番地以降にメモリは配置 されないため、farポインタを使用することはない。

### near/far修飾子について

#### near/far領域

near領域 OH~0FFFFH番地の64Kバイトの領域(一般命令アドレッシングで

アクセスできる空間)。

far領域 — OH~FFFFFH番地の全メモリ空間(特定命令アドレッシングでアク

セスする空間)。

(R8C/TinyのROM 64Kバイト未満の製品の場合、10000H~FFFFFH

番地は使用不可)

### near/far修飾された変数の扱い

near修飾子 —

- ① near属性のセクションに割り当てる
  - ② near属性を操作する命令(一般命令アドレッシング)を出力
  - ③ near属性のセクションをnear領域に割り付ける

far修飾子

- ① far属性のセクションに割り当てる
- ② far属性を操作する命令(特定命令アドレッシング)を出力
- ③ far属性セクションをfar領域に割り付ける

Code: <u>R8Cコース</u>

Date : Rev. 2. 20

Page: 5 of 22

near/far修飾された変数に対して、①, ②はコンパイラが自動的に行う。 ③については、ユーザーがスタートアッププログラム内で行う必要がある。

【near/far修飾子を省略した場合のデフォルト属性】

| 分類                            | 属性      |
|-------------------------------|---------|
| 変数(RAM データ)                   | near    |
| auto 変数/引数(スタックデータ)           | near 固定 |
| 定数/const 修飾された変数<br>(ROM データ) | far ※   |
| 関数                            | far 固定  |

※ "-R8C"オプションを指定した場合、nearとなる。

# 静的変数の修飾例





Code:  $R8C \neg \neg \neg \triangle$  Date: Rev. 2. 20 Page: 6 of 22

# nearポインタ

```
int *p1;

||

(int near * near p1;)

near領域に存在する変数を指す
ポインタが、nearポインタとなる
```



Code : <u>R8C⊐−ス</u> Date : <u>Rev. 2. 20</u> Page : <u>7 of 22</u>

# farポインタ

far領域に存在する変数を指す ポインタが、*farポインタ*となる



Code: R8Cコース

Date : Rev. 2. 20

Page: 8 of 22

R8Cファミリの場合、far領域(10000H番地以降)には内部ROMのみが配置され、外付けRAMの割り付けはできない。そのため、farポインタを使用するのは以下の場合に限られる。

10000H番地以降のROM領域に配置されている文字列または定数データをポインタを使用してアクセスする場合。

### const型修飾子

#### const修飾子の意味

修飾子のついたオブジェクトに対 する明示的な代入をチェックする。 (値の変更ができなくなる。)

#### NC30での扱い

- ◆明示的な代入に対してウォーニング を出力
- ◆指定された変数をROM属性のセク ションに配置し、RAMには領域を 確保しない。

```
プログラム例

【例 1】

const char c = 10;

: コンパイル時に
    チェックされる

【例 2】

const char *p;

: ok

p = ( char * ) 0x30;

*p = 0x40;
```

Code : <u>R8C⊐−ス</u> Date : <u>Rev. 2. 20</u> Page: <u>9 of 22</u>

変数を定数データの扱いとして宣言したい場合などにconst修飾子を用いる。

## volatile型修飾子

### volatile修飾子の意味

プログラム実行以外の要因(割り込み等)で値が変化するオブジェクトに対する指定。(コンパイラの最適化を抑止し、記述通りの命令コードを生成する)

```
char count;
volatile char port1;

void main( void )

{
        port1 = 0;
        if (port1 == 0) {
            count++;
            :
        }
```

Code : <u>R8C⊐−ス</u> Date : <u>Rev. 2. 20</u> Page: <u>10 of 22</u>

### 4.3 絶対番地へのアクセス

# ポインタによるアクセス

### ■00E0H番地にEFHを代入する

ポインタ変数を用いたアクセス

# char \*ptr; ptr = ( char \* )0x00e0; \*ptr = 0xef;

### マクロ定義を使用した場合

#define PORTO (\*(char \*)0x00e0)

PORTO = Oxef;



Page:11 of 22

Code :  $R8C \supset -Z$  Date : Rev. 2. 20

通常、C言語で絶対番地をアクセスする場合は、ポインタ変数を用いる。



#pragma ADDRESSで指定した変数はvolatile修飾されたものとみなされる

#pragma ADDRESSは、関数外で宣言された変数に対してのみ有効

Code : <u>R8C⊐−ス</u> Date : <u>Rev. 2. 20</u> Page: <u>12 of 22</u>

#pragma ADDRESSにより指定した絶対アドレスは、文字列としてアセンブリ言語ファイルに展開され、アセンブラ指示命令".equ"により定義される。したがって、絶対アドレスはAS30の数値表現に従って記述すること。

# 拡張機能による絶対番地へのアクセス(2)



Code: R8C⊐−ス Date: Rev. 2. 20 Page: 13 of 22

#pragma BITADDRESSにより指定した絶対アドレスは、文字列としてアセンブリ言語ファイルに展開され、アセンブラ指示命令".btequ"により定義される。したがって、絶対アドレスはAS30の数値表現に従って記述すること。

### SFR領域のアクセス方法

```
共用体 定義例
union SFR {
      struct {
                   b0 : 1 ;
            char
                   b1:1;
            char
                   b2:1;
            char
                 b3 : 1 ;
            char
                 b4 : 1 ;
            char
            char b5 : 1 ;
                 b6 : 1 ;
            char
            char
                   b7 : 1 ;
      } bit ;
      char
            byte ;
} ;
```

```
#pragma ADDRESS PORTO 00e0h
#pragma ADDRESS DIRO 00e2h
#pragma BITADDRESS TSTART 0,0100h
union SFR PORTO, DIRO;
_Bool TSTART;

void main(void)
{
   PORTO.byte = (char)0xc0;
   DIRO.byte = (char)0xff;
   PORTO.bit.b5 = 1;
   :
   TSTART = 1;
   :
```

Code : <u>R8C⊐−ス</u> Date : <u>Rev. 2. 20</u> Page: <u>14 of 22</u>

SFR領域(SFR: Special Function Register)には、内蔵周辺機能の制御レジスタ、割り込み制御レジスタ等が配置されている。

制御レジスタを効率よく操作するには、SFR領域へのアクセスをビット単位/ バイト単位で使い分けた方がよい。そのために、SFR領域用の共用体を用意する。

### 4.4 メモリ配置

# プログラムの構成要素





Code : R8C⊐−ス Date : Rev. 2. 20 Page: 15 of 22



NC30では変数やプログラムを機能ごとに分類し、セクションとして 管理している。

初期値をもつ静的変数については、RAM領域(data section)とROM領域(data\_Isection)の両方に配置され、スタートアッププログラム内でROM領域の初期値をRAM領域へコピーする。

### セクションの構成

| セクションベース名 | 意味                            |  |
|-----------|-------------------------------|--|
| data      | 初期値を持つ静的変数の領域                 |  |
| bss       | 初期値を持たない静的変数の領域               |  |
| rom       | 文字列/定数/const 修飾された変数の領域       |  |
| program   | プログラム領域                       |  |
| stack     | スタック領域                        |  |
| heap      | ヒープ領域(メモリ管理関数により動的に確保される領域)   |  |
| vector ※  | 可変べクタ領域                       |  |
| svector 💥 | スペシャルページベクタ領域(R8C/Tiny では未使用) |  |
| fvector   | 割り込みベクタ領域(固定ベクタ)              |  |

: NC30が生成するセクション

※ リンカで自動生成される

Code : <u>R8C⊐−ス</u> Date : <u>Rev. 2. 20</u> Page: <u>17 of 22</u>

"#pragma SECTION"により、上記のコンパイラが生成するセクション名を変更することができる。

#### 記述例)

#pragma SECTION program pro1 ← この宣言以降に記述された関数の セクション名がprogramからpro1 に変更される。 void func(void) ← 関数"func"はprogramセクションではなく、 pro1セクションに配置される。 :

- 注1) 本機能でセクション名を変更した場合、セクション名の追加あるいは変更を 統合環境のリンカオプション設定で行うこと。
- 注2) データセクション (data, bss, rom) の名称を変更した場合は、セクション ベース名の後に属性(\_NE, \_FE 等)が自動的に付加される。

# セクション名の命名規則

セクション名

### セクションベース名\_属性

| 属性 | 意味                         |  |
|----|----------------------------|--|
| N  | near データを格納                |  |
| F  | far データを格納                 |  |
| S  | #pragma SBDATA で指定された変数を格納 |  |
| E  | 偶数サイズのデータを格納               |  |
| 0  | 奇数サイズのデータを格納               |  |
| I  | 初期値を持つ変数の初期値を格納            |  |

セクションベース名

| data | bss | rom |
|------|-----|-----|
|------|-----|-----|

Code: R8Cコース

Date : Rev. 2. 20

Page: 18 of 22

例)



#### 【 セクション指示命令 】

セクションの先頭番地を 偶数番地へアライメントする

. SECTION セクション名 [,セクションタイプ, ALIGN]

| タイプ       | 内容                                |  |
|-----------|-----------------------------------|--|
| CODE      | ・プログラムを記述する領域を示す                  |  |
| (プログラム領域) | ・CODE タイプのセクションは、ROM 領域に配置すること    |  |
| DATA      | ・可変データを記述する領域を示す                  |  |
| (可変データ領域) | ・DATA タイプのセクションは、RAM 領域に配置すること    |  |
| ROMDATA   | ・プログラム以外の固定データを記述する領域を示す          |  |
| (固定データ領域) | ・ROMDATA タイプのセクションは、ROM 領域に配置すること |  |





R8Cファミリでは、SB相対アドレッシングを使用するとコード効率が向上する。 SBレジスタ値の設定、およびコンパイラに対するSBレジスタ値の定義はスタート アッププログラム内で行なう。

### ユーティリティ(utl30)によるSBDATA宣言

#### 機能

コンパイルオプション "-finfo" の指定で生成されるインスペクタ情報より、**使用頻度の高い変数(外部変数のみ)から順番に** "SBDATA宣言(#pragma SBDATA)" を行い、結果をファイルとして出力する。



```
/* #pragma SBDATA Utility */
/* SBDATA Size [255] */
#pragma SBDATA data1 /* size = (2) / ref = [ 3] */
#pragma SBDATA data2 /* size = (1) / ref = [ 2] */
#pragma SBDATA data3 /* size = (4) / ref = [ 1] */

:
/* End of File */

** End of File */
```

Code : <u>R8C⊐−ス</u> Date : <u>Rev. 2. 20</u> Page : <u>21 of 22</u>

#### 処理対象となる変数の型

• Bool, char, short, int, long, longlong

#### 処理対象外となる変数

- ・#pragma ADDRESS で宣言された変数
- ・#pragma ROM で宣言された変数
- ・#pragma SECTION で変更されたセクションに配置された変数 (-fsectionの指定で処理対象となる)

#### アセンブリ言語関数とリンクする場合

アセンブリ言語関数とリンクする場合、 utl30では**アセンブリ言語** ファイル中で記述されている ". SBSYM" で指定された変数については、 カウントしない。

したがって、C言語ファイル側でSB領域(256バイト)を全て使用している状態でアセンブリ言語ファイル内で ". SBSYM"の宣言がある場合は、utl30実行後の生成された結果に対してSB領域内(SBレジスタで示したアドレスから256バイトの範囲内)に入るよう調整が必要となる。

なおデータの使用頻度が "0" のときは、その変数がプログラム内で使用されていないことを示す。したがってこの場合、変数宣言を削除することによりメモリの使用量を削減できる。



SBDATA宣言&SPECIALページ関数宣言ユーティリティ(utl30)のオプションを以下に示す。

-sb30 SBDATA宣言を出力する。

-sp30 SPECIALページ関数宣言を出力する。(R8Cファミリでは指定

できない)

-o<ファイル名> SBDATA宣言、またはSPECIALページ関数宣言の結果を指定した

指定したファイルに出力する。

-fover\_write(-f0W) -o オプションで指定された出力ファイルに対して、強制的に

上書きする。

-all 全てのグローバル変数に対してSBDATA宣言、またはSPECIAL

ページ関数宣言する。

ーWstdout エラー及びウォーニングメッセージを標準出力に出力する。

ーfsection #pragma SECTIONで指定された変数および関数に対しても

SBDATA宣言、またはSPECIALページ関数宣言する。

#### (起動手順例)

> utl30 -sb30 sample.abs -o sbdata

└───── "sbdata. h"にSBDATA宣言結果を出力



### *第5章* スタートアッププログラム

- 5.1 役割と構成
- 5.2 プログラム例
- 5.3 スタック使用量の算出

#### 5.1 役割と構成

### スタートアッププログラムの構成と役割

- ◆ 広義的な意味で以下の処理がスタートアッププログラムとなる
  - ① MCUの動作環境の設定
  - ② C言語で使用するデータ領域の初期化
  - ③ 標準ライブラリの初期化
  - ④ メモリ管理関数使用時の初期化
  - ⑤ main関数の呼び出し
  - ⑥ 終了処理

(部分は必須)

- ◆ NC30でのスタートアッププログラムの役割
  - ① マイコンの初期化
  - ② スタック領域の確保と静的変数領域の初期化
  - ③ 割り込みベクタの設定
  - 4 main関数の呼び出し

Code:  $R8C \Rightarrow -X$  Date: Rev. 2. 20 Page: 1 of 13



□ #pragma entry 関数名 指定した関数の出入り口で、レジスタの退避/復帰を行わない指定

### サンプルスタートアッププログラムの変更

組み込むシステムに合わせて、以下を変更します

#### ルネサス統合開発環境上で設定

スタック(SP, ISP)サイズ、heapサイズの設定※

各セクションの配置と先頭アドレスの設定

※ プロジェクト生成時のみ。プロジェクト生成後の変更はユーザプログラム (cstartdef. h) で行う

#### ユーザプログラムで設定

システムクロックやCPU内部レジスタの設定(resetprg.c)

可変/固定割り込みベクタの設定(intprg.c、fvector.c)

Code: R8Cコース

Date : Rev. 2. 20

Page: 3 of 13

- ※ 以下については、HEWの新規プロジェクト作成時に指定が可能。
  - ① 割り込みスタック領域およびユーザスタック領域のサイズ定義
  - ② heap領域の使用の有無、およびheap領域のサイズ定義
  - ③ 標準入出力関数の使用の有無



上記のファイルを"High-performance Embedded Workshop"で自動生成します。

#### 5.2 プログラム例

```
resetprg.c
         #include "sfr_r825.h"
1.
         #include "typedefine.h"
2.
         #include "resetprg.h"
3.
         DEF_SBREGISTER;
6.
         extern _UINT
                        _stack_top,_istack_top
         #pragma entry start
7.
         void start(void);
8.
         extern void initsct(void);
9.
         extern void _init(void);
10.
         void exit(int)
11.
                       リセット解除後の
         void main(v
12.
                       プログラム開始位置
13.
         #pragma second program interrupt
14.
                                                             割り込みスタックポインタの設定
         void start(void)
15.
16
                                                             プロセッサモードレジスタなどのプロテクト
                       = &_istack_top
                                                   set inte
17.
                                                             されているレジスタの設定
                prcr = 0x02;
                                                 // change
18
                                                             (システムに応じて変更/追加する)
                pm0 = 0x00;
                                                 // set prod
19.
                prcr = 0x00;
                                                 // change p
20.
                                                              フラグレジスタの初期化
                                                 // set flag r
21.
                _flg_
                       = _F_value
         #if _STACKSIZE_ != 0
22.
                                                               ユーザスタックポインタの設定
                                                 \frac{1}{1} set user s
23.
                      = &_stack_top;
         #endif
24.
                                                              SBレジスタの初期値設定
                                                // 400H fixat
25.
                 \mathsf{sb}_{\mathtt{L}}
                        = 0 \times 400;
                     n = 0x00;
                intbh
                                                  / set variable vector's address
26.
                _asm("
                        ldc #(topof vector)&0FFFFh, INTBL");
27
28.
29.
                initsct();
                                                 <u>// ini</u>tl
                                                         統合開発環境で設定した可変割り込みベクタ
         #if _HEAPSIZE_ != 0
30.
                                                         の先頭アドレスを割り込みテーブルレジスタに
                                                 // initi
31.
                heap_init();
                                                         設定
         #endif
32.
         #if _STANDARD_IO_ != 0
33.
                                                 // initialize standard I/O
34.
                _init();
         #endif
35.
                                                 // initialize FB registe for debugger
                fb_=0;
36.
37.
                main();
                                                 // call main routine
38.
                exit(0);
                                                    call exit
39.
                            main関数の呼び出し
40.
41.
         void exit(int rc)
42.
43.
                while(1):
                                                 //infinite loop
44
45.
```

R8Cコース

Code:

Date: Rev. 2. 20 Page

5

of

13

#### resetprg.h 省略 \_UINT \_flg\_; \_UINT \_sb\_; 2. \_UINT \_fb\_; 3. \_UINT \*\_sp\_; 4 \_UINT \*\_isp\_; 5. \_UINT \*\_intbl\_; 6. \_UINT \*\_intbh\_; 7. start関数内でSBレジスタの 8. 値を変更した場合は、この値 asm(" .glb \_BankSelect¥n"¥ 9. #define DEF BANKSELECT も変更する。 BankSelect 10 \_asm(″\_\_.glb SB\_¥n"¥ #define DEF\_SBREGISTER 11. SB\_ 0400H") 12. 13. #if STACKSIZE != 0 14. 統合開発環境上でUseUser Stack をチェック 0x0080 #define \_\_F\_value 15. (ユーザスタックを使用)した場合は、Uフラグを #else 16. "1"としてユーザスタックポインタ(USP)と割り込 17. #define F value 0x0000 みスタックポインタ(ISP)の両方を使用する #endif 18. 19 統合開発環境上でUseUser Stack をチェック #if \_HEAPSIZE\_ != 0 20. (ユーザスタックを未使用)しなかった場合は、 21. //extern \_UBYTE \_far \* \_mbase; Uフラグを"0"として割り込みスタックポインタ extern \_UBYTE \_far \* \_mnext; 22. (ISP)のみを使用する 23. extern \_UDWORD \_msize; 以下省略

### cstartdef.h

プロジェクト生成後にスタックサイズを変更 したい場合は、この値を変更する

```
<del>//user</del> stack
          #define
                   _STACKSIZE
                                       0x80
1.
          #define _ISTACKSIZE
                                        0x80
2.
                                                  //interrupt stack
3.
          #define _HEAPSIZE_
                                       0x80
                                                  //heap size
         #define _STANDARD_IO_
                                          0
                                                  // use standard I/O (ex printf)
         #define _WATCH_DOG_
                                                  // When watchdog is made effective after reset.
5.
                                                   // here is set to 1.
```

Code: R8C¬¬¬¬ Date: Rev. 2. 20 Page 6 of 13

### initsct.c

```
#include "initsct.h"
1.
            void initsct(void);
2.
3.
            void initsct(void)
4.
5.
                     sclear("bss_SE","data","align");
sclear("bss_SO","data","noalign");
sclear("bss_NE","data","align");
6.
                                                                           near RAM領域(bssセクション)の初期化
7.
8.
                     sclear("bss_NO","data","noalign");
            #ifndef _NEAR_
10.
                   sclear_f("bss_FE","data","align");
sclear_f("bss_FO","data","noalign");
11.
                                                                           far RAM領域(bssセクション)の初期化
12.
                                                                            (R8C/Tinyでは未使用)
            #endif
13.
14.
                     // add new sections
                     // bss_clear("new section name");
15.
16.
                     scopy("data_SE","data","align");
scopy("data_SO","data","noalign");
scopy("data_NE","data","align");
scopy("data_NO","data","noalign");
17.
                                                                            near RAM領域 (dataセクション) の初期化
18.
19.
20.
            #ifndef _NEAR_
21.
                   scopy_f("data_FE","data","align");
22.
                   scopy_f("data_FO","data","noalign");
                                                                           far RAM領域(dataセクション)の初期化
23.
                                                                           (R8C/Tinyでは未使用)
            #endif
24.
            }
25.
```

Code: R8Cコース Date: Rev. 2. 20 Page 7 of 13

### initsct.h

```
#include "cstartdef.h"
1.
2.
        #pragma section program interrupt
        #if WATCH DOG != 1
3
                                                                 near RAM領域の初期値コピー
        #define scopy(X,Y,Z)
                             _asm(".initsct "X","Y","Z"¥n"¥
4.
                                                                 を行うマクロの定義(リセット解除
               ".initsct "X"I,rom"Y",noalign\n"\text{"}
5.
                                                                 後にウォッチドッグタイマを動作
                             #(topof "X"I)&0ffffH,A0Yn"¥
               mov.w
6.
                                                                 させない場合)
                             #00H,R1H\n"\x
               mov.b
7.
                             #(topof "X")&0ffffH,A1\u224n"\u224
8.
               ″mov.w
               ″mov.w
                             #sizeof
                                            "X",R3\n"\
9.
               "smovf.b");
10.
                                                                 near RAM領域の0クリアを行う
                              _asm(".initsct "X","Y","Z"\n"\
11.
        #define sclear(X,Y,Z)
                                                                 マクロの定義(リセット解除後に
               "mov.b
                             #00H,R0L\n"\x
12
                                                                 ウォッチドッグタイマを動作させ
                                             "X"),A1\u224n"\u224
                             #(topof
               ″mov.w
13.
                                                                 ない場合)
               ″mov.w
                             #sizeof
                                            "X",R3\n"\x
14.
               "sstr.b");
15.
        #else
16.
                                                                 リセット解除後にウォッチドッグタ
        #define scopy(X,Y,Z)
                              _asm(".initsct "X","Y","Z"¥n"¥
17.
                                                                 イマを動作させる場合のnearRAM
               ".initsct "X"I,rom"Y",noalign¥n"¥
18.
                                                                 領域の初期値コピーと0クリア処
                              "X"I,"X"");
19.
               "scopy
                                                                 理を行うマクロ定義
                              _asm(".initsct "X","Y","Z"\n"\u00e4
        #define sclear(X,Y,Z)
20.
               "N BZERO
21.
        #endit
22.
23.
           省略
24.
25.
        #if _WATCH_DOG_ == 1
26.
        #pragma ASM
27.
                             FROM_,TO_
28.
        scopy .macro
                                                          変数領域の初期化処理実行中に
                             #00.0DH
              mov.b
29
                                                          ウォッチドッグタイマをリフレッシュする
                             #0ffH,0DH
30.
              mov.b
                                                          処理のアセンブラマクロ定義(リセット
                             #0000H,R0
31.
              mov.w
                                                          解除後にウォッチドッグタイマを動作
              .local M1
32.
                                                          させる設定をした場合にのみ展開)
        M1:
33.
34.
              cmp.w
                             #sizeof TO_,R0
              mov.b
                             #0ffH,0DH
35.
36.
           省略
37.
38.
        M3:
39.
                             #(topof
                                            SECT )&0ffffH,A0
40.
              mov.w
                             R0.A0
41.
              add.w
                             #00H,[A0]
42.
              mov.b
43.
              add.w
                             #1H,R0
                             M1
              jmp
44.
        M2:
45.
              .endm
46
        #pragma ENDASM
47.
        #endif
48.
```

R8Cコース

Code:

Date: Rev. 2. 20

of

13

Page

### intprg.c

```
/ When you want to use BANK1 registers
2.
          // please define interrupt using /B swtich as follows.
3.
          // #pragma interrupt/B xxxx
4.
          //
          // BRK
                                   (software int 0)
6.
          #pragma interrupt
                                   _brk(vect=0)
7.
8.
          void _brk(void){ }
          // vector 1 reserved
9
          // vector 2 reserved
10.
          // vector 3 reserved
11.
          // vector 4 reserved
12
          // vector 5 reserved
13.
14.
          // vector 6 reserved
          // vector 7 reserved
15
          // timer RD (channel 0) (software int 8)
16.
          #pragma interrupt
                                   _timer_rd0(vect=8)
17.
          void _timer_rd0(void){ }
18.
                                                             割り込み関数の指定
19.
          // timer RD (channel 1) (software int 9)
20.
21.
          #pragma interrupt
                                    _timer_rd1(vect=9)
22.
          void _timer_rd1(void){
23.
          // timer RE
24
          #pragma interrupt
25.
                                     エントリ関数
26.
          void _timer_re(void){ }
          // vector 11 reserved
27.
28.
          // vector 12 reserved
                                   (software int 13)
29.
          // input key
                                   _input_key(vect=13)
          #pragma interrupt
30.
          void _input_key(void){ }
31.
32
          // A-D converter
                                   (software int 14)
33.
          #pragma interrupt
                                   _ad_converter(vect=14)
34.
          void _ad_converter(void){ }
35.
36.
37.
          // SSU IIC
                                   (software int 15)
38.
          #pragma interrupt
                                   _ssu(vect=15)
          void _ssu(void){ }
39.
          // vector 16 reserved
40.
41.
          #if defined (_STANDARD_IO_) && (defined(_FOUSB_) || defined(_E8_))
42.
          // uart0 can't be used
43.
          #else
44.
45.
          // uart0 trance
                                   (software int 17)
46.
          以下省略
47.
48.
```

Code: R8Cコース Date: Rev. 2. 20 Page 9 of 13

### fvector.c

```
#include "cstartdef.h"
2.
       #pragma sectaddress fvector,ROMDATA 0xffdc
       4.
5.
       #pragma interrupt/v _dummy_int
6.
                                      dummy int部分を割り込み関数名に変更する
       #pragma interrupt/v _dummy_int
7.
                                      [記述例] #pragma interrupt /v wdt_int
       #pragma interrupt/v _dummy_int
8.
                                     //address_match
       #pragma interrupt/v _dummy_int
9.
       #pragma interrupt/v _dummy_int
                                     //single_step
10.
11.
       #pragma interrupt/v _dummy_int
                                     //wdt
       #pragma interrupt/v _dummy_int
12.
       #pragma interrupt/v _dummy_int
13.
                                    「オプション機能選択レジスタ(OFFFFh番地)」の値設定部。
       #pragma interrupt/v start
14.
15.
                                    ※リセット解除後にウォッチドッグタイマをスタートさせる
       #if WATCH DOG != 0
16
                                      設定をする場合は、「オプション機能選択レジスタ」の
       _asm(".ofsreg 0FEH");
17.
                                      bit0 を '0' として設定する。
       #else
18.
                                     (マクロ名" WATCHDOG "は、cstartdef.hでディフォルト
       _asm(".ofsreg 0FFH");
19.
                                      '0'に定義されている)
       #endif
20.
21.
                    _asm(″ .id
22.
23.
       #pragma interrupt _dummy_int()
24.
       void _dummy_int(void){}
25.
                                  フラッシュメモリ書き換えの「IDコードチェック機能」使用時で、
                                  ".id"命令でIDコードを設定する場合は、このIDコードを変更する。
                                  デフォルトは、FFFFFFFFFFFFFh(コード未設定)で設定される。
  ダミー割り込み
```

※ IDコード(文字列/即値) 格納番地 = 0FFDFh, 0FFE3h, 0FFEBh, 0FFEFh, 0FFF3h, 0FFF7h, 0FFFBh

Code: R8C¬¬¬¬ Date: Rev. 2. 20 Page 10 of 13

#### 5.3 スタック使用量の算出

### スタックを使用するもの

- ① 局所変数領域(自動変数)
- ② 演算などで使用するテンポラリ領域
- ③ 関数への引数
- ④ 関数呼び出し時のリターンアドレス
- ⑤ 旧フレームポインタ(FBレジスタ)

Code: R8Cコース

Date : Rev. 2. 20

### 最大スタック使用量の算出方法



算出手順

#### <STEP1>

- ① 関数毎の最大スタック使用量を求める
- ② 関数の呼び出し関連を考慮し、 スタック消費量が最大となるパスを 求め、関数毎の最大スタック使用量の 総和を求める → 算出結果 A

#### <STEP2>

- ③ 割り込み関数毎の最大スタック使用量を求める
- ④ 最もスタックを消費している割り込み 関数を割り出す → 算出結果B
- ⑤ 多重割り込みを許可している場合は、 割り込みがネスティングした場合の 最悪値を求める → 算出結果 C
- ⑥ 算出結果A+B(またはC)がシステム 全体での最大スタック使用量となる

Code: R8Cコース

Date : Rev. 2. 20

Page: 12 of 13

NC30では、Renesas Call Walker により、自動的にシステム全体の 最大スタック使用量を算出することができる。

### Call Walkerによるスタック使用量の解析



Code : <u>R8C⊐ − ス</u> Date : <u>Rev. 2. 20</u> Page: <u>13 of 13</u>

Call Walkerは、High-performance Embedded Workshopから起動します。起動後、各関数のスタック使用量を算出し、結果をウィンドウに表示します。

#### 【処理手順】

- ① "-finfo"オプションを指定してビルド。
- ② High-performance Embedded Workshop から Call Walkerを起動し、以下のスタック使用量の自動 算出と表示を行う。
  - a. スタートアップルーチン "start()" から下の階層で使用する最大スタック使用量
  - b. 割り込み関数毎の最大スタック使用量
- ③ ②の a の値を『ユーザースタックの使用量』として、cstartdef. hファイル内の識別子 "\_\_STACKSIZE\_\_" の値を変更する。
- ④ 多重割り込みを禁止している場合は、②のb中の最も大きいサイズを『割り込みスタックの使用量』 として、cstartdef.hファイル内の識別子 "\_\_ISTACKSIZE\_\_"の値を変更する。 多重割り込みを許可している場合は、割り込みネスティング時の最大値を机上計算し、cstartdef.h ファイル内の識別子 "\_\_ISTACKSIZE\_"の値を変更する。
- ⑤ スタック領域のサイズ変更後にリビルドを行う。
- ※ Call Walker では、以下に示す関数については算出できないため、別途 算出して結果を加算してください。
  - ・再帰呼び出しされている関数
  - ・間接呼び出しにより呼び出されている関数
  - ・アセンブリ言語関数
  - ・asm関数から呼び出されている関数

### 第6章 R8Cファミリの割り込み制御

- 6.1 割り込みの動作と使用方法
- 6.2 INT割り込み

#### 6.1 割り込みの動作と使用方法

### R8C/25グループの割り込み要因

| ハードウェア割り込み |             |               |  |
|------------|-------------|---------------|--|
|            | 周辺I/O       |               |  |
|            | +-          | 入力            |  |
|            | A/D         | 変換            |  |
|            |             | UART0送信       |  |
|            |             | UART0受信       |  |
|            |             | UART1送信       |  |
|            | シリアルインタフェース | UART1受信       |  |
|            |             | チップセレクト付き     |  |
|            |             | クロック同期シリアルI/O |  |
|            |             | ✓I2Cバスインタフェース |  |
|            |             | タイマRA         |  |
|            |             | タイマRB         |  |
|            | タイマ         | タイマRD(チャネル0)  |  |
|            |             | タイマRD(チャネル1)  |  |
|            |             | タイマRE         |  |
|            | 外部端子        | ĪNT0∼ĪNT3     |  |
|            | 特別          | ŧ             |  |
|            | •           | ?ット           |  |
|            | ウォッチド       | ッグタイマ         |  |
|            |             | 止検出           |  |
|            |             | 、電圧監視2        |  |
|            |             | テップ(注1)       |  |
|            | アドレスブし      | ノイク(注1)       |  |
|            | アドレス一致      |               |  |

| ソフトウェア割り込み         |  |  |
|--------------------|--|--|
| BRK命令              |  |  |
| INT命令              |  |  |
| INTO命令(オーバフロー/0除算) |  |  |
| UND命令(未定義命令)       |  |  |

● ハードウェア割り込み

· 周辺I/O:マスカブル

特殊 : ノンマスカブル

● ソフトウェア割り込み: ノンマスカブル

注1: 開発サポートツール専用割込みのため、使用禁止。

 Code :
 R8C⊐−ス
 Date : Rev. 2. 20
 Page: 1 of 17

#### ノンマスカブル割り込み

割り込み許可フラグ(1フラグ)による割り込みの許可および割り込み優先レベルによる割り込み優先順位の変更不可

#### マスカブル割り込み

割り込み許可フラグ(1フラグ)による割り込みの許可および割り込み優先レベルによる割り込み優先順位の変更可

#### 固定ベクタと可変ベクタ

特殊割り込みとソフトウエア割り込みは「固定ベクタ」に、周辺1/0割り込みは可変ベクタにそれぞれ割り込み要求受け付け後の飛び先アドレスを格納する。

# 固定ベクタテーブル

1ベクタは4バイトで構成され、各ベクタの最上バイトは「IDコード格納領域」となっている。



Code:  $R8C \supset -X$  Date: Rev. 2. 20 Page: 2 of 17

# 可変ベクタテーブル

可変ベクタテーブルは、割り込みテーブルレジスタ (INTB) の内容で示された値を先頭アドレスとする 256バイトの割り込みベクタテーブル。ベクタテーブルは全メモリ空間(SFR領域を除く)の任意の空間に配置 が可能。各ベクタは4バイトで構成され、0~63までのソフトウェア割り込み番号が割り付けられている。



Code:  $R8C \supset -X$  Date: Rev. 2. 20 Page: Rev. 2. 20



# 割り込み要因とベクタ番地

(R8C/25グループ)

| 優先<br>レベル | 割り込み<br>番号 | 割り込み要因                                       | ベクトル番地 ※1          | フラグに<br>よるマスク |
|-----------|------------|----------------------------------------------|--------------------|---------------|
| 1         | _          | リセット                                         | OFFFCH~OFFFFH (固定) | 不可            |
| 2         | -          | アドレスブレイク ※2                                  | 0FFF4H~0FFF7H(固定)  | 不可            |
| 3         | -          | ウォッチドッグタイマ、<br>発振停止検出、電圧監視1,2                | 0FFF0H~0FFF3H(固定)  | 不可            |
| 5         | -          | シングルステップ ※2                                  | OFFECH~OFFEFH(固定)  | 不可            |
| 6         | -          | アドレス一致                                       | OFFE8H~OFFEBH(固定)  | 不可            |
|           | 0          | BRK命令                                        | <b>0∼</b> +3       | 不可            |
|           | 1~7        | (予約)                                         | +4 <b>~</b> +28    | _             |
|           | 8          | タイマRD(チャネル0)                                 | +32~+35            | 可             |
|           | 9          | タイマRD(チャネル1)                                 | +36~+39            | 可             |
|           | 10         | タイマRE                                        | +40~+43            | 可             |
|           | 11~12      | (予約)                                         | +44~+51            | _             |
|           | 13         | キー入力                                         | +52~+55            | 可             |
|           | 14         | A/D変換                                        | +56~+59            | 可             |
|           | 15         | チップセレクト付きクロック<br>同期形シリアルI/0<br>/I2Cバスインタフェース | +60~+63            | 可             |
|           | 16         | (予約)                                         | +64~+67            | 可             |
|           | 17         | UART0送信                                      | +68~+71            | 可             |
| 4         | 18         | UART0受信                                      | +72 <b>~</b> +75   | 可             |
|           | 19         | UART1送信                                      | +76 <b>~</b> +79   | 可             |
|           | 20         | UART1受信                                      | +80~+83            | 可             |
|           | 21         | TNT2                                         | +84~+87            | 可             |
|           | 22         | タイマRA                                        | +88~+91            | 可             |
|           | 23         | (予約)                                         | +92 <b>~</b> +95   | _             |
|           | 24         | タイマRB                                        | +96~+99            | 可             |
|           | 25         | TNT1                                         | +100~+103          | 可             |
|           | 26         | TNT3                                         | +104~+107          | 可             |
|           | 27         | (予約)                                         | +108~+111          | _             |
|           | 28         | (予約)                                         | +112~+115          | _             |
|           | 29         | TNTO                                         | +116~+119          | 可             |
|           | 30         | (予約)                                         | +120~+123          | -             |
|           | 31         | (予約)                                         | +124~+127          | _             |
|           | 32         |                                              | +128~+131          |               |
|           | ~          | INT命令                                        | ~                  | 不可            |
| ソフト       | 63         |                                              | +252 <b>~</b> +255 |               |
| ウェア       | _          | BRK命令 ※3                                     | 0FFE4H~0FFE7H(固定)  | 不可            |
| 割り込み      | -          | INTO命令<br>(オーバフロー/O除算)                       | 0FFE0H~0FFE3H(固定)  | 不可            |
|           | _          | UND命令(未定義命令)                                 | OFFDCH~OFFDFH(固定)  | 不可            |

※1: INTBレジスタが示すアドレスからの相対アドレス値。 ※2: 開発サポートツール専用割り込みのためユーザは使用禁止。 ※3: OFFE7H番地の内容が "FFH" の場合にのみ可変ベクタとなる。

Code : <u>R8C⊐−ス</u> Date : <u>Rev. 2. 20</u> Page : <u>5 of 17</u>

# 割り込み受け付け条件

- ① 割り込み要求ビット(割り込み制御レジスタのbit3) = 1 (要求あり)
- ② IPL < 発生した割り込みの割り込み優先レベル (割り込み制御レジスタのbit0~bit2)
- ③ **割り込み許可フラグ(Iフラグ) = 1**(割り込み許可状態)



Code: R8Cコース

Date : Rev. 2. 20

Page: 6 of 17

②、③はユーザがプログラムで設定し、①はハードウェアによって セットされる。

割り込み許可フラグ(Iフラグ)

マスカブル割り込みの禁止/許可を制御する。

FSET | ; l=1で割り込み許可 FCLR | ; l=0で割り込み禁止

プロセッサ割り込み優先レベル(IPL)

レベル0~レベル7でプロセッサ割り込み優先レベルを指定。 割り込み要求があった割り込みの優先レベルが、IPLより大き い場合にその割り込みを受け付ける。

# 割り込み制御レジスタの構成

(1) INTi以外の割り込み制御レジスタ(注2)  $(i = 0 \sim 3)$ 



シンボル アドレス リセット時 TREIC 0044H番地 XXXXXX000R KLIPTC 0040H番地 XXXXX000R 004EH番地 XXXXX000B ADIC SOTIC 0051H番地 XXXXX000B SORIC 0052H番地 XXXXX000B S1TIC 0053H番地 XXXXX000B S1RIC 0054H番地 XXXXX000B 0056H番地 TRAIC XXXXX000B 0058H番地 XXXXX000B TRBIC 0048H番地 XXXXX000B TRD11C 0049H番地 XXXXX000B SSUIC/IICIC <sup>(注3)</sup> 004FH番地 XXXXX000B

|   | ビット名                                             | 機能                                                                                                            | R | W         |
|---|--------------------------------------------------|---------------------------------------------------------------------------------------------------------------|---|-----------|
| - | 割り込み優先レベル選択<br>ビット<br>/ILVL0,1,2                 | 000: レベル0 (割り込み禁止)<br>001: レベル1<br>010: レベル2<br>011: レベル3<br>100: レベル4<br>101: レベル5<br>110: レベル6<br>111: レベル7 | 0 | 0         |
|   | 割り込み要求ビット(注4)<br>/IR                             | 0:割り込み要求なし<br>1:割り込み要求あり                                                                                      | 0 | O<br>(注1) |
|   | - 何も配置されていない。書き込む場合、"0"を書き込む。読<br>み出した場合、その値は不定。 |                                                                                                               |   | -         |

- 注1. "0"だけ書き込み可("1"を書き込まないこと)
- 注2. 割り込み制御レジスタの変更は、そのレジスタに対応する割り込み要求が発生しない箇所で行うこと。
- 注3. PMRレジスタのIICSELビットで選択。
- 注4. TRDOIC, TRD1IC, SSUIC/IICICレジスタの場合は、読み出しのみで、書き込みは不可。

#### (2) INTi割り込み制御レジスタ(注2)

 $(i = 0 \sim 3)$ 



- 注1. "0"だけ書き込み可("1"を書き込まないこと)
- 注2. 割り込み制御レジスタの変更は、そのレジスタに対応する割り込み要求が発生しない箇所で行うこと。 注3. 外部入力許可レジスタのTNTO入力極性選択ビットが"1"(両エッジ)の場合、極性切り替えビット (POLビット)を"0"(立ち下りエッジを選択)にすること。
- 注4. 極性切り替えビット(POLビット)を変更すると割り込み要求ビットが"1"になる場合があるため、変更後に割り込み要求ビットを"0"にする。

Code: <u>R8Cコース</u> Date : Rev. 2. 20 7 of 17

# 割り込み受け付けタイミング



#### < 例 外 >

以下の命令を実行中に割り込みが発生した場合、命令実行途中で割り込み要求が受け付けられる。

- ① ストリング転送命令 (SMOVF, SMOVB, SSTR)
- ② 積和演算命令 (RMPA)



※ アドレス一致割込み、シングルステップ割込みは21サイクル

Code: R8Cコース

Date : Rev. 2. 20

# ハードウェア割り込み優先レベル

#### 優先順位

| 高             | INT3                   |
|---------------|------------------------|
| <b>\</b>      | タイマRB                  |
|               | タイマRA                  |
|               | INT0                   |
|               | INT1                   |
|               | UART1受信                |
|               | UART0受信                |
|               | A/D変換                  |
|               | タイマRE                  |
|               | タイマRD0                 |
|               | INT2                   |
|               | UART1送信                |
|               | UART0送信                |
|               | SSU/I <sup>2</sup> Cバス |
|               | キー入力                   |
| <b>,</b><br>£ | タイマRD1                 |
| _             |                        |

優先順位

リセット
アドレスブレイク
ウォッチドッグタイマ
発振停止検出
電圧監視1,電圧監視2

周辺I/0
シングルステップ
アドレス一致

低

Code :  $R8C \neg \neg \neg \triangle$  Date : Rev. 2. 20 Page : 9 of 17

### 割り込みシーケンス

- ① 0000H番地を読み込み、割り込み情報(割込み番号など)を取得する。その後、受け付けた割込みの割り込み要求ビットを"0"にする。
- ② FLGレジスタの内容をCPU内部の一時レジスタに退避する。
- ③ FLGレジスタの U, I, Dフラグをクリアする。 (ただし Uフラグについては、ソフトウェア割り込み番号32~63のINT命令を実行した 場合は変化しない。)
  - ②の動作により、
    - ・スタックポインタは強制的に割り込みスタックポインタ (ISP) に切り替わる。 (ただし、ソフトウェア割り込み番号32~63のINT命令を実行した場合は、割り込み 発生時のスタックポインタ (ISPまたはUSP) を使用する。)
    - ・多重割り込みは禁止となる。
    - ・シングルステップ割り込みは禁止となる。
- ④ CPU内部の一時レジスタ (FLGを退避しておいたレジスタ) とプログラムカウンタの内容をスタック領域(割り込みスタック/ユーザスタック)に退避する。
- ⑤ プロセッサ割り込み優先レベル(IPL)に受け付けた割り込みの割り込み優先レベルを 設定する。
- ⑥ 割り込みベクタに設定された割り込みルーチンの先頭アドレスをプログラムカウンタに 転送する。

Code : <u>R8C⊐−ス</u> Date : <u>Rev. 2. 20</u> Page: <u>10 of 17</u>

#### 割り込み受付時のIPLの変化

| 割り込み要因                                     | 設定されるIPLの値      |
|--------------------------------------------|-----------------|
| ウォッチドッグタイマ、発振停止検出、<br>電圧監視1、電圧監視2、アドレスブレイク | 7               |
| リセット                                       | 0               |
| 周辺I/O                                      | 受け付けた割り込みの優先レベル |
| ソフトウエア割り込み、<br>アドレス一致、シングルステップ             | 変化しない           |

# 割り込み要求受け付け後のスタックと フラグレジスタの状態

周辺I/0割込み発生時 または ソフトウェア割り込み番号 0~31のINT命令実行時

(割り込み要求受け付け後のスタックの状態)
割り込みスタック領域
PCF位
PC上位
FLG下位
FLG上位
FLG上位

「TLG上位
「TLGL上位
「TLGLー位
「TLGLー

ソフトウェア割り込み番号 32~63のINT命令実行時



Code : <u>R8C⊐−ス</u> Date : <u>Rev. 2. 20</u> Page: <u>11 of 17</u>

割り込みからの復帰

" REIT " 命令を実行することで、スタックに退避していた<u>戻り先番地とFLGレジスタの内容</u>が、それぞれ**PC**、 **FLG**レジスタに復帰し、割り込み要求受け付け前に実行していたプログラムに戻る。

# タイマRD、チップセレクト付クロック同期形シリアルI/O、I<sup>2</sup>Cバスインタフェース割り込みの割り込み要求

タイマRD(チャネル0, チャネル1)、チップセレクト付クロック同期形シリアルI/O、およびI2Cバスインタフェースの割り込み要求については、それぞれ複数の割り込み要求要因を持っており、それらの論理和が割り込み要求となる。

#### 【 タイマRD チャネルi(i = 0~1)の例 】



IMFA: インプットキャブチャ/コンペア一致フラグA IMI
IMFB: インプットキャブチャ/コンペア一致フラグB IMI
IMFC: インプットキャブチャ/コンペア一致フラグC IMI
IMFD: インプットキャブチャ/コンペア一致フラグD IMI

OVF:オーバフローフラグ UDF:アンダフローフラグ IMIEA: インプットキャブチャ/コンペアー 致割り込み許可ビットA IMIEB: インプットキャブチャ/コンペアー 致割り込み許可ビットB IMIEC: インブットキャブチャ/コンペアー 致割り込み許可ビットC IMIED: インブットキャブチャ/コンペアー 致割り込み許可ビットD OVIE: オーバフロー/アンダフロー割り込み許可ビット

Code: R8C = -2 Date: Rev. 2. 20 Page: Rev. 2. 20





0000 : <u>NOVE 77.</u> Duco : <u>NOT: 2: 20</u>

スタックポインタが1つしかないマイコンの場合、割り込みハンドラで消費するスタックサイズを各タスクごとに確保しておく必要がある。これに対しスタックポインタが2本あるR8C/Tinyの場合は、割り込みが発生するとスタックポインタが自動的に割り込みスタックに切り替

わるため、各タスクで使用するスタックをユーザスタック領域として

おくことで、タスク毎にハンドラが消費する分を確保しておく必要がなくなり、システム全体のRAM使用量を削減できる。

### 6.2 INT割り込み

INT割り込み 要求ビット

# INTi割り込み

INTi端子から入力されるエッジにより発生する割り込み。INTi端子からの信号を直接入力するか、デジタルフィルタを介して入力するかを選択できる



Code:  $R8C \neg \neg \neg \triangle$  Date: Rev. 2. 20 Page: 15 of 17

割り込み要求受け付け またはプログラムで"O"にする

INTi割り込みはINTi端子に入力される信号のエッジにより発生する割り込み。R8C/25では、INTO~INT3割り込みの4つがある。

### INTi割り込み 関連レジスタ(1)

#### 外部入力許可レジスタ



注1. INTiPLビットを"1"(両エッジ)にする場合、INTiICレジスタのPOLビットを"0"(立ち下がり

注2. INTiPLビットを変更すると、INTiICレジスタのIRビットが"1"(割り込み要求あり)になることがあります。

Code : <u>R8C⊐−ス</u> Date : <u>Rev. 2. 20</u> Page: <u>16 of 17</u>

#### \_\_\_ INTi割り込み

INTi端子を使用する場合は、該当するポートの方向を必ず入力方向にすること。

### INTi割り込み 関連レジスタ(2)

#### INT入力フィルタレジスタ



Code : <u>R8C⊐−ス</u> Date : <u>Rev. 2. 20</u> Page : <u>17 of 17</u>

### 第7章 割り込みプログラムの記述

- 7.1 割り込みを使うには
- 7.2 スタートアッププログラム
- 7.3 割り込みの初期化
- 7.4 割り込み関数

#### 7.1 割り込みを使うには

# 割り込みを使うには

- 1. 割り込みベクタの設定
  - ◆ 可変割り込みベクタテーブルの配置アドレスを設定 → ルネサス統合開発環境上で行う
  - ◆ 割り込みベクタに関数の先頭アドレスを設定
- 2. 割り込みの許可
  - ◆ 使用する割り込みの割り込み優先レベル設定
  - ◆ 割り込み許可フラグ(I)の許可
    - → スタートアッププログラム(resetprg.c)内、 あるいはインラインアセンブルにより許可
- 3. 割り込み関数の作成と割り込み関数指定
  - ◆ プリプロセスコマンドによる割り込み関数の指定

Code:  $R8C \supset -Z$  Date: Rev. 2. 20 Page: 1 of 9

### 7.2 スタートアッププログラム



可変ベクタの先頭アドレス設定は、ルネサス統合開発環境上で行う。

# 固定ベクタへの関数登録

#include "vector.h" 1. 2. #pragma sectaddress fvector,ROMDATA Fvectaddr #pragma interrupt/v \_dummy\_int //udi 3. 4. #pragma interrupt/v \_dummy\_int //over\_flow #pragma interrupt/v \_dummy\_int //brki 5. 6. #pragma interrupt/v \_dummy\_int //address\_match 7. #pragma interrupt/v dummy int //single step \_wdt\_int .glb 8. #pragma interrupt/v wdt\_int //wdt .lword \_wdt\_int 9. #pragma interrupt/v \_dummy\_int //reserved に展開される 10. #pragma interrupt/v \_dummy\_int //reserved 割り込み関数の #pragma interrupt/v start 11. 先頭アドレス登録 12. \_asm(" .ofsreg 0FFH"); 13. #pragma interrupt \_dummy\_int() void dummy int(void){ } 14. ダミー割り込み関数

Code:  $R8C \neg \neg \neg \triangle$  Date: Rev. 2. 20 Page: 3 of 9

※ 固定ベクタに設定した割り込み関数の実体定義で、必ず "#pragma interrupt" 指定を行うこと。

記述例)

#pragma INTERRUPT wdt\_int

```
void wdt_int(void)
{
割り込み処理
:
```

# 可変ベクタへの関数登録

```
void int_func(void); エントリ関数から呼び出す : 関数のプロトタイプ宣言 : #pragma interrupt _intO(vect=29)
void _intO (void) 割り込みエントリ関数

int_func(); 実処理
} :
```

Code : <u>R8C⊐−ス</u> Date : <u>Rev. 2. 20</u> Page : <u>4 of 9</u>

※ 可変ベクタへの割り込み関数の先頭アドレス設定については、スタートアップ プログラムのintprg.c内で、使用するグループの周辺機能割り込みが全て 「エントリ関数」として登録されている。

したがって、ユーザはエントリ関数内で実処理を呼び出すだけでよい。

"#pragma interrupt" 指定の詳細については、後述。

### 7.3 割り込みの初期化

# 割り込み優先レベルの設定

Code:  $\underline{R8C} \rightarrow -\underline{\lambda}$  Date:  $\underline{Rev. 2. 20}$  Page:  $\underline{5 \text{ of } 9}$ 

#### 7.4 割り込み関数



Code:  $R8C \supset -Z$  Date: Rev. 2. 20 Page: 6 of 9

NC30では、#pragma INTERRUPTを使用することにより、割り込み処理を通常の関数と同様に記述できる。

#### [書式]

- ① #pragma INTERRUPT [/B:/E:/V] 割り込み処理関数名
- ② #pragma INTERRUPT [/B:/E] 割り込みベクタ番号 割り込み処理関数名
- ③ #pragma INTERRUPT [/B : /E] 割り込み処理関数名(vect=割り込みベクタ番号)[]内は省略可能
- ※ /Vの指定は、固定割り込みベクタに関数の先頭アドレスを設定するときのみ 指定が可能。

### 割り込み関数の宣言(可変ベクタの割り込み指定)

#### 割り込み処理関数の宣言

#pragma INTERRUPT ベクタ番号 割り込み関数名 #pragma INTERRUPT 割り込み関数名(vect=ベクタ番号)



効果

- 可変ベクタテーブルを自動的に生成
- 指定したベクタ番号の領域に関数の 先頭アドレスを設定

Page:7 of 9 Code: R8Cコース Date: Rev. 2. 20



**– 展開イメージ –** .section program .glb \_intr .glb \_int\_func rvector 31, \_intr \_intr: pushm R0, R1, R2, R3, A0, A1, FB int func jsr R0, R1, R2, R3, A0, A1, FB popm reit

割り込み応答の高速化

### レジスタバンク切り替えによるレジスタの退避/復帰指定 レジスタバンク切り替えを使用する割り込み関数の指定 #pragma INTERRUPT /B 割り込み関数名 記述例 展開イメージ void intr( void ) ; . section program #pragma INTERRUPT /B intr .glb \_intr レジスタバンクを void intr( void ) \_intr: 0→1に切り替え fset В 割り込み処理 割り込み処理 効果 reit命令により、 レジスタバンクが reit -レジスタバンク切り替えによる 1→0に復帰

Code:  $\underline{R8C} = -\underline{\lambda}$  Date:  $\underline{Rev. 2. 20}$  Page:  $\underline{8 \text{ of } 9}$ 

※ メインプログラム内でレジスタバンク0,1を共に使用している場合、 および多重割り込みを許可している場合は、レジスタバンク切り 替えによるレジスタの退避・復帰は不可。



### 多重割り込みを許可する割り込み関数の指定

#### 多重割り込み許可指定

#pragma INTERRUPT /E 割り込み関数名

```
記述例
void intr(void);
#pragma INTERRUPT /E intr

void intr(void)
{
割り込み処理
:
}
```

### 効果

関数の入口で割り込み許可 フラグ(Iフラグ)をセットし、 多重割り込みを許可する



Code:  $R8C \supset -X$  Date: Rev. 2. 20 Page: 9 of 9

#pragma INTERRUPT 指定において、'/B' と '/E' の同時指定はできない。

### 第8章 R8C/25グループの内蔵周辺機能

- 8.1 プログラマブル入出カポート
- 8.2 タイマ
- 8.3 ウォッチドッグタイマ
- 8.4 シリアルインタフェース
- 8.5 A/Dコンバータ
- 8.6 フラッシュメモリ

### R8C/25グループの内蔵周辺機能

- 入出力ポート:44本(うち3本は入力専用ポート、LED駆動用ポート8本あり)
- 8ビットタイマ: 2ch(タイマRA、タイマRB)
  - ◆ タイマモード(タイマRA, タイマRB)
  - ◆ パルス出力モード(タイマRAのみ)
  - ◆ パルス幅/周期測定モード(タイマRAのみ)
  - ◆ イベントカウンタモード(タイマRAのみ)
  - → プログラマブル波形発生モード(タイマRBのみ)
  - ◆ プログラマブルワンショット/ウエイトワンショット発生モード(タイマRBのみ)
- 16ビットタイマ: 2ch(タイマRD)
  - ◆ タイマモード(インプットキャプチャ、アウトプットコンペア機能付き)
  - ◆ PWMモード
  - ◆ リセット同期PWMモード
  - ◆ 相補PWMモード
  - ◆ PWM3モード
- リアルタイムクロック:1ch(タイマRE)
  - ◆ コンペアマッチ機能付き
- ウォッチドッグタイマ:1ch(リセットスタート機能あり)
- シリアルインタフェース: 2ch
  - ◆ クロック同期形/非同期形選択可
- A/Dコンバータ:1回路(アナログ入力端子:12本、分解能:10ビット)
- クロック同期形シリアルインタフェース:1ch
  - ◆ 12Cバスインタフェース/チップセレクト付クロック同期形シリアル1/0を選択
- LINモジュール:ハードウェアLIN 1ch(タイマRA、UARTOを使用)

Code: R8C = -2 Date: Rev. 2. 20 Page: 1 of 63

#### 8.1 プログラマブル入出力ポート

# 入出力ポートの制御

ポートPi方向レジスタ(i=0~4、6) (注1、2)

| b7 b6 b5 b4 b3 b2 b1 b0 |             |              |                           |    |
|-------------------------|-------------|--------------|---------------------------|----|
|                         | シンボル        | アドレス         | リセット後の値                   |    |
|                         | PDO (注3)    | 00E2h番地      | 00h                       |    |
|                         | PD1         | 00E3h番地      | 00h                       |    |
|                         | PD2         | 00E6h番地      | 00h                       |    |
|                         | PD3         | 00E7h番地      | 00h                       |    |
|                         | PD4         | 00EAh番地      | 00h                       |    |
|                         | PD6         | 00EEh番地      | 00h                       |    |
|                         | ビット<br>シンボル | ビット名         | 機能                        | RW |
|                         | PDi_0       | ポートPi_0方向ビット |                           | RW |
|                         | PDi_1       | ポートPi_1方向ビット |                           | RW |
|                         | PDi_2       | ポートPi_2方向ビット | 0:入力モード                   | RW |
|                         | PDi_3       | ポートPi_3方向ビット | (入力ポートとして機能)<br>1:出力モード   | RW |
|                         | PDi_4       | ポートPi_4方向ビット | 1:四ガモート<br>  (出カポートとして機能) | RW |
|                         | PDi_5       | ポートPi_5方向ビット |                           | RW |
|                         | PDi_6       | ポートPi_6方向ビット |                           | RW |
|                         | PDi_7       | ポートPi_7方向ビット |                           | RW |

- 注1. PDOレジスタは、PRCRレジスタのPRC2ビットを "1" (書き込み許可)にした次の命令で書いてください。
- 注2. PD3レジスタのPD3\_4~PD3\_6ビットは何も配置されていません。 PD3\_4~PD3\_6ビットに書く場合、"0"(入力モード)を書いてください。読んだ場合、その値は不定です。
- 注3. PD4レジスタの $PD4_0 \sim PD4_4$ ビット、 $PD4_6$ ビットと $PD4_7$ ビットは何も配置されていません。 PD4レジスタの $PD4_0 \sim PD4_4$ ビット、 $PD4_6$ ビットと $PD4_7$ ビットに書く場合、 "0" (入力モード)を書いてください。読んだ場合、その値は不定です。

ポートPi レジスタ (i=0~4、6) (注1、2)



- 注1. P3レジスタの $P3_4 \sim P3_6$ ビットは何も配置されていません。  $P3_4 \sim P3_6$ ビットに書く場合、 "0" ("L" レベル)を書いてください。読んだ場合、その内容は不定です。
- 注2. P4レジスタの $P4_0$ ~ $P4_4$ ビットは何も配置されていません。  $P4_0$ ~ $P4_4$ ビットに書く場合、 "0" ("L" レベル)を書いてください。読んだ場合、その内容は不定です。

Code :  $R8C \neg \neg \neg A$  Date : Rev. 2. 20 Page : 2 of 63



ポートは方向レジスタにより1ビット単位で入出力を設定できる。

#### ■ポートの機能

■ポートの入出力

ポート端子に複数の機能が割り付けられている場合は、使用する 周辺機能により端子機能が切り替わる。

#### ■周辺機能の入力端子として使用する場合

周辺機能の入力端子として使用する場合、対応するポートの方向 レジスタを「入力」に設定すること。

# プルアップ制御レジスタ

#### プルアップ制御レジスタ0

| b7 | b6 b | 5 b4 | b3 t | b2 b | 1 b0 | シンボル<br>PURO | アドレス<br>00FCh番地          | リセット後の値<br>0000000b |    |
|----|------|------|------|------|------|--------------|--------------------------|---------------------|----|
|    |      |      |      |      |      | ビットシンボル      | ビット名                     | 機能                  | RW |
|    |      |      |      | Н    | L    | PU00         | P0_0~P0_3のプルアップ(注1)      |                     | RW |
|    | П    |      |      |      |      | PU01         | P0_4~P0_7のプルアップ(注1)      |                     | RW |
|    | П    |      |      | L    |      | PU02         | P1_0~P1_3のプルアップ(注1)      |                     | RW |
|    | П    |      | _    |      |      | PU03         | P1_4~P1_7のプルアップ(注1)      | 0:プルアップなし           | RW |
|    | П    | L    |      |      |      | PU04         | P2_0~P2_3のプルアップ(注1)      | 1:プルアップあり           | RW |
|    |      |      |      |      |      | PU05         | P2_4~P2_7のプルアップ(注1)      |                     | RW |
|    | L    |      |      |      |      | PU06         | P3_0、P3_1、P3_3のプルアップ(注1) |                     | RW |
| L  |      |      |      |      |      | PU07         | P3_4~P3_5、P3_7のプルアップ(注1) |                     | RW |

注1. このビットが "1" (プルアップあり)で、かつ方向ビットが "0" (入力モード)のとき端子がプルアップされます。

#### プルアップ制御レジスタ1



注1. このビットが"1" (プルアップあり)で、かつ方向ビットが"0" (入力モード)のとき端子がプルアップされます。

Code : <u>R8C⊐−ス</u> Date : <u>Rev. 2. 20</u> Page : <u>4 of 63</u>

入力ポートに設定されているポートに対してのみプルアップ抵抗が有効になる。

プルアップ抵抗値 : 平均 50kΩ(Vcc=5V時)

% Vcc=5V時: 30kΩ  $\leq$  Rpullup  $\leq$  167kΩ

# ポートP2駆動能力制御



※ 全端子の総和:最大80mA(平均出力)

Code : <u>R8C⊐−ス</u> Date : <u>Rev. 2. 20</u> Page: <u>5 of 63</u>

#### ポートP2駆動能力制御レジスタ



注1. Highレベル、Lowレベルともに駆動能力を高くする。

#### 8.2.1 タイマRA



1 480 · NOT - 21

タイマRAは、8ビットのプリスケーラとタイマで構成され、それぞれ リロードレジスタを1つもつ。

タイマカウント値(プリスケーラ×カウンタ)算出方法

(n+1)(m+1) = 割り込み発生間隔(s)×カウントソースの周波数(Hz)

n:プリスケーラ値(TRAPREレジスタ設定値)

m:タイマ値(TRAレジスタ設定値)

例) 2ms周期で割り込みを発生させる(XINクロック20MHz時で、 カウントソースとしてXINクロックの2分周(f2)を選択した場合)

$$(n+1) (m+1) = 2 \times 10^{-3} \times 10 \times 10^{6}$$

$$= 20 \times 10^{3}$$

$$= 200 \times 100$$
∴ n = 200-1

m = 100-1



Code : <u>R8C⊐−ス</u> Date : <u>Rev. 2. 20</u> Page: <u>7 of 63</u>

タイマRAはプリスケーラと、タイマ(プリスケーラのアンダフローをカウントする 狭義のタイマ)を持ち、それぞれにリロードレジスタとカウンタがあります。

プリスケーラやタイマに書き込む場合、リロードレジスタとカウンタの両方に値が書き込まれます。この際、プリスケーラのリロードレジスタからカウンタへはカウントソースに同期して値を転送しますが、タイマのリロードレジスタからカウンタへはプリスケーラのアンダフローに同期して値を転送します。

このため、カウント中にプリスケーラやタイマに書き込みを行っても、実行後すぐにはタイマRAのリロードレジスタ、およびカウンタの値が更新されませんので、注意してください。

# タイマRA関連レジスタ(1)

タイマRAモードレジスタ (注1)

| b7 b6 b5 b4 b3 b2 b1 b0 |             |                               |                                                                             |    |
|-------------------------|-------------|-------------------------------|-----------------------------------------------------------------------------|----|
|                         | シンボル        | アドレス                          | リセット後の値                                                                     |    |
|                         | TRAMR       | 0102h番地                       | 00h                                                                         |    |
|                         | ビット<br>シンボル | ビット名                          | 機能                                                                          | RW |
|                         | TMOD0       | ビット                           | b2 b1 b0<br>0 0 0 : タイマモード<br>0 0 1 : パルス出力モード                              | RW |
|                         | - TMOD1     |                               | 0 1 0 : イベントカウンタモード<br>0 1 1 : パルス幅測定モード<br>1 0 0 : パルス周期測定モード<br>1 0 1 : ヿ | RW |
|                         | TMOD2       |                               | 1                                                                           | RW |
|                         | —<br>(b3)   | 何も配置されていない。<br>書く場合、"0"を書く。読ん | ・<br>・だ場合、その値は"0"。                                                          | _  |
|                         | TCK0        | - ' '                         | b6 b5 b4<br>0 0 0 : f1<br>0 0 1 : f8                                        | RW |
|                         | TCK1        |                               | 0                                                                           | RW |
|                         | TCK2        |                               | 1 0 1 :                                                                     | RW |
|                         | TCKCUT      | - , :                         | 0:カウントソース供給 1:カウントソース遮断                                                     | RW |

注1. TRACRレジスタのTSTARTビットとTCSTFビットがともに"0" (カウント停止)のときに変更する。

#### タイマRA制御レジスタ (注4)



注1. カウント動作中にカウントソースを切り替えないでください。カウントソースを切り替えるときは、タイマのカウントを停止してください。

Code : <u>R8C⊐ − ス</u> Date : <u>Rev. 2. 20</u> Page : <u>8 of 63</u>

# タイマRA関連レジスタ(2)

#### タイマRA I/O制御レジスタ



#### タイマRAプリスケーラレジスタ



#### タイマRAレジスタ



注1. TRACRレジスタのTSTOPビットに"1"を書くとTRAレジスタは"FFh"になります。

Code:  $R8C \supset -Z$  Date: Rev. 2. 20 Page: 9 of 63

# タイマモード

内部で生成されたカウントソースをカウントし、カウンタがアンダフローするごとに割り込み要求を発生させる。

| 項目                   | 仕 様                                                                          |
|----------------------|------------------------------------------------------------------------------|
| カウントソース <sup>※</sup> | f1, f2, f8, fOCO, fC32                                                       |
| 分周比                  | 1/(n+1)(m+1) n:TRAPREレジスタ設定値、m:TRAレジスタ設定値                                    |
| カウント開始条件             | タイマRAカウント開始ビットへの"1"(カウント開始)書き込み                                              |
| カウント停止条件             | ・タイマRAカウント開始ビットへの"0"(カウント停止)書き込み ・タイマRAカウント強制停止ビットへの"1" 書き込み                 |
| 割り込み要求発生タイミング        | タイマRAのアンダフロ一時(タイマRA割り込み)                                                     |
| INT1/TRAIO端子機能       | プログラマブル入出カポート、またはINT1割り込み入力                                                  |
| TRAO端子機能             | プログラマブル入出カポート                                                                |
| タイマの読み出し動作           | TRAレジスタ、TRAPREレジスタを読み出すと、それぞれカウント中の値が読み出される                                  |
| タイマの書き込み動作           | タイマの停止中、動作中に関わらず TRAPREレジスタ、およびTRAレジスタに書き込むと、<br>それぞれリロードレジスタとカウンタの両方に書き込まれる |

※ f1, f2, f8は、XINクロックまたはオンチップオシレータクロックの1、2、8分周

Code:  $R8C = -\pi$  Date: Rev. 2. 20 Page: 10 of 63





# パルス出力モード

内部で生成されたカウントソースをカウントし、タイマがオーバフローするごとに極性を反転したパルスをTRAIO端子から 出力する。

パルス初期出力レベルの選択が可能。またTRAO端子からTRAIO出力の極性を反転したパルスを出力できる。

| 項目             | 仕 様                                                                          |
|----------------|------------------------------------------------------------------------------|
| カウントソース ※      | f1, f2, f8, fOCO, fC32                                                       |
| 分周比            | 1/(n+1)(m+1) n:TRAPREレジスタ設定値、m:TRAレジスタ設定値                                    |
| カウント開始条件       | タイマRAカウント開始ビットへの"1"(カウント開始)書き込み                                              |
| カウント停止条件       | ・タイマRAカウント開始ビットへの"0"(カウント停止)書き込み・タイマRAカウント強制停止ビットへの"1" 書き込み                  |
| 割り込み要求発生タイミング  | タイマRAのアンダフロ一時(タイマRA割り込み)                                                     |
| INT1/TRAIO端子機能 | パルス出力、またはプログラマブル出力ポート、INT1割り込み入力                                             |
| TRAO端子機能       | プログラマブル入出カポート、またはTRAIO出力の反転出力                                                |
| タイマの読み出し動作     | TRAレジスタ、TRAPREレジスタを読み出すと、それぞれカウント中の値が読み出される                                  |
| タイマの書き込み動作     | タイマの停止中、動作中に関わらず TRAPREレジスタ、およびTRAレジスタに書き込むと、<br>それぞれリロードレジスタとカウンタの両方に書き込まれる |

※ f1, f2, f8は、XINクロックまたはオンチップオシレータクロックの1、2、8分周

Code : <u>R8C⊐−ス</u> Date : <u>Rev. 2. 20</u> Page : <u>11 of 63</u>

タイマRA I/O制御レジスタ (パルス出力モード時)





### イベントカウンタモード

INT1/TRAIO端子から入力する外部信号をカウントし、カウンタがアンダフローするごとに割り込み要求を発生させる。INT1/TRAIO端子に入力されるカウントソースの有効エッジを選択可能。

| 項目             | 仕 様                                                                          |  |
|----------------|------------------------------------------------------------------------------|--|
| カウントソース        | TRAIO端子に入力された外部信号                                                            |  |
| 分周比            | 1/(n+1)(m+1) n:TRAPREレジスタ設定値、m:TRAレジスタ設定値                                    |  |
| カウント開始条件       | タイマRAカウント開始ビットへの"1"(カウント開始)書き込み                                              |  |
| カウント停止条件       | ・タイマRAカウント開始ビットへの"0"(カウント停止)書き込み・タイマRAカウント強制停止ビットへの"1" 書き込み                  |  |
| 割り込み要求発生タイミング  | タイマRAアンダフロー時(タイマRA割り込み)                                                      |  |
| INT1/TRAIO端子機能 | カウントソース入力(INT1割り込み入力)                                                        |  |
| TRAO端子機能       | プログラマブル入出カポート、またはパルス出カ                                                       |  |
| タイマの読み出し動作     | TRAレジスタ、TRAPREレジスタを読み出すと、それぞれカウント中の値が読み出される                                  |  |
| タイマの書き込み動作     | タイマの停止中、動作中に関わらず TRAPREレジスタ、およびTRAレジスタに書き込むと、<br>それぞれリロードレジスタとカウンタの両方に書き込まれる |  |

※ f1, f2, f8は、XINクロックまたはオンチップオシレータクロックの1、2、8分周

Code : <u>R8C⊐−ス</u> Date : <u>Rev. 2. 20</u> Page: <u>13 of 63</u>

タイマRA I/O制御レジスタ (イベントカウントモード時)



注1. TRAIO端子から同じ値を3回連続してサンプリングした時点で入力が確定します。

# パルス幅測定モード

INT1/TRAIO端子から入力する外部信号のパルス幅を測定するモード。入力パルスの測定幅として"H"レベル期間"L"レベル期間を選択可能。

| 項目             | 仕 様                                                                                      |
|----------------|------------------------------------------------------------------------------------------|
| カウントソース ※      | f1, f2, f8, f0CO, fC32                                                                   |
| カウント動作         | 測定パルスの"H"レベル期間または"L"レベル期間のみカウント(ダウンカウント)を行う。                                             |
| カウント開始条件       | タイマRAカウント開始ビットへの"1"(カウント開始)書き込み                                                          |
| カウント停止条件       | ・タイマRAカウント開始ビットへの"0"(カウント停止)書き込み<br>・タイマRAカウント強制停止ビットへの"1" 書き込み                          |
| 割り込み要求発生タイミング  | ●タイマRAのアンダフロー時 → タイマRA割り込み要求<br>●測定期間終了時(TRAIO端子への立ち上がり、または立ち下がりエッジ入力時)<br>→ タイマRA割り込み要求 |
| INT1/TRAIO端子機能 | 測定パルス入力(INT1割り込み入力)                                                                      |
| TRAO端子機能       | プログラマブル入出力ポート                                                                            |
| タイマの読み出し動作     | TRAレジスタ、TRAPREレジスタを読み出すと、それぞれカウント中の値が読み出される                                              |
| タイマの書き込み動作     | タイマの停止中、動作中に関わらず TRAPREレジスタ、およびTRAレジスタに書き込むと、<br>それぞれリロードレジスタとカウンタの両方に書き込まれる             |

※ f1, f2, f8は、XINクロックまたはオンチップオシレータクロックの1、2、8分周

Code : <u>R8C⊐−ス</u> Date : <u>Rev. 2. 20</u> Page: <u>14 of 63</u>

タイマRA I/O制御レジスタ (パルス幅測定モード時)



注1. TRAIO端子から同じ値を3回連続してサンプリングした時点で入力が確定します。



Code:

R8Cコース

<パルス幅測定例>

タイマRA制御レジスタの "1" タイマRAアンダフローフラグ

(TUNDF)

"0"



※ 連続して入力されるパルスの幅測定をしている場合、タイ マRAがアンダフローし、割り込み要求が発生します。 この 場合リロードレジスタから値がリロードされるため、 しいカウント値を得られなくなります。

Date: Rev. 2. 20

Page: 15 of 63

よって、タイマRAアンダフローフラグがセットされた回数を カウントしておき、有効エッジ判定フラグがセットされた時 点で、パルス幅の計算を行うようにします。

※差分=前回読み出したカウント値+(リロードレジスタに 設定した初期値 ×アンダフロー回数))ー今回読み出したカウント値

f=カウントソースの周波数

# パルス周期測定モード

INT1/TRAIO端子から入力する外部信号のパルスの周期を測定するモード。入力パルス周期の測定期間(立ち上がり~ 立ち上がり、または立ち下がり~立ち下がり)を選択可能。

| 項目             | 仕 様                                                                                                               |
|----------------|-------------------------------------------------------------------------------------------------------------------|
| カウントソース *      | f1, f2, f8, fOCO, fC32                                                                                            |
| カウント動作         | 測定パルスの有効エッジ入力後、1回目のプリスケーラのアンダフロー時に読み出し用バッファの内容を保持し、2回目のプリスケーラのアンダフロー時にタイマRAのリロードレジスタの内容をリロードしてカウント(ダウンカウント)を継続する。 |
| カウント開始条件       | タイマRAカウント開始ビットへの"1"(カウント開始)書き込み                                                                                   |
| カウント停止条件       | ・タイマRAカウント開始ビットへの"0"(カウント停止)書き込み ・タイマRAカウント強制停止ビットへの"1" 書き込み                                                      |
| 割り込み要求発生タイミング  | ●タイマRAのアンダフロー時 → タイマRA割り込み要求<br>●測定期間終了時(TRAIO端子への立ち上がり、または立ち下がりエッジ入力時)<br>→ タイマRA割り込み要求                          |
| INT1/TRAIO端子機能 | 測定パルス入力(INT1割り込み入力)                                                                                               |
| TRAO端子機能       | プログラマブル入出力ポート                                                                                                     |
| タイマの読み出し動作     | TRAレジスタ、TRAPREレジスタを読み出すと、それぞれカウント中の値が読み出される                                                                       |
| タイマの書き込み動作     | タイマの停止中、動作中に関わらず TRAPREレジスタ、およびTRAレジスタに書き込むと、<br>それぞれリロードレジスタとカウンタの両方に書き込まれる                                      |

※ f1, f2, f8は、XINクロックまたはオンチップオシレータクロックの1、2、8分周

Code : <u>R8C⊐−ス</u> Date : <u>Rev. 2. 20</u> Page: <u>16 of 63</u>

タイマRA I/O制御レジスタ (パルス周期測定モード時)



注1. TRAIO端子から同じ値を3回連続してサンプリングした時点で入力が確定します。



 Code :
 R8C⊐-ス
 Date : Rev. 2. 20
 Page: 17 of 63

#### <パルス周期測定例>



#### 8.2.2タイマRB



タイマRBは、8ビットのプリスケーラとタイマで構成され、タイマ側はプライマリレジスタとセカンダリレジスタ(書き込み専用)の2つのリロードレジスタをもつ。

タイマRBモードレジスタ



- 注1. TMOD1~TMOD0ビット、TCK1~TCK0ビット、TCKCUTビットは、TRBCRレジスタのTSTARTビットとTCSTFビットが共に "0" (カウント停止)のときに変更してください。 注2. TWRCビットは、タイマモードのとき"0" または"1"が選択できます。プログラマブル波形発生モード、プログ
- 注2. TWRCビットは、タイマモードのとき "0" または "1" が選択できます。プログラマブル波形発生モード、プログラマブルワンショット発生モード、プログラマブルウェイトワンショット発生モードでは、 "1" (リロードレジスタのみ書き込み)にしてください。

### カウント中のタイマへの書き込み動作(1)

TRBMRレジスタのTWRCビットが"0"(リロードレジスタとカウンタへの書き込み)場合



Code: R8Cコース

Date : Rev. 2. 20

Page: 19 of 63

#### <タイマRBのタイマ書き込み制御>

タイマRBは、タイマRA同様プリスケーラとタイマ(プリスケーラのアンダフローをカウントする狭義のタイマ)をもち、それぞれにリロードレジスタとカウンタがあります。プリスケーラのリロードレジスタからカウンタへの転送は、タイマRA同様カウントソースに同期して値を転送しますが、タイマのリロードレジスタからカウンタへはプリスケーラのアンダフローに同期して値を転送します。

タイマRBのタイマモードでは、カウント中のプリスケーラやタイマへ書き込む場合、TRBMRレジスタのTWRCビットで、リロードレジスタとカウンタの両方へ書き込むか、リロードレジスタだけに書き込むかを選択できます。

TWRCビットで"リロードレジスタとカウンタへ書き込む"を選択している場合は、タイマRAと同様に書き込み命令実行後すぐにはカウンタの値が更新されませんので注意が必要です。

また、"リロードレジスタだけに書き込む"を選択している場合は、プリスケーラの値のみがカウントソースに同期して変更されるため、値を書き込んだときのタイマ周期がずれますので、注意してください。

### カウント中のタイマへの書き込み動作(2)

TRBMRレジスタのTWRCビットが"1"(リロードレジスタのみ書き込み)の場合



 Code :
 R8C⊐─ス
 Date : Rev. 2. 20
 Page : 20 of 63

# タイマモード

内部で生成されたカウントソース、または<u>タイマRAのアンダフロー信号</u>をカウントし、カウンタがアンダフローするごとに割り込み要求を発生させる。

| 項目            | 仕 様                                                                                                                    |
|---------------|------------------------------------------------------------------------------------------------------------------------|
| カウントソース※      | f1, f2, f8, タイマRAのアンダフロー                                                                                               |
| カウント動作        | アンダフロー時リロードレジスタの内容をリロードしてカウントを継続<br>(タイマRBアンダフロー時は、"タイマRBプライマリリロードレジスタ"の内容をリロード)                                       |
| 分周比           | 1/(n+1)(m+1) n:TRBPREレジスタの設定値、m:TRBPRレジスタの設定値                                                                          |
| カウント開始条件      | タイマRBカウント開始ビットへの"1"(カウント開始)書き込み                                                                                        |
| カウント停止条件      | ・タイマRBカウント開始ビットへの"0"(カウント停止)書き込み ・タイマRBカウント強制停止ビットへの"1" 書き込み                                                           |
| 割り込み要求発生タイミング | タイマRBのアンダフロ一時(タイマRB割り込み)                                                                                               |
| TRBO端子機能      | プログラマブル入出力ポート                                                                                                          |
| INTO端子機能      | プログラマブル入出カポート、またはINTO割り込み入力端子                                                                                          |
| タイマの読み出し動作    | TRBプリスケーラレジスタ、タイマRBプライマリレジスタを読み出すと、それぞれカウンタの値が読み出される                                                                   |
| タイマの書き込み動作    | タイマ動作中にTRBPREレジスタ、TRBRPレジスタに書き込んだ場合、リロードレジスタのみの書き込みか、リロードレジスタとカウンタの両方に書き込むかを選択できる<br>(タイマ停止中は、リロードレジスタとカウンタの両方に書き込まれる) |

※ f1, f2, f8は、XINクロックまたはオンチップオシレータクロックの1、2、8分周

Code:  $R8C \supset -X$  Date: Rev. 2. 20 Page: 21 of 63

タイマRB I/0制御レジスタ (タイマモード時)



### プログラマブル波形発生モード

タイマRBプライマリレジスタ(TRBPR)とタイマYセカンダリレジスタ(TRBSC)の値を交互にリロードしてカウントし、カウンタがアンダフローするごとにTRBO端子から出力する信号を反転する。カウント開始時はタイマRBプライマリレジスタに設定した値からカウント。プライマリ期間、セカンダリ期間の出力レベルを選択可能。

| 項目            | 仕 様                                                                                                                                                    |  |  |  |  |
|---------------|--------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|--|
| カウントソース*      | f1, f2, f8, タイマRAのアンダフロー                                                                                                                               |  |  |  |  |
| カウント動作        | カウンタアンダフロー時、"プライマリリロードレジスタ"と"セカンダリリロードレジスタ"の内容を交互に<br>リロードしてカウント(ダウンカウント)を継続                                                                           |  |  |  |  |
| 出力波形の幅と周期     | 幅 : プライマリ期間 : (n+1)(m+1)/fi<br>セカンダリ期間 : (n+1)(p+1)/fi<br>周期 : (n+1){(m+1)+ (p+1)}/fi n:TRBPREレジスタ設定値、m:TRBPRレジスタ設定値、<br>p:TRBSCレジスタ設定値、fi:カウントソースの周波数 |  |  |  |  |
| カウント開始条件      | タイマRBカウント開始ビットへの"1"(カウント開始)書き込み                                                                                                                        |  |  |  |  |
| カウント停止条件      | ・タイマRBカウント開始ビットへの"0"(カウント停止)書き込み ・タイマRBカウント強制停止ビットへの"1" 書き込み                                                                                           |  |  |  |  |
| 割り込み要求発生タイミング | セカンダリ期間のタイマRBのアンダフローからカウントソースの1/2サイクル後(タイマRB割り込み)                                                                                                      |  |  |  |  |
| TRBO端子機能      | プログラマブル入出力ポート、またはパルス出力                                                                                                                                 |  |  |  |  |
| INT0端子機能      | プログラマブル入出力ポート、またはINTO割り込み入力                                                                                                                            |  |  |  |  |
| タイマの読み出し動作    | TRBPRレジスタ、TRBPREレジスタを読み出すと、それぞれカウンタの値が読み出される(注1)                                                                                                       |  |  |  |  |
| タイマの書き込み動作    | タイマ動作中にTRBPREレジスタ、TRBPRレジスタ、TRBSCレジスタに書き込んだ場合、それぞれリロードレジスタのみに書き込み(注2)(タイマ停止中は、リロードレジスタとカウンタの両方に書き込まれる)                                                 |  |  |  |  |

- ※ f1, f2, f8は、XINクロックまたはオンチップオシレータクロックの1、2、8分周
- 注1. セカンダリ期間でもTRBPRレジスタを読み出してください。セカンダリ期間のカウント値が読み出せます。
- 注2. TRBPRレジスタへの書き込み動作により、TRBSCレジスタに設定した値が有効になります。波形の出力はTRBPRレジスタへの書き込み後、 次のプライマリ期間から設定値が反映されます。

Code:  $R8C \supset -X$  Date: Rev. 2. 20 Page: Rev. 2. 20

タイマRB I/0制御レジスタ (プログラマブル波形発生モード時)







### プログラマブルワンショット発生モード

トリガ(内部フラグ/外部トリガ(INTO端子入力))が発生すると、その時点から任意の時間(タイマRBプライマリレジスタ設定値)1度だけタイマが動作し、動作中パルスをTRBO端子から出力する。出力パルス波形のレベルは選択可能。

| 項目             | 仕 様                                                                                                                                                                                                |
|----------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| カウントソース※       | f1, f2, f8, タイマRAのアンダフロー                                                                                                                                                                           |
| カウント動作         | ・カウンタのアンダフロー時は"プライマリリロードレジスタ"の内容をリロードしてカウントを終了する(ワンショット停止)<br>・タイマRBカウント開始ビット(TSTARTビット)、およびタイマRBワンショット停止ビット<br>(TOSSPビット)でカウントを停止した場合、"プライマリリロードレジスタ"の内容をリロードしてから停止する                             |
| ワンショットパルス時間    | (n+1)(m+1)/fi<br>n:TRBPREレジスタ設定値、m:TRBPRレジスタ設定値、fi:カウントソース周波数                                                                                                                                      |
| カウント開始条件       | ●タイマRBワンショット制御レジスタの"タイマRBワンショット開始ビット"への"1"(ワンショット開始)書き込み(タイマRB制御レジスタの"タイマRBカウント開始ビット = "1"であること) ●INTO端子への有効トリガ入力                                                                                  |
| カウント停止条件       | ●カウンタがアンダフローし、タイマRBプライマリレジスタから値をリロードした後<br>●タイマRBワンショット制御レジスタの"タイマRBワンショット停止ビット"への"1"<br>(ワンショット停止)書き込み<br>●タイマRB制御レジスタの"タイマRBカウント開始ビットへの"0"(カウント停止)書き<br>込み、あるいはタイマRBカウント強制停止ビットへの"1"(カウント停止)書き込み |
| 割り込み要求発生 タイミング | タイマRBのアンダフローからカウントソースの1/2サイクル後(タイマRB割り込み)                                                                                                                                                          |
| TRBO端子機能       | パルス出力                                                                                                                                                                                              |
| INTO端子機能       | ●TRBIOCレジスタの"INOSTGビット"が"0"(INT0ワンショットトリガ無効)の場合は、<br>プログラマブル入出カポート、またはINT0割り込み入力<br>● TRBIOCレジスタの"INOSTGビット"が"1"(INT0ワンショットトリガ有効)の場合は、<br>外部トリガ入力(INT0割り込み入力)                                      |
| タイマの読み出し動作     | TRBPREレジスタ、TRBPRレジスタを読み出すと、それぞれカウンタの値が読み出される                                                                                                                                                       |
| タイマの書き込み動作     | タイマ動作中にTRBPREレジスタ、TRBPRレジスタに書き込んだ場合、それぞれリロードレジスタのみに書き込み<br>(タイマ停止中は、リロードレジスタとカウンタの両方に書き込まれる)                                                                                                       |

※ f1, f2, f8は、XINクロックまたはオンチップオシレータクロックの1、2、8分周

Code : <u>R8C⊐−ス</u> Date : <u>Rev. 2. 20</u> Page : <u>24 of 63</u>



#### タイマRB I/O制御レジスタ (プログラマブルワンショット発生モード時)



### プログラマブルウェイトワンショット発生モード

トリガ(内部フラグ/外部トリガ(INTO端子入力))が発生すると、その時点から任意の時間(タイマRBプライマリレジスタ設定値)経過後、任意の時間(タイマRBセカンダリレジスタ設定値)だけパルスをTRBO端子から出力する。出力パルス波形のレベルは選択可能。

| 項目             | 仕 様                                                                                                                                                                                                |
|----------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| カウントソース※       | f1, f2, f8, タイマRAのアンダフロー                                                                                                                                                                           |
| カウント動作         | (1) タイマRBプライマリをダウンカウントし、アンダフロー後(ウェイト終了)にタイマRB セカンダリの内容をリロードしてカウントを継続(ワンショット開始) (2) タイマRBセカンダリのカウンタがアンダフローすると、タイマRBプライマリの内容を リロードしてカウントを終了(ワンショット停止)、カウント停止時、リロードレジスタの内容をリロードして停止。                  |
| ウェイト時間         | (n+1)(m+1)/fi<br>n:TRBPREレジスタ設定値、m:TRBPRレジスタ設定値、fi:カウントソース周波数                                                                                                                                      |
| ワンショットパルス時間    | (n+1)(p+1)/fi<br>n:TRBPREレジスタ設定値、p:TRBSCレジスタ設定値、fi:カウントソース周波数                                                                                                                                      |
| カウント開始条件       | ●タイマRBワンショット制御レジスタの"タイマRBワンショット開始ビット"への"1"(ワンショット開始)書き込み(タイマRB制御レジスタの"タイマRBカウント開始ビット = "1"であること)<br>●INTO端子への有効トリガ入力                                                                               |
| カウント停止条件       | ●カウンタがアンダフローし、タイマRBプライマリレジスタから値をリロードした後<br>●タイマRBワンショット制御レジスタの"タイマRBワンショット停止ビット"への"1"<br>(ワンショット停止)書き込み<br>●タイマRB制御レジスタの"タイマRBカウント開始ビットへの"0"(カウント停止)書き<br>込み、あるいはタイマRBカウント強制停止ビットへの"1"(カウント停止)書き込み |
| 割り込み要求発生 タイミング | タイマRBのアンダフローからカウントソースの1/2サイクル後(タイマRB割り込み)                                                                                                                                                          |
| TRBO端子機能       | パルス出力                                                                                                                                                                                              |
| INTO端子機能       | ●TRBIOCレジスタの"INOSTGビット"が"0"(INT0ワンショットトリガ無効)の場合は、<br>プログラマブル入出力ポート、またはINT0割り込み入力<br>● TRBIOCレジスタの"INOSTGビット"が"1"(INT0ワンショットトリガ有効)の場合は、<br>外部トリガ入力(INT0割り込み入力)                                      |
| タイマの読み出し動作     | TRBPREレジスタ、TRBPRレジスタを読み出すと、それぞれカウンタの値が読み出される                                                                                                                                                       |
| タイマの書き込み動作     | タイマ動作中にTRBPREレジスタ、TRBPRレジスタに書き込んだ場合、それぞれリロードレジスタのみに書き込み(タイマ停止中は、リロードレジスタとカウンタの両方に書き込まれる)                                                                                                           |

※ f1, f2, f8は、XINクロックまたはオンチップオシレータクロックの1、2、8分周

Code:  $R8C \supset -Z$  Date: Rev. 2. 20 Page: Rev. 2. 20 Page: Rev. 2. 20



タイマRBプリスケーラ = 01h、タイマRBプライマリレジスタ = 01h、タイマRBセカンダリレジスタ = 02h、TRBIOCレジスタのTOPLビット = 0(ワンショットパルス"H"出力(タイマ停止時"L"出力))、INOSTGビット = 1(INT0端子ワンショットトリガ有効)、INOSEGビット=<math>1(立ち上がりエッジトリガ)

ウェイト期間

(プライマリ期間)

IRビット

TRBIOCレジスタの TOPLビット

TRBO端子出力

"O"

"1"

"0"

プログラムによって "0" にする

ウェイト開始

Code : <u>R8C⊐−ス</u> Date : <u>Rev. 2. 20</u> Page : <u>27 of 63</u>

波形出力終了

#### タイマRB I/O制御レジスタ (プログラマブルウェイトワンショット発生モード時)

波形出力開始



### 8.2.3 タイマRD



タイマRDは2チャネルあり、16ビットのフリーランカウンタとインプットキャプチャ/コンペアマッチ用 "ジェネラルレジスタ(各チャネル4本づつ)"で構成される。

さまざまなPWM波形を出力できる高機能タイマ。

### インプットキャプチャ機能

外部信号の幅や周期を測定する機能で、TRDIOji(j=A,B,C,D、i=0,1)端子から入力される外部信号をトリガにしてTRDi(i=0,1)レジスタ(カウンタ)の内容をジェネラルレジスタji(j=A,B,C,D、i=0,1)に転送する。



#### 【 インプットキャプチャ機能時の構成(チャネル0) 】



Code:  $R8C \supset -X$  Date: Rev. 2. 20 Page: Rev. 2. 20

### インプットキャプチャ機能時の バッファ動作例



※ キャプチャ用レジスタをTRDGRBiとした場合は、TRDGRDiがバッファレジスタとなります。

Page: 30 of 63 R8Cコース Code: Date : Rev. 2. 20

タイマRD I/0制御レジスタAi (i=0~1)



- TRDMRレジスタのBFCi ビットで"1" (TRDGRAi レジスタのパッファレジスタ) を選択した場合、TRDI ORAi レジスタの 10A2ビットとTRDIORCiレジスタの10C2ビットの設定を同じにしてください。
- 注2 TRDMRレジスタのBFDiビットで"1" (TRDGRBiレジスタのバッファレジスタ) を選択した場合、TRDIORAiレジスタの 108ZビットとTRD10RCiレジスタの10D2ビットの設定を同じにしてください。 TRD10RA0レジスタのみ有効です。TRD10RA1レジスタは、"1"にしてください。
- 10A2ビットが"1" (インプットキャプチャ機能)のとき有効です。

### インプットキャプチャ機能の仕様

| 項目                                | 仕 様                                                                                                              |
|-----------------------------------|------------------------------------------------------------------------------------------------------------------|
| カウントソース                           | f1, f2, f4, f8, f32, fOCO40M<br>TRDCLK端子に入力された外部信号(有効エッジを選択可能)                                                   |
| カウント動作                            | アップカウント                                                                                                          |
| カウント開始条件                          | TRDSTRレジスタのTSTARTiビットへの"1"(カウント開始)書き込み                                                                           |
| カウント停止条件                          | TRDSTRレジスタのTSTARTiビットへのへの"0"(カウント停止)書き込み                                                                         |
| 割り込み要求発生タイミング                     | ●インプットキャプチャ信号(TRDIOji入力の有効エッジまたはfOCO128のエッジ)入力時<br>●タイマRDiのオーバフロー時                                               |
| TRDIOji 端子機能<br>(j=A,B,C,D、i=0,1) | プログラマブル入出カポート、インプットキャプチャ入力、またはTRDCLK(外部クロック)入力<br>(TRDIOAi端子のみ)                                                  |
| INTO端子機能                          | プログラマブル入出カポート、またはINTO割り込み入力                                                                                      |
| カウンタ値初期化タイミング                     | タイマRDオーバフロー時またはインプットキャプチャ時                                                                                       |
| タイマの読み出し動作※                       | タイマRDiレジスタを読み出すと、カウント値が読み出される                                                                                    |
| タイマの書き込み動作                        | チャネルOとチャネル1が独立動作の場合は、書き込んだTRDiレジスタのみに書き込み、<br>チャネルOとチャネル1が同期動作の場合は、TRDiレジスタに書き込むとTRD0レジスタ、<br>TRD1レジスタの両方に書き込まれる |

※ タイマRDiレジスタは、必ず16bit単位でアクセスすること

Code:  $R8C \Rightarrow -X$  Date: Rev. 2. 20 Page: 31 of 63

タイマRD I/O制御レジスタCi (i=0~1)



- 注1. TRDMRレジスタのBFGiビットで"1"(TRDGRAiレジスタのパッファレジスタ)を選択した場合、TRDIORAiレジスタのIOA2ビットとTRDIORCiレジスタのIOC2ビットの設定を同じにしてください。
- 注2. TRDMRレジスタのBFDiビットで"1"(TRDGRBiレジスタのパッファレジスタ)を選択した場合、TRDIORAiレジスタのIOB2ビットとTRDIORCiレジスタのIOD2ビットの設定を同じにしてください。

### インプットキャプチャ機能の動作例



 Code :
 R8C⊐-ス
 Date : Rev. 2. 20
 Page: 32 of 63

### アウトプットコンペア機能

TRDi (i=0,1)レジスタ(カウンタ)の内容と、ジェネラルレジスタji(j=A,B,C,D、i=0,1)の内容の一致(コンペアー致)を検出する機能で、コンペアー致したときに TRDIOji(j=A,B,C,D、i=0,1)端子から任意のレベルを出力する。 コンペアー致時の出力レベル、初期出力レベル(カウント開始からコンペアー致までの出力レベル)を選択可能。



#### 【 アウトプットコンペア機能時の構成(チャネル0) 】



Code : <u>R8C⊐−ス</u> Date : <u>Rev. 2. 20</u> Page: <u>33 of 63</u>

# アウトプットコンペア機能時の バッファ動作例



※ キャプチャ用レジスタをTRDGRBiとした場合は、TRDGRDiがバッファレジスタとなります。

Code:  $R8C \Rightarrow -2$  Date: Rev. 2. 20 Page:  $34 ext{ of } 63$ 

タイマRD I/0制御レジスタAi (i=0~1)



- 注1. TRDMRレジスタのBFCIビットで"1"(TRDGRAiレジスタのパッファレジスタ)を選択した場合、TRDIORAiレジスタのIOA2ビットとTRDIORCiレジスタのIOC2ビットの設定を同じにしてください。
- 注2. TRDMRレジスタのBFDiビットで"1"(TRDGRBiレジスタのパッファレジスタ)を選択した場合、TRDIORAiレジスタの10B2ビットとTRDIORCiレジスタの10D2ビットの設定を同じにしてください。

### アウトプットコンペア機能

|                                   | / <del>/</del> + <del>*</del>                                                                                                                                                                                     |
|-----------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 項目                                | <u></u>                                                                                                                                                                                                           |
| カウントソース                           | f1, f2, f4, f8, f32, fOCO40M<br>TRDCLK端子に入力された外部信号(有効エッジを選択可能)                                                                                                                                                    |
| カウント動作                            | アップカウント                                                                                                                                                                                                           |
| カウント開始条件                          | TRDSTRレジスタのTSTARTiビットへの"1"(カウント開始)書き込み                                                                                                                                                                            |
| カウント停止条件                          | ・"コンペアー致後TRDiレジスタのカウントを継続"としている場合は、TRDSTRレジスタのTSTARTiビットへのへの"0"(カウント停止)書き込み。この際、アウトプットコンペア出力端子は、カウント停止前の出力レベルを保持。<br>・"コンペアー致後TRDiレジスタのカウントを停止"としている場合は、コンペアー致でカウントを停止。この際、アウトプットコンペア出力端子は、コンペアー致による出力変化後のレベルを保持。 |
| 割り込み要求発生 タイミング                    | ●コンペアー致(TRDiレジスタとTRDGRjレジスタの内容が一致)時<br>●タイマRDiのオーバフロー時                                                                                                                                                            |
| TRDIOji 端子機能<br>(j=A,B,C,D、i=0,1) | プログラマブル入出カポート、アウトプットコンペア出カ、またはTRDCLK(外部クロック)入力<br>(TRDIOAi端子のみ)                                                                                                                                                   |
| INT0端子機能                          | プログラマブル入出力ポート、パルス出力強制遮断信号入力またはINTO割り込み入力                                                                                                                                                                          |
| カウンタ値初期化<br>タイミング                 | タイマRDオーバフローまたはTRDGRAiレジスタのコンペアー致時                                                                                                                                                                                 |
| タイマの読み出し動作※                       | タイマRDiレジスタを読み出すと、カウント値が読み出される                                                                                                                                                                                     |
| タイマの書き込み動作                        | チャネルOとチャネル1が独立動作の場合は、書き込んだTRDiレジスタのみに書き込み、<br>チャネルOとチャネル1が同期動作の場合は、TRDiレジスタに書き込むとTRD0レジスタ、TRD1レジスタの両方に書き込まれる                                                                                                      |

※ タイマRDiレジスタは、必ず16bit単位でアクセスすること

Code:  $R8C \supset -X$  Date: Rev. 2. 20 Page:  $R8C \supset -X$ 

タイマRD I/O制御レジスタCi (i=0~1)



- 注1. TRDMRレジスタのBFGiビットで"1"(TRDGRAiレジスタのパッファレジスタ)を選択した場合、TRDIORAiレジスタのIOA2ビットとTRDIORCiレジスタのIOC2ビットの設定を同じにしてください。
- 注2. TRDMRレジスタのBFDiビットで"1"(TRDGRBiレジスタのバッファレジスタ)を選択した場合、TRDIORBiレジスタのIOB2ビットとTRDIORCiレジスタのIOD2ビットの設定を同じにしてください。



Code:  $R8C \supset -X$  Date: Rev. 2. 20 Page: Rev. 2. 20

### アウトプットコンペア機能の動作例(2)

TRDGRA0とTRDGRC0のコンペアー致時の出力をTRDIOA0端子、TRDGRB0とTRDGRD0のコンペアー致時の出力をTRDIOB0端子とすると、任意のデューティ比でパルスを出力することが可能



TRDGRA0、TRDGRB0、TRDGRC0、TRDGRD0 全てコンペアー致でトグル出力、TRDGRA0とのコンペアー致でTRD0を0クリアとした場合の動作

Code: R8Cコース

チャネル0

出力

制御

出力

制御

出力

制御

出力

制御

TRDIOA0 ()

TRDIOCO C

TRDIOBO (

TRDIODO (

端子

端子

端子

Date: Rev. 2. 20 Page: 37 of 63

TRDGRD0

TRD0 コンペアー致信号 TRDIORCOレジスタの 比較器 TRDGRAG Q 10C3=0 コンペアー致信号 -O<sub>IOC3=1</sub> TRDGRC0 比較器 コンペアー致信号 TRDIORD0レジスタの 比較器 TRDGRB0 OD3=0 コンペアー致信号 O<sub>IOD3=1</sub>

比較器

### タイマRDの割り込み要因

チャネルi (i = 0~1)



IMFA: インプットキャプチャ/コンペアー致フラグA IMIEA: インプットキャプチャ/コンペアー致割り込み許可ビットA IMFB: インプットキャプチャ/コンペアー致フラグB IMIEB: インプットキャプチャ/コンペアー致割り込み許可ビットB IMFC: インプットキャプチャ/コンペアー致フラグC IMIED: インプットキャプチャ/コンペアー致割り込み許可ビットC IMFD: インプットキャプチャ/コンペアー致割り込み許可ビットC OVF: オーバフローフラグ OVIE: オーバフロー/アンダフロー割り込み許可ビット

UDF: アンダフローフラグ

Code:  $R8C \supset -X$  Date: Rev. 2. 20 Page: Rev. 2. 20

タイマRDは割り込み要求要因が複数ある。よって上図に示すように、 IMFA~IMFD、UDF、OVFの何れか一つの割り込み要因の発生で"タイマ RD割り込み要求ビット"がセットされる。

### PWMモード

1チャネルで最大3本までのPWM波形を出力できるモード。TRDGRAiレジスタの値をPWM波形の周期設定用として使用し、TRDGRBi、TRDGRCi、TRDGRDi がそれぞれPWMのデューティ設定用レジスタとなる。



Code:  $R8C \supset -X$  Date: Rev. 2. 20 Page: Rev. 2. 20

### PWMモードの動作例

TRDGRB0のアクティブ出力レベルを"H"、TRDGRC0のアクティブ出力レベルを"L"、TRDGRD0のアクティブ出力レベルを "L"とした場合の出力波形



Code:  $R8C \supset -X$  Date: Rev. 2. 20 Page: Rev. 2. 20

### PWM3モード

PWM3モードは同一周期のPWM波形を2本出力するモードで、チャネル0とチャネル1の両方を使用する。 ジェネラルレジスタA0とA1のコンペア値の2点、およびジェネラルレジスタB0とB1のコンペア値の2点で制御するので、 バッファレジスタとしてジェネラルレジスタC0とC1、ジェネラルレジスタD0とD1を使用できる。



Code : <u>R8C⊐−ス</u> Date : <u>Rev. 2. 20</u> Page : <u>41 of 63</u>

#### <出力するPWM波形>



### PWM3モードの動作

初期出力"L"、TRDGRj1レジスタのコンペアー致で "H"出力、TRDGRj0レジスタのコンペアー致で "L"出力 とした場合 (TRDOCRレジスタのTOA0、TOA1がともに"0")の出力波形



Code:  $R8C \supset -X$  Date: Rev. 2. 20 Page: Rev. 2. 20

### リセット同期PWMモード

インバータや三相波制御で使用できるモード。同一周期のPWM波形を正相、逆相それぞれ3本、計6本を出力。鋸波変調で 短絡防止時間設定機能はなし。チャネル0とチャネル1のジェネラルレジスタを組み合わせて使用し、TRDGRA0レジスタの値を PWM波形の周期設定用として使用。



Code: R8Cコース

Date : Rev. 2. 20

Page: 43 of 63

ジェネラルレジスタBO、A1、B1には各相の正相および逆相のデューティを 決める値を設定します。

ジェネラルレジスタDO、C1、D1をバッファレジスタとして使用するかどうかは、ユーザプログラムで任意に設定。

#### <出力されるPWM波形>



※ アクティブレベルが"L"の場合



### 相補PWMモード

インバータや三相波制御で使用できるモード。正相、逆相それぞれ3本、計6本のPWM波形を出力。三角波変調で短絡防止時間設定機能あり。チャネル0とチャネル1のジェネラルレジスタを組み合わせて使用するが、リセット同期PWMモードと異なり、タイマカウンタを2つ使用し、TRDGRD0、TRDGRC1、TRDGRD1レジスタをバッファレジスタとして占有する。



Code : <u>R8C⊐−ス</u> Date : <u>Rev. 2. 20</u> Page : <u>45 of 63</u>

相補PWMモードでは、正相逆相の短絡防止時間の設定もできますので、インバータやブラシレスDCモータの制御に適しています。ブラシレスDCモータは、3相インバータ回路による制御が必要となるため、180°通電の制御を行うような場合は、相補PWMモードを使うことでソフトウェア負荷を軽減することができます。

ジェネラルレジスタAOはキャリア周期の設定用レジスタとして使用し、ジェネラルレジスタBO、A1、B1には各相の正相および逆相のデューティを決める値を設定します。

タイマTRD0レジスタには、短絡防止時間を設定します。





#### <180°通電正弦波制御の例>







### タイマRD関連レジスタ(1)

タイマRDスタートレジスタ (注1)



- 注1. TRDSTRレジスタはMOV命令を使用して書いてください(ビット処理命令を使用しないでください)。
- 注2. CSELOビットが"1"に設定されているとき、TSTARTOビットへ"0"を書いてください。
- 注3. CSEL1ビットが"1"に設定されているとき、TSTART1ビットへ"0"を書いてください。
- 注4. CSELOビットが "0" でコンペアー致信号 (TRDIOAO)が発生したとき、 "0" (カウント停止)になります。注5. CSEL1ビットが "0" でコンペアー致信号 (TRDIOA1)が発生したとき、 "0" (カウント停止)になります。

#### タイマRDモードレジスタ

| b | 7 b6 b | 5 b4 b3 b2 b1 b0 |               |                                     |                                       |    |
|---|--------|------------------|---------------|-------------------------------------|---------------------------------------|----|
| L |        |                  | シンボル<br>TRDMR | アドレス<br>0138h番地                     | リセット後の値<br>00001110b                  |    |
|   |        |                  | ビット<br>シンボル   | ビット名                                | 機能                                    | RW |
|   |        |                  | SYNC          | タイマRD同期ビット                          | 0:TRD1は独立動作<br>1:TRD1とTRD1は同期動作       | RW |
|   |        |                  |               | 何も配置されていない。書く場合"0<br>読んだ場合、その値は"1"。 | "を書いてください。                            | _  |
|   |        |                  | BFC0          | TRDGRC0レジスタ機能選択ビット                  | 0:ジェネラルレジスタ<br>1:TRDGRAOレジスタのバッファレジスタ | RW |
|   |        |                  | BFD0          | TRDGRD0レジスタ機能選択ビット                  | 0:ジェネラルレジスタ<br>1:TRDGRB0レジスタのバッファレジスタ | RW |
|   |        |                  | BFC1          | TRDGRC1レジスタ機能選択ビット                  | 0:ジェネラルレジスタ<br>1:TRDGRA1レジスタのバッファレジスタ | RW |
|   |        |                  | BFD1          | TRDGRD1レジスタ機能選択ビット                  | 0:ジェネラルレジスタ<br>1:TRDGRB1レジスタのバッファレジスタ | RW |

Date : Rev. 2. 20 Code: <u>R8Cコース</u> Page: 50 of 63

# タイマRD関連レジスタ(2)

#### タイマRD PWMモードレジスタ

| b7 b | 6 b5 b | 4 b3 | b2 b     | 1 b0 |             |                                      |                      |    |
|------|--------|------|----------|------|-------------|--------------------------------------|----------------------|----|
| X    |        | X    |          |      | シンボル        | アドレス                                 | リセット後の値              |    |
|      |        |      |          |      | TRDPMR      | 0139h番地                              | 10001000b            |    |
|      |        |      |          |      | ビット<br>シンボル | ビット名                                 | 機能                   | RW |
|      |        |      |          | L    | PWMB0       | TRDIOBO PWMモード選択ビット                  | 0:タイマモード<br>1:PWMモード | RW |
|      |        |      |          |      | PWMC0       | TRDIOCO PWMモード選択ビット                  | 0:タイマモード<br>1:PWMモード | RW |
|      |        |      | <u> </u> |      | PWMD0       | TRDIODO PWMモード選択ビット                  | 0:タイマモード<br>1:PWMモード | RW |
|      |        | L    |          |      | —<br>(b3)   | 何も配置されていない。書く場合"0"<br>読んだ場合、その値は"1"。 | を書いてください。            | _  |
|      |        |      |          |      | PWMB1       | TRDIOB1 PWMモード選択ビット                  | 0:タイマモード<br>1:PWMモード | RW |
|      |        |      |          |      | PWMC1       | TRDIOC1 PWMモード選択ビット                  | 0:タイマモード<br>1:PWMモード | RW |
|      |        |      |          |      | PWMD1       | TRDIOD1 PWMモード選択ビット                  | 0:タイマモード<br>1:PWMモード | RW |
|      |        |      |          |      | –<br>(b7)   | 何も配置されていない。書く場合"0"<br>読んだ場合、その値は"1"。 | を書いてください。            | _  |

#### タイマRDアウトプットマスタ許可レジスタ1

| b7 b6 | b5 b4 b | 3 b2 b | b1 b0<br>1 | シンボル        | アドレス           | リセット後の値                                      |    |
|-------|---------|--------|------------|-------------|----------------|----------------------------------------------|----|
|       |         |        |            | TRD0ER1     | 013Bh番地        | FFh                                          |    |
|       |         |        |            | ビット<br>シンボル | ビット名           | 機能                                           | RW |
|       |         |        |            | EA0         | TRDIOAO出力禁止ビット | PWMモードでは"1"(TRDIOAO端子はプログラマブル入出力ポート)にしてください。 | RW |
|       |         |        |            | EB0         | TRD10B0出力禁止ビット | 0:出力許可<br>1:出力禁止(TRDIOBO端子はプログラマブル入出力ポート)    | RW |
|       |         |        |            | EC0         | TRD10C0出力禁止ビット | 0: 出力許可<br>1: 出力禁止(TRDIOCO端子はプログラマブル入出力ポート)  | RW |
|       |         |        |            | ED0         | TRDIODO出力禁止ビット | 0: 出力許可<br>1: 出力禁止(TRDIODO端子はプログラマブル入出力ポート)  | RW |
|       |         |        |            | EA1         | TRDIOA1出力禁止ビット | PWMモードでは"1"(TRDIOA1端子はプログラマブル入出力ポート)にしてください。 | RW |
|       |         |        |            | EB1         | TRDIOB1出力禁止ビット | 0: 出力許可<br>1: 出力禁止(TRDIOB1端子はプログラマブル入出力ポート)  | RW |
| L     |         |        |            | EC1         | TRDIOC1出力禁止ビット | 0: 出力許可<br>1: 出力禁止(TRDIOC1端子はプログラマブル入出力ポート)  | RW |
|       |         |        |            | ED1         | TRDIOD1出力禁止ビット | 0: 出力許可<br>1: 出力禁止(TRDIOD1端子はプログラマブル入出力ポート)  | RW |

Code:  $R8C \supset -Z$  Date: Rev. 2. 20 Page: S1 of 63

# タイマRD関連レジスタ(3)

タイマRDアウトプットマスタ許可レジスタ2

| b7 b6 b5 b4 b3 b2 b1 b0 | シンボル<br>TRD0ER2 | アドレス<br>013Ch番地                | リセット後の値<br>01111111b                                                                      |    |
|-------------------------|-----------------|--------------------------------|-------------------------------------------------------------------------------------------|----|
|                         | ビット<br>シンボル     | ビット名                           | 機能                                                                                        | RW |
|                         |                 | 何も配置されていない。書く場読んだ場合、その値は"1"。   | 易合"0"を書いてください。                                                                            | _  |
|                         | PTO             | パルス出力強制遮断信号入力<br>INTO有効ビット(注1) | 0:パルス出力強制遮断入力無効<br>1:パルス出力強制遮断入力有効(INTO端子に "L" を入力する<br>と、TRDOER1レジスタの全ビットが "1"(出力禁止)になる) | RW |

#### タイマRDアウトプット制御レジスタ (注1)

| b7 | b6 b | 5 b4 | b3 I | b2 b | 1 b  | 0                     |                                           |                       |                                           |    |
|----|------|------|------|------|------|-----------------------|-------------------------------------------|-----------------------|-------------------------------------------|----|
| Ļ  | Щ    | 0    | Ц    | _    | 0    | )                     | シンボル                                      | アドレス<br>013Dh番地       | リセット後の値<br>00h                            |    |
|    |      |      |      |      |      |                       | TRDOCR                                    | UISDII番地              | 0011                                      |    |
|    |      |      |      |      |      |                       | ビット<br>シンボル                               | ビット名                  | 機能                                        | RW |
|    |      |      |      |      | L    |                       | TOAO                                      | TRD10A0出カレベル選択ビット     | PWMモードでは"0"にしてください。                       | RW |
|    |      |      |      |      |      |                       | T0B0                                      | TRDIOBO出力レベル選択ビット(注2) |                                           | RW |
|    |      |      |      |      | TOCO | TRD1000出カレベル選択ビット(注2) | ┃ 0:初期出力はアクティブでないレベル<br>┃ 1:初期出力はアクティブレベル | RW                    |                                           |    |
|    |      |      | L    |      |      |                       | TODO                                      | TRDIODO出力レベル選択ビット(注2) |                                           | RW |
|    |      | L    |      |      |      |                       | TOA1                                      | TRD10A1出力レベル選択ビット     | PWMモードでは"0"にしてください。                       | RW |
|    |      |      |      |      |      |                       | T0B1                                      | TRDIOB1出力レベル選択ビット(注2) |                                           | RW |
|    |      |      |      |      |      |                       | TOC1                                      | TRDIOC1出カレベル選択ビット(注2) | ┃ 0:初期出カはアクティブでないレベル<br>┃ 1:初期出カはアクティブレベル | RW |
| L  |      |      |      |      |      |                       | TOD1                                      | TRDIOD1出カレベル選択ビット(注2) |                                           | RW |

- 注1. TRDOCRレジスタは、TRDSTRレジスタのTSTARTO、TSTART1ビットがともに"0"(カウント停止)のとき書いてください。
- 注2. 端子の機能が波形出力の場合、TRDOCRレジスタを設定したとき、初期出力レベルが出力されます。

#### タイマRD制御レジスタi (i=0~1)



- 注1. TRDFCRレジスタのSTCLKビットが"1"(外部クロック入力有効)のとき有効です。
- 注2. TCK2~TCK0ビットが"101b"(TRDCLK入力)、かつTRDFCRレジスタのSTCLKビットが"1"(外部クロック入力有効)のとき有効です。

Code :  $\underline{R8C} \neg \neg \neg A$  Date :  $\underline{Rev. 2. 20}$  Page :  $\underline{52 \text{ of } 63}$ 

### タイマRD関連レジスタ(4)

タイマRDステータスレジスタi(i=0~1)

| Note                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | b7 b6 b5 b4 b | b3 b2 b1 b0 |              |                |                                   |    |
|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------|-------------|--------------|----------------|-----------------------------------|----|
| MFB                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | ЩЩ            | لللل        | シンボル         | アドレス           | リセット後の値                           |    |
| MFA                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |               |             | TRDSR0       | 0143h番 地       | 11100000b                         |    |
| MFA                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |               |             | TRDSR1       | 0153h番地        | 11100000b                         |    |
| MIFA                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |               |             |              | ビット名           | 機能                                | RW |
| MFB   インプットキャプチャ/コンペアー致フラグB   読んだ後 "0"を書く。(注2)                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |               |             | IMFA         |                | 読んだ後"0"を書く。 (注2)<br>["1"になる要因]    | RW |
| MFC   インプットキャプチャ/コンペアー致フラグC   読んだ後 "0"を書く。(注2)   ["1"になる要因]   TRDiとTRDGRCiの値が一致したとき。(注3)   ["0"になる要因]   読んだ後 "0"を書く。(注2)   ["1"になる要因]   TRDiとTRDGRDiの値が一致したとき。(注3)   RW   TRDiとTRDGRDiの値が一致したとき。(注3)   RW   TRDiがオーバフローしたとき。   ["0"になる要因]   IRDiがオーバフローしたとき。   UDF   アンダフローフラグ (注1)   PWMモードでは無効です。   RW   RW   TRD   TRD |               |             | IMFB         |                | 読んだ後"0"を書く。 (注2)<br>["1"になる要因]    | RW |
| MFD   インプットキャプチャ/コンペアー致フラグD   読んだ後 "0"を書く。(注2)   [ "1"になる要因]   TRDiとTRDGRDiの値が一致したとき。(注3)   オーバフローフラグ   [ "0"になる要因]   読んだ後 "0"を書く。(注2)   [ "1"になる要因]   TRDiがオーバフローしたとき。   UDF アンダフローフラグ (注1)   PWMモードでは無効です。   RW                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |               |             | IMFC         |                | 読んだ後"0"を書く。 (注2)<br>["1"になる要因]    | RW |
| OVF   読んだ後 "0" を書く。 (注2)   RW   ["1" になる要因]   TRDiがオーバフローしたとき。   UDF   アンダフローフラグ (注1)   PWMモードでは無効です。   RW   RW   RW   RW   RW   RW   RW   R                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |               |             | · IMFD       |                | 読んだ後 "0" を書く。 (注2)<br>[ "1"になる要因] | RW |
| / / / / / / / / / / / / / / / / / /                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |               |             | OVF          | オーバフローフラグ      | 読んだ後 "0" を書く。 (注2)<br>[ "1"になる要因] | RW |
| - 何も配置されていない。書く場合、"O"を書いてください。                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |               |             | UDF          | アンダフローフラグ (注1) | PWMモードでは無効です。                     | RW |
| (b7-b6)   読んだ場合、その値は"1"。                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |               |             | -<br>(b7-b6) |                |                                   | RW |

- 注1. TRDSROレジスタのb5には何も配置されていません。b5に書く場合、"0"を書いてください。読んだ場合、 その値は"1"です。
- 注2. 書き込み結果は次のようになります。 ・読んだ結果が"1"の場合、同じビットに"0"を書くと"0"になります。
  - ・読んだ結果が"0"の場合、同じビットに"0"を書いても変化しません(読んだ後で"0"から"1"に 変化した場合に、"0"を書いても"1"のままです)。
  - ・"1"を書いた場合は変化しません。
- 注3. TRDMRレジスタのBFjiビット(j=CまたはD)が"1"(TRDGRjiはバッファレジスタ)の場合も含む。

#### タイマRD割り込み許可レジスタi (i=0~1)



Date : Rev. 2. 20 Code: <u>R8Cコース</u> Page: 53 of 63

### タイマRD関連レジスタ(5)

タイマRD PWMモードアウトプットレベル制御レジスタi (i=0~1)



#### タイマRDカウンタi (i=0~1) (注1)



タイマRDジェネラルレジスタAi、Bi、Ci、Di (i=0~1) (注1)



注1. TRDGRAi~TRDGRDiレジスタは16ビット単位でアクセスしてください。8ビット単位でアクセスしないでください。

Code:  $\underline{R8C} \neg \neg \neg A$  Date:  $\underline{Rev. 2. 20}$  Page:  $\underline{54 \text{ of } 63}$ 

#### 8.2.4 タイマRE



タイマREはリアルタイムクロックとして使用できるタイマで、 4ビットカウンタ、8ビットカウンタ、秒データ、分データ、 時データ、曜日データをそれぞれ格納するレジスタで構成される。

### タイマREの構成

#### 【アウトプットコンペアモード時】



Code: R8Cコース

Date : <u>Rev. 2. 20</u>

Page: 56 of 63

リアルタイムクロックとして使用しない場合は、アウトプットコンペアモードで通常の周期タイマとしても使用できる。

この場合、8ビットカウンタがフリーランカウンタとなり、TRESECレジスタが8ビットカウンタの読み出し用レジスタ、TREMINレジスタをコンペマッチ用レジスタとして使用する。

### リアルタイムクロックモード

| 項目            | 仕 様                                                                                               |
|---------------|---------------------------------------------------------------------------------------------------|
| カウントソース       | fc4                                                                                               |
| カウント動作        | アップカウント                                                                                           |
| カウント開始条件      | TRECR1レジスタのTSTARTビットへの"1"(カウント開始)書き込み                                                             |
| カウント停止条件      | TRECR1レジスタのTSTARTビットへの"0"(カウント停止)書き込み                                                             |
| 割り込み要求発生タイミング | 次のうちいずれか一つを選択 ・秒データの更新 ・分データの更新 ・時データの更新 ・曜日データの更新 ・曜日データが"000b(日曜日)"になったとき                       |
| TREO端子機能      | プログラマブル入出カポート、またはf2、f4、f8のいずれかを出力                                                                 |
| タイマの読み出し動作    | TRESEC、TREMIN、TREHR、TREWKレジスタを読み出すと、カウント値が読み出される。<br>なお TRESEC、TREMIN、TREHR レジスタの値はBCDコード。        |
| タイマの書き込み動作    | タイマ停止ときに書き込める。(TRECR1レジスタのTSTARTビットとTCSTFビットがともに"0")<br>なお TRESEC、TREMIN、TREHR レジスタに書き込む値はBCDコード。 |
| 選択機能          | 12時間モード/24時間モード切替が可能                                                                              |

Code:  $R8C \neg \neg \neg \triangle$  Date: Rev. 2. 20 Page: S7 of 63

# リアルタイムクロックの動作例

#### 【24時間モード時】



 Code :
 R8C⊐-ス
 Date : Rev. 2. 20
 Page: 58 of 63

### 8.3 ウォッチドッグタイマ

# ウォッチドッグタイマ



#### 【 カウントソース保護モード無効時のウォッチドッグタイマの周期 】

ウォッチドッグタイマの周期 = プリスケーラの分周比(16/128/2)×ウオッチドッグタイマのカウント値(7FFF) CPUクロック

CPUクロック=20MHz、プリスケーラ分周比=16分周とした場合、ウォッチドッグタイマのアンダフロー周期は、約26.2ms

Page:59 of 63 Code: R8Cコース Date: Rev. 2. 20

ウォッチドッグタイマリセットレジスタ



ウォッチドッグタイマスタートレジスタ



ウォッチドッグタイマ保護モードレジスタ



- 注1. OFSレジスタのCSPROINIビットに"1"を書いたとき、リセット後の値は"10000000b"になります。 注2. CSPROビットを"1"にするためには、"0"を書いた後、続いて"1"を書いてください。

# カウントソース保護モード

#### 【カウントソース保護モードの有効/無効による違い】

| 項目         | 仕 様                                                                                    |                                                                                                                                                                                                                                                                                         |  |
|------------|----------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| 垻 日        | カウントソース保護モード <b>無効時</b>                                                                | カウントソース保護モード <b>有効時</b>                                                                                                                                                                                                                                                                 |  |
| カウントソース    | CPUクロック                                                                                | 低速オンチップオシレータ                                                                                                                                                                                                                                                                            |  |
| カウント周期     | <u>プリスケーラの分周比(n) × ウォッチドッグタイマのカウント値(32768)</u> CPUクロック n:16または128 (WDCレジスタのWDC7ビットで選択) | ウォッチドッグタイマのカウント値(4096)<br>(例: 低速オンチップオシレータクロックが125kHzの場合、約32.8ms)                                                                                                                                                                                                                       |  |
|            | (例: CPUクロック20MHzで、プリスケーラ16分周の場合は、約26.2ms)                                              |                                                                                                                                                                                                                                                                                         |  |
| カウント停止条件   | ストップモード、ウェイトモードへ移行<br>(解除後、保持されていた値からカウントを継続)                                          | <b>なし</b><br>(カウント開始後、ウェイトモードでも停止せず、ストップモードには<br>ならない。)                                                                                                                                                                                                                                 |  |
| アンダフロー時の動作 | ・PM1レジスタのPM12ビットが"0"のときウォッチドッグタイマ割り込み・PM1レジスタのPM12ビットが"1"のときウォッチドッグタイマリセット             | ウォッチドッグタイマリセットのみ                                                                                                                                                                                                                                                                        |  |
| レジスタの内容    |                                                                                        | CSPRレジスタのCSPROビットを"1"(カウントソース保護モード有効)にすると、以下のレジスタが自動的に設定される・ウオッチドッグタイマにOFFFhを設定・CM1レジスタのCM14ビットを"0"(低速オンチップオシレータを発振)・PM1レジスタのCM12ビットを"1"(ウォッチドッグタイマのアンダフロー時、ウォッチドッグタイマリセット)またカウントソース保護モードでは、以下の状態になる・CM1レジスタのCM10ビットへの書き込み禁止(ストップモードに移行しない)・CM1レジスタのCM14ビットへの書き込み禁止(低速オンチップオシレータは停止しない) |  |

Code:  $R8C \supset -X$  Date: Rev. 2. 20 Page: GO of GS

オプション機能選択レジスタにより、リセット解除後のウォッチドッグタイマの動作を変更可能。

オプション機能選択レジスタ (注1)



#### 8.4 シリアルインタフェース





Code : <u>R8C⊐−ス</u> Date : <u>Rev. 2. 20</u> Page : <u>61 of 63</u>

※ UART1の入出力端子は、リセット解除後ポートとして動作しています。 TXD1、RXD1端子として使用する場合は、ポートモードレジスタの "U1PINSELビット"を "1"にセットする必要があります。

またUART1機能選択レジスタにOFhを書き込んでください。



### シリアルインタフェース関連レジスタ(1)

UARTiビットレートレジスタ (i=0~1) (注1、2)



- 注1. 送受信停止中に書いてください。
- 注2. MOV命令を使用して書いてください。

#### UARTi送信バッファレジスタ(i=0~1)(注1、2)



- 注1. 転送データ長が9ビットの場合、上位バイト→下位バイトの順で書いてください。
- 注2. MOV命令を使用して書いてください

#### UARTi 受信バッファレジスタ(i=0~1)(注1)



- 注1. UORBレジスタは必ず16ビット単位で読み出してください。
- 注2. SUM、PER、FER、OERビットは、UiMRレジスタのSMD2~SMD0ビットを"000b"(シリアルインタフェースは無効)にしたとき、またはUiC1レジスタのREビットを"0"(受信禁止)にしたとき、"0"(エラーなし)になります(SUMビットは、PER、FER、OERビットがすべて"0"(エラーなし)になると、"0"(エラーなし)になります)。また、PER、FERビットは、UORBレジスタの上位バイトを読み出したとき、"0"になります。

Code:  $\underline{R8C} \neg \neg \neg A$  Date:  $\underline{Rev. 2. 20}$  Page:  $\underline{62 \text{ of } 63}$ 

### シリアルインタフェース関連レジスタ(2)

#### UARTi送受信モードレジスタ

| b7 b6 b5 b4 b3 b2 b1 b0 |                      |                                  |                                                                                  |    |
|-------------------------|----------------------|----------------------------------|----------------------------------------------------------------------------------|----|
|                         | シンボル<br>UOMR<br>U1MR | アドレス<br>00A0h番地<br>00A8h番地       | リセット後の値<br>00h<br>00h                                                            |    |
|                         | ビット<br>シンボル          | ビット名                             | 機能                                                                               | RW |
|                         | - SMDO               | シリアルVOモード選択ビット (注 <sup>2</sup> ) | b2 b1 b0<br>0 0 0:シリアルインタフェースは無効<br>0 0 1:クロック同期形シリアルVOモード                       | RW |
|                         | - SMD1               |                                  | 1 0 0: UARTモード転送データ長7ビット<br>1 0 1: UARTモード転送データ長8ビット<br>1 1 0: UARTモード転送データ長9ビット | RW |
|                         | - SMD2               |                                  | 上記以外:設定しないでください                                                                  | RW |
|                         | CKDIR                | 内/外部クロック選択ビット                    | 0:内部クロック<br>1:外部クロック(注1)                                                         | RW |
|                         | STPS                 | ストップビット長選択ビット                    | 0:1ストップビット<br>1:2ストップビット                                                         | RW |
|                         | - PRY                | パリティ奇/偶選択ビット                     | PRYE=1のとき有効<br>0: 奇数パリティ<br>1: 偶数パリティ                                            | RW |
|                         | PRYE                 | パリティ許可ビット                        | 0:パリティ禁止<br>1:パリティ許可                                                             | RW |
|                         | —<br>(b7)            | 予約ビット                            | "0"にしてください。                                                                      | RW |

注1. PD1レジスタのP1\_6ビットを"0"(入力)にしてください。 注2. U1MRレジスタのSMD2~SMD0ビットを"000b"、"100b"、"101b"、"110b"以外にしないでくださ

#### UARTi送受信制御レジスタ0



<u>R8Cコース</u>

Code:

Date : Rev. 2. 20

Page:

63 of 63

### シリアルインタフェース関連レジスタ(3)

#### UARTi送受信制御レジスタ1



注1. RIビットはUiRBレジスタの上位バイトを読み出したとき、"0"になります。

注2. UARTモード時、UiRRMビットは"0"(連続受信モード禁止)にしてください。

Code : <u>R8C⊐−ス</u> Date : <u>Rev. 2. 20</u> Page: <u>64 of 63</u>

#### 8.4.1 クロック同期形シリアル1/0モード

### クロック同期形シリアルI/Oモードの仕様

| 項目            | 仕 様                                                                                                                                   |
|---------------|---------------------------------------------------------------------------------------------------------------------------------------|
| 転送データフォーマット   | 8ビット長 固定                                                                                                                              |
| 転送クロック        | ・内部クロック選択時:fi/2(n+1) fi=f1/f8/f32、n=UARTi転送速度レジスタの値(0~FFh)・外部クロック選択時:CLKi端子からの入力(最大5MHz (Vcc=5V時))                                    |
| 送信開始条件        | ・送信許可状態(送信許可ビット="1")<br>・UARTi送信バッファレジスタに送信データあり(UARTi送信バッファ空フラグ="0")                                                                 |
| 受信開始条件        | <ul> <li>・受信許可状態(受信許可ビット="1")</li> <li>・送信許可状態(送信許可ビット="1")</li> <li>・UARTi送信バッファレジスタに送信データ(ダミーデータ)あり(UARTi送信バッファ空フラグ="0")</li> </ul> |
| 割り込み要求発生タイミング | 送信割り込み (1) UARTi送信バッファ → UARTi送信レジスタへ転送時(送信開始時) または (2) データ送信完了時(送信レジスタ空フラグ="1") 受信割り込み 受信完了時(UARTi受信レジスタ → UARTi受信バッファヘデータ転送時)       |
| エラー検出         | オーバランエラー*のみ(UARTi受信バッファレジスタの読み出しを行う前に次のデータの受信を開始し、データの7ビット目を受信した時点で発生)                                                                |
| 選択機能          | ・転送クロックの極性選択 ・送受信データのLSBファースト、MSBファースト選択 ・TxD端子の出力形式(CMOS出力/Nchオープンドレイン出力)選択 ・連続受信モード                                                 |

※ オーバランエラーが発生した場合、UARTi受信バッファレジスタの内容は不定。またUARTi受信割り込み要求ビットも変化しない。

Code:  $R8C \supset -X$  Date: Rev. 2. 20 Page: G5 of G3

#### 連続受信モード

UARTO受信バッファレジスタの読み出しで送信バッファ空フラグ= "0" となり、次データの受信が可能となるモード (送信バッファにダミーデータの書き込みが不要)

連続受信モードは、受信開始前に1度だけダミーデータを送信バッファに書き込み、受信開始時にダミーリード(受信バッファレジスタの読み出し)する必要があります。

#### オーバランエラー

オーバランエラーが発生した場合は、受信割り込みが発生しないため、通信速度に合わせてタイマ等で受信完了フラグおよびエラーフラグをチェックしてください。



# 受信タイミング例



上記タイミング図は次の設定条件の場合

- ●UiMRレジスタのCKDIRビット=1 (外部クロック)
- ●UiCOレジスタのCKPOLビット=0(転送クロックの立ち下がりで送信データ出力、立ち上がりで受信データ入力)

Code : <u>R8C⊐−ス</u> Date : <u>Rev. 2. 20</u> Page : <u>67 of 63</u>

受信バッファの読み出しは必ず16ビット単位で行い、エラーフラグと受信データを同時に読み出してください(受信バッファの上位バイトを読み出すことで受信完了フラグがクリアされます)。

エラーが発生している場合は、エラーフラグとUARTi受信バッファレジスタを初期化した後、 再度受信を行ってください。

#### <初期化手順>

- (1) 受信許可ビットを"0"(受信禁止)にする
- (2) シリアルI/Oモード選択ビットを"000b"(シリアルインタフェースは無効)にする
- (3) シリアルI/Oモード選択ビットを再設定する
- (4) 送信バッファにダミーデータを設定する
- (5) 受信許可ビットを再度"1"(受信許可)にする
- ※ 全てのエラーフラグは上記(1)または(2)の処理でクリアされます。

連続受信モードを選択している場合、(4)は省略し、(5)の後に受信バッファをダミーリードしてください。

#### 8.4.2 クロック非同期形シリアル1/0モード

### クロック非同期形シリアルI/Oモードの仕様

| 項 目           | 仕 様                                                                                                                                          |  |
|---------------|----------------------------------------------------------------------------------------------------------------------------------------------|--|
| 転送データフォーマット   | キャラクタビット: 7ビット/8ビット/9ビット 選択可<br>パリティビット: 奇数/偶数/なし 選択可<br>ストップビット: 1ビット/2ビット 選択可                                                              |  |
| 転送クロック        | ・内部クロック選択時:fj/16(n+1) fi=f1/f8/f32、 n=UARTi転送速度レジスタの値(0~FFh) ・外部クロック選択時:fEXT/16(n+1) fEXT=CLKiからの入力(最大5MHz、Vcc=5V時) n=UARTi転送速度レジスタの値(0~FFh) |  |
| 送信開始条件        | ・送信許可状態(送信許可ビット="1")<br>・UARTi送信バッファレジスタに送信データあり(UARTi送信バッファ空フラグ="0")                                                                        |  |
| 受信開始条件        | ・受信許可状態(受信許可ビット="1")<br>・スタートビットの検出                                                                                                          |  |
| 割り込み要求発生タイミング | 送信割り込み (1) UARTi送信バッファ → UARTi送信レジスタへ転送時(送信開始時) または (2) データ送信完了時(送信レジスタ空フラグ="1") 受信割り込み 受信完了時(UARTi受信レジスタ → UARTi受信バッファヘデータ転送時)              |  |
| エラー検出         | オーバランエラー*1、フレーミングエラー、パリティエラー、エラーサムフラグ                                                                                                        |  |
| 選択機能※2        | ・送受信データのLSBファースト、MSBファースト選択(キャラクタビット長が8ビット時のみ選択可) ・TxD端子の出力形式(CMOS出力/Nchオープンドレイン出力)選択                                                        |  |

- ※1. オーバランエラーが発生した場合、UARTi受信バッファレジスタの内容は不定。またUARTi受信割り込みの要求ビットも変化しない。
- ※2. クロック非同期形シリアルI/Oモードでは、転送クロック極性は選択不可(CLK極性選択ビット="0"(転送クロック立ち下がりで送信データ出力、立ち上がりで受信データ入力)で使用する)。

Code : <u>R8C⊐−ス</u> Date : <u>Rev. 2. 20</u> Page: <u>68 of 63</u>

#### ・オーバランエラー

UARTi 受信バッファレジスタを読み出す前に次のデータ受信を開始し、次のデータの最終ストップビットの1つ前のビットを受信したときに発生

・フレーミングエラー

設定した個数のストップビットが検出されなかった時に発生

・パリティエラー

パリティ許可時にパリティビットとキャラクタビット中の"1"の個数(偶数個/奇数個)が設定した個数でなかったときに発生

・エラーサムフラグ

オーバランエラー、フレーミングエラー、パリティエラーの何れか1つでも発生した場合に"1"にセットされる

オーバランエラー、フレーミングエラー、パリティエラー全てのエラーフラグが "0" (エラーなし)になった時点で "0" になる





#### UARTi転送速度レジスタの設定値算出方法

<内部クロック選択時>

$$n = \frac{fj}{\text{ビットレート×16}} - 1$$

$$fj: カウントソースの周波数$$

<外部クロック選択時>

# 受信タイミング例



Code: R8C = -2 Date: Rev. 2. 20 Page: Rev. 2. 20

#### 【ビットレートの設定例(内部クロック選択時)】

| ビットレート | カウント<br>ソース | メインクロック=20MHz |          |       |
|--------|-------------|---------------|----------|-------|
| (bps)  |             | 設定値(n)        | 実時間(bps) | 誤差(%) |
| 1200   | f8          | 129(81h)      | 1201.92  | 0.16  |
| 2400   | f8          | 64(40h)       | 2403.85  | 0.16  |
| 4800   | f8          | 32(20h)       | 4734.85  | -1.36 |
| 9600   | f1          | 129(81h)      | 9615.38  | 0.16  |
| 14400  | f1          | 86(56h)       | 14367.82 | -0.22 |
| 19200  | f1          | 64(40h)       | 19230.77 | 0.16  |
| 28800  | f1          | 42(2Ah)       | 29069.77 | 0.94  |
| 31250  | f1          | 39(27h)       | 31250.00 | 0.00  |
| 38400  | f1          | 32(20h)       | 37878.79 | -1.36 |
| 51200  | f1          | 23(17h)       | 52083.33 | 1.73  |

#### 8.5 A/Dコンバータ

# A/Dコンバータ

| 項目          | 仕 様                                                                                                                                                                     |
|-------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| A/D変換方式     | 逐次比較変換方式                                                                                                                                                                |
| 分解能         | 8ビット/10ビット 選択可                                                                                                                                                          |
| 動作モード       | ●単発モード<br>●繰り返しモード(8ビットモード時のみ)                                                                                                                                          |
| アナログ入力端子    | 12ch(AN0~AN11)注                                                                                                                                                         |
| A/D変換開始条件   | ●ソフトウェアトリガ<br>A/D変換開始フラグ(ADST)により変換開始<br>●キャプチャ<br>ADST=1の状態でタイマRD割り込み要求が発生した場合                                                                                         |
| 1端子あたりの変換速度 | <ul> <li>●サンプル&amp;ホールドなしの場合<br/>分解能8ビット時:49 ΦAD*サイクル<br/>分解能10ビット時:59 ΦADサイクル</li> <li>●サンプル&amp;ホールドありの場合<br/>分解能8ビット時:28 ΦADサイクル<br/>分解能10ビット時:33 ΦADサイクル</li> </ul> |
| Vrefカット機能あり | A/Dコンバータ未使用時に、ラダー抵抗に流れる電流を遮断し、<br>消費電力を抑えることが可能                                                                                                                         |

 $※ \phi AD = fOCO-F/f1/f2/f4$  の何れか

注. アナログ入力端子として使用する場合、対応するポートの方向を入力にすること

Code:  $R8C \supset -X$  Date: Rev. 2. 20 Page: Rev. 2. 20

#### 【サンプル&ホールドの有無によるA/D変換タイミングの違い】

サンプル&ホールド無効時



#### サンプル&ホールド有効時





 Code :
 R8C⊐-ス
 Date : Rev. 2. 20
 Page: 72 of 63

# A/Dコンバータ関連レジスタ(1)

A/D制御レジスタ0(注1)



- 注1. A/D変換中にADCONOレジスタの内容を書き換えた場合、変換結果は不定となります。
- 注2. A/D動作モードを変更した場合は、あらためてアナログ入力端子を選択してください。
- 注3.  $\phi$  ADの周波数を10MHz以下にしてください。 注4. アナログ入力端子はCH0~CH2ビットとADGSEL0ビットの組み合わせで選択できます。

Code: R8Cコース Page: 73 of 63 Date : Rev. 2. 20

# A/Dコンバータ関連レジスタ(2)

#### A/D制御レジスタ1(注1)

h7 h6 h5 h4 h3 h2 h1 h0

|   | シンボル<br>ADCON1 | アドレス<br>00D7h番地 | リセット後の値<br>00h    |                                  |    |
|---|----------------|-----------------|-------------------|----------------------------------|----|
|   |                | ビット<br>シンボル     | ビット名              | 機能                               | RW |
|   |                | _<br>(b2-b0)    | 予約ビット             | "0" にしてください。                     | RW |
|   |                | BITS            |                   | 0:8ビットモード<br>1:10ビットモード          | RW |
|   |                | CKS1            | 周波数選択ビット1         | 0:f2またはf4を選択<br>1:f0c0-Fまたはf1を選択 | RW |
|   |                | VCUT            | Vref接続ビット<br>(注3) | 0:Vref未接続<br>1:Vref接続            | RW |
| Ц |                | _<br>(b7-b6)    | 予約ビット             | "0"にしてください。                      | RW |

- 注1. A/D変換中にADCON1レジスタの内容を書き換えた場合、変換結果は不定となります。
- 注2. 繰り返しモード時は、BITSビットを "0" (8ビットモード)にしてください。 注3. VCUTビットを "0" (未接続)から "1" (接続)にしたときは、1μs以上経過した後にA/D変換を開始してください。

#### 【動作クロック選択】



Page: 74 of 63 Code: <u>R8Cコース</u> Date : Rev. 2. 20

# A/Dコンバータ関連レジスタ(3)

#### A/D制御レジスタ2(注1)



注1. A/D変換中にADCON2レジスタの内容を書き替えた場合、変換結果は不定となります。



Code : <u>R8C⊐−ス</u> Date : <u>Rev. 2. 20</u> Page : <u>75 of 63</u>



# 単発モードの動作(2)

#### 【キャプチャ】

A/D変換開始フラグ(ADST)が"1"の状態で、タイマRD割り込み要求が発生すると変換を開始



Code: R8Cコース

Date : Rev. 2. 20

Page: 77 of 63

A/Dレジスタ

逐次変換レジスタ

停止

#### 繰り返しモードの動作(ソフトウェアトリガ時) アナログ入力 🗆 0 AN0 指定した1端子 AN1 0-を繰り返し変換 0 AN2 R8C/Tiny 0 AN11 分解能 8ビット(サンプル&ホールドあり)の場合 $28\phi$ AD 分解能10ビット(サンプル&ホールドあり)の場合 $33\phi$ AD $\phi$ AD A/D変換開始フラグ "1" (ADST) "0"

Code: R8Cコース

不定

変換

Date : Rev. 2. 20

変換結果

変換

Page: 78 of 63

変換結果

停止

変換

#### 8.6 フラッシュメモリ

### フラッシュメモリ制御

| 項目                      |  | 性能                                                      |
|-------------------------|--|---------------------------------------------------------|
| フラッシュメモリの動作モード          |  | ・CPU書き換えモード ・標準シリアル入出カモード ・パラレル入出カモード                   |
| プログラム、イレーズ方式            |  | ・プログラム:バイト単位<br>・イレーズ:ブロック消去                            |
| プログラム、イレーズ制御方式          |  | ソフトウェアコマンドによる制御(5コマンド)                                  |
| プログラム、イレーズ回数 プログラムROM   |  | 100回(データフラッシュ内蔵品:1,000回)                                |
| プログラム、イレース自数   データフラッシュ |  | 10,000回                                                 |
| 書き換え禁止機能                |  | ・IDコードチェック機能(標準シリアル入出力モード対応) ・ROMコードプロテクト(パラレル入出力モード対応) |

#### <CPU書き換えモード>

ライタを使用せずユーザプログラムでソフトウエアコマンドを実行することにより、CPUを基盤に実装したままでユーザROM領域を書き換えるモード。プログラム動作中のデータ書き換えやデータバックアップなどで使用する。以下の2モードを持つ。

- ・イレーズライト0モード(EW0モード)
- ・イレーズライト1モード(EW1モード)

#### <標準シリアル入出力モード>

シリアルライタを使用し、ユーザROM領域を書き換えるモード。ブートROM領域内のブートプログラム(フラッシュ書き換え制御プログラム)によりアプリケーションプログラムを書き換える。アプリケーションプログラムをフラッシュROMに書き込む時に使用する。以下の2モードを持つ。

- ・標準シリアル入出力モード2(二線式のクロック非同期形シリアルI/O)
- ・標準シリアル入出力モード3(一線式のクロック非同期形シリアルI/O)

Code : <u>R8C⊐−ス</u> Date : <u>Rev. 2. 20</u> Page : <u>79 of 63</u>

#### ブートプログラム

00000h -ザROM領域 02400h データフラッシュ ブロックA(1KB) (2KB) 027FFh 02800h ブロックB(1KB) 02RFFk ーザROM領域 08000h ブロック1 プログラムROM (32KB) (16KB) 0BFFFk 0C000h ブロック0 ブートROM領域 0F000h (16KB) 8Kバイト 0FFFFh 0FFFFh 10000h **FFFFFh** 

【R8C/25 ROM32KByte品のフラッシュメモリブロック配置】

ブートROM領域にあらかじめ格納されているフラッシュ書き込み制御用のプログラムで、一般的に標準ブートプログラムとユーザブートプログラムがある。標準ブートプログラムはメーカが提供するプログラムで、あらかじめブート領域に書き込まれている。これに対しユーザブートプログラムは、ユーザがフラッシュへの書き込み制御プログラムを作成し、市販のフラッシュライタを使用してユーザROM領域あるいはブートROM領域に書き込みを行う。

R8Cファミリは、標準ブートプログラムによる書き込み制御のみをサポートしている。

### CPU書き換えモードと標準シリアル入出力モード の違い

#### 【CPU書き換えモード】



ユーザプログラム実行中に 書き換えが可能なモード

#### 【標準シリアル入出カモード】



Page: 80 of 63 Code: R8Cコース Date: Rev. 2. 20

#### フラッシュメモリ制御レジスタ0



- 注1. "1" にするときは、"0" を書いた後、続けて"1" を書いてください。"0" を書いた後、"1" を書く までに割り込みが入らないようにしてください。
- まてにより込かが入らないようにしてくたといっ このビットはリードアレイモードにしてから "0" にしてください。 "1" にするときは、FMR01ビットが "1" の状態で、このビットに "0" を書いた後、続けて "1" を書い てください。 "0" を書いた後、 "1" を書くまでに割り込みが入らないようにしてください。
- 注3. このビットは、フラッシュメモリ以外の領域のプログラムで書いてください。
- 注4. クリアステータスコマンドを実行すると"0"になります。 注5. FMR01ビットが"1" (CPU書き換えモード)のとき有効です。FMR01ビットが"0"のとき、FMSTPビットに "1"を書くとFMSTPビットは"1"になりますが、フラッシュメモリは低消費電力状態にならず、初期化 もされません
- 注6. FMR01ビットを"0"(CPU書き換えモード無効)にると、FMR02ビットは"0"(書き換え禁止)になります。

#### 8.6.1 CPU書き換えモード

### EWOモードとEW1モード

| 項目                      | EW0モード                                                  | EW1モード                             |
|-------------------------|---------------------------------------------------------|------------------------------------|
| 書き換え制御プログラムが配置<br>できる領域 | ユーザROM領域                                                | ユーザROM領域                           |
| 書き換え制御プログラムを実行<br>できる領域 | フラッシュメモリ以外の領域で実行可能<br>(RAM領域へ書き換え制御プログラムを<br>転送して実行させる) | ユーザROM領域またはRAM領域で実行<br>可能          |
| 書き換え可能な領域               | ユーザROM領域                                                | 書き換え制御プログラムが格納されているブロックを除くユーザROM領域 |
| プログラム、イレーズ中のCPU<br>の状態  | 動作                                                      | ホールド状態<br>(入出カポートは実行前の状態を保持)       |
| CPU書き換えモード時の動作<br>周波数   | 5MHz以下                                                  | 制限なし(CPU動作クロック)                    |

#### <EW0モードでの書き込み動作例>



Code:  $R8C \Rightarrow -X$  Date: Rev. 2. 20 Page: 81 of 63

#### フラッシュメモリ制御レジスタ1



- 注1. "1"にするときは、FMR01ビットが"1"(CPU書き換えモード有効)の状態で、このビットに"0"を書いた後、続けて"1"を書いてください。"0"を書いた後、"1"を書くまでに割り込みが入らないようにしてください。
- 注2. FMR01ビットを"0"(CPU書き換えモード無効)にすると、"0"になります。
- 注2. FMR01ビットが "1" (CPU書き換えモード無効)にすると、 0 になります。 注3. FMR01ビットが "1" (CPU書き換えモード有効)のとき、FMR15およびFMR16ビットに書けます。 "0" にするときは、このビットに "1" 書いた後、続けて "0" を書いてください。 "1" にするときは、このビットに "1" を書いてください。

# イレーズ/プログラムサスペンド機能

イレーズ(またはプログラム)サスペンド機能とは、イレーズ(またはプログラム)処理を一時的に中断 する機能。

EW1モードでは、割り込み要求によってイレーズ(またはプログラム)処理を中断し、CPUのホールド状態 を解除することができる。これにより、ブロックイレーズ中(またはプログラム中)にもウォッチドッグタイマ のリフレッシュなどが可能となる。



Page:82 of 63 Code: R8Cコース Date: Rev. 2. 20

フラッシュメモリ制御レジスタ4



- | FMR47 | 低消費電流リードモード許 | 0:禁止 | 1:許可 | 1:計可 | 1:計
- の期間のみ、書き込みか可能となります。(上記期間以外は "0" になります。) EW0モードではこのビットはプログラムによって "0"、 "1" 書き込みが可能となります。 EW1モードではFMR40ビットが "1" のとき、消去中にマスカブル割り込みが発生すると自動的に "1" になります。 プログラムによって "1" を書き込むことはできません。( "0" 書き込みは可能) 注3. FMR42ビットはFMR40ビットが "1" (許可)のときのみ有効になり、プログラムコマンド発行から自動書き込み終了までの期間のみ、このビットへの書き込みが可能となります。(上記期間以外は "0" になります。) EW0モードではこのビットはプログラムによって "0"、 "1" 書き込みが可能となります。 EW1モードでは「FMR40ビットが "1" のとき、自動書き込み中にマスカブル割り込みが発生すると自動的に "1" になります。プログラムによって "1" を書き込むことはできません。( "0" 書き込みは可能) 注4 高速クロックモード 高速オンチップオシレータモードでは、FMR47ビットを "0" (巻は)にしてください。
- 注4. 高速クロックモード、高速オンチップオシレータモードでは、FMR47ビットを"0"(禁止)にしてください。
- 注5. このモードはプログラム、イレーズ時には使用できません。FMR47ビットを"0"(禁止)にしてください。

#### 8.6.2 標準シリアル入出力モード

# IDコードチェック機能

標準シリアル入出力モード時のROMコードプロテクト機能。 シリアルライタから送られるチェック用のIDコードとフラッシュROM内に書かれている"7バイトのIDコード" を判定し、一致しない場合はライタから送られてくるコマンドを受けつけず、フラッシュROM内の読み出し および書き込みを禁止する。

#### 固定ベクタ領域



IDコードの格納領域は、特殊割り込みなどのベクタテーブルの最上位1バイトと重なっているが、割り込み発生時の各ベクタテーブル最上位1バイトは無視される。

「ID1」が最上位のコードとなり、ID1-ID2 ··· ID6-ID7 の順でIDコードとして認識される。

Code:  $R8C \supset -X$  Date: Rev. 2. 20 Page:  $R8C \supset -X$ 

# IDコード設定例

「IDコードチェック機能」を有効にするには、IDコード格納番地にID コードをあらかじめ設定したプログラムをフラッシュメモリに書き込んでおく必要がある。

#### 【書き込み方法】

アセンブラ(as30)の指示命令 ".ID" を使用して、 C言語スタートアッププログラム(fvector.c)内で設定

### 【設定(書き込み)例】

Code : <u>R8C⊐−ス</u> Date : <u>Rev. 2. 20</u> Page: <u>84 of 63</u>

### 標準シリアル入出力モード時の接続例

リセット解除後のMODE端子の入力レベルによりシングルチップモード/標準シリアル入出力モードでの起動を制御する。

M16C Flash Starter(一般的なシリアル接続)による書き込み時 (標準シリアル入出力モード2で起動)



スイッチでMODE端子の入力を制御することで、シングルチップモード (通常モード)と標準シリアル入出力モード(ブートモード)を手動で 切り替える場合の接続例。

標準シリアル入出力モード2の場合、必ず発振子(1~20MHz)を接続する必要がある。

エミュレータ(E8/E8a)および市販のフラッシュライタ接続時 (標準シリアル入出力モード3で起動)



標準シリアル入出力モード3は、フラッシュライタやエミュレータ (E8/E8a) を接続することによって、シングルチップモード (通常モード) と標準シリアル入出力モード (ブートモード) をエミュレータおよびフラッシュライタ側で自動的に切り替える。

またCPUをオンチップオシレータで動作せている場合は、オンチップオシレータで通信を行うので、書き込み用に外部発振子を接続する必要なはい。

Code : <u>R8C⊐−ス</u> Date : <u>Rev. 2. 20</u> Page : <u>85 of 63</u>

#### MODE端子の入力レベル

MODE端子= "H"でシングルチップモード(通常モード)、MODE端子= "L"で標準シリアル入出力モード(ブートモード)での起動となる。

通常 (エミュレータ (E8/E8a) などを使用して開発する場合)、MODE端子をプルアップしておく。

#### 標準シリアル入出力モード3

エミュレータやフラッシュライタとの通信はMODE端子1本で行うが、シリアル通信そのものはUART1を使用して行うため、E8aを接続してデバッグする場合、アプリケーション側でUART1によるシリアル通信はできない。(CLK1/P6\_5、TXD1/P6\_6、RXD1/P6\_7端子は入出カポートとして使用可能)

#### 8.6.3 パラレル入出力モード

# ROMコードプロテクト

パラレル入出力モード時のプロテクト機能。

オプション機能選択レジスタの"ROMコードプロテクトビット(ROMCP1)"および"ROMコードプロテクト解除ビット(ROMCR)"により読み出しおよび書き込みの禁止/許可を制御する。



Code:  $R8C \supset -X$  Date: Rev. 2. 20 Page: Rev. 2. 20



# 付録

- A. NC30起動オプション一覧
- B. アセンブリ言語レベルの最適化

起動オプション(1)

### コンパイルドライバ制御

| オプション            | 機能                                       |
|------------------|------------------------------------------|
| -с               | リロケータブルファイル(.obj)を作成し、処理を終了する            |
| −D 識別子           | 識別子を定義する(#define と同じ)                    |
| −I ディレクトリ名       | #include で指定するファイルのディレクトリを指定する           |
| -preinclude      | インクルードファイルを指定する                          |
| -E               | プリプロセッサのみ起動し結果を標準出力に出力する                 |
| -P               | プリプロセッサのみ起動しファイル(.i)を出力する                |
| -S               | アセンブリ言語ソースファイル(.a30)を作成し、処理を終了する         |
| −U プリデファインドマクロ名  | 指定したプリデファインドマクロ定数を未定義にする                 |
| -silent          | 起動時のコピーライトメッセージを出力しない                    |
| -dsource         | C言語ソースリストをコメントとして出力した、アセンブリ言語ソース         |
| (-dS)            | ファイル(.a30)を作成する                          |
| -dsource_in_list | "-dsource"の機能に加え、アセンブリ言語リストファイル(.lst)を作成 |
| (-dSL)           | する                                       |
| -lang            | ソースファイルの言語(C/C++/EC++)を指定する              |

Code:  $\underline{R8C} = -2$  Date:  $\underline{Rev. 2. 20}$  Page:  $\underline{1 \text{ of } 11}$ 

※ ルネサス統合開発環境使用時は"-c"オプションが自動的に指定される。

起動オプション(2)

### 出力ファイル指定

| オプション        | 機能                             |
|--------------|--------------------------------|
| −o file 名    | In30 の生成するアブソリュートモジュールファイル、マップ |
|              | ファイルなどの名称を指定する(拡張子の指定は不可)      |
|              | 例)-o test → test.x30 を出力       |
| -dir ディレクトリ名 | In30 の生成するアブソリュートモジュールファイルの出力先 |
|              | ディレクトリを指定する                    |

# バージョン情報表示

| オプション | 機能                        |
|-------|---------------------------|
| -v    | 実行中のコマンドのプログラム名などを表示する    |
| -V    | コンパイラの各プログラムの起動メッセージを表示し、 |
|       | 処理を終了する(コンパイル処理は行わない)     |

Code: R8C = -X Date: Rev. 2. 20 Page: 2 of 11

※ ルネサス統合開発環境使用時、出力ファイル指定オプション"-o", "-dir" については、"プロジェクト"作成時に自動設定される。

起動オプション(3)

### デバッグ用

| オプション    | 機能                         |
|----------|----------------------------|
| -g       | デバッグ情報をアセンブリ言語ソースファイルに出力する |
|          | C 言語レベルデバッグを行う場合は必須        |
| -genter  | 関数呼び出し時に必ず enter 命令を出力する   |
|          | デバッガのスタックトレース機能を使用するときは必須  |
| -gno_reg | レジスタ変数に対するデバッグ情報の出力を抑止する   |

Code:  $\underline{R8C} = -2$  Date:  $\underline{Rev. 2.20}$  Page:  $\underline{3 \text{ of } 11}$ 

"-g"オプションは、常に指定してコンパイルすることを推奨。

※ ルネサス統合開発環境使用時は"-c"オプションが自動的に指定される。

起動オプション(4)

### 最適化

| オプション                        | 機能                             |  |  |  |
|------------------------------|--------------------------------|--|--|--|
| -O[1~5]                      | レベル毎に速度及び ROM 容量ともに最小にする最大限の   |  |  |  |
|                              | 最適化を行う                         |  |  |  |
| -OR                          | ROM容量を重視した最適化を行う               |  |  |  |
| -OS                          | 速度を重視した最適化を行う                  |  |  |  |
| -Oconst                      | const 修飾子で宣言した外部変数の参照を定数で置き換える |  |  |  |
| (-OC)                        | 最適化を行う                         |  |  |  |
| −Osp_adjust                  | スタック補正コードを取り除き、ROM効率を最適化する     |  |  |  |
| (-OSA)                       | ただし、スタック使用量が多くなる可能性がある         |  |  |  |
| -Ostack_frame_align          | スタックフレームの偶数アライメントを行う           |  |  |  |
| (-OSFA)                      |                                |  |  |  |
| −Oloop_unroll[=ループ回数]        | ループ文を回さずに、ループ回数分コードを展開する       |  |  |  |
| (-OLU)                       | "ループ回数"省略時は、最大 5 回のループ文が対象となる  |  |  |  |
| -Ocompare_byte_to_word       | 連続した領域のバイト単位の比較をワード単位で行う       |  |  |  |
| (-OCBTW)                     |                                |  |  |  |
| -Ostatic_to_inline           | static 宣言された関数を inline 宣言扱いにする |  |  |  |
| (-OSTI)                      | 3はは0 旦日で107に対象で 川川10 旦日派01でする  |  |  |  |
| -Oforward_function_to_inline | 全てのインライン関数に対してインライン展開を行う       |  |  |  |
| (-OFFTI)                     | (関数呼び出しの後にインライン関数の実体定義ができる)    |  |  |  |
| −goptimize <sup>※1</sup>     | 分岐命令に関する外部参照の最適化を行う(最適化リンカの    |  |  |  |
|                              | モジュール間最適化時に使用する付加情報を出力ファイル     |  |  |  |
|                              | 内部に生成する)                       |  |  |  |

Code : <u>R8C⊐−ス</u> Date : <u>Rev. 2. 20</u> Page: <u>4 of 11</u>

#### 【最適化オプション効果一覧表】

| 効 果     | -0 | -OR | -os | -OSA | -OSTI |
|---------|----|-----|-----|------|-------|
| 速度      | 良  | 悪   | 良   | 良    | 良     |
| ROM サイズ | 良  | 良   | 悪   | 良    | 悪     |
| 消費スタック  | 良  | 同   | 同   | 悪    | 良     |

以下にオプション"-01 ~ -05"の最適化について示す。

-01: -03, -0no\_bit, -0no\_break\_source\_debug, -0no\_float\_const\_fold, -0no\_stdlibを有効にする

-02: -01と同様

-03: 速度及びROM容量ともに効果のある最大限の最適化を行う

(-0) (デバッグ情報に影響を与える最適化を行います)

-04: -03 + -0const を有効にする

(ROMデータアクセス時にメモり参照をせず、値を直接読み込む最適化を行う)

-05: 共通部分式の最適化(-0R同時指定時)、文字列転送, 比較(-0S同時指定時)を強化した 最大限の最適化<sup>※</sup>を行う

- ※ 異なるポインタ変数が同時に同じメモリ位置を指しており、それら変数を同一関数内で 使用している場合、正常なコードを出力できない可能性がある。
- ※1 "-goptimize" オプションは、デフォルトで指定することを推奨する。 なお "-goptimize" オプション指定時は、必ずアセンブラ(as30)に "-goptimize"、最適化 リンカ(optInk)に "-optimize=branch" オプションを指定すること。

起動オプション(5)

### 最適化(抑止)

| オプション                               | 機能                                       |  |  |
|-------------------------------------|------------------------------------------|--|--|
| -Ono_bit<br>(-ONB)                  | ビット操作をまとめる最適化を抑止する                       |  |  |
| -Ono_break_source_debug<br>(-ONBSD) | ソース行情報に影響する最適化を抑止する                      |  |  |
| -Ono_float_const_fold<br>(-ONFCF)   | 浮動小数点の定数畳み込み処理を抑止する                      |  |  |
| -Ono_stdlib<br>(-ONS)               | 標準ライブラリ関数のインライン埋め込みやライブラリ関数<br>の変更等を抑止する |  |  |
| -Ono_logical_or_combine<br>(-ONLOC) | 論理 OR をまとめる最適化を抑止する                      |  |  |
| -Ono_asmopt<br>(-ONA)               | アセンブラオプティマイザ(aopt30)による最適化を抑止する          |  |  |

Code :  $R8C \supset -X$  Date : Rev. 2. 20 Page: Solution 5 of 11

#### <最適化抑止オプションの有効条件>

-Ono bit: -0[3~5]/-OR/-OSオプションが指定されている場合

-Ono break source debug: -0[3~5]/-ORオプションが指定されている場合

-Ono\_float\_const\_fold: 条件なし(本コンパイラでは、デフォルトで定数の畳み

込み処理を行う)

-Ono\_stdlib: 条件なし(標準ライブラリ関数と同じ名前の関数をユーザー側で

作成する場合に指定する)

-Ono\_logical\_or\_combine: -0[3~5]/-OR/-OSオプションが指定されている場合

#### <浮動小数点畳み込み処理例>

### [最適化前] (val / 1000e250) \* 50.0 ↓ [最適化後] (val / 20e250)

#### <論理ORをまとめる最適化例>

# [最適化前] if( a&0x01 || a&0x02 || a&0x04 ) ↓ [最適化後] if( a & 0x07 )

起動オプション(6)

## 生成コード変更(1/3)

| オプション                                    | 機能                                                  |
|------------------------------------------|-----------------------------------------------------|
| -fansi                                   | -fNRA、-fNRFAN、-fNRI、-fETI を有効にする                    |
| -fnot_reserve_far_and_near<br>(-fNRFAN)  | far、near を予約語にしない(_far、_near のみ有効)                  |
| −fnot_reserve_asm<br>(−fNRA)             | asm を予約語にしない(_asm のみ有効)                             |
| -fnot_reserve_inline<br>(-fNRI)          | inline を予約語にしない(_inline のみ有効)                       |
| -fextend_to_int <sup>※1</sup><br>(-fETI) | char 型のデータを int 型に拡張して演算を行う<br>(ANSI 規格で定められた拡張を行う) |
| −ffar_RAM<br>(−fFRAM)                    | RAM データのデフォルト属性を far に変更する                          |
| −fnear_ROM<br>(−fNROM)                   | ROM データのデフォルト属性を near に変更する                         |
| −fno_carry<br>(−fNC)                     | far ポインタ間接によるデータアクセス時のキャリーフラグの加算を抑止する               |
| −ffar_pointer<br>(−fFP)                  | ポインタ変数のデフォルト属性を far にする                             |
| -fchar_enumerator<br>(-fCE)              | enum 型を signed int 型ではなく unsigned char 型<br>として扱う   |

Code :  $R8C \supset -X$  Date : Rev. 2. 20 Page: Rev. 2. 20

※1 NC30では、デフォルトでコード効率と実行速度を重視したコード生成を行うため char型データの演算については、int型に拡張せずにchar型のままで行います。 よってchar型演算を行うときに、演算途中でオーバーフローが発生する可能性 がある場合 (ANSI規格で定められている標準仕様に従ってchar型をint型に拡張して処理する場合)は、"-fextend\_to\_int"オプションを指定してください。

### < char型演算の例 >

```
void main(void) { char c1, c2 = 200, c3 = 2; c1 = c2*2/c3; c2*2の演算時点でオーバーフローするため正しい結果が得られない。
```

起動オプション(7)

## 生成コード変更(2/3)

| オプション                      | 機能                                       |  |
|----------------------------|------------------------------------------|--|
| -fno_even                  | データ出力時に奇数データと偶数データを分離せず、全て奇数             |  |
| (_fNE)                     | (odd 属性)セクションに配置する                       |  |
| -fconst_not_ROM<br>(-fCNR) | const で指定されたデータ型を ROM データとして扱わない         |  |
| -fnot_address_volatile     | #pragma ADDRESS で指定した変数を volatile 指定した変数 |  |
| (_fNAV)                    | として扱わない                                  |  |
| -fsmall_array **1          | far 型の配列を参照する場合、その配列のサイズが 64K バイト        |  |
| (-fSA)                     | 以内であれば、添え字の計算を 16 ビットで行う                 |  |
| -fno_align                 | 即数生命マドレスのマニノいよちしたい                       |  |
| (-fNA)                     | 関数先頭アドレスのアライメントをしない<br>                  |  |
| −fbit <sup>※2</sup>        | near 領域に配置した外部変数全てに対して 1bit 操作命令が使用      |  |
| (-fB)                      | できると仮定してコード生成を行う                         |  |
| -fauto_128                 | 体田さるスクックフレー / ち見士 199k-+- に制阻さる          |  |
| (-fA1)                     | 使用するスタックフレームを最大 128byte に制限する            |  |
| -fuse_DIV **3              | 除算に対するコード生成を変更する(標準関数を使用せず、DIV           |  |
| (-fUD)                     | 命令を使用して演算を行う)                            |  |
| -fuse_MUL                  | 乗算に対する生成コードを変更する(16bit×16bitを32bitに格納す   |  |
|                            | る場合、キャストしなくても32bitの結果が得られる)              |  |

Code :  $R8C \supset -X$  Date : Rev. 2. 20 Page: Rev. 2. 20

- ※1 サイズが64Kバイトを超える配列を宣言しない場合、常に指定してコンパイル することを推奨。
- ※2 外部変数に対してビット操作している部分をR8C/Tinyの持つビット命令に展開したい場合に指定する。本オプション指定により、外部変数に対してビット操作している部分は16ビット絶対アドレッシングのビット命令に展開される。したがって、アクセス対象のビットはOh~1FFFh番地の8Kbyte領域に配置されていなければならない。
- ※3 除算部分の速度およびサイズを向上させたい場合に指定する。 ただし本オプションを指定した場合、除算によるオーバーフローが発生したとき に演算結果が保障されないので注意すること。

起動オプション(8)

## 生成コード変更(3/3)

| オプション                                         | 機能                                                                                              |  |
|-----------------------------------------------|-------------------------------------------------------------------------------------------------|--|
| −fenable_register <sup>※1</sup><br>(−fER)     | register 指定された変数を <u>強制的に</u> レジスタに割り当てる                                                        |  |
| −finfo <sup>**2</sup>                         | "utl30"に必要なインスペクタ情報を出力する                                                                        |  |
| <pre>-fswitch_other_section (-fSOS)</pre>     | switch文に対するテーブルコードをプログラムセクションとは<br>別のセクション(switch_tableセクション)に出力する                              |  |
| −fchange_bank_always <sup>※3</sup><br>(−fCBA) | 毎回バンク切り替えを行う                                                                                    |  |
| −fauto_over_255 <sup>※4</sup><br>(−fAO2)      | 1つの関数内で確保可能なスタックフレームサイズを64Kbyteに変更する                                                            |  |
| -fno_switch_table<br>(-fNST)                  | switch文に対して、比較を行ってから分岐するコードを生成する<br>(本オプションを指定しない場合、コードサイズがより小さくなる<br>ときのみジャンプテーブルを用いたコードを生成する) |  |
| -fdouble_32 <sup>※5</sup><br>(-fD32)          | double 型をfloat 型として処理する                                                                         |  |
| -fenable_register_pointer<br>(-fERP)          | レジスタ指定されたポインタ変数に対してレジスタを割り当てる                                                                   |  |
| ─ferase_static_function=関数名<br>(~fESF=関数名)    | 本オプションで指定された関数が "static関数"の場合、<br>コード生成を行わない                                                    |  |
| <i>−R8C <sup>※6</sup></i>                     | R8C/Tiny(ROM64KB 未満)に対応したコードを生成する                                                               |  |
| <i>-R8CE <sup>%6</sup></i>                    | R8C/Tiny(ROM64KB 以上)に対応したコードを生成する -fnear_rom は指定されず、ffar_ram の指定が可能                             |  |

Code: R8C = -2 Date: Rev. 2. 20 Page: 8 of 11

- ※1 NC30では "register記憶クラス" 指定された変数を必ずしもレジスタに割り当てることは行なわず、 auto変数と同様に扱う。register記憶クラスの指定を行った変数を必ずレジスタに割り当てたい場合は、 本オプションを指定する。ただし "register" 指定を乱用すると、逆にコード効率を低下させる場合も あるため、使用する際は注意すること。 なお最適化オプションを指定している場合、"register" 指定されていない変数でも最適化の一環として レジスタに割り当てられることがある。
- ※2 ルネサス統合開発環境使用時は、本オプションが自動的に指定される。SBDATA宣言&SPECIALページ関数 宣言ユーティリティ(utl30)において、本オプションで出力されたアブソリュートファイル(\*\*\* abs) が必要となる。
- ※3 "-R8C/-R8CE"オプション指定時は無視される。
- ※4 本オプションを指定しするとスタックフレームをSB相対でアクセスするコードに置き換えるため、ファイル中で拡張機能 "#pragma SBDATA" が使用できなくなる。
- ※5 プログラム中で、32bit÷16bit演算を行った場合double型での演算となる。float型演算のみ行うシステムであれば、ROMサイズ削減で有効なオプション。
- ※6 本オプションを指定する場合、必ずアセンブラ(as30) にも"-R8C"オプションが必要(ルネサス統合開発環境使用時は、「CPUオプション」によりコンパイラとアセンブラに同時指定される)。 なおルネサス統合開発環境でプロジェクト作成時に、ターゲットCPUとして「R8C/Tinyシリーズ」を選択した場合は本オプションが自動的に指定される。 標準ライブラリについてはライブラリジェネレータがオプションに応じて自動的に生成し、最適化リンカ (optlnk)でそのライブラリをリンクする (-R8C指定時: r8clib. lib, -R8CE指定時: r8celib. lib)。

起動オプション(9)

## 警告(1/2)

| オプション                                | 機能                                                |
|--------------------------------------|---------------------------------------------------|
| -Wnon_prototype<br>(-WNP)            | プロトタイプ宣言がされていない関数に対して警告を<br>出力する                  |
| -Wunknown_pragma<br>(-WUP)           | サポートしていない#pragma を使用した場合、警告を<br>出力する              |
| -Wno_stop<br>(-WNS)                  | エラーが発生してもコンパイル作業を停止しない                            |
| -Wstop_at_warning<br>(-WSAW)         | ワーニング発生時にコンパイル処理を停止する                             |
| -Wnesting_comment (-WNC)             | コメント中に"/*"を記述した場合に警告を出力する                         |
| -Wno_used_static_function * (-WNUSF) | コード生成が不要な static 関数(ファイル内のどこからも参照されていない関数など)を表示する |
| -Wno_used _function<br>(-WNUF)       | 未使用のグローバル関数をリンク時に表示する                             |

Code:  $R8C \neg \neg \neg \triangle$  Date: Rev. 2. 20 Page: 9 of 11

オプション "-Wnon\_prototype", "-Wunknown\_pragma"は、常に指定してコンパイルすることを推奨。

※ "-Wno\_used\_static\_function" で表示された関数は、"-ferase\_static\_function" を使用してコード生成を抑止できる。

起動オプション(10)

## 警告(2/2)

| オプション                       | 機能                           |
|-----------------------------|------------------------------|
| -Wccom_max_warnings=ワーニング回数 | コンパイラ本体の出力するワーニング回数の上限       |
| (-WCMW)                     | を指定する                        |
| -Wall                       | 検出可能な警告を全て表示する(-WLTS,-WNUA で |
| Wall                        | 出力される警告は除く)                  |
| -Wuninitialize_variable     | 初期化されていない auto 変数に対してワーニング   |
| (-WUV)                      | を出力する                        |
| -Wlarge_to_small            | 大きいサイズから小さいサイズへの暗黙の転送に       |
| (-WLTS)                     | 対してワーニングを出力する                |
| -Wno_warning_stlib          | プロトタイプ宣言されていない標準ライブラリに対する    |
| (-WNWS)                     | 警告を抑止する(-WNP、-Wall 指定時に有効)   |
| −Wno_used_argument          | 引数を持つ関数を定義した場合、使用していない       |
| (-WNUA)                     | 引数に対してワーニングを出力する             |
| -Wundefined_macro           | 未定義のマクロ名を#if の中で使用した場合に警告    |
| (-WUM)                      | する                           |
| -Wstop_at_link              | リンク時に全てのインフォメーションおよびウォーニン    |
| (-WSAL)                     | グメッセージをエラーレベルに変更し、リンク処理を中    |
|                             | 断する                          |

Code :  $R8C \neg \neg \neg$  Date : Rev. 2. 20 Page: 10 of 11

- "-Wall" オプションは、"-Wnon\_prototype", "-Wunknown\_pragma",
- "-Wnesting\_comment", "-Wuninitialize\_variable" オプションと同等の警告を出力すると同時に、以下の場合にも警告を出力します。

起動オプション(11)

## ライブラリ指定

| オプション         | 機能                      |
|---------------|-------------------------|
| -1 ライブラリファイル名 | リンク時に使用するユーザーライブラリを指定する |

## アセンブル・リンク

| オプション                  | 機能                                        |
|------------------------|-------------------------------------------|
| -as30 "opt1 opt2"      | アセンブラ(as30)のオプションを指定する<br>(一部のオプションは指定不可) |
| -Inkcmd =コマンド<br>ファイル名 | 最適化リンカ(optlnk)にコマンドファイルを指定する              |

Code : <u>R8C⊐−ス</u> Date : <u>Rev. 2. 20</u> Page: <u>11 of 11</u>

### <ライブラリ指定オプション注意点>

標準関数ライブラリは、ビルド時にライブラリジェネレータにより自動的に生成され、最適化リンカ(optlnk)でそのライブラリ(r8clib.lib/r8cs16.lib/r8ces16.lib/nc30lib.lib/nc30s16.lib)がリンクされる。

<アセンブル・リンクオプション注意点> "-as30オプション"で、as30の『 -. 、-C、-M、-O、-P、-T、-V、-X 』 オプションは指定できない。

Page: 12 of 11

付録B.1 引数の引渡し規則

# 引数の渡され方

nc30では、引数渡しの方法として「レジスタ渡し」と「スタック渡し」の2通りを使用し、関数呼び出し時の条件によりどちらかが選択される。

## レジスタ経由で渡される条件

- ① 関数のプロトタイプ宣言を行い、関数呼び出し時に引数の型が確定している
- ② プロトタイプ宣言に可変引数 "..." を使用していない
- ③ 関数の引数の型が以下と一致している場合

| 第1引数            | 第2引数           |
|-----------------|----------------|
| _Bool 型, char 型 | short 型, int 型 |
| short 型, int 型  | near ポインタ型     |
| near ポインタ型      |                |

※ 上記の条件を満たさない場合は、全てスタック渡しとなる。

Code : <u>R8C⊐ − ス</u> Date : <u>Rev. 2. 20</u>

くレジスタ渡しになった場合のレジスタへの割り当て規則>

| 引数の型                         | 第1引数 | 第2引数 | 第3引数以降 |
|------------------------------|------|------|--------|
| _Bool 型, char 型              | R1L  | スタック | スタック   |
| short 型, int 型<br>near ポインタ型 | R1   | R2   | スタック   |
| その他の型                        | スタック | スタック | スタック   |

付録B.2 スタックフレームの構築と解放

# スタックフレームの構成

一般的に関数呼び出しを行うたびに以下のような領域がスタック上に構成される。 この領域はスタックフレームと呼ばれ、関数からリターンする際に解放される。



Code: R8Cコース

Date : Rev. 2. 20

# 付録

# スタックフレームの構築例(呼び出し側)



Code: R8Cコース

Date : Rev. 2. 20

Page:14 of 11

NC30ではauto変数の領域をスタック上に確保する際、複数の変数が同時に使用されない場合は 最適化を行い、1つの変数領域のみ確保し、その領域を複数の変数で共有します。

例えば以下のような場合、スタック上にはauto領域として2バイトのみ確保します。

```
void func (void)
{
    int i, j, k;
        for ( i=0 ; i<=0 ; i++) {
            処理 iの有効範囲
        }
        :
        for ( j=0 ; j<=0 ; j++) {
            処理 jの有効範囲
        }
        :
        for ( k=0 ; k<=0 ; k++) {
            处理 kの有効範囲
        }
```

}





関数の入り口で、スタックフレームを構築する" ENTER 命令"を出力する。

#### <ENTER命令の機能>

記述例: ENTER src (srcは自動変数のバイト数)

- ① FBレジスタの値をスタックに退避する
- ② スタックポインタ (SP) の値をFBレジスタにコピーする
- ③スタックポインタ(SP)からsrc分を減算し、スタックポインタ(SP)値を変更する (自動変数領域の確保)



Page: 16 of 11

# スタックフレームの構築例(呼び出され側2)

~ 自動変数のサイズが128バイトを超えるとき ~

```
【プログラム例】
void func (int x , char y )
{
    char array[200];
    · ③
    :
    :
    funcの処理
    :
    :
}
```



Code : <u>R8C⊐ − ス</u> Date : <u>Rev. 2. 20</u>

自動変数のサイズが128バイトを超える場合、FBレジスタの値を減算することで、スタックフレームの拡張を行う。

よって、NC30で扱える自動変数の最大バイト数はデフォルトでは255バイトとなる。

#### ※生成コード変更オプション

-fauto\_128 (-fA1) :

使用するスタックフレームを最大128バイトに制限する。

-fauto\_over\_255 (-fA02) :

1つの関数で確保可能なスタックフレームサイズを最大64Kバイトに変更する。 (SBレジスタを使ってauto変数をアクセスする)

# スタックフレームの解放



関数の出口でスタックフレームを解放する"EXITD命令"を出力する。

<EXITD命令の機能>

記述形式: EXITD

- ① FBレジスタの内容をスタックポインタ(SP)に転送する(自動変数領域の解放)
- ② 旧FBレジスタの内容をスタックからFBレジスタに復帰する
- ③ サブルーチン(関数)からリターンする(RTS命令と同じ動作をする)



# スタック補正コードをまとめる最適化(1/2)

スタック補正コード削除オプション"-Osp\_ajust"の効果

スタック補正コード(add #n.SP)を削除し、ROM効率を上げる



Code: R8C⊐−ス Date: Rev. 2. 20 Page: 18 of 11



ROM容量は削減されるが、スタック使用量は多くなる可能性がある。

Code : <u>R8C⊐−ス</u> Date : <u>Rev. 2. 20</u> Page: <u>19 of 11</u>

付録B.3 インラインアセンブル機能

# インラインアセンブル機能

C言語プログラム中にアセンブリ言語を記述することができる機能

Code : <u>R8C⊐−ス</u> Date : <u>Rev. 2. 20</u> Page : <u>20 of 11</u>

### インラインアセンブル機能を使用する場合の注意事項

コンパイラはasm関数内のチェックを行っていないため、 asm関数内で内部レジスタの値を不用意に変更しない。特にコンパイラが管理するレジスタを操作する場合は、push命令、pop命令を使用してレジスタの退避 / 復帰を行うこと。

アセンブリ言語の記述のほかに、以下の拡張機能を有する

- ●C言語プログラム中のauto変数のFBオフセット値の取得
- C 言語プログラム中のregister変数のレジスタ名の取得
- C言語プログラム中のstatic/extern変数のシンボル名の取得

# #pragmaによるインラインアセンブル記述

インラインアセンブルの指定

#pragma ASM∕ENDASM

## 記述形式

#pragma ASM

アセンブリ言語記述

#pragma ENDASM

## 注意点

- ◆ 内部レジスタを操作する場合は、 push・pop命令でレジスタ内容の 退避・復帰を行うこと
- ◆ FBレジスタ及びB,Uフラグ等を変更 する場合は、元の状態に復帰させて から#pragma ASM—ENDASM処理から 抜けること

#pragma ASM FCLR

使用例

MOV. W #OFFH, RO

MOV. W R2, R3

#pragma ENDASM

Code: R8Cコース

Date : Rev. 2. 20

Page: 21 of 11

付録B.4 アセンブラマクロ関数

# アセンブラマクロ関数の利用

アセンブリ言語命令の一部をC言語の関数として記述することができる。 この機能を使用することにより、特定のアセンブリ言語命令を直接的にC言語 のプログラム上に記述でき、ROM効率の向上が可能となる。

| 分類            | アセンブラマクロ関数         | 機能                   |
|---------------|--------------------|----------------------|
|               | DADD, DADC         | 10進加算(キャリーなし、キャリー付き) |
|               | DSUB, DSBB         | 10進減算(ボローなし、ボロー付き)   |
| 演算            | RMPA               | 積和演算                 |
|               | DIV, DIVU, DIVX    | 除算(符号付き、符号なし)        |
| MOD           |                    | 剰余算                  |
| #= <b>\</b> Y | SMOVF, SMOVB, SSTR | ストリング転送              |
| 転送            | MOVdir             | 4ビット転送               |
| ローテート         | ROLC, RORC, ROT    | ローテート                |
| /シフト          | SHA, SHL           | シフト(算術、論理)           |
| その他           | ABS, NEG, NOT      | 絶対値、2の補数、全ビット反転      |

Code:  $R8C \neg \neg \neg \triangle$  Date: Rev. 2. 20 Page: 22 of 11

# アセンブラマクロ関数の使用例(1/3)

## ~ "RMPA命令"を使用した積和演算 ~

機能と書式

### [機能]

初期値:init、回数:count、乗数の格納されている先頭アドレスをそれぞれ p1、p2として積和演算を行い、結果を返す。

### [書式]

- ① static int rmpa\_b(int init, unsigned int count, signed char \*p1, signed char \*p2);
- 2 static long rmpa\_w(long init, unsigned int count, int \*p1, int \*p2);

## ~ "SMOVF命令"を使用したストリング転送 ~

機能と書式

### [機能]

p1で示される転送元番地から、p2で示される転送先番地に、count回数分アドレスの上位方向へストリング転送を行う。

### [主書]

- ① static void smovf\_b (char \*p1, char \*p2, unsigned int count);
- ② static void smovf\_w(unsigned int \*p1, unsigned int \*p2, unsigned int count);

Code:  $\underline{R8C} \Rightarrow -\underline{A}$  Date:  $\underline{Rev. 2. 20}$  Page:  $\underline{23}$  of  $\underline{11}$ 

#### アセンブラマクロ関数の使用例(2/3) 、"rmpa w"を使用した積和演算 ~ 必ず "asmmacro. h" 記述例 展開例 をインクルードする :## ##ASM START #include <asmmacro.h> rmpa b.macro R3, A1, A0 pushm long ans; int str1[20]; rmpa.b R3, A1, A0 str2[20]; popm int . endm void func(void) { ;## ##ASM END RMPA命令の ans = $rmpa_w(0, 20, str1, st2)$ ; マクロ定義 .section program } .glb func \_func: #\_str2, A1 mov. w アセンブラマクロ # str1. **A0** mov. w 関数の呼び出し #0014H. **R**3 mov. w #0000H. R0 mov. w #0000H. R2 mov. w \_rmpa\_w R0. ans mov. w RMPA命令のアセンブラ マクロの呼び出し .section bss NE, DATA \_ans, \_str1, \_str2 .glb \_ans: .blkb \_str1: .blkb 40 \_str2: blkb 40 . end

Date : Rev. 2. 20

Page:

24 of 14

R8Cコース

Code:

# アセンブラマクロ関数の使用例(3/3)

~ "smovf\_b"を使用したストリング転送~

```
記述例
#include <asmmacro.h>
char src_str[] = \{0x01, 0x02, 0x03, 0x04, 0x05, 0x06, 0x07, 0x08\};
char dest str[8];
                                        配列src_strの内容を
void func( void )
                                        配列dest strに転送
  smovf_b(src_str, dest_str, sizeof(src_str));
                         アセンブラマクロ
}
                          関数の呼び出し
    展開例
 ;## ##ASM START
                            SMOVF命令の
 smovf b . macro
                            マクロ定義
                R1
        pushm
                                 .section data NE. DATA
        mov. w
                #0. R1
                                .glb src str
        smovf.b
                                _src_str: .blkb
                                                   8
                R1
        popm
                                .section data NEI, ROMDATA
        . endm
                                  .byte
                                          01H
                                          02H
 ;## ##ASM END
                                  .bvte
                                         03H
                                  .byte
                                         04H
                                  .byte
.section program
                                         05H
                                  .bvte
 .glb func
                                  .byte
                                         06H
 func:
            #0008H, R3
                                  .byte
                                          07H
    mov. w
                                          08H
                                  .byte
            #_dest_str, A1
    mov. w
    mov.w # src str, AO
     smovf b
                                .section bss NE, DATA
                                .glb dest str
               SMOVF命令の
                                dest str: .blkb
                アセンブラ
              マクロ呼び出し
                                   . end
```

Code : <u>R8C⊐ − ス</u> Date : <u>Rev. 2. 20</u> Page : <u>25 of 14</u>

## R8C マイコンコース コースノート

発行年月日 2005 年 3 月 28 日 Rev. 1.00 2012 年 3 月 21 日 Rev. 2.20

発行 ルネサスエレクトロニクス(株)

〒100-0004 東京都千代田区大手町 2-6-2

 $\ensuremath{\mathbb{C}}$  2012. Renesas Electronics Corp. and Renesas Solutions Corp., All rights reserved. Printed in Japan.

## R8C マイコンコース テキスト

