# ЦЕЛЬ

- 1. Знакомство с программной архитектурой ARM.
- 2. Анализ ассемблерного листинга программы для архитектуры ARM.

### **ЗАДАНИЕ**

- 1. Изучить основы программной архитектуры ARM.
- 2. Для программы на языке Си (из лабораторной работы 1) сгенерировать ассемблерные листинги для архитектуры ARM, используя различные уровни комплексной оптимизации.
- 3. Проанализировать полученные листинги и сделать следующее:
  - Сопоставьте команды языка Си с машинными командами
- Определить размещение переменных языка Си в программах на ассемблере (в каких регистрах, в каких ячейках памяти)
- Описать и объяснить оптимизационные преобразования, выполненные компилятором
- Продемонстрировать использование ключевых особенностей архитектуры ARM на конкретных участках ассемблерного кода
  - 4. Составить отчет по лабораторной работе.

#### ОПИСАНИЕ РАБОТЫ

Код выбранной мной программы на Си выглядит следующим образом:

```
#include <stdio.h>
double Power(double number, double pow) {
double result = 1;
for (int i = 1; i <= pow; i++) {
result *= number;
return result;
}
int main() {
double n = 150;
double x = 0.5;
double sum = 0;
for (double i = 1; i <= n; i++) {
sum += (Power(-1, i + 1) * Power(x, i) / i);
}
printf("%f\n", sum);
return 0;
}
ARM64 GCC 13.2.0 -O0
      1 Power:
      2
                sub sp, sp, #32
                str
                        d0, [sp, 8]
      3
                str
                       d1, [sp]
       4
                        d0, 1.0e+0
                fmov
      5
                str
                        d0, [sp, 24]
       6
                mov
                        w0, 1
      7
                str
                        w0, [sp, 20]
      8
                        .L2
      9
      10 ·L3:
                ldr
                        d1, [sp, 24]
     11
                ldr
                        d0, [sp, 8]
      12
                fmul d0, d1, d0
      13
                        d0, [sp, 24]
                str
      14
                ldr
                        w0, [sp, 20]
      15
                        w0, w0, 1
                add
      16
                        w0, [sp, 20]
                str
      17
      18 .L2:
                ldr
                        w0, [sp, 20]
      19
                scvtf d0, w0
      20
                ldr
                        d1, [sp]
      21
                fcmpe
                       d1, d0
      22
```

```
bge
                     .L3
23
            ldr
                     d0, [sp, 24]
24
             add
                     sp, sp, 32
25
            ret
26
    .LC0:
27
             .string "%f\n"
28
    main:
29
                   x29, x30, [sp,-
             stp
30
    64]!
            mov
                     x29, sp
31
                     d8, [sp, 16]
             str
32
             mov x0,211106232532992
33
             movk
                     x0, 0x4062,
   lsl 48
34
            fmov
                     d0, x0
35
            str
                     d0, [sp, 40]
36
                     d0, 5.0e-1
             fmov
37
                     d0, [sp, 32]
             str
38
                     xzr, [sp, 56]
             str
39
             fmov
                     d0, 1.0e+0
40
             str
                     d0, [sp, 48]
41
                     .L6
             b
42
    .L7:
43
            ldr
                     d1, [sp, 48]
44
             {\sf fmov}
                     d0, 1.0e+0
45
             {\sf fadd}
                     d0, d1, d0
46
                     d1, d0
             fmov
47
                     d0, -1.0e+0
             fmov
48
            bl
                     Power
49
             fmov
                     d8, d0
50
            ldr
                     d1, [sp, 48]
51
            ldr
                     d0, [sp, 32]
52
            bl
                     Power
53
            fmul
                     d1, d8, d0
54
             ldr
                     d0, [sp, 48]
55
             fdiv
                     d0, d1, d0
56
            ldr
                     d1, [sp, 56]
57
                     d0, d1, d0
             fadd
58
             str
                     d0, [sp, 56]
59
             ldr
                     d1, [sp, 48]
60
                     d0, 1.0e+0
             fmov
61
                     d0, d1, d0
             {\sf fadd}
62
                     d0, [sp, 48]
             str
63
    .L6:
64
            ldr
                     d1, [sp, 48]
65
            ldr
                     d0, [sp, 40]
66
                     d1, d0
             fcmpe
67
                     .L7
            bls
68
             ldr
                     d0, [sp, 56]
69
             adrp
                     x0, .LC0
70
                   x0,x0,:lo12:.LC0
             add
71
```

```
bl
                    printf
72
            mov
                    w0, 0
73
            ldr
                    d8, [sp, 16]
74
            ldp
                   x29,x30,[sp],64
75
            ret
76
```

### ARM64 GCC 13.2.0 -Ofast

```
Power:
 1
                    d2, 1.0e+0
            fmov
 2
            mov
                    w0, 1
 3
                    d1, d2
            fcmpe
 4
            bmi
                     .L1
 5
    .L4:
 6
            add
                    w0, w0, 1
7
                    d2, d2, d0
            fmul
8
            scvtf
                    d3, w0
9
                    d3, d1
            fcmpe
10
            bls
                     .L4
11
12
    .L1:
            fmov
                    d0, d2
13
            ret
14
   .LC0:
15
            .string "%f\n"
16
    main:
17
            fmov
                    d5, 1.0e+0
18
                    d0, #0
            movi
19
           stp x29, x30, [sp,-16]!
20
                    w1, 150
21
            mov
                    d7, d5
            fmov
22
                    d6, 5.0e-1
            fmov
23
                    x29, sp
            mov
24
   .L16:
25
            fmov
                    d4, d5
26
                    w0, 1
            mov
27
                    d5, d5, d7
            fadd
28
                    d1, 1.0e+0
            fmov
29
            fcmpe
                    d4, #0.0
30
            bmi
                    .L11
31
   .L13:
32
                    w0, w0, 1
            add
33
                    d1, d1
            fneg
34
                    d2, w0
            scvtf
35
                    d5, d2
            fcmpe
36
            bge
                     .L13
37
                    d4, d7
            fcmpe
38
            mov
                    w0, 1
39
                    d2, 1.0e+0
            fmov
```

40

```
bmi
                  .L11
41
42 .L15:
           add
                  w0, w0, 1
43
           fmul
                  d2, d2, d6
44
           scvtf
                  d3, w0
45
           fcmpe
                  d3, d4
46
           bls
                   .L15
47
                   d1, d1, d2
           fmul
48
49 .L11:
                  d1, d1, d4
           fdiv
50
           subs
                 w1, w1, #1
51
           fadd
                 d0, d0, d1
52
           bne
                  .L16
53
           adrp
                  x0, .LC0
54
                 x0,x0,:lo12:.LC0
           add
55
                   printf
           bl
56
                  w0, 0
           mov
57
           1dp
                 x29,x30,[sp],16
58
           ret
59
```

# ЗАКЛЮЧЕНИЕ

На практике удалось убедиться в большом регистровом файле ARM архитектуры, все арифметические команды действительно выполняются над регистрами, а не над оперативной памятью.

Листинги -O0 и -Ofast отличаются хотя бы тем, что в -Ofast заметен инлайн функции Power в основной код, так же почти отсутствуют обращения в память.