# Výstupní zpráva

Jméno: Pavel Stepanov

Login: xstepa77

# Architektura navrženého obvodu (na úrovni RTL)

## Schéma obvodu



Obr. č. 1. - schema obvodu UART\_RX na úrovni RTL

### Popis funkce

Během IDLE stavu zařízení nedělá nic. Pokud však na vstupu DIN přijde signál 0, spustí se čítač CLK pomocí FSM (TIME\_CNT). Nejprve se spočítá 8 CLK cyklů, což umožní přečíst middle bit na start bitu. V opačném případě bude během procesu TIME\_COUNT spočteno 16 CLK cyklů. Když se spočítá požadovaný počet CLK cyklů, nastaví se BIT\_END = 1 (1 cyklus pro čtení). Poté se pomocí FSM (START\_BIT) a BIT\_END spustí počítání čtených datových bitů (proces DATA\_COUNT). Přečte se 10 datových bitů - start bit (DATA\_CNT = "0000"), 8 datových bitů ("0001" - "1000") a stop bit ("1001"). Data "0001" - "1000" se rozdělí pomocí 8:1 demultiplexoru do osmibitového registru, který bude výstupem zařízení (DOUT[7:0]). Poté se signál WORD\_END oznamující, že data byla přečtena, nastaví na hodnotu 1. Použitím FSM (VALID) a čítače hodin (BIT\_END) nastavíme signál DOUT\_VLD na 1 (pro DOUT\_VLD je potřeba, aby BIT\_END bylo 16 CLK cyklů od prostředního bitu stop bitu a aby signál trval přesně 1 CLK cyklus). Poté zařízení přejde do IDLE stavu pomocí FSM a na výstupů kterého budeme mít RESET = 1. Ten signal nastává osmibitový registr DOUT[7:0] na "0000000".

# Návrh automatu (Finite State Machine)

#### Schéma automatu

#### Legenda:

- Stavy automatu: IDLE, START\_BIT\_STATE, DATA\_BITS\_STATE, STOP BIT STATE
- Vstupní signály: DIN FSM, BIT END, WORD END
- Mealyho výstupy: žádný
- Moorovy výstupy: START\_BIT\_FSM, START\_DATA\_READ, VALID, TIME CNT, RESET



Obr. č. 2. - schema automatu

## Popis funkce

Počáteční stav automatu = IDLE. Ve stavu IDLE automat čeká na signal DIN\_FSM = DIN = 1, všechny výstupy jsou 0 (kromě RESET = 1) , který ukazuje, že dostali jsme start bit. Přechází ve stav START\_BIT\_STATE, který na vystup nastaví na 1 signály TIME\_CNT (pro počítaní 16 CLK cyklů) START\_BIT\_FSM (který potřebujeme pro spočítaní 8 CLK cyklů, aby zařízení četl middle bit) a START\_DATA\_READ, pomocí kterého se spustí process DATA\_COUNT. Potom po 1 BIT\_END cyklu přejde do stavu DATA\_BITS\_STATE ve kterém mění na 0 START\_BIT\_FSM. Když přečte 10 bit (WORD\_END = 1) a budeme na middle stop bitu, automat přejde do stavu STOP\_BIT\_STATE a nastaví START\_DATA\_READ na 0 a VALID na 1. Pak po 1 BIT\_END cyklu přejde ve stav IDLE. V ostatních případech se stavy nebudou měnit.

## Snímek obrazovky ze simulací

