# PRÁCTICA 3:

## "Unidad de Instrucción Segmentada (II)"

Arquitectura e Ingeniería de Computadores E.T.S. de Ingeniería Informática (ETSINF) Dpto. de Informática de Sistemas y Computadores (DISCA)

## **Objetivos:**

 Implementar la lógica para resolver los riegos de datos y de control en un procesador segmentado.

#### Desarrollo:

Para el desarrollo de la práctica se partirá de un simulador del RISCV. El simulador interpreta código ensamblador del RISC V, incluyendo tanto instrucciones enteras como de coma flotante. En esta práctica, trabajaremos con programas que utilizan únicamente instrucciones enteras. Este tipo de instrucciones se simulan en una unidad de instrucción segmentada en 5 etapas (IF, ID, EX, MEM y WB). Sin embargo, el código que resuelve los riesgos de datos y de control no está incluido en la versión proporcionada del simulador, y su realización constituye el objetivo de la práctica.

El presente boletín se organiza como sigue: descripción de los ficheros que componen el simulador, las instrucciones implementadas, estructuras de datos utilizadas, estructura del simulador del RISC V segmentado y, finalmente, los ejercicios a realizar.

#### Estructura del simulador

El simulador del RISC V está escrito en el lenguaje de programación C. Se compone de diversos módulos, entre los que resaltaremos los siguientes:

- main.c Programa principal del simulador. Encargado de leer el ensamblador y ejecutar las distintas etapas de la unidad de instrucción segmentada.
- main.h Contiene todas las variables compartidas del simulador: memoria de instrucciones y datos, registros de uso general, registros inter-etapa, señales de control, etc.
- **tipos.h** Contiene las definiciones de todas las estructuras de datos utilizadas en el simulador: memoria de instrucciones y datos, banco de registros, registros inter-etapa, formatos de instrucción, etc.
- **instrucciones.h** Contiene los códigos de operación de las instrucciones implementadas y algunas macros de utilidad.
- **riscv.c** Contiene la implementación de las etapas de la unidad de instrucción. *Modificare- mos este fichero en la práctica.*
- **riscv\_int.c** Contiene la implementación de la unidad aritmética de enteros, la lógica de detección de riesgos de datos y la lógica para aplicar cortocircuitos entre instrucciones enteras. *Modificaremos este fichero en la práctica*.

### Instrucciones implementadas

El simulador soporta el conjunto rv64i del RISC V.

#### Estructuras de datos

A continuación, se describirán las estructuras de datos del simulador (que se encuentran en el fichero tipos.h) y su utilización.

#### Tipos básicos

Los tipos básicos utilizados son:

#### Formatos de instrucción

Los formatos de instrucción se representan mediante un tipo enumerado:

Las instrucciones se representan mediante la siguiente estructura de datos:

```
typedef struct {
               codop; /* Código de operación */
 codop_t
               tipo; /* Formato */
 formato_t
               rs1, /* Registro fuente 1 */
 byte
               rs2,
                      /* Registro fuente 2 */
               rs3;
                     /* Registro fuente 3 */
                      /* Registro destino */
 byte
               rd;
               imm;
                      /* Valor Inmediato */
 half
} instruccion t;
```

#### Banco de registros

El banco de registros es un vector compuesto por elementos del tipo reg\_int\_t, con un único campo, valor.

```
typedef struct {
  valor_t valor; /* Valor del registro */
} reg_int_t;
```

#### Registros inter-etapa

Los registros inter-etapa se representan mediante una estructura que contiene cada uno de los campos necesarios:

■ Registro IF/ID:

■ Registro ID/EX:

■ Registro EX/MEM:

■ Registro MEM/WB:

#### Otras estructuras de datos

Define cómo se resuelven los riesgos de datos:

Define cómo se resuelven los riesgos de control:



```
typedef enum {
  stall3,    /* Inserta 3 ciclos de parada */
  stall2,    /* Inserta 3 ciclos de parada */
  stall1,    /* Inserta 3 ciclos de parada */
  pnt3,    /* Predict-not-taken, 3 ciclos */
  pnt2,    /* Predict-not-taken, 2 ciclos */
  pnt1    /* Predict-not-taken, 1 ciclos */
} riesgos_c_t;
```

## Estructura de unidad de instrucción segmentada

La unidad de instrucción segmentada está compuesta por los siguientes elementos (ver figura):

Memoria de instrucciones. Almacena el programa a ejecutar. Es direccionable al byte¹. Está representada por la variable MI (main.h), del tipo memoria\_instrucciones\_t (tipos.h). El tamaño de la memoria viene indicado por la constante TAM\_MEMO\_INSTRUC (tipos.h).

Banco de Registros Enteros. Contiene los registros enteros. Está representada por la variable Rint (main.h), del tipo reg\_int\_t [] (tipos.h). El número de registros viene indicado por la constante TAM\_REGISTROS (main.h).

Operador aritmético. Realiza las operaciones aritméticas correspondientes a la etapa EX. Está representada por la función operacion\_ALU (codop, in1, in2) (riscv\_int.c), donde codop, in1 e in2 representan la instrucción aritmética a ejecutar y los dos

<sup>&</sup>lt;sup>1</sup>Bytes sucesivos tienen asignadas direcciones consecutivas y palabras sucesivas tienen asignadas direcciones que difieren en 4.

- datos a operar, respectivamente. La función devuelve el resultado de la operación correspondiente.
- Evaluación de la condición de salto. Calcula la condición de salto. Está representada por la función operacion\_COMP (codop, in1, in2) (riscv\_int.c), donde codop, in1 e in2 representan la instrucción de salto a ejecutar y los operandos a evaluar, respectivamente. La función devuelve si se debe o no saltar.
- Multiplexor de la entrada superior del operador aritmético. Está representado por la función mux\_ALUsup (pc, ra, mem, wb) (riscv\_int.c), donde pc, ra, mem y wb representan las entradas al mismo. La función devuelve como resultado uno de los parámetros de entrada, según corresponda.
- Multiplexor de la entrada inferior del operador aritmético. Está representado por la función mux\_ALUinf (rb, imm, mem, wb) (riscv\_int.c), donde rb, imm, mem y wb representan las entradas al mismo. La función devuelve como resultado uno de los parámetros de entrada, según corresponda.
- Multiplexor de la entrada superior del comparador (saltos). Está representado por la función mux\_COMPsup (ra, mem, wb) (riscv\_int.c), donde ra, mem y wb representan las entradas al mismo. La función devuelve como resultado uno de los parámetros de entrada, según corresponda.
- Multiplexor de la entrada inferior del comparador (saltos). Está representado por la función mux\_COMPinf (rb, mem, wb) (riscv\_int.c), donde rb, mem y wb representan las entradas al mismo. La función devuelve como resultado uno de los parámetros de entrada, según corresponda.
- Multiplexor de los datos a escribir en memoria (etapa EX). Está representado por la función mux\_EXmem (rb, wb) (riscv\_int.c), donde rb y wb representan las entradas al mismo. La función devuelve como resultado uno de los parámetros de entrada, según corresponda.
- Memoria de datos. Almacena los datos del programa a ejecutar. Es direccionable al byte. Está representada por la variable MD (main.h), del tipo memoria\_datos\_t (tipos.h). El tamaño de la memoria viene indicado por la constante TAM\_MEMO\_DATOS (tipos.h).
- Multiplexor de los datos a escribir en memoria (etapa MEM). Está representado por la función mux\_MEMmem (rb, wb) (riscv\_int.c), donde rb y wb representan las entradas al mismo. La función devuelve como resultado uno de los parámetros de entrada, según corresponda.
- Salida del multiplexor de la etapa WB. Representa el dato que se va a escribir en el banco de registros en la etapa WB. Está representado por la variable WBdata (main.h), de tipo dword.
- **Registros inter–etapa.** Su nombre viene de las etapas que interconectan. Son los siguientes:
  - IF\_ID, del tipo IF\_ID\_t (tipos.h).

- ID\_EX, del tipo ID\_EX\_t (tipos.h).
- EX\_MEM, del tipo EX\_MEM\_t (tipos.h).
- MEM\_WB, del tipo MEM\_WB\_t (tipos.h).

Por ejemplo, si queremos conocer el identificador del registro fuente1 de la instrucción que está en la etapa ID, utilizaremos IF\_ID.IR.rs1.

**Valor actual y nuevo valor del PC.** Los representan las variables PC y PCn, del tipo dword. La siguiente instrucción se buscará en la dirección indicada en PCn.

**Señales de control** El simulador dispone de las siguientes señales de control, todas ellas del tipo boolean:

- IFstall: Al activarla (IFstall=SI) mantiene la instrucción en la etapa IF al siguiente ciclo de reloj, entregando además una instrucción nop a la etapa ID.
- IDstall: Al activarla mantiene la instrucción en la etapa ID al siguiente ciclo de reloj, entregando además una instrucción nop a la etapa EX.
- IFnop: Al activarla pasará una instrucción nop a la etapa ID al siguiente ciclo de reloj.
- IDnop: Al activarla pasará una instrucción nop a la etapa EX al siguiente ciclo de reloj.
- EXnop: Al activarla pasará una instrucción nop a la etapa MEM al siguiente ciclo de reloj.

**Comprobación del tipo de instrucción.** Las siguientes macros o funciones permiten analizar determinados campos de una instrucción:

- es\_load(inst). Indica que la instrucción inst es de carga.
- rs1\_valido(inst). Indica que la instrucción inst utiliza un registro fuente 1 válido.
- rs2\_valido (inst). Indica que la instrucción inst utiliza un registro fuente 2 válido.
- rd\_valido (inst). Indica que la instrucción inst utiliza un registro destino válido.

A modo de ejemplo, se muestra el contenido de una de ellas:

#### Por ejemplo:

- si queremos saber si la instrucción que está en la etapa ID utiliza (va a leer) el campo registro fuente1, utilizaremos la función rs1\_valido (IF\_ID.IR).
- si queremos saber si la instrucción que está en la etapa EX utiliza (va a escribir) el campo registro destino, utilizaremos la macro rd\_valido (ID\_EX.IR).
- si queremos saber si la instrucción que está en la etapa ID es de carga, utilizaremos la llamada esload (IF\_ID.IR).

**Ejemplo de lógica de control.** En la siguiente secuencia de instrucciones, hay que introducir dos ciclos de parada para resolver el riesgo de datos generado:

```
add x1,x2,x3 IF ID EX ME WB sub x4,x1,x5 IF id id ID EX ME WB
```

Para el primer ciclo de parada, la lógica de control debe comprobar:

- Si el registro destino de la instrucción que está en la etapa EX (registro de segmentación ID\_EX) coincide con el registro fuente1 de la instrucción que está en la etapa ID (registro de segmentación IF\_ID).
- Que la instrucción que está en la etapa EX produce un resultado (en su registro destino).
- Que la instrucción que está en la etapa ID consume un resultado (en su registro fuente1).

y formalmente, utilizando las estructuras del procesador, macros y señales de control:

## Pseudo-código del simulador del RISC V

El programa principal del simulador, tras inicializar las estructuras de datos, carga el fichero que contiene el programa a ejecutar, lo ensambla y ejecuta el bucle principal del simulador, cuyo pseudo-código se muestra seguidamente:

```
/* Bucle principal del simulador RISC V */
/*** Etapa: WB **********
fase_escritura():
   -escribir registro
```

```
/*** Etapa: MEM *********/
fase_memoria():
 -detectar riesgos de control
 -aplicar cortocircuitos
 -acceso a memoria, en su caso
/*** Etapa: EX ********/
fase_ejecucion():
 -detectar riesgos de control
 -aplicar cortociruitos
 -operacion en la ALU/COMP
/*** Etapa: ID ********/
fase_decodificacion():
  -detectar riesgos de datos
 -detectar riesgos de control
 -leer registros
/*** Etapa: IF *******/
fase_busqueda();
 -buscar instrucción
  -actualizar PC
Ciclo++;
imprimir_estado;
impulso_reloj();
```

## Ejercicios a realizar

En primer lugar, probaremos el simulador con el siguiente fragmento sencillo de código, que no tiene riesgos de datos, y que está almacenado en el fichero ejemplo.s:

```
# adds the components of vector y until it finds
        # a component equal to 0
        # stores the result in a
        # the result must be a=6
        .data
        .dword 0
a:
        .dword 1,2,3,0,4,5,6,7,8
у:
        .text
        add t1, x0, x0 # t1=0
        add t3, x0, x0 # t3=0
        addi t2,gp,y # t2 traverses y
        nop
loop:
        add t1,t3,t1
        ld t3,0(t2)
                      # t3 is y[i]
        addi t2, t2, 8
```

```
nop
bnez t3,loop # if t3<>0
sd t1,a(gp)
end: ori a7,x0,10
ecall
```

Para invocar la ejecución del simulador se utilizará la orden riscv-m. El simulador acepta varios parámetros. Puede obtenerse el detalle de todos los parámetros aceptados consultando el boletín de la Práctica 2 de la asignatura o también ejecutando la orden riscv-m -?.

En este caso, lo ejecutaremos sin lógica de detección de riesgos de datos y resolviendo los riesgos de control insertando (3) ciclos de parada:

```
riscv-m -d n -c s3 -f ejemplo.s
```

Esta orden generará un fichero en formato html por cada ciclo con la información sobre el estado de la máquina, más los ficheros inicial index.html y de resultados final.html. Estos ficheros pueden visualizarse mediante un navegador. Por defecto, el simulador borra los archivos html al iniciar una nueva simulación, salvo que se le pase el parámetro "-n".

⇒ Comprueba el correcto funcionamiento del simulador, y que el resultado de la ejecución es el esperado.

El simulador suministrado solo incluye el código necesario para resolver los riesgos de control insertando 3 ciclos de parada. Sin embargo, no es capaz de detectar ni de resolver los riesgos de datos.

La labor a realizar en esta práctica consiste en añadir al simulador nuevas estrategias para detectar y resolver los riesgos. Para ello, deberán modificarse los ficheros riscv.c y riscv.int.c, añadiendo el código necesario para realizar las acciones indicadas.

Para la edición de los ficheros se puede utilizar cualquiera de los editores disponibles: vi, emacs, [gk]edit o kate.

Tras cada modificación de los fuentes, hay que compilar el simulador riscv-m utilizando la orden make en el directorio donde se encuentren los fuentes del simulador:

```
make
```

Para comprobar el correcto funcionamiento de las modificaciones realizadas, se utilizaran los ficheros de prueba suministrados, tal y como se explica a continuación.

1. Modifica el simulador del RISC V para detectar y resolver los riesgos de datos **insertando ciclos de parada**. En particular, pretendemos resolver el riesgo de datos provocado por la siguiente secuencia de instrucciones (almacenada en el fichero datos1.s):

```
# the result must be t3=30, t4=25 y t5=35 \sim .ireg 0,0,0,0,0,10,20 # t1=10, t2=20 .text add t3,t1,t2
```

```
addi t4,t3,-5
addi t5,t3,5
end: ori a7,x0,10
ecall
```

- ⇒ Dibuja el diagrama instrucciones–tiempo correspondiente a la ejecución de la secuencia de código, insertando los ciclos de parada que sean necesarios.
  - ⇒ Tomando como ejemplo la lógica de control mostrada en la página 7, se debe modificar la función que realiza la detección de riesgos de datos en la etapa de decodificación de las instrucciones (función detectar\_riesgos\_datos en el archivo riscv\_int.c), escribiendo el código que activa las señales de control necesarias (IFstall, IDstall).
  - ⇒ Tras compilar con éxito el simulador, comprueba su correcto funcionamiento ejecutando:

```
riscv-m -d p -c s3 -f datos1.s
```

y verifica que los registros involucrados tienen el valor correcto.

- 2. Modifica el simulador RISC V para detectar y resolver los riesgos de datos **aplican- do cortocircuitos**.
  - a) En primer lugar, pretendemos resolver el riesgo de datos provocado por la misma secuencia de código del apartado anterior (fichero datos1.s), la cual no requiere insertar ciclos de parada si se emplean cortocircuitos.
    - ⇒ Dibuja el diagrama instrucciones–tiempo correspondiente a la ejecución de la secuencia de código, aplicando los cortocircuitos que sean necesarios.
    - ⇒ Ahora modifica las funciones que implementan los multiplexores superior (operando fuente1) e inferior (operando fuente2) ubicados a la entrada del operador aritmético-lógico. Estas funciones son mux\_ALUsup y mux\_ALUinf, respectivamente, y están ubicadas en el fichero riscv\_int.c.
    - $\Rightarrow$  Tras compilar con éxito el simulador, comprueba el correcto funcionamiento del simulador modificado ejecutando:

```
riscv-m -d c -c s3 -f datos1.s
```

y verifica que los registros involucrados tienen el valor correcto.

b) Ahora pretendemos resolver el riesgo de datos provocado por una **instrucción de carga seguida por una instrucción aritmética**. El código de prueba está almacenado en el fichero datos 2. s:

```
# the result must be t3=10, t4=5 y t5=15

.data
a: .dword 10
    .text
    ld t3,a(gp)
```

```
addi t4,t3,-5
addi t5,t3,5
end: ori a7,x0,10
ecall
```

En este caso, además de activar el cortocircuito correspondiente, se debe insertar un ciclo de parada en la etapa de decodificación.

- $\Rightarrow$  Dibuja el diagrama instrucciones—tiempo correspondiente a la ejecución de la secuencia de código, insertando los ciclos de parada y aplicando los cortocircuitos que sean necesarios.
- ⇒ Como se observa, además de la modificación realizada en la función que implementa el multiplexor superior asociado a la entrada del operador aritmético-lógico (mux\_ALUsup en riscv\_int.c) (ya realizado en el apartado 2b), debe modificarse la función que realiza la detección de riesgos en la etapa de decodificación de las instrucciones (función detectar\_riesgos\_datos en el fichero riscv\_int.c).
- ⇒ Tras compilar con éxito el simulador, comprueba el correcto funcionamiento del simulador modificado ejecutando:

```
riscv-m -d c -c s3 -f datos2.s
```

y verifica que los registros involucrados tienen el valor correcto.

- 3. Modifica el simulador RISC V para resolver los riesgos de control mediante la estrategia *predict-not-taken*.
  - ⇒ Para ello, se debe modificar la función que realiza la etapa de búsqueda de las instrucciones (función fase\_busqueda en el fichero riscv.c). Puedes inspirarte en el código que implementa la estrategia de inserción de ciclos de parada (stall3).

Para probar esta modificación, puede emplearse el código siguiente, almacenado en el fichero suma.s:

```
# adds the components of vector y until it finds
        # a component equal to 0
        # stores the result in a
        # the result must be a=6
        .data
        .dword 0
a:
        .dword 1, 2, 3, 0, 4, 5, 6, 7, 8
у:
        .text
        add t1, x0, x0 # t1=0
        add t3, x0, x0 # t3=0
        addi t2,gp,y # t2 traverses y
loop:
        add t1,t3,t1
        1d t3, 0 (t2)
                       # t3 is y[i]
        addi t2, t2, 8
        bnez t3, loop # if t3<>0
```

 $\Rightarrow$  Comprueba el correcto funcionamiento del simulador modificado, resolviendo los riesgos de datos con ciclos de parada:

Observa que ahora se cancelan las instrucciones solo cuando el salto es efectivo. Verifica que la posición de memoria a tiene almacenado el valor correcto.

