



## 情報科学演習 プロセッサ演習 ~第2週~

情報科学科 コンピュータシステム研究室





## 演習で使用する回路



■5段パイプラインプロセッサ





## 演習で使用する回路



■5段パイプラインプロセッサ









■命令の流れ



各ステージの実行中に他のステージは未使用



## パイプライン処理

- ■複数の命令を少しずつずらし並行的に実行
- ■スループットを向上









■命令の流れ



命令が読み出されるたびに常に各ステージの回路が使用される



## データハザード

- ■先行命令の結果を後続命令が使用
- ■最新の結果を使用できない場合がある

命令1:WBで結果を書き込み

命令2:**間に合わない** 

命令3:**間に合わない** 

命令4:間に合う

命令5:間に合う

| 1: | add | <mark>\$50</mark> , | \$s1,               | <b>\$</b> s2      |
|----|-----|---------------------|---------------------|-------------------|
| 2: | add | \$t0,               | \$s0,               | <b>\$</b> s3      |
| 3: | add | \$t1,               | \$s4,               | <b>\$</b> 50      |
| 4: | add | \$t2,               | <mark>\$50</mark> , | <mark>\$s0</mark> |
| 5: | add | \$t3,               | <mark>\$50</mark> , | <mark>\$s0</mark> |







- ハザードが解消されるまで後続命令を停止
- 後続命令は最新の結果を使用可能
- 無駄なサイクルが発生

ストールはプロセッサが 自動的に挿入する

| 1: | add | <mark>\$s0</mark> , | \$s1,               | <b>\$</b> s2      |
|----|-----|---------------------|---------------------|-------------------|
| 2: | add | \$t0,               | <mark>\$50</mark> , | <b>\$</b> s3      |
| 3: | add | \$t1,               | \$s4 <b>,</b>       | <mark>\$s0</mark> |
| 4: | add | \$t2,               | <mark>\$50</mark> , | <mark>\$s0</mark> |
| 5: | add | \$t3,               | <mark>\$50</mark> , | <mark>\$50</mark> |







- 演算の結果はEX終了後に決定
- その結果を後続命令にバイパス
- ■ストールは発生しない

1: add \$s0, \$s1, \$s2 2: add \$t0, \$s0, \$s3 3: add \$t1, \$s4, \$s0 4: add \$t2, \$s0, \$s0

#### 間に合う



WB



## フォワーディング









## フォワーディング

■ 演算結果を後続命令にバイパス





### ロードハザード



■ ロードの結果を直後の命令は使用できない







## 対処方法(命令の挿入)

- ロードの結果を直後の命令は使用できない
  - ■フォワーディングでも間に合わない

```
lw $t0,0($s0)
add $t2,$t0,$t1
```

後続命令は1サイクルのストール (プロセッサが自動的に挿入)

- ■□ード命令の後に他の命令を入れる
  - ロードの結果に依存しない命令

```
lw $t0,0($s0)
add $t3,$t4,$t5
add $t2,$t0,$t1
```

ロードの結果は間に合う

ストールが起きずに実行可能



## 命令の挿入



■ □ード命令の後に他の命令を入れる









■直前の命令の結果を分岐判定で使えない









■分岐命令の直前に他の命令を入れる





## 制御ハザード

- 分岐が確定するまで後続命令を読み出し
- 分岐不成立の場合は問題なし

Exit: addi

- 分岐成立の場合は無効化が必要
- \$s1,\$s2,Else bne ■ ジャンプ命令も同様 \$s4,\$s1,\$s3 add Exit 無効化 Else: sub \$s4,\$s1,\$s3 Exit: addi \$s2,\$s2,1 IF ID EX **MEM** WB bne add IF EX **MEM** WB IF ID Else: sub

ID

EX

**MEM** 

WB

IF





## 対処方法(後続命令の無効化)

■ 後続命令を何もしない命令(nop命令)に変換









- 分岐命令の直後の命令(遅延スロット)
- 遅延スロットは常に実行:他の命令を挿入









- ジャンプ命令も同様
- 遅延スロットに他の命令を挿入

| 1 | 1 |       | bne  | \$s1,\$s2,Else                   |
|---|---|-------|------|----------------------------------|
| 2 | 2 |       | addi | \$s2,\$s2, <b>1</b>              |
| 3 |   |       | j    | Exit                             |
| 4 |   |       | add  | \$s4 <b>,</b> \$s1 <b>,</b> \$s3 |
|   | 3 | Else: | sub  | \$s4 <b>,</b> \$s1 <b>,</b> \$s3 |
| 5 | 4 | Exit: |      |                                  |

#### 実行されてしまう



| IF  | ID    | EX | MEM | WB  |     |    |
|-----|-------|----|-----|-----|-----|----|
| add | IF    | ID | EX  | MEM | WB  |    |
|     | Exit: | IF | ID  | EX  | MEM | WB |



### 遅延分岐

■ 設定なしの場合:
後続命令をストール
(自動的に挿入)

bne \$s1,\$s2,Else

add \$s4,\$s1,\$s3

j Exit

Else: sub \$s4,\$s1,\$s3

Exit: addi \$s2,\$s2,1

- 遅延スロットに nop 命令を入れると 実行結果は元のコードと同じ
- 遅延スロットを有効に使えば高速

■ 設定ありの場合 後続命令を必ず実行

```
$s1,$s2,Else
      bne
      nop
           $s4,$s1,$s3
      add
           Exit
      nop
Else: sub
           $s4,$s1,$s3
Exit: addi $s2,$s2,1
           $s1,$s2,Else
      bne
      addi $s2,$s2,1
           Exit
      add $s4,$s1,$s3
```

Else:

Exit:

sub

\$s4,\$s1,\$s3







- ■MARSの設定(遅延分岐を設定する場合)
  - Settings > Delayed branchingにチェック





## アセンブリプログラムの変換



#### ■作成

- File > Dump Memory
- Dump Format > Text/Data Segment Window
- 「rom.txt」(任意のファイル名)で保存

#### ■変換

- perl rom.pl rom.txt → rom.v が出力される
- ・変換された rom.v をHDLソースがある ディレクトリにコピー



### ツールのインストール



- - Ubuntu: 「sudo apt install iverilog gtkwave」を実行
  - Windows: <a href="http://bleyer.org/icarus/">http://bleyer.org/icarus/</a>
    - 上記URLから以下をダウンロードしてインストール
      - iverilog-v11-20201123-x64\_setup.exe
    - インストール時に以下をチェックする
      - \[ \lambda \] Add executable folder(s) to the user PATH \]



### Windows版インストール画面



















#### Windows版ActivePerlのインストール

- rom.plからrom.vを出力するときに必要
- 以下のサイトからインストール
  - https://www.activestate.com/products/perl/







## Windows版ghostscriptのインストール

- gtkwaveからPDFなどを出力するときに必要
- 以下をダウンロードしてインストール
  - http://core.ring.gr.jp/pub/text/TeX/ptexwin32/gs/gs952w64full-gpl.exe
- PATH環境変数に以下の2つを登録
  - C:\(\frac{1}{2}\)Program Files\(\frac{1}{2}\)gs\(\frac{1}{2}\)gs\(\frac{1}{2}\)bin
  - C:\frac{1}{2}Program Files\frac{1}{2}gs\frac{1}{2}gs9.52\frac{1}{2}lib





- ■iverilogによるコンパイル
  - rom.v を作成後に端末上で「iverilog \*.v」を実行
- ■シミュレーションの実行
  - コンパイル実行後に「vvp a.out」を実行
  - Linuxでは「./a.out」でも実行可能
- ■gtkwaveによる波形の表示
  - シミュレーション実行後に 「gtkwave mips.vcd mips.gtkw」を実行



## 画像ファイルの作成





|               | ファイル名を指定 |            |
|---------------|----------|------------|
| 名前(N):        | add8.pdf |            |
| フォルダの中に保存(F): | iii add8 | ▼          |
| + 他のフォルダ(B)   |          |            |
|               | キャンセル(C) | 保存(S)      |
|               |          |            |
|               |          | ファイル名を指定した |
|               |          | 保存をクリック    |



### 第2週の課題

- ■パイプライン処理の動作確認
  - pipeline2.asm: 実行時の各ステージの動作を確認
- ■データハザードとフォワーディングの動作確認
  - hazard2.asm: ①ハザード検出なし・フォワーディングなし ②ハザード検出のみあり、③両方あり、各動作を確認
- ■制御八ザードの動作確認
  - branch2.asm: ①遅延分岐なし、②遅延分岐あり 各動作を確認、②はコードも修正
- ソートプログラムの修正
  - ●■実行クロック数を可能な限り短縮
    - ハザードを最小限に抑えて、遅延分岐を最大限に活用



#### ■ sim.v

`define STEP: 命令の実行結果

`define SORT: ソートの結果

見るときは定義、見ないときはコメントアウト

en hzd: ハザード検出を行うとき 1 に設定

en fwd: フォワーディングを行うとき 1 に設定

en dly: 遅延スロットを使うとき 1 に設定

```
`timescale 1ns/1ns
`define STEP /* 命令の実行結果を見るとき */
//`define SORT /* ソートの結果を見るとき */
module sim();
    wire en_hzd = 1'b0; /* 八ザード検出 */
    wire en_fwd = 1'b0; /* フォワーディング */
    wire en_dly = 1'b0; /* 遅延分岐 */
```





#### 0x00400000 0x20100005 addi \$16,\$0, 5

| pc   inst             | ra | rb rd             | alu_a                 | alu_b    | alu_q                 | dst             | reg_din               |
|-----------------------|----|-------------------|-----------------------|----------|-----------------------|-----------------|-----------------------|
| 00400000              |    |                   |                       |          |                       |                 |                       |
| <mark>20100005</mark> | 0  | <mark>0</mark> 16 |                       |          |                       |                 |                       |
|                       |    |                   | <mark>00000000</mark> | 00000005 |                       |                 |                       |
|                       |    |                   |                       |          | <mark>00000005</mark> |                 |                       |
|                       |    |                   |                       |          |                       | <mark>16</mark> | <mark>00000005</mark> |

#### 0x00400010 0x02114020 add \$8, \$16,\$17

| рс       | inst     | ra rb rd | alu_a    | alu_b    | alu_q    | dst | reg_din |
|----------|----------|----------|----------|----------|----------|-----|---------|
| 00400010 |          |          |          |          |          |     |         |
|          | 02114020 | 16 17 8  |          |          |          |     |         |
|          |          |          | 00000005 | 00000003 |          |     |         |
|          |          |          |          |          | 00000008 |     |         |
|          |          |          |          |          |          | 8   | 8000000 |





```
alu_a
                                                  alu_q
                                                                  reg_din
            inst
                     d f ra rb rd
                                                             dst
 рс
0040001c
00400020
           8e130000
                     0 0 16
                                19
                              0
                                     10010000
00400024
           02739820
                         19 19
                                19
                       0
           02739820
00400024
                     0 1
                         19
                                     00000000
                                                 10010000
00400028
                                     00000003
                                                 00000000
                                                             19
                                                                 00000003
                                                 00000006
                                                                 00000000
                                                             19
                                                                 00000006
```

forward



算術演算命令

ロード/ストア命令

| 形式 | 命令     | ор | rs  | rt  | rd                | shamt    | funct |  |
|----|--------|----|-----|-----|-------------------|----------|-------|--|
|    | フィールド長 | 6  | 5   | 5   | 5                 | 5        | 6     |  |
|    | add    | 0  | 入力1 | 入力2 | 出力                | 0        | 32    |  |
| R  | addu   | 0  | 入力1 | 入力2 | 出力                | 0        | 33    |  |
|    | sub    | 0  | 入力1 | 入力2 | 出力                | 0        | 34    |  |
|    | subu   | 0  | 入力1 | 入力2 | 出力                | 0        | 35    |  |
|    | addi   | 8  | 入力  | 出力  | 即値(符号付き)          |          |       |  |
|    | addiu  | 9  | 入力  | 出力  | 即化                | 即値(符号なし) |       |  |
| I  | lw     | 35 | 入力  | 出力  |                   | アドレス     |       |  |
|    | SW     | 43 | 入力  | 出力  |                   | アドレス     |       |  |
|    | フィールド長 | 6  | 5   | 5   |                   | 16       |       |  |
| 形式 | 命令     | ор | rs  | rt  | address/immediate |          |       |  |



論理演算命令

| 形式 | 命令     | ор | rs  | rt  | rd                | shamt | funct |  |
|----|--------|----|-----|-----|-------------------|-------|-------|--|
|    | フィールド長 | 6  | 5   | 5   | 5                 | 5     | 6     |  |
|    | and    | 0  | 入力1 | 入力2 | 出力                | 0     | 36    |  |
| R  | or     | 0  | 入力1 | 入力2 | 出力                | 0     | 37    |  |
|    | xor    | 0  | 入力1 | 入力2 | 出力                | 0     | 38    |  |
|    | nor    | 0  | 入力1 | 入力2 | 出力                | 0     | 39    |  |
|    | andi   | 12 | 入力  | 出力  | 即値(符号なし)          |       |       |  |
|    | ori    | 13 | 入力  | 出力  | 即化                | 直(符号な | (し)   |  |
| I  | xori   | 14 | 入力  | 出力  | 即化                | 直(符号な | (し)   |  |
|    | lui    | 15 | 0   | 出力  | 即化                | 直(符号な | (し)   |  |
|    | フィールド長 | 6  | 5   | 5   |                   | 16    |       |  |
| 形式 | 命令     | ор | rs  | rt  | address/immediate |       |       |  |





シフト演算命令比較演算命令

| 形式 | 命令     | ор | rs | rt | rd | shamt | funct |
|----|--------|----|----|----|----|-------|-------|
|    | フィールド長 | 6  | 5  | 5  | 5  | 5     | 6     |
|    | sll    | 0  | 0  | 入力 | 出力 | シフト量  | 0     |
| R  | srl    | 0  | 0  | 入力 | 出力 | シフト量  | 2     |
|    | sra    | 0  | 0  | 入力 | 出力 | シフト量  | 3     |

| 形式 | 命令     | op | rs  | rt  | rd                | shamt | funct |
|----|--------|----|-----|-----|-------------------|-------|-------|
|    | フィールド長 | 6  | 5   | 5   | 5                 | 5     | 6     |
| R  | slt    | 0  | 入力1 | 入力2 | 出力                | 0     | 42    |
|    | sltu   | 0  | 入力1 | 入力2 | 出力                | 0     | 43    |
|    | slti   | 10 | 入力  | 出力  | 即値(符号付き)          |       |       |
| I  | sltiu  | 11 | 入力  | 出力  | 即値(符号なし)          |       |       |
|    | フィールド長 | 6  | 5   | 5   |                   | 16    |       |
| 形式 | 命令     | ор | rs  | rt  | address/immediate |       |       |



条件分岐/ジャンプ命令 コール/リターン命令

| 形式 | 命令     | ор | rs rt address/immediate |     |     |  |  |
|----|--------|----|-------------------------|-----|-----|--|--|
|    | フィールド長 | 6  | 5                       | 5   | 16  |  |  |
| I  | beq    | 4  | 入力1                     | 入力2 | 分岐先 |  |  |
|    | bne    | 5  | 入力1                     | 入力2 | 分岐先 |  |  |
|    | j      | 2  | ジャンプ先                   |     |     |  |  |
| J  | jal    | 3  | ジャンプ先                   |     |     |  |  |
|    | フィールド長 | 6  | 26                      |     |     |  |  |
| 形式 | 命令     | ор | target address          |     |     |  |  |

| 形式 | 命令     | ор | rs             | rt | rd | shamt | funct |  |
|----|--------|----|----------------|----|----|-------|-------|--|
| R  | フィールド長 | 6  | 5              | 5  | 5  | 5     | 6     |  |
|    | jr     | 0  | 入力             | 0  | 0  | 0     | 8     |  |
| J  | jal    | 3  | ジャンプ先          |    |    |       |       |  |
|    | フィールド長 | 6  | 26             |    |    |       |       |  |
| 形式 | 命令     | ор | target address |    |    |       |       |  |



# 命令一覧(形式別)

| 形式 | 命令     | ор | rs  | rt  | rd | shamt | funct |
|----|--------|----|-----|-----|----|-------|-------|
|    | フィールド長 | 6  | 5   | 5   | 5  | 5     | 6     |
|    | sll    | 0  | 0   | 入力  | 出力 | シフト量  | 0     |
|    | srl    | 0  | 0   | 入力  | 出力 | シフト量  | 2     |
|    | sra    | 0  | 0   | 入力  | 出力 | シフト量  | 3     |
|    | jr     | 0  | 入力  | 0   | 0  | 0     | 8     |
| R  | add    | 0  | 入力1 | 入力2 | 出力 | 0     | 32    |
|    | addu   | 0  | 入力1 | 入力2 | 出力 | 0     | 33    |
|    | sub    | 0  | 入力1 | 入力2 | 出力 | 0     | 34    |
|    | subu   | 0  | 入力1 | 入力2 | 出力 | 0     | 35    |
|    | and    | 0  | 入力1 | 入力2 | 出力 | 0     | 36    |
|    | or     | 0  | 入力1 | 入力2 | 出力 | 0     | 37    |
|    | xor    | 0  | 入力1 | 入力2 | 出力 | 0     | 38    |
|    | nor    | 0  | 入力1 | 入力2 | 出力 | 0     | 39    |
|    | slt    | 0  | 入力1 | 入力2 | 出力 | 0     | 42    |
|    | sltu   | 0  | 入力1 | 入力2 | 出力 | 0     | 43    |



| 形式 | 命令     | ор | rs             | rt  | address/immediate |  |  |
|----|--------|----|----------------|-----|-------------------|--|--|
|    | フィールド長 | 6  | 5              | 5   | 16                |  |  |
| I  | beq    | 4  | 入力1            | 入力2 | 分岐先               |  |  |
|    | bne    | 5  | 入力1            | 入力2 | 分岐先               |  |  |
|    | addi   | 8  | 入力             | 出力  | 即値(符号付き)          |  |  |
|    | addiu  | 9  | 入力             | 出力  | 即値(符号なし)          |  |  |
|    | slti   | 10 | 入力             | 出力  | 即値(符号付き)          |  |  |
|    | sltiu  | 11 | 入力             | 出力  | 即値(符号なし)          |  |  |
|    | andi   | 12 | 入力             | 出力  | 即値(符号なし)          |  |  |
|    | ori    | 13 | 入力             | 出力  | 即値(符号なし)          |  |  |
|    | xori   | 14 | 入力             | 出力  | 即値(符号なし)          |  |  |
|    | lui    | 15 | 0              | 出力  | 即値(符号なし)          |  |  |
|    | lw     | 35 | 入力             | 出力  | アドレス              |  |  |
|    | SW     | 43 | 入力             | 出力  | アドレス              |  |  |
| 形式 | 命令     | ор | target address |     |                   |  |  |
|    | フィールド長 | 6  | 26             |     |                   |  |  |
| J  | j      | 2  | ジャンプ先          |     |                   |  |  |
|    | jal    | 3  | ジャンプ先          |     |                   |  |  |

