

# 计算机组成与设计

第二章习题解



- □ 2.4一般来说,CISC比RISC的指令复杂,因此可以用较少的指令完成相同的任务。然而,由于指令的复杂,一条CISC指令需要花费比RISC更多的时间来完成。假设一个任务需要P条CISC指令或者2P条RISC指令,完成每条CISC指令花费8Tns,每条RISC指令花费2Tns。在此假设下,哪一种指令系统性能更好?
- □题解:
  - $\bigcirc P \times 8 > 2P \times 2$
  - ○RISC性能更好



- □ 2.5 ASCII码是7位,如果设计主存单元字长为31位,指令字长为12位,是否合理?为什么?
- □题解
  - ○此设计方案不合理。其原因是: ① ASCII码是7位,通常加一位校验位为8位,以字节为单位进行处理比较方便。故主存应设计成按字节编址,这种编址方式下一般主存单元字长应取字节长度的2、4、8倍。若按8位标准字节设计,主存字长取32位比较合适,取31位显然不合理。② 一般指令字长应与机器字长或字节长度间有整数倍关系,若主存设计成按字节编址方式,则指令字长取单字节、双字节等较合适,取12位显然不合理。



- □ 2.6 在某些计算机中,子程序调用是以下述方法实现的: 转子指令将返回地址(即主程序中该指令的下一条指令地址)存入子程序的第一单元,然后转到第二个单元开始执行子程序。
  - (1)设计一条相应的从子程序返回主程序的指令;
  - (2)在这种情况下,你怎样在主、子程序间进行参数的传递?
  - (3)上述调用方法是否可用于子程序嵌套?
  - (4)上述调用方法是否可用于子程序多重嵌套时的 递归调用(即某个子程序调用它本身)?如果改用堆 栈链接方法,是否可实现此问题?



#### □ 题解:

○(1)返回指令是一地址指令, 其格式如下:



这是一条间接寻址的无条件转移指令。其中,l为间接寻址标志, K为子程序在主存第一单元的地址。

- ○(2)在这种情况下,可利用寄存器或主存单元进行主、子程序之间的参数传递。
- ○(3)可以用于子程序的嵌套(多重转子程序),因为每个返回地址都存放在被调用的子程序的第一个单元中。
- ○(4)不可以用于子程序的递归,因为当某个子程序自己调用自己时,子程序的第一个单元的内容将被破坏。 如果改为堆栈方法.可以实现子程序的递归,因为堆栈具有后进先出的功能。



□ 2.7设某指令系统基本指令格式如下图示。图中,指令总字长12位,其中OP表示操作码字段,占3位; Di(i=1、2、3)表示地址码字段,每个分别占3位。请利用扩展操作码法,试提出一种编码方案使该指令系统有5条三地址指令,8条二地址指令,120条单地址指令,60条零地址指令。要求具体分配每条指令的操作码编码。





□解: 该指令系统操作码编码分配方案如下:





□操作码编码分配方案(续)



- 2.9 某16位机,采用单字长单地址指令格式,其中形式地址码字段占7位。若基址寄存器的内容为2000H,变址寄存器的内容为23A0H,指令的形式地址码部分是3FH,当前正在执行的指令所在地址为2B00H。请回答下列问题:
  - (1) 变址寻址、基址寻址和相对寻址三种情况下的访存有效地址;
  - (2) 设变址寻址用于取数指令,相对寻址用于转移指令,存储器内存放的相关内容如下:

| 地 址   | 内 容   |
|-------|-------|
| 003FH | 2300H |
| 2000H | 2400H |
| 203FH | 2500H |
| 2B3FH | 2600H |
| 23A0H | 2700H |
| 23DFH | 2800H |
| 2B00H | 063FH |

请写出从存储器中所取的数据以及转移地址。

(3) 若采用直接寻址,请写出从存储器中取出的数据。



#### □题解

○ (1) 相对寻址: EA= (PC) +A = 2B01H+003FH=2B40H 变址寻址: EA= (Rx) + A = 23A0H + 003FH = 23DFH 基址寻址: EA= (Rb) + A = 2000H+003FH=203FH

- (2) 变址寻址时EA=23DFH 因此从23DFH单元取出的数据为2800H; 相对寻址时转移地址=2B40H
- (3)直接寻址时EA=003FH,S=(EA)=2300,因此取出的数据为2300H



□ 2.10 某计算机字长16位,主存按字编址,采用单字长单地址指令格式,指令的一般格式如下所示:

OP\_Code I X D

操作码 间址位 基址寄存器号 形式地址

用户程序中某条指令K格式如下:

θ 1 3 401

主存某几个单元的内容如下: (参数均为十进制表示)

| 地 址  | 内 容  |
|------|------|
|      | l    |
| !    | I    |
| 4016 | 3528 |
|      | l    |
| 4300 | 2053 |
|      | l    |
| 4416 | 1764 |
| 4417 | 4300 |
|      | I    |
|      | I    |



若3号基址寄存器内容是4016,试用先基址后间址(一次)的复合寻址方式,求指令K的操作数P。

#### □题解:

- ○先基址寻址: EA'=(Rb) + A = 4016 + 401 = 4417
- ○后间接寻址: EA=(EA') =(4417)=4300 P = (4300)=2053



2.11 某计算机字长16位,主存按字编址,采用单字长单地址指令格式,其格式如下所示:

| OP-Code | X | D |
|---------|---|---|

OP-Code:操作码。D:形式地址。

X: 寻址方式码, X=00: 直接寻址;

X=01:用变址寄存器X1变址;

X=10:用变址寄存器X2变址;

X=11: 相对寻址;

#### 若执行指令时,机器状态如下:

(PC) = 1548H, (X1) = 036AH, (X2) = 46B2H

请分别确定下列指令的有效地址EA。

1 3056H 2 42A0H 3 1347H 4 4598H 5 67CEH



#### □ 题解:

- ○①指令码=0011 00 0 0 0101 0110, 直接寻址 EA=D=0101 0110B = 0056H
- ○②指令码=0100 00 1 0 1010 0000, 用变址寄存器X2变址 EA=(X2)+D=46B2H+A0H=4752H
- ○③指令码=0001 00 1 1 0100 0111,相对寻址 EA=(PC)+D=1548H+47H=158FH
- ○④指令码=0100 01 0 1 1001 1000, 用变址寄存器X1变址 EA=(X1)+D=036AH+98H=0402H
- ○⑤指令码=0110 01 1 1 1100 1110,相对寻址 EA=(PC)+D=1548H+FFCEH=1516H



#### 2.12 某8位计算机, 其指令格式如下图所示:

| 7 | 4       | 3 | 2 | 0 |
|---|---------|---|---|---|
|   | OP-Code | I |   | D |

其中,OP-Code为操作码; I为间址特征位,只允许一次间址; D为形式地址。假设主存储器部分单元内容如下:

| 内 容。             |
|------------------|
| 内 容↵             |
| 9DH.₀            |
| 04H.º            |
| A4H ₽            |
| 5EH.₀            |
| 15H₂             |
| 76H∘             |
| B8H <sub>e</sub> |
| 23H.             |
|                  |

#### 指出下列指令的有效地址:

**1** A7H

2 DFH

(3) **B2H** 

4 CEH



#### □题解:

- ○①指令码=1010 0 111, 直接寻址 EA=D=07H
- ○②指令码=1101 1 111, 间接寻址 EA=(D)=(07H)=23H
- ○③指令码=1011 0 010, 直接寻址 EA=D=02H
- ○④指令码=1100 1 110, 间接寻址 EA =(D)=(06H)=B8H



□ 2.13 某计算机字长16位,主存按字编址,采用单字长单地址指令格式,指令各字段定义如下:

| _15 | 12   | 11 | 9 | 8 | 6  | 5 |   | 0 |
|-----|------|----|---|---|----|---|---|---|
|     |      |    |   |   |    |   |   |   |
| OP- | Code | I  | M |   | Rn |   | A |   |

其中,OP-Code为操作码,M为寻址方式码,Rn为通用寄存器编号,A为形式地址。寻址方式码定义如下:

| М    | 寻址方式  | 有效地址表达式                               |
|------|-------|---------------------------------------|
| 000B | 一次间接  | EA= (A)                               |
| 001B | 寄存器间接 | EA= (Rn)                              |
| 010B | 变址    | $EA=(Rn) + A, Rn \leftarrow (Rn) + 1$ |
| 011B | 相对    | EA= (PC) + A                          |

注:有效地址表达式中(X)表示存储器地址X或寄存器X的内容;指令中Rn字段和A字段是否使用视寻址方式而定;位移量用补码表示。



- □ 请回答下列问题:
- □ (1)该指令系统最多可有多少条指令?该计算机最多有多少个通用寄存器?
- □ (2)上表中各种寻址方式的寻址范围多大(不包括相对寻址)?相对寻址的浮动范围多大?
- □ (3)设开始取指令时,对应寄存器和主存相关单元的内容如下图,图中的数字均为十六进制表示,请写出指令0627H和3559H的操作数各为多少?分别单独执行这两条指令后相关寄存器的内容各是多少?



| PC | 2000Н |
|----|-------|
| R0 | 0627Н |
| R5 | 0400H |
| R7 | 3559Н |

| 地址    | 主存    |
|-------|-------|
| 19H   | 0100Н |
| 27H   | 4000H |
| 400H  | 1000H |
| 401H  | 3559Н |
| 419H  | 0123Н |
| 41AH  | 0627H |
|       |       |
| 1FE7H | 1234H |
| 1FE8H | 5678H |
|       |       |



#### □ 题解:

- ○1、该指令系统最多可有2<sup>4</sup>=16条指令,该计算机最多有 2<sup>3</sup>=8个通用寄存器
- ○2、一次间接寻址范围=2<sup>16</sup>=64K字、 寄存器间接寻址范围=2<sup>16</sup>=64K字 变址寻址范围=2<sup>16</sup>=64K字 相对寻址的浮动范围=-32~+31
- ○3、a、指令0627H展开: 0000 011 0 00 10 0111B OP=0000B, M=011B=相对寻址, Rn=000B(无用), A=10 0111B(负数补码) EA=(PC)+A=2001H+FFE7H=1FE8H (取指后(PC)+1,且A符号扩展) 操作数a=(EA)=(1FE8H)=5678H 指令执行后: (PC)=2001H



○b、指令3559H展开: 0011 010 1 01 01 1001B OP=0011B, M=010B=变址寻址, Rn=101B(R5), A=01 1001B(正数补码) EA=(R5)+A=0400H+0019H=0419H(A符号扩展) 操作数b=(EA)=(0419H)=0123H (R5)=(R5)+1=0401H 指令执行后: (PC)=2001H, (R5)=0401H



- □ 2.14 某机字长16位,主存容量为1M字,采用单字长单地 址指令格式,共有50条指令,采用立即寻址、直接寻址、 间接等寻址方式。CPU中有PC,IR,MAR,MDR等专用 寄存器,和4个通用寄存器。问:
- □ (1) 指令格式如何安排?
- □ (2) 立即寻址的数据范围是多大?
- □ (3) 为使指令能寻址到主存的任一单元,可采取什么措施?
- □ (4)能否增加其它寻址方式?



#### □题解:

○ (1) 据题意,该机指令应能表示出50种操作码,3种以上寻址方式,该指令格式为单字长单地址,如下图示:

| 6位      | 2位  | 8位   |
|---------|-----|------|
| OP_Code | Mod | D    |
| 操作码     | 寻址码 | 形式地址 |

#### 其中,寻址方式码M分配如下:

M = 00, 直接寻址, EA = D = 01, 间接寻址, EA=(D) = 10, 立即寻址, = 11, 备用。



- (2) -2<sup>7</sup>~2<sup>7</sup>-1(有符号数)或者0~2<sup>8</sup>-1 (无符号数);
- (3) 由于机器字长限制,上述格式求出的有效地址EA 为8~16 位长,但题意所给主存容量为1M,需20位地址。要将EA扩展成20位主存实际地址,还需使用段寻址方式。为简化设计,在此设段寻址方式为默认的,既无需指令格式给出,由硬件隐含完成。设硬件配置有段寄存器DS,其长度 = 字长 = 16位,其内容为段地址,则:

物理地址 = (DS) × 24 + EA

由此式可得20位主存物理地址。

○ (4) 由于剩一种寻址方式码未用,故在寻址方式码M位数不增加的前提下,还可增加一种寻址方式。

例如: M=11, 相对寻址, EA = (PC) + D



- □ 2.14 某机字长16位,主存容量为1M字,采用单字长单地 址指令格式,共有50条指令,采用立即寻址、直接寻址、 间接等寻址方式。CPU中有PC,IR,MAR,MDR等专用 寄存器,和4个通用寄存器。问:
- □(1)指令格式如何安排?
- □ (2) 立即寻址的数据范围是多大?
- □ (3) 为使指令能寻址到主存的任一单元,可采取什么措施?
- □ (4)能否增加其它寻址方式?



#### □题解:

○(1)据题意,该机指令应能表示出50种操作码,3种以上寻址方式,该指令格式为单字长单地址,如下图示:

| 6位      | 3位  | 2位   | 5位   |
|---------|-----|------|------|
| OP_Code | Mod | R    | D    |
| 操作码     | 寻址码 | 通用寄存 | 形式地址 |
|         |     | 器号   |      |

其中,寻址方式码M分配如下:

M = 000, 直接寻址, EA = D

= 001, 间接寻址, EA=(D)

= 010, 立即寻址,

= 其它、 备用。

上述格式中未给PC, IR, AR, DR四个寄存器分配地址码, 这是因为这四个寄存器是专用寄存器, 硬件会自动访问, 不需编程指定。



- (2) -2<sup>4</sup>~2<sup>4</sup>-1(有符号数)或者0~2<sup>5</sup>-1 (无符号数);
- ○(3)由于机器字长限制,上述格式求出的有效地址EA 为5~16 位长,但题意所给主存容量为1M,需20位地址。要将EA扩展成20位主存实际地址,还需使用段寻址方式。为简化设计,在此设段寻址方式为默认的,既无需指令格式给出,由硬件隐含完成。设硬件配置有段寄存器DS,其长度 = 字长 = 16位,其内容为段地址,则:

物理地址 = (DS) × 2<sup>4</sup> + EA 由此式可得20位主存物理地址。

○ (4) 由于剩5种寻址方式码未用,故在寻址方式码M位数不增加的前提下,还可增加5种寻址方式。例如,寄存器,寄存器间接寻址和偏移寻址。



- □ 2.14 某机字长16位,主存容量为1M字,采用单字长指令格式,共有50条指令,采用立即寻址、直接寻址、间接等寻址方式。CPU中有PC,IR,MAR,MDR等专用寄存器,和4个通用寄存器。问:
- □ (1) 指令格式如何安排?
- □ (2) 立即寻址的数据范围是多大?
- □ (3) 为使指令能寻址到主存的任一单元,可采取什么措施?
- □ (4)能否增加其它寻址方式?



#### □题解:

○ (1) 据题意,该机指令应能表示出50种操作码,3种以上寻址方式,可寻址4个通用寄存器和主存,因此,该指令格式应为RS型单字长二地址指令。如下图示:

| 6     | 2   | 2   | 6     |
|-------|-----|-----|-------|
| OP    | R   | M   | D     |
| 操作码 寄 | 存器号 | 寻址方 | 式形式地址 |

#### 其中,寻址方式码M分配如下:

M = 00, 直接寻址, EA = D = 01, 间接寻址, EA=(D) = 10, 立即寻址, = 11, 备用。

上述格式中未给PC, IR, AR, DR四个寄存器分配地址码, 这是因为这四个寄存器是专用寄存器, 硬件会自动访问, 不需编程指定。



- (2) -2<sup>5</sup>~2<sup>5</sup>-1(有符号数)或者0~2<sup>6</sup>-1(无符号数);
- (3) 由于机器字长限制,上述格式求出的有效地址EA 为6~16 位长,但题意所给主存容量为1M,需20位地址。要将EA扩展成20位主存实际地址,还需使用段寻址方式。为简化设计,在此设段寻址方式为默认的,既无需指令格式给出,由硬件隐含完成。设硬件配置有段寄存器DS,其长度 = 字长 = 16位,其内容为段地址,则:

物理地址 = (DS) × 24 + EA

由此式可得20位主存物理地址。

○ (4) 由于剩一种寻址方式码未用,故在寻址方式码M位数不增加的前提下,还可增加一种寻址方式。

例如: M=11, 相对寻址, EA = (PC) + D



- 2.15 设某机字长32位, CPU中有16个32位的通用寄存器, 主存按字编址, 欲设计一种能容纳64种操作的指令系统, 可提供8种寻址方式,采用通用寄存器作基址寄存器,若 取指令字长与机器字长相等,请安排RS型指令的格式,并回答下述问题:
  - (1) 如果采用直接寻址方式,指令可寻址的最大存储空间 是多少?
  - (2) 如果采用一次间接寻址方式,指令可寻址的最大存储 空间是多少?
  - (3) 如果采用基址寻址,指令的最大存储空间又是多少?



#### □题解:

#### 据题意,指令格式可安排如下:

| 6   | 4      | 3     | 4      | 15   |
|-----|--------|-------|--------|------|
| OP  | Ri     | М     | Rb     | D    |
| 操作码 | 通用寄存器号 | 寻址方式码 | 基址寄存器号 | 形式地址 |

- ○(1) 直接寻址时,不需要指出基址寄存器,所以形式地址可以扩展为19位,EA = D,则指令可寻址的最大存储空间是2<sup>19</sup> = 512K字
- ○(2) 间接寻址时,也不需要指出基址寄存器,所以形式地址也是19 位,EA = (D),则指令可寻址的最大存储空间是2<sup>32</sup> = 4G字。 注意: EA的位数与存储字长有关,与形式地址D的长度无关。
- (3) 基址寻址时, EA =(Rb)+ D, 则该RS型指令的最大存储空间是 2<sup>32</sup> = 4G字。注意: EA的位数仅与Rb的位数有关,与形式地址D 的长度无关。



□ 2.16 对于一个按字节编址的存储器,存储字长32位。

#### 请问:

- ○(1)第42个字的字节地址是什么?
- (2) 单字长数据0xFF223344按照大端或小端方式存储在第42个字中,画出数据在主存中放置的示意图,并标出与每个字节数据对应的字节地址。

#### □ 题解:

- (1). 通常说的编号是从0开始连续编号的,所以第42个字的字节地址是41 \* 4 = 164。
- (2). 大端

小端

| FF  | 22  | 33  | 44  |  |
|-----|-----|-----|-----|--|
| 164 | 165 | 166 | 167 |  |
| FF  | 22  | 33  | 44  |  |
| 167 | 166 | 165 | 164 |  |



2.17 在某32位计算机中,存储器按字节编址,采用小端方式存放数据。假设C语言编译器规定int型和short型长度分别为32位和16位,并且数据按边界对齐存储。某C语言程序段如下:

若程序加载时,将data分配在以0x0A000012为首地址的主存区域内,请画图示意该主存区域中存放的数据值及对应的地址编码,要求用16进制表示。



#### 解答:

字符 '0' 的ASCII码是: 30H 短整型十进制数1026的十六进制值是: 0402H 长整型十进制数258的十六进制值是: 0102H 所以,主存区域中存放的数据值及对应的地址编码如下: (用十六进制表示)

内容

30 04 02 00 00 01 02 ...

地址

0A000010 0A000014 0A000018



□ 2.20 就你对PC相对寻址的理解,解释为何汇编器在下面 代码序列中直接实现分支指令时可能会有问题:

here: beq \$s0, \$s2, there

. . .

there: add \$s0, \$s0, \$s0

说明汇编器可能如何重写该代码序列来解决这些问题



#### □题解:

在PC相对寻址中EA=(PC)+A,实际的跳转位置为 Here+There,在Here不为0的情况下,程序无法正确跳 转到期望的There地址。

要实现正确跳转,需要汇编器计算Here到There之间的地址差,即代码为:

here: beq \$s0, \$s2, there-here

. . .

there: add \$s0, \$s0, \$s0