# DEVOIR 2 CONCEPTION VHDL

ETIENNE COLLIN | 20237904

ANGE LILIAN TCHOMTCHOUA TOKAM | 20230129

JUSTIN VILLENEUVE | 20132792

ARCHITECTURE DES ORDINATEURS - IFT1227

## Section A Professeure Alena Tsikhanovich

UNIVERSITÉ DE MONTRÉAL À remettre le 12 Mars 2023 à 23:59



## Table des matières

| Ta | able des matières                     |  |  |  |  |  |  |  |
|----|---------------------------------------|--|--|--|--|--|--|--|
|    | Conception des circuits combinatoires |  |  |  |  |  |  |  |
|    | 1.1 Table de vérité                   |  |  |  |  |  |  |  |
|    | 1.2 Partie A                          |  |  |  |  |  |  |  |
|    | 1.3 Partie B                          |  |  |  |  |  |  |  |
|    | Circuits logiques séquentiels         |  |  |  |  |  |  |  |
|    | 2.1 Partie A                          |  |  |  |  |  |  |  |
|    | 2.2 Partie B                          |  |  |  |  |  |  |  |

## 1 Conception des circuits combinatoires

#### 1.1 Table de vérité

Concevons la table de vérité du convertisseur de couleurs.

| b3m1 | b2m1 | b1m1 | b0m1 | b3m2 | b2m2 | b1m2 | b0m2 |
|------|------|------|------|------|------|------|------|
| 0    | 0    | 0    | 0    | 0    | 0    | 0    | 0    |
| 0    | 0    | 0    | 1    | 1    | 1    | 1    | 1    |
| 0    | 0    | 1    | 0    | 0    | 1    | 0    | 0    |
| 0    | 0    | 1    | 1    | 0    | 0    | 1    | 1    |
| 0    | 1    | 0    | 0    | 0    | 1    | 0    | 1    |
| 0    | 1    | 0    | 1    | 0    | 0    | 1    | 0    |
| 0    | 1    | 1    | 0    | 0    | 0    | 0    | 1    |
| 0    | 1    | 1    | 1    | 1    | 1    | 1    | 0    |
| 1    | 0    | 0    | 0    | 0    | 0    | 0    | 0    |
| 1    | 0    | 0    | 1    | 0    | 1    | 1    | 0    |
| 1    | 0    | 1    | 0    | 1    | 1    | 0    | 0    |
| 1    | 0    | 1    | 1    | 1    | 0    | 0    | 0    |
| 1    | 1    | 0    | 0    | 0    | 1    | 1    | 1    |
| 1    | 1    | 0    | 1    | 1    | 0    | 1    | 0    |
| 1    | 1    | 1    | 0    | 1    | 0    | 0    | 1    |
| 1    | 1    | 1    | 1    | 0    | 0    | 0    | 0    |

#### 1.2 Partie A

Voici les schémas du circuit modélisé de manière comportementale générés par Quartus. Deux représentations des bus sont présentées. Dans la première, les bus son "compressés" et dans l'autre, ils ne le sont pas.



#### 1.3 Partie B

Maintenant, afin de représenter les sorties à l'aide de multiplexeurs 8:1, "compressons" la table de vérité en utilisant le bit d'entrée b0m1 afin de représenter les bits de sortie.

| b3m1 | b2m1 | b1m1 | b3m2   | b2m2   | b1m2 | b0m2   |
|------|------|------|--------|--------|------|--------|
| 0    | 0    | 0    | b0m1   | b0m1   | b0m1 | b0m1   |
| 0    | 0    | 1    | 0      | ¬ b0m1 | b0m1 | b0m1   |
| 0    | 1    | 0    | 0      | ¬ b0m1 | b0m1 | ¬ b0m1 |
| 0    | 1    | 1    | b0m1   | b0m1   | b0m1 | ¬ b0m1 |
| 1    | 0    | 0    | 0      | b0m1   | b0m1 | 0      |
| 1    | 0    | 1    | 1      | ¬ b0m1 | 0    | 0      |
| 1    | 1    | 0    | b0m1   | ¬ b0m1 | 1    | ¬ b0m1 |
| 1    | 1    | 1    | ¬ b0m1 | 0      | 0    | ¬ b0m1 |

¬ est le symbole utilisé pour le complément, car sinon, la barre n'est bien visible dans le tableau. Voici le schéma du circuit modélisé de manière structurelle généré par Quartus.



## 2 Circuits logiques séquentiels

#### 2.1 Partie A

Voici le diagramme des états que nous avons créé.



### 2.2 Partie B

Voici le schéma du circuit, ainsi que le diagramme des états généré par Quartus.



