## 2019级《数字系统设计》测验3 (2021年6月24日)

一、(40分) Verilog HDL



- 二(60 分)一个简单的 ADC 控制算法分为以下四步: (1) 启动 AD 设备; (2) 触发 AD 数据; (3) 获取 AD 的状态,若未结束则继续转换; (4) 停止 AD 设备。请设计实现 ADC 的控制器。
  - 1) 写出控制器的状态表, 画出控制器的 ASM 流程图;
- 2) 请用D触发器及门电路设计控制器,写出触发器激励输入函数及输出函数;
  - 3) 请设计 MUX 型控制器, 画出电路图;
  - 4) 如采用微程序型控制器,请设计微指令格式,并加以说明;
  - 5)请写出对应这种微指令格式的控制器微程序代码。

二、许 政府中AD记品的控制信号为 A=1, 信业对A=0 能长AD极格采集·控制信息为B. 乾取AD北京一控制信多为C. 得到了忧态信息p, p= 50 井结夷

四丁状态(多路) 用二(主)独尼芝 0,000 开设 0,000= 01 旅机和

| 1). | せたま 01001 |     |     | 爱 老 | ABC. |
|-----|-----------|-----|-----|-----|------|
|     | 0100      | p=0 | P=1 | P=0 | P=1  |
|     | UD        | 01  | 01  | 100 | 1100 |
|     | 01        | 10  | 10  | 110 | 110  |
|     | 10        | 10  | 11  | 101 | 101  |
|     | 1         | 111 | 11  | 000 | 000  |

在在心地去 下才有,也



O/=D= OITOO



Q0=70=0,00

+ 0,00+ 0,P

|                                               | (る有る)         | 到图             |
|-----------------------------------------------|---------------|----------------|
| D 50-3 01 01 01 01 01 01 01 01 01 01 01 01 01 | 10 01 11 10 0 | C) 000 1 11 (S |
| A= 0,+00                                      | B=0,00        | C= 0, 00       |
|                                               | 17 (14.55 +   | 12 8ch ( 28.   |





3) 10名(12上面的成本版) 5)1及程序供28·

4) 微松金松长

| ARC.  | Pc1) | UACMAS  |
|-------|------|---------|
| (制章至) | 利到   | = Terra |
| 6 hit |      |         |

| peete     | 1乱扩泛. |      |          |  |
|-----------|-------|------|----------|--|
| 1 sale of | Anc   | pcis | TUA! WAD |  |
| vo        | 100   | 0    | 0 1      |  |
| 01        | 110   | U.   | 10       |  |
| 10        | 101   | 1    | (0       |  |
| ( ( )     | 000   | 10   | 11       |  |

SIN IRRITABLE. UAI MAS=(0) 台门(1)=1对, proce: UAO= PCI) P.Tz. 1数地的没在 一地全局動的下之時刻