# MHSA 加速器系统集成功能验证报告

姓名: 黄超凡 , 张博文 , 汪子尧

学号: 124039910088, 124039910094, 124039910018

### 上海交通大学微纳电子学系

日期: 2025年6月17日

# 目录

| 1 | 系统  | <b>连集成实现</b>    | 2 |
|---|-----|-----------------|---|
|   | 1.1 | 加速器 ICB 接口设计    | 2 |
|   | 1.2 | 加速器挂载           | 4 |
| 2 | 加速  | <b>是器软件驱动设计</b> | 5 |
|   | 2.1 | SDK 设置          | 5 |
|   | 2.2 | 主函数设计           | 6 |
|   | 2.3 | VCS 仿真结果        | 8 |
| 3 | 系统  | 五功能验证结果<br>     | 8 |

## 1 系统集成实现

## 1.1 加速器 ICB 接口设计

加速器适配 ICB 总线的挂载,提供专门的 IMU 单元(Interface Manage Unit)进行接口管理。该单元将 ICB 总线输入的读写请求实时解析为两类信号:面向 SRAM 存储体的统一访存接口(Unified Sram Interface, USI)的访存通道,以及对控制状态寄存器(Control State Register, CSR)的硬件控制通道,CSR 通道包含 start, acc\_done, input\_base, output\_base 信号。

对于 Host 端而言, 不必关心加速器内部的具体实现细节, 只需要关注加速器的 Memory Map 即可。Memory Map 定义了 Host 端与加速器交互时需要访问的寄存器地址和对应的功能描述。通过 Memory Map, Host 端可以方便地控制加速器的启动、监控加速器的状态以及读写加速器的数据缓冲区。Memory Map 表格如Table 1所示:

| Offset Address        | Memory Type            | R/W | 功能描述            |
|-----------------------|------------------------|-----|-----------------|
| 0x00000000-0x00004000 | Data Buffer            | R/W | 统一编址的 SRAM 存储体  |
| 0x00004000            | Control Register       | R/W | bit[0]=1: 加速器使能 |
| 0x00004004            | Status Register        | R   | bit[0]=1:运算完成   |
| 0x00004008            | Configuration Register | R/W | 输入数据起始地址        |
| 0x0000400C            | Configuration Register | R/W | 输出数据起始地址        |
| 0x10000000-0xFFFFFFF  | Reserved               | -   | 保留地址空间          |

表 1: Memory Map

IMU 对 ICB 总线的地址信号进行译码,将其映射到 Memory Map 定义的地址空间。鉴于 USI 访存通道(面向 SRAM 存储体)与 CSR 硬件控制通道的行为逻辑存在显著差异,译码模块 需要输出专门的 USRAM 选通信号 (usram\_sel),用以区分对 SRAM 的访问请求。

```
always@(posedge clk)
begin
    if(!rst_n) begin
        usram_addr <= 1'b0;
    end
else begin
    usram_addr <= {16'b0,icb_cmd_addr[18:3]} - 'ha000;
end
end

assign usram_sel = (usram_addr >= 'h0000 && usram_addr < 'h4000);</pre>
```

该地址转换逻辑的核心在于处理访存粒度的差异。ICB 总线以 32 位字(4 字节)为基本访存单位,而 USI 接口管理的 SRAM 存储体以 64 位(8 字节)为一个存储单元。因此,在计算 SRAM 内部地址时:

(1) 舍弃 ICB 地址信号的最低 3 位 (icb\_cmd\_addr[2:0]), 以实现地址对齐 (将 32 位字地址转换 为 64 位单元地址)。

- (2) 减去总线地址空间中的加速器基地址偏移量 ('ha000),得到相对于 SRAM 存储体起始地址 (0x00000000)的内部偏移地址 (usram\_addr)。
- (3) 基于 Memory Map 的定义, 生成有效的 SRAM 选通信号 (usram\_sel)。

考虑到 ICB 总线的数据位宽为 32 位,而 USRAM 存储单元的位宽为 64 位,因此完成一次 完整的 USRAM 单元写入需要两个连续的 32 位 ICB 写操作。IMU 单元实现了将这两个 ICB 写操作合并为单个 64 位 USRAM 写操作的功能(32 位数据合并)。其核心逻辑如下:

```
// icb to usram interface : merge double-32bit-write to 64bit-write
always@(posedge clk)
begin
    if(!rst_n) begin
        usram_wdata <= 64'h0;
    end
    else begin
        if(icb_write_en & usram_sel) begin
             if(is_low_part) begin
                 usram_wdata[31:0] <= usram_wdata[31:0];</pre>
                 usram_wdata[63:32] <= icb_cmd_wdata;</pre>
             end
             else begin
                 usram_wdata[31:0] <= icb_cmd_wdata;</pre>
                 usram_wdata[63:32] <= usram_wdata[63:32];  // hold</pre>
             end
        end
        else begin
             usram_wdata <= usram_wdata; // hold</pre>
        end
    end
end
always@(posedge clk)
begin
    if(!rst_n) begin
        usram_write_en <= 1'b0;</pre>
    end
    else if(icb_write_en & usram_sel & !is_low_part) begin
        usram_write_en <= 1'b1;</pre>
                                    // pull up 1 cycle
    end
    else begin
        usram_write_en <= 1'b0;</pre>
    end
end
```

ICB 协议解析的具体细节此处不再赘述。简言之,控制通道通过握手启动读写操作,命令通道则通过握手完成实际数据传输。

### 1.2 加速器挂载

在 e203\_subsys\_main.v 文件中加入如下代码:

```
// MHSA Accelerator
 wire
                               mhsa_icb_cmd_valid;
                               mhsa_icb_cmd_ready;
 wire
                               mhsa_icb_cmd_read;
 wire
 wire
       [31:0]
                               mhsa_icb_cmd_addr;
 wire
        [31:0]
                               mhsa_icb_cmd_wdata;
                               mhsa_icb_cmd_wmask;
 wire
        [3:0]
 wire
                               mhsa_icb_rsp_valid;
                               mhsa_icb_rsp_ready;
 wire
                               mhsa_icb_rsp_rdata;
 wire
          [31:0]
                               mhsa_icb_rsp_err;
 wire
 icb_mhsa u_icb_mhsa(
    .clk
                  (hfclk
                                      ),
    .rst_n
                                      ),
                 (per_rst_n
   // icb slave
    .icb_cmd_valid (mhsa_icb_cmd_valid),
    .icb_cmd_ready (mhsa_icb_cmd_ready),
    .icb_cmd_read (mhsa_icb_cmd_read ),
    .icb_cmd_addr (mhsa_icb_cmd_addr),
    .icb_cmd_wdata (mhsa_icb_cmd_wdata),
    .icb_cmd_wmask (mhsa_icb_cmd_wmask),
    .icb_rsp_valid (mhsa_icb_rsp_valid),
    .icb_rsp_ready (mhsa_icb_rsp_ready),
    .icb_rsp_rdata (mhsa_icb_rsp_rdata),
    .icb_rsp_err (mhsa_icb_rsp_err )
 );
```

### 在 e203\_subsys\_perips.v 文件中,增加如下端口:

```
output
input
input
mhsa_icb_cmd_valid,
mhsa_icb_cmd_ready,
output
mhsa_icb_cmd_read,
output
[31:0]
mhsa_icb_cmd_addr,
output
[31:0]
mhsa_icb_cmd_wdata,
```

```
output [3:0] mhsa_icb_cmd_wmask,

input mhsa_icb_rsp_valid,
output mhsa_icb_rsp_ready,
input [31:0] mhsa_icb_rsp_rdata,
input mhsa_icb_rsp_err,
```

E203 的私有外设接口地址空间为0x10000000-0x1FFFFFFF,从中划分一块地址空间0x10050000-0x1008FFFF 给 MHSA 加速器。修改 sirv\_icb1to16\_bus 模块的例化代码:

```
. . . . . .
// * MHSA
            : 0x1005 0000 -- 0x1008 FFFF
.015_BASE_ADDR
                     (32'h1005_0000),
.015_BASE_REGION_LSB (18)
. . . . . .
// * MHSA
  .o15_icb_enable
                      (1'b1),
  .o15_icb_cmd_valid (mhsa_icb_cmd_valid),
  .o15_icb_cmd_ready (mhsa_icb_cmd_ready),
  .o15_icb_cmd_addr
                      (mhsa_icb_cmd_addr),
  .o15_icb_cmd_read
                      (mhsa_icb_cmd_read),
  .o15_icb_cmd_wdata (mhsa_icb_cmd_wdata),
  .o15_icb_cmd_wmask (mhsa_icb_cmd_wmask),
  .o15_icb_cmd_lock
                      (),
  .o15_icb_cmd_excl
                      (),
  .o15_icb_cmd_size
                      (),
  .o15_icb_cmd_burst
                      (),
  .o15_icb_cmd_beat
                      (),
  .o15_icb_rsp_valid (mhsa_icb_rsp_valid),
  .o15_icb_rsp_ready (mhsa_icb_rsp_ready),
  .o15_icb_rsp_err
                      (mhsa_icb_rsp_err),
  .o15_icb_rsp_excl_ok(1'b0),
  .o15_icb_rsp_rdata (mhsa_icb_rsp_rdata),
```

至此加速器的挂载结束。

# 2 加速器软件驱动设计

#### 2.1 SDK 设置

在 hbird-sdk-master/SoC/hbirdv2/Common/Include/hbirdv2.h 文件中,添加如下内容:

#### 2.2 主函数设计

main.c 内的设计主要有以下几部分。

首先需要定义加速器内各个寄存器或 mem 的偏移地址:

```
#define MEM0_OFFSET
                              (0x00000)
#define MEM1 OFFSET
                              (0x08000)
#define MEM2_OFFSET
                              (0x10000)
#define MEM3 OFFSET
                              (0x18000)
#define START OFFSET
                             (0x20000)
#define DONE_OFFSET
                              (0x20004)
#define INPUT BASE OFFSET
                             (0x20008)
#define OUTPUT_BASE_OFFSET (0x2000c)
#define RESULT OFFSET
                              (0x06000)
```

然后需要进行阶段 1——数据的随机化写入, 在这一步我们使用指针去将  $W_O, W_Q, W_K, W_V$  四个权重矩阵与输入矩阵写入对应的 mem 内:

```
// Stage 1: data write
volatile uint32_t *mem0_ptr = (uint32_t *) (MHSA_CFG_BASE + MEM0_OFFSET);
volatile uint32_t *mem1_ptr = (uint32_t *) (MHSA_CFG_BASE + MEM1_OFFSET);
volatile uint32_t *mem2_ptr = (uint32_t *) (MHSA_CFG_BASE + MEM2_OFFSET);
volatile uint32_t *mem3_ptr = (uint32_t *) (MHSA_CFG_BASE + MEM3_OFFSET);
volatile uint32_t *mem0_start_ptr = mem0_ptr;
volatile uint32_t *mem1_start_ptr = mem1_ptr;
volatile uint32_t *mem2_start_ptr = mem2_ptr;
volatile uint32_t *mem3_start_ptr = mem3_ptr;
    for (i = 0; i < 128; i++) {</pre>
        for (j = 0; j < 32; j++) {
            *mem0_ptr = rand();
            mem0_ptr++;
        }
    for (i = 0; i < 128; i++) {</pre>
        for (j = 0; j < 32; j++) {
            *mem1_ptr = rand();
            mem1_ptr++;
```

```
}
}
for (i = 0; i < 128; i++) {
   for (j = 0; j < 32; j++) {
       *mem2_ptr = rand();
       mem2_ptr++;
   }
for (i = 0; i < 128; i++) {
   for (j = 0; j < 32; j++) {
        *mem3_ptr = rand();
       mem3_ptr++;
   }
}
for (i = 0; i < 128; i++) {
   for (j = 0; j < 8; j++) {
       *mem0_ptr = rand();
       mem0_ptr++;
   }
}
```

#### 阶段 2——配置 MHSA 加速器内的寄存器, 使 MHSA 加速器开始计算, 并等待计算结束。

```
// Stage 2: MHSA compute
volatile uint32_t *start_ptr = (uint32_t *) (MHSA_CFG_BASE + START_OFFSET);
volatile uint32_t *done_ptr = (uint32_t *) (MHSA_CFG_BASE + DONE_OFFSET);

*start_ptr = 1; // Trigger the MHSA compute operation
printf("MHSA compute operation starts.\n");
while (*done_ptr == 0) {
    // Wait for the compute operation to complete
}
//*start_ptr = 0; // Reset the start signal
printf("MHSA compute operation completed.\n");
```

### 阶段3——结果输出,我们同样使用指针读取对应地址的数据:

```
// Stage 3: result output
volatile uint32_t *result_ptr = (uint32_t *)(MHSA_CFG_BASE + RESULT_OFFSET)
  ;
printf("Result matrix is:\n");
for(i = 0; i < 128; i++) {
    for (j = 0; j < 8; j++) {
        printf("%08X ", *result_ptr);
        result_ptr++;</pre>
```

```
printf("\n");
}
printf("Test finished.");
return 0;
```

至此软件驱动的主函数设计结束。

### 2.3 VCS 仿真结果

首先更改 MHSA 文件夹下的 Makefile, 更改 TARGET 为 mhsa, 然后输入如下指令进行交叉编译:

```
make dasm SOC=hbirdv2 CORE=e203 DOWNLOAD=ilm
```

更改 vsim 文件夹下的 Makefile, 更改 TESTCASE 与 TESTNAME 为 MHSA 的名称与路径, 在 vcs 工具上进行编译, 得到如下所示的控制台输出结果:



图 1: 软件驱动控制台输出(部分)

# 3 系统功能验证结果

通过日志文件 mhsa.log 可以获取在软件驱动中随机化的  $W_O$ ,  $W_Q$ ,  $W_K$ ,  $W_V$  权重矩阵与输入矩阵,将权重矩阵与输入矩阵在 SV 验证平台初始化 MEM,进行硬件仿真,获得'.mem' 文件,将 SOC 输出结果与'.mem' 结果进行数据对比完全一致,系统功能验证成功!



图 2: 硬件仿真结果与 SOC 对比(部分)