

XC2C64A CoolRunner II CPLD

DS311 (v2.3) 2008年11月19日

### 特征

- 针对1.8V系统进行了优化
  - 引脚间逻辑延迟快至4.6ns
  - 低至15 静态电流
- 业界最好的0.18微米CMOS CPLD
  - 用于有效逻辑合成的优化架构
  - 多电压I/0操作——1.5V至3.3V
- 有多种包选项可供选择
  - 44引脚VQFP, 带33个用户I/0
  - 48个陆地QFN,37个用户I/0
  - 56球CP BGA, 带45个用户I/0
  - 具有64个用户I/0的100引脚VQFP
  - 所有包装均不含铅
- 高级系统功能
  - 系统编程速度最快
    - · 使用IEEE 1532 (JTAG) 接口的1.8V ISP
  - IEEE1149.1 JTAG边界扫描测试
  - 可选施密特触发器输入(每个引脚)
  - 两个独立的I/0组
  - RealDigital 100%CMOS产品术语生成
  - 灵活的计时模式
    - · 可选DualEDGE触发寄存器
  - 具有宏小区控制的全局信号选项
    - · 每个宏小区具有相位选择的多个全局时钟
    - · 多个全局输出启用
    - · 全局设置/重置
  - 有效的控制项时钟、输出启用以及每个宏小区的设置/重置,并在功能块之间共享
  - 高级设计安全性
  - 可选总线保持、3态或选定I/0引脚上的弱上 拉
  - 有线OR和LED驱动器的开漏输出选项
  - 未使用I/0的可选可配置接地
  - 与1.5V、1.8V、2.5V和3.3V逻辑电平兼容的混合I/0电压
  - PLA架构
    - · 卓越的引脚保留率
    - · 跨功能块的100%产品术语可路由性
  - 可热插拔

有关体系结构描述,请参阅CoolRunner™-II系列数据表。

# 描述

产品规范

CoolRunner II 64宏蜂窝设备专为高性能和低功耗应用而设计。这为高端通信设备节省了电力,为电池供电的设备提供了高速。由于低功率待机和动态运行,提高了整个系统的可靠性。

该设备由四个功能块组成,通过低功耗高级互连矩阵(AIM)相互连接。AIM向每个功能块提供40个真值和补码输入。功能块由40乘56的P项PLA和16个宏小区组成,这些宏小区包含允许组合或注册操作模式的许多配置位。

此外,这些寄存器可以全局复位或预置,并配置为D或T触发器或D锁存器。还存在基于每个宏小区配置的多个时钟信号,包括全局和本地乘积项类型。输出引脚配置包括转换速率限制、总线保持、上拉、漏极开路和可编程接地。施密特触发器输入可在每个输入引脚的基础上使用。除了存储宏单元输出状态外,宏单元寄存器还可以配置为"直接输入"寄存器,以直接存储来自输入引脚的信号。

可在全局或功能块的基础上进行计时。三个全局时钟可作为同步时钟源用于所有功能块。宏单元寄存器可以单独配置为加电至零或一状态。全局设置/重置控制线也可用于在操作期间异步设置或重置所选寄存器。附加的本地时钟、同步时钟使能、异步设置/复位和输出使能信号可以在每个宏小区或每个功能块的基础上使用乘积项来形成。

Dual EDGE 触发器功能也可用于每个宏小区。此功能允许基于较低频率时钟的高性能同步操作,以帮助降低设备的总功耗。

CoolRunner II 64宏单元CPLD与标准LVTTL和LVCMOS18、LVCMOS25和LVCMOS 33的I/0兼容(见表1)。该设备还与施密特触发器输入的使用兼容1.5V I/0。

另一个简化电压转换的功能是I/0银行。CoolRunner II 64A 宏蜂窝设备上有两个I/0组,可轻松连接到3.3V、2.5V、1.8V和1.5V设备。

©2004–2008 Xilinx, 股份有限公司所有Xilinx商标、注册商标、专利和免责声明均列在http://www.xilinx.com/legal.htm. 所 有 其他商标和注册商标均为其各自所有者的财产。所有规格如有更改,恕不另行通知。



## RealDigital设计技术

Xilinx®CoolRunner II CPLD采用0.18微米工艺技术制造,该工艺技术源自领先的FPGA产品开发。CoolRunner II CPLD采用RealDigital,这是一种在制造和设计方法中都使用CMOS技术的设计技术。RealDigital设计技术采用级联CMOS门来实现积和,而不是传统的读出放大器方法。由于这项技术,Xilinx CoolRunner II CPLDs实现了高性能和低功耗运行。

## 支持的I/O标准

CoolRunner II 64宏单元同时具有LVCMOS和LVTTL I/0实现。I/0标准电压见表1。LVTTL I/0标准是一种通用EIA/JEDEC标准,适用于使用

LVTTL输入缓冲器和推拉输出缓冲器。LVCMOS标准用于3.3V、2.5V和1.8V应用。CoolRunner II CPLD也与使用施密特触发器输入的1.5V I/0兼容。

表1:XC2C64A的I/O标准

| IOSTANDARD<br>属性 | 输出<br>VCCIO | 输入<br>VCCIO | 输入<br>VREF | 板端接电压<br>VT |
|------------------|-------------|-------------|------------|-------------|
| LVTTL            | 3. 3        | 3. 3        | 不适用        | 不适用         |
| LVCMOS33         | 3. 3        | 3. 3        | 不适用        | 不适用         |
| LVCMOS25         | 2. 5        | 2. 5        | 不适用        | 不适用         |
| LVCMOS18         | 1.8         | 1.8         | 不适用        | 不适用         |
| LVCMOS15 (1)     | 1. 5        | 1.5         | 不适用        | 不适用         |

1. LVCMOS15需要施密特触发器输入。



DS092\_01\_092302

图1:<sub>ICC</sub>与频率

#### 表2:ICC与频率(LVCMOS 1.8V TA=25°C)(1)

|                        |       | 频率(MHz) |      |      |       |     |      |       |       |        |
|------------------------|-------|---------|------|------|-------|-----|------|-------|-------|--------|
|                        | 0     | 25      | 50   | 75   | 100   | 150 | 175  | 200   | 225   | 240    |
| 典型 <sub>ICC</sub> (mA) | 0.017 | 1.8     | 3. 7 | 5. 5 | 7. 48 | 11  | 12.7 | 14. 6 | 15. 3 | 17. 77 |

#### 笔记:

1. 16位上/下,可复位二进制计数器(每个功能块一个计数器)。



## 绝对最大额定值

| 象征                  | 描述             | 价值       | 单位 |
|---------------------|----------------|----------|----|
| $V_{CC}$            | 相对于接地的电源电压     | -0.5至2.0 | 五、 |
| V <sub>CCIO</sub>   | 输出驱动器的电源电压     | -0.5至4.0 | 五、 |
| VJTAG (2)           | JTAG输入电压限制     | -0.5至4.0 | 五、 |
| V <sub>CCAUX</sub>  | JTAG输入电源电压     | -0.5至4.0 | 五、 |
| v <sub>IN</sub>     | 相对于接地的输入电压 (1) | -0.5至4.0 | 五、 |
| v <sub>TS</sub>     | 施加到3态输出的电压 (1) | -0.5至4.0 | 五、 |
| v <sub>STG</sub> 3. | 储存温度(环境温度)     | -65至+150 | °C |
| $T_{ m J}$          | 接点温度           | +150     | °C |

#### 笔记:

- 1. 低于GND的最大直流下冲必须限制在0.5V或10mA,以最容易实现的为准。在转换过程中,器件引脚可能会下冲到-2.0V或过冲到+4.5V,前提是这种过冲或下冲持续时间小于10 ns,并且强制电流限制在200 mA。
- 2. 在商业温度范围内有效。
- 3. 有关焊接指南和热注意事项,请参阅Xilinx网站上的设备包装信息。有关无铅封装,请参阅XAPP427。

## 推荐操作条件

| 象征                 |                   | 参数               | 分钟   | 马克斯  | 单位 |
|--------------------|-------------------|------------------|------|------|----|
| $V_{CC}$           | 内部逻辑和输入缓冲器的电源电压   | 商业TA=0°C至+70°C   | 1.7  | 1. 9 | 五、 |
|                    |                   | 工业TA=-40°C至+85°C | 1. 7 | 1. 9 | 五、 |
| V <sub>CCIO</sub>  | 输出驱动器的电源电压@3.3V操作 |                  | 3    | 3. 6 | 五、 |
|                    | 输出驱动器的电源电压@2.5V操作 |                  | 2. 3 | 2. 7 | 五、 |
|                    | 输出驱动器的电源电压@1.8V操作 |                  | 1.7  | 1. 9 | 五、 |
|                    | 输出驱动器的电源电压@1.5V操作 |                  | 1.4  | 1.6  | 五、 |
| V <sub>CCAUX</sub> | JTAG编程引脚          |                  | 1.7  | 3. 6 | 五、 |

## 推荐工作条件下的直流电特性

| 象征                 | 参数       | 试验条件                           | 典型的 | 最大值。 | 单位 |
|--------------------|----------|--------------------------------|-----|------|----|
| $I_{CCSB}$         | 备用电流商业   | VCC=1.9V, VCCI0=3.6V           | 31  | 100  | Α. |
| I <sub>CCSB</sub>  | 备用电流工业   | VCC=1.9V, VCCI0=3.6V           | 43  | 165  | Α. |
| 1 <sub>CC</sub>    | 动态电流     | f = 1 MHz                      | _   | 500  | Α. |
|                    |          | f = 50 MHz                     | _   | 5.   | 妈妈 |
| $C_{ m JTAG}$      | JTAG输入电容 | f=1 MHz                        | _   | 10   | pF |
| C <sub>CLK</sub>   | 全局时钟输入电容 | f=1 MHz                        | -   | 12   | pF |
| 首席信息主管             | I/0电容    | f=1 MHz                        | _   | 10   | pF |
| IIL (2)            | 输入泄漏电流   | VIN=0V或 <sub>VCCI0</sub> 至3.9V | -   | +/-1 | Α. |
| IIH <sup>(2)</sup> | I/0高Z泄漏  | VIN=0V或 <sub>VCCI0</sub> 至3.9V | ı   | +/-1 | Α. |

#### 笔记:

- 1. 16位上/下,可复位二进制计数器(每个功能块一个计数器),在VCC=VCCIO=1.9V条件下测试。
- 2. 请参阅CoolRunner II系列数据表的"质量和可靠性"部分。



## LVCMOS 3.3V和LVTTL 3.3V直流电压规格

| 象征                | 参数      | 试验条件                  | 最小。                     | 最大值。 | 单位 |
|-------------------|---------|-----------------------|-------------------------|------|----|
| V <sub>CCIO</sub> | 输入源电压   |                       | 3                       | 3. 6 | 五、 |
| V <sub>IH</sub>   | 高电平输入电压 |                       | 2.                      | 3. 9 | 五、 |
| V <sub>IL</sub>   | 低电平输入电压 |                       | -0.3                    | 0.8  | 五、 |
| V <sub>OH</sub>   | 高电平输出电压 | IOH=-8 mA, vccio=3V   | vcc10-0. 4V             | _    | 五、 |
|                   |         | IOH=-0.1 mA, VCCIO=3V | <sub>VCCI0</sub> -0. 2V | _    | 五、 |
| V <sub>OL</sub>   | 低电平输出电压 | IOL=8 mA, VCCIO=3V    | _                       | 0. 4 | 五、 |
|                   |         | IOL=0.1 mA, VCCIO=3V  | _                       | 0. 2 | 五、 |

# LVCMOS 2.5V直流电压规格

| 象征                | 参数      | 试验条件                                | 最小。         | 最大值。          | 单位 |
|-------------------|---------|-------------------------------------|-------------|---------------|----|
| V <sub>CCIO</sub> | 输入源电压   |                                     | 2. 3        | 2.7           | 五、 |
| $V_{\mathrm{IH}}$ | 高电平输入电压 |                                     | 1.7         | vcc10+0.3 (1) | 五、 |
| $V_{\mathrm{IL}}$ | 低电平输入电压 |                                     | -0.3        | 0.7           | 五、 |
| V <sub>OH</sub>   | 高电平输出电压 | IOH=-8 mA, <sub>VCCIO</sub> =2.3V   | VCCI0-0. 4V | _             | 五、 |
|                   |         | IOH=-0.1 mA, <sub>VCCIO</sub> =2.3V | vcc10-0. 2V | _             | 五、 |
| V <sub>OL</sub>   | 低电平输出电压 | IOL=8 mA, VCCIO=2.3V                | _           | 0.4           | 五、 |
|                   |         | IOL=0.1 mA, VCCIO=2.3V              | _           | 0.2           | 五、 |

<sup>1.</sup> VIH最大值表示LVCMOS25的JEDEC规范。CoolRunner II CPLD输入缓冲器可以承受高达3.9V的电压,而不会造成物理损坏。

## LVCMOS 1.8V直流电压规格

| 象征                | 参数      | 试验条件                                         | 最小。                      | 最大值。                     | 单位 |
|-------------------|---------|----------------------------------------------|--------------------------|--------------------------|----|
| V <sub>CCIO</sub> | 输入源电压   | -                                            | 1.7                      | 1. 9                     | 五、 |
| $V_{\mathrm{IH}}$ | 高电平输入电压 | -                                            | 0.65 x V <sub>CCIO</sub> | vcc10+0.3 (1)            | 五、 |
| $V_{\mathrm{IL}}$ | 低电平输入电压 | -                                            | -0.3                     | 0.35 x V <sub>CCIO</sub> | 五、 |
| V <sub>OH</sub>   | 高电平输出电压 | IOH=-8 mA, <sub>VCCIO</sub> =1.7V            | vcc10-0. 45              | _                        | 五、 |
|                   |         | IOH=-0.1 mA, <sub>VCCIO</sub> =1.7V          | VCCIO-0. 2               | _                        | 五、 |
| V <sub>OL</sub>   | 低电平输出电压 | <sub>IOL</sub> =8 mA, <sub>VCCIO</sub> =1.7V | _                        | 0. 45                    | 五、 |
|                   |         | IOL=0.1 mA, VCCIO=1.7V                       | _                        | 0. 2                     | 五、 |

<sup>1.</sup> VIH最大值表示LVCMOS18的JEDEC规范。CoolRunner II CPLD输入缓冲器可以承受高达3.9V的电压,而不会造成物理损坏。



# LVCMOS 1.5V直流电压规格

| 象征                | 参数(1)    | 试验条件                               | 最小。                     | 最大值。                    | 单位 |
|-------------------|----------|------------------------------------|-------------------------|-------------------------|----|
| V <sub>CCIO</sub> | 输入源电压    | -                                  | 1.4                     | 1. 6                    | 五、 |
| V <sub>T+</sub>   | 输入磁滞阈值电压 | -                                  | 0.5 x V <sub>CCIO</sub> | 0.8 x V <sub>CCI0</sub> | 五、 |
| $V_{T-}$          |          | -                                  | 0.2 x V <sub>CCIO</sub> | 0.5 x V <sub>CCIO</sub> | 五、 |
| V <sub>OH</sub>   | 高电平输出电压  | IOH=-8 mA, <sub>VCCIO</sub> =1.4 V | <sub>VCCI0</sub> -0. 45 | -                       | 五、 |
|                   |          | IOH=-0.1 mA, vccio=1.4 V           | vcc10-0. 2              | _                       | 五、 |
| V <sub>OL</sub>   | 低电平输出电压  | IOL=8mA, <sub>VCCIO</sub> =1.4V    | _                       | 0. 4                    | 五、 |
|                   |          | IOL=0.1 mA, VCCIO=1.4 V            | _                       | 0. 2                    | 五、 |

#### 笔记:

# 施密特触发器输入直流电压规格

| 象征                | 参数       | 试验条件 | 最小。                     | 最大值。                    | 单位 |
|-------------------|----------|------|-------------------------|-------------------------|----|
| V <sub>CCIO</sub> | 输入源电压    | -    | 1. 4                    | 3. 9                    | 五、 |
| V <sub>T+</sub>   | 输入磁滞阈值电压 | _    | 0.5 x V <sub>CCIO</sub> | 0.8 x V <sub>CCIO</sub> | 五、 |
| $V_{T-}$          |          | _    | 0.2 x V <sub>CCIO</sub> | 0.5 x V <sub>CCIO</sub> | 五、 |

<sup>1. 1.5</sup>V输入上使用的滞后。



## 超过推荐操作条件的交流电气特性

|                         |                       |     | 5.       | . 7.   |      |    |  |
|-------------------------|-----------------------|-----|----------|--------|------|----|--|
| 象征                      | 参数                    | 最小。 | 最大<br>值。 | 最小。  最 |      | 单位 |  |
| T <sub>PD1</sub>        | 传播延迟单个p项              | -   | 4.6      | -      | 6. 7 | ns |  |
| T <sub>PD2</sub>        | 传播延迟OR阵列              | -   | 5        | -      | 7. 5 | ns |  |
| T <sub>SUD</sub>        | 直接输入寄存器时钟设置时间         | 2.4 | _        | 3. 3   | -    | ns |  |
| T <sub>SU1</sub>        | 设置时间(单个p周期)           | 2   | _        | 2. 5   | -    | ns |  |
| T <sub>SU2</sub>        | 设置时间(OR阵列)            | 2.4 | _        | 3. 3   | -    | ns |  |
| $T_{HD}$                | 直接输入寄存器保持时间           | 0   | _        | 0      | -    | ns |  |
| 真实航向                    | P-期限保持时间              | 0   | _        | 0      | -    | ns |  |
| T <sub>CO</sub>         | 输出时钟                  | -   | 3. 9     | -      | 6    | ns |  |
| FTOGGLE (1)             | 内部切换速率 (1)            | -   | 500      | -      | 300  | 兆赫 |  |
| F <sub>SYSTEM1</sub> 2. | 最大系统频率 <sup>(2)</sup> | -   | 263      | -      | 159  | 兆赫 |  |
| F <sub>SYSTEM2</sub> 2. | 最大系统频率 <sup>(2)</sup> | _   | 238      | -      | 141  | 兆赫 |  |
| F <sub>EXT1</sub> 3.    | 最大外部频率 (3)            | _   | 169      | -      | 118  | 兆赫 |  |
| F <sub>EXT2</sub> 3.    | 最大外部频率 (3)            | _   | 159      | -      | 108  | 兆赫 |  |
| T <sub>PSUD</sub>       | 直接输入寄存器p周期时钟设置时间      | 0.9 | _        | 1. 7   | -    | ns |  |
| T <sub>PSU1</sub>       | P项时钟设置时间(单个P项)        | 0.6 | -        | 0. 9   | -    | ns |  |
| T <sub>PSU2</sub>       | P项时钟设置时间(OR阵列)        | 1   | -        | 1. 7   | -    | ns |  |
| $T_{PHD}$               | 直接输入寄存器p期时钟保持时间       | 1.3 | -        | 1. 4   | -    | ns |  |
| T <sub>PH</sub>         | P项时钟保持                | 1.5 | _        | 1. 7   | -    | ns |  |
| T <sub>PCO</sub>        | 输出P项时钟                | _   | 6        | -      | 8.4  | ns |  |
| 脚趾/脚趾                   | 全局0E输出启用/禁用           | _   | 8        | -      | 10   | ns |  |
| $T_{POE}/T_{POD}$       | 输出启用/禁用的P项0E          | _   | 9        | -      | 11   | ns |  |
| tme/TMOD                | 宏单元驱动0E输出启用/禁用        | -   | 9        | -      | 11   | ns |  |
| T <sub>PAO</sub>        | P项设置/重置为输出有效          | _   | 7. 3     | -      | 9. 7 | ns |  |
| 陶                       | 全局设置/重置为输出有效          | -   | 6        | -      | 8.3  | ns |  |
| tsec                    | 寄存器时钟启用设置时间           | 3   | -        | 3. 7   | -    | ns |  |
| T <sub>HEC</sub>        | 寄存器时钟启用保持时间           | 0   | -        | 0      | -    | ns |  |
| $T_{CW}$                | 全局时钟脉冲宽度高或低           | 1.4 | _        | 2. 2   | -    | ns |  |
| $T_{PCW}$               | P项脉冲宽度高或低             | 5   | _        | 7. 5   | -    | ns |  |
| $T_{APRPW}$             | 异步预设/重置脉冲宽度(高或低)      | 5   | _        | 7. 5   | -    | ns |  |
| TCONFIG (4)             | 配置时间                  | _   | 50       | _      | 50   | S  |  |

#### 笔记:

- 1.  $_{\mathrm{FT0GGLE}}$ 是启用输出的双边缘触发T触发器的最大频率。
  2.  $_{\mathrm{FSYSTEM}}$  (1/ $_{\mathrm{TCYCLE}}$ ) 是完全填充有16位上/下可复位二进制计数器(每个功能块一个计数器)的设备的内部工作频率。
- 3. FEXT (1/<sub>TSU1</sub>+<sub>TC0</sub>) 是最大外部频率。
- 4. TCONFIG期间的典型配置电流为2.3mA。



# 内部定时参数

|                     |                |     | 5.   |     | 7.       |    |
|---------------------|----------------|-----|------|-----|----------|----|
| 象征                  | 参数(1)          | 最小。 | 最大值。 | 最小。 | 最大<br>值。 | 单位 |
| 缓冲区延迟               |                | ·   | ·    | ·   |          |    |
| 锡                   | 输入缓冲延迟         | -   | 1.7  | -   | 2.4      | ns |
| T <sub>DIN</sub>    | 直接数据寄存器输入延迟    | -   | 2.6  | -   | 4        | ns |
| T <sub>GCK</sub>    | 全局时钟缓冲延迟       | -   | 1.6  | -   | 2.5      | ns |
| T <sub>GSR</sub>    | 全局设置/重置缓冲延迟    | -   | 2.4  | -   | 3.5      | ns |
| $T_{GTS}$           | 全局3态缓冲延迟       | -   | 2.7  | -   | 3.9      | ns |
| 兜售                  | 输出缓冲延迟         | -   | 1.9  | -   | 2.8      | ns |
| 10                  | 输出缓冲器启用/禁用延迟   | -   | 5.3  | -   | 6. 1     | ns |
| P项延迟                |                | ,   |      | 1   |          |    |
| T <sub>CT</sub>     | 控制期延迟          | -   | 2    | -   | 2.5      | ns |
| T <sub>LOGI1</sub>  | 单P项延迟加法器       | -   | 0.5  | -   | 0.8      | ns |
| T <sub>LOGI2</sub>  | 多P项延迟加法器       | -   | 0.4  | -   | 0.8      | ns |
| 宏单元延迟               | ,              |     | -    |     |          |    |
| $T_{\mathrm{PDI}}$  | 输入到输出有效        | _   | 0.5  | -   | 0.7      | ns |
| 徐                   | 时钟前设置          | 1.4 | -    | 1.8 | -        | ns |
| $T_{ m HI}$         | 时钟后保持          | 0   | -    | 0   | -        | ns |
| T <sub>ECSU</sub>   | 启用时钟设置时间       | 0.9 | -    | 1.3 | -        | ns |
| 技术                  | 启用时钟保持时间       | 0   | -    | 0   | -        | ns |
| T <sub>COI</sub>    | 输出时钟有效         | -   | 0.4  | -   | 0.7      | ns |
| T <sub>AOI</sub>    | 设置/重置为输出有效     | -   | 1.7  | -   | 2        | ns |
| T <sub>CDBL</sub>   | 时钟倍频器延迟        | -   | 0    | -   | 0        | ns |
| 反馈延迟                |                |     | 1    | ,   |          |    |
| T <sub>F</sub>      | 反馈延迟           | -   | 1. 5 | -   | 3        | ns |
| 脚趾                  | 宏单元到全局0E延迟     | -   | 1.7  | -   | 1.7      | ns |
| I/O标准时间             | 加法器延迟1.5V CMOS |     | 1    | ,   |          |    |
| 胸腺15                | 滞后输入加法器        | -   | 4    | -   | 6        | ns |
| T <sub>OUT15</sub>  | 输出加法器          | -   | 0.9  | -   | 1.5      | ns |
| T <sub>SLEW15</sub> | 输出转换速率加法器      | -   | 4    | -   | 6        | ns |
|                     | 加法器延迟1.8V CMOS | ,   |      | ,   |          |    |
| 胸腺18                | 滞后输入加法器        | -   | 3    | -   | 4        | ns |
| T <sub>OUT18</sub>  | 输出加法器          | -   | 0    | -   | 0        | ns |
| T <sub>SLEW</sub>   | 输出转换速率加法器      | _   | 3. 5 | -   | 5        | ns |



# 内部定时参数 (续)

|                     |                    |     | 5.   |     | 7.       |    |
|---------------------|--------------------|-----|------|-----|----------|----|
| 象征                  | 参数 (1)             | 最小。 | 最大值。 | 最小。 | 最大<br>值。 | 单位 |
| I/O标准时间             | 加法器延迟2.5V CMOS     | ·   | ·    |     |          |    |
| T <sub>IN25</sub>   | 标准输入加法器            | _   | 0. 5 | -   | 0.6      | ns |
| T <sub>HYS25</sub>  | 滞后输入加法器            | -   | 2. 5 | -   | 3        | ns |
| T <sub>OUT25</sub>  | 输出加法器              | -   | 0.8  | -   | 0.9      | ns |
| T <sub>SLEW25</sub> | 输出转换速率加法器          | -   | 4    | -   | 5        | ns |
| I/O标准时间             | 加法器延迟3.3V CMOS/TTL |     |      |     |          |    |
| T <sub>IN33</sub>   | 标准输入加法器            | _   | 0. 5 | -   | 0.6      | ns |
| T <sub>HYS33</sub>  | 滞后输入加法器            | -   | 2    | -   | 3        | ns |
| T <sub>OUT33</sub>  | 输出加法器              | _   | 1.2  | -   | 1.4      | ns |
| T <sub>SLEW33</sub> | 输出转换速率加法器          | _   | 4    | -   | 5        | ns |

<sup>1. 1.5</sup> ns输入引脚信号上升/下降。



## 开关特性



DS092\_02\_092302

图2: TPD的减额曲线

## 交流测试电路



| 输出类型     | R <sub>1</sub> | R <sub>2</sub> | 氯     |
|----------|----------------|----------------|-------|
| LVTTL33  | 268            | 235            | 35 pF |
| LVCMOS33 | 275            | 275            | 35 pF |
| LVCMOS25 | 188            | 188            | 35 pF |
| LVCMOS18 | 112.5          | 112.5          | 35 pF |
| LVCMOS15 | 150            | 150            | 35 pF |

- 1. <sub>CL</sub>包括测试夹具和探针电容。 2. 输入的最大上升/下降时间为1.5 ns。

DS311\_03\_102108

图3:交流负载电路

# 典型I/O输出曲线



图4: 典型I/O输出曲线



# 引脚说明

| 功能块      | 宏细胞 | PC44<br>(1) | VQ44 | QFG48 | CP56 | VQ100 | I/O银行业务 |  |
|----------|-----|-------------|------|-------|------|-------|---------|--|
| 1.       | 1.  | 44          | 38   |       | 一层楼  | 13    | 银行2     |  |
| 1.       | 2.  | 43          | 37   | 5.    | ЕЗ   | 12    | 银行2     |  |
| 1.       | 3.  | 42          | 36   | 4.    | E1   | 11    | 银行2     |  |
| 1.       | 4.  | -           | -    |       | -    | 10    | 银行2     |  |
| 1.       | 5.  | _           | -    |       | -    | 9     | 银行2     |  |
| 1.       | 6.  | _           | _    |       | -    | 8.    | 银行2     |  |
| 1.       | 7.  | _           | -    |       | -    | 7.    | 银行2     |  |
| 1.       | 8.  | _           | _    |       | -    | 6.    | 银行2     |  |
| 1 (GTS1) | 9   | 40          | 34   | 2.    | D1   | 4.    | 银行2     |  |
| 1 (GTS0) | 10  | 39          | 33   | 1.    | C1   | 3.    | 银行2     |  |
| 1 (GTS3) | 11  | 38          | 32   | 48    | A3   | 2.    | 银行2     |  |
| 1 (GTS2) | 12  | 37          | 31   | 47    | A2   | 1.    | 银行2     |  |
| 1 (GSR)  | 13  | 36          | 30   | 46    | 地下一层 | 99    | 银行2     |  |
| 1.       | 14  | -           | -    |       | A1   | 97    | 银行2     |  |
| 1.       | 15  | _           | _    |       | СЗ   | 94    | 银行2     |  |
| 1.       | 16  | _           | -    |       | -    | 92    | 银行2     |  |
| 2.       | 1.  | 1.          | 39   | 6.    | G1   | 14    | 银行1     |  |
| 2.       | 2.  | 2.          | 40   | 7.    | F3   | 15    | 银行1     |  |
| 2.       | 3.  | _           | -    | 8.    | -    | 16    | 银行1     |  |
| 2.       | 4.  | _           | -    | 9     | -    | 17    | 银行1     |  |
| 2.       | 5.  | 3.          | 41   | 10    | H1   | 18    | 银行1     |  |
| 2.       | 6.  | 4.          | 42   |       | G3   | 19    | 银行1     |  |
| 2 (GCKO) | 7.  | 5.          | 43   | 11    | Ј1   | 22    | 银行1     |  |
| 2 (GCK1) | 8.  | 6.          | 44   | 12    | K1   | 23    | 银行1     |  |
| 2.       | 9   | -           | -    |       | K4   | 24    | 银行1     |  |
| 2 (GCK2) | 10  | 7.          | 1.   | 13    | K2   | 27    | 银行1     |  |
| 2.       | 11  | _           | _    |       | -    | 28    | 银行1     |  |
| 2.       | 12  | 8.          | 2.   | 14    | КЗ   | 29    | 银行1     |  |
| 2.       | 13  | 9           | 3.   | 15    | НЗ   | 30    | 银行1     |  |
| 2.       | 14  | -           | -    |       | K5   | 32    | 银行1     |  |
| 2.       | 15  | -           | -    |       | -    | 33    | 银行1     |  |
| 2.       | 16  | -           | -    |       | _    | 34    | 银行1     |  |



## 引脚说明(续)

| 功能块 | 宏细胞 | PC44<br>(1) | VQ44 | QFG48 | CP56       | VQ100 | I/O银行业务 |
|-----|-----|-------------|------|-------|------------|-------|---------|
| 3.  | 1.  | 35          | 29   | 45    | 补体第<br>四成份 | 91    | 银行2     |
| 3.  | 2.  | 34          | 28   | 44    | A4         | 90    | 银行2     |
| 3.  | 3.  | 33          | 27   | 43    | C5         | 89    | 银行2     |
| 3.  | 4.  | _           | -    |       | A7         | 81    | 银行2     |
| 3.  | 5.  | _           | -    | 39    | C8         | 79    | 银行2     |
| 3.  | 6.  | 29          | 23   | 38    | A8         | 78    | 银行2     |
| 3.  | 7.  | _           | -    |       | A9         | 77    | 银行2     |
| 3.  | 8.  | _           | -    |       | -          | 76    | 银行2     |
| 3.  | 9   | _           | -    | 37    | A5         | 74    | 银行2     |
| 3.  | 10  | 28          | 22   | 36    | A10        | 72    | 银行2     |
| 3.  | 11  | 27          | 21   | 35    | B10        | 71    | 银行2     |
| 3.  | 12  | 26          | 20   | 34    | C10        | 70    | 银行2     |
| 3.  | 13  | _           | -    |       | D8         | 68    | 银行2     |
| 3.  | 14  | 25          | 19   | 33    | E8         | 67    | 银行2     |
| 3.  | 15  | 24          | 18   | 32    | D10        | 64    | 银行2     |
| 3.  | 16  | _           | _    |       | -          | 61    | 银行2     |
| 4.  | 1.  | 11          | 5.   | 17    | К6         | 35    | 银行1     |
| 4.  | 2.  | 12          | 6.   | 18    | Н5         | 36    | 银行1     |
| 4.  | 3.  | _           | -    |       | К7         | 37    | 银行1     |
| 4.  | 4.  | _           | -    |       | -          | 39    | 银行1     |
| 4.  | 5.  | _           | -    |       | Н7         | 40    | 银行1     |
| 4.  | 6.  | _           | _    |       | -          | 41    | 银行1     |
| 4.  | 7.  | 14          | 8.   | 20    | Н8         | 42    | 银行1     |
| 4.  | 8.  | _           | -    |       | -          | 43    | 银行1     |
| 4.  | 9   | _           | -    |       | -          | 49    | 银行1     |
| 4.  | 10  | _           | _    | 24    | К8         | 50    | 银行1     |
| 4.  | 11  | 18          | 12   | 25    | H10        | 52    | 银行1     |
| 4.  | 12  | _           | -    | 26    | -          | 53    | 银行1     |
| 4.  | 13  | 19          | 13   | 27    | G10        | 55    | 银行1     |
| 4.  | 14  | 20          | 14   | 28    | -          | 56    | 银行1     |
| 4.  | 15  | 22          | 16   |       | F10        | 58    | 银行1     |
| 4.  | 16  | _           | _    | 30    | E10        | 60    | 银行1     |

<sup>1.</sup> 这是一个过时的包类型。它保留在这里仅用于遗留支持。

<sup>2.</sup> GTS=全局输出启用,GSR=全局设置重置,GCK=全局时钟。

<sup>3.</sup> GCK、GSR和GTS引脚也可用于通用I/0。



## XC2C64A Global、JTAG、电源/接地和无连接引脚

| 引脚类型                           | PC44 <sup>(1)</sup> | VQ44         | QFG48      | CP56     | VQ100                                                                                  |
|--------------------------------|---------------------|--------------|------------|----------|----------------------------------------------------------------------------------------|
| TCK                            | 17                  | 11           | 23         | K10      | 48                                                                                     |
| TDI                            | 15                  | 9            | 21         | Л10      | 45                                                                                     |
| TDO                            | 30                  | 24           | 40         | A6       | 83                                                                                     |
| TMS                            | 16                  | 10           | 22         | К9       | 47                                                                                     |
| VCCAUX (JTAG电源电压)              | 41                  | 35           | 3.         | D3       | 5.                                                                                     |
| 电源内部 (VCC) 电源组1 I/0            | 21                  | 15           | 29         | G8       | 26, 57                                                                                 |
| ( <sub>VCCI01</sub> )          | 13                  | 7.           | 19         | Н6       | 38, 51                                                                                 |
| 电源组2输入/输出( <sub>VCCI02</sub> ) | 32                  | 26           | 42         | C6       | 88, 98                                                                                 |
| 地                              | 10, 23, 31          | 4, 17,<br>25 | 16, 31, 41 | H4、F8、C7 | 21, 31, 62, 69, 84, 100                                                                |
| 无连接                            |                     |              |            |          | 20, 25, 44, 46, 54, 59, 63,<br>65, 66,<br>73, 75, 80, 82, 85, 86, 87,<br>93, 95,<br>96 |
| 总用户I/0                         | 33                  | 33           | 37         | 45       | 64                                                                                     |

<sup>1.</sup> 这是一个过时的包类型。它保留在这里仅用于遗留支持。

## 订购信息

12

| 设备订购号和零件标记<br>号。 | 销/球间<br>距 | □ 青年成就<br>组织<br>(°C/<br><b>瓦</b> ) | □ <sub>JC</sub><br>({ <b>C</b> /瓦<br>特) | 程序包类型            | 包装体尺寸      | I/O | 通信 ( C )<br>Ind. ( I )<br>( 1 ) |
|------------------|-----------|------------------------------------|-----------------------------------------|------------------|------------|-----|---------------------------------|
| XC2C64A-5QFG48C  | 0.5mm     | 31. 2                              | 21. 2                                   | 四平面无引线           | 7毫米x 7毫米   | 37  | С                               |
| XC2C64A-7QFG48C  | 0.5mm     | 31. 2                              | 21. 2                                   | 四平面无引线           | 7毫米x 7毫米   | 37  | С                               |
| XC2C64A-5VQ44C   | 0.8毫米     | 46. 6                              | 8. 2                                    | 超薄四方扁平包装         | 10毫米x 10毫米 | 33  | С                               |
| XC2C64A-7VQ44C   | 0.8毫米     | 46. 6                              | 8. 2                                    | 超薄四方扁平包装         | 10毫米x 10毫米 | 33  | С                               |
| XC2C64A-5CP56C   | 0.5mm     | 65                                 | 15                                      | 芯片级封装            | 6mm x 6mm  | 45  | С                               |
| XC2C64A-7CP56C   | 0.5mm     | 65                                 | 15                                      | 芯片级封装            | 6mm x 6mm  | 45  | С                               |
| XC2C64A-5VQ100C  | 0.5mm     | 53. 2                              | 14.6                                    | 超薄四方扁平包装         | 14毫米x 14毫米 | 64  | С                               |
| XC2C64A-7VQ100C  | 0.5mm     | 53. 2                              | 14.6                                    | 超薄四方扁平包装         | 14毫米x 14毫米 | 64  | С                               |
| XC2C64A-5VQG44C  | 0.8毫米     | 46. 6                              | 8. 2                                    | 超薄四方扁平包装;不含铅     | 10毫米x 10毫米 | 33  | С                               |
| XC2C64A-7VQG44C  | 0.8毫米     | 46. 6                              | 8. 2                                    | 超薄四方扁平包装;不含铅     | 10毫米x 10毫米 | 33  | С                               |
| XC2C64A-5CPG56C  | 0.5mm     | 65                                 | 15                                      | 芯片级封装; 不含铅       | 6mm x 6mm  | 45  | С                               |
| XC2C64A-7CPG56C  | 0.5mm     | 65                                 | 15                                      | 芯片级封装; 不含铅       | 6mm x 6mm  | 45  | С                               |
| XC2C64A-5VQG100C | 0.5mm     | 53. 2                              | 14. 6                                   | 超薄四方扁平包装;不含铅     | 14毫米x 14毫米 | 64  | С                               |
| XC2C64A-7VQG100C | 0.5mm     | 53. 2                              | 14. 6                                   | 超薄四方扁平包装;不<br>含铅 | 14毫米x 14毫米 | 64  | С                               |
| XC2C64A-7VQ44I   | 0.8毫米     | 46. 6                              | 8. 2                                    | 超薄四方扁平包装         | 10毫米x 10毫米 | 33  | 我                               |



| XC2C64A-7QFG48I | 0. 5mm | 31. 2 | 21. 2 | 四平面无引线;不含铅 | 7毫米x 7毫米   | 37 | 我 |
|-----------------|--------|-------|-------|------------|------------|----|---|
| XC2C64A-7CP56I  | 0.5mm  | 65    | 15    | 芯片级封装      | 6mm x 6mm  | 45 | 我 |
| XC2C64A-7VQ100I | 0.5mm  | 53. 2 | 14. 6 | 超薄四方扁平包装   | 14毫米x 14毫米 | 64 | 我 |



| 设备订购号和零件标记<br>号。 | 销/球间<br>距 | □ 青年成就<br>组织<br>(°C/<br>瓦) | □ <sub>JC</sub><br>({C/瓦<br>特) | 程序包类型            | 包装体尺寸      | I/O | 通信 ( C )<br>Ind. ( I )<br>( 1 ) |
|------------------|-----------|----------------------------|--------------------------------|------------------|------------|-----|---------------------------------|
| XC2C64A-7VQG44I  | 0.8毫米     | 46. 6                      | 8. 2                           | 超薄四方扁平包装;不<br>含铅 | 10毫米x 10毫米 | 33  | 我                               |
| XC2C64A-7CPG56I  | 0.5mm     | 65                         | 15                             | 芯片级封装; 不含铅       | 6mm x 6mm  | 45  | 我                               |
| XC2C64A-7VQG100I | 0.5mm     | 53. 2                      | 14. 6                          | 超薄四方扁平包装;不<br>含铅 | 14毫米x 14毫米 | 64  | 我                               |

#### 笔记:

1. C=商用(<sub>TA</sub>=0°C至+70°C); I=工业(<sub>TA</sub>=-40°C至+85°C)。



## 设备零件标记



图5: 带有零件标记的样品包

**注:**由于芯片规模较小,且四平面无引线封装,因此封装标记上不能包含完整的订购零件号。芯片级零件标记和四边形扁平 无引线封装为:

- 1. X(Xilinx徽标)然后截断零件号
- 2. 与设备零件号无关
- 3. 与设备零件号无关
- **4**. 设备代码、速度、工作温度,三位数字与设备零件号无关。设备代码: C3=CP56,C4=CPG56,Q2=QFG48。



## 封装引脚引线图



- 1/ 0 11/0 11/0 GND GND 1/ 1/ 0
  - (1)-全局输出启用 (2)-全球时钟

  - (3) -全局设置/重置

图6:VQ44包



- (1)-全局输出启用
- (2) -全球时钟
- (3) -全局设置/重置

图7:PC44软件包(显示的过时软件包仅用于旧版支持)



- (1)-全局输出启用
- (2) -全球时钟
- (3) -全局设置/重置

图8:QFG48封装



- (1)-全局输出启用 (2)-全球时钟
- (3) -全局设置/重置

图9:CP56包





图12:**VQ100封装** 

## 免责声明

这些产品受XILINX有限保修条款的约束,可以查看

在http://www.xilinx.com/warranty.htm. 本有限保修不适用于在不符合产品电流XILINX数据表规定规格的应用或环境 中使用产品。产品的设计不具有故障安全性,也不保证在存在物理伤害或生命损失风险的应用中使用。根据适用的法律法规, 在此类应用中使用产品的风险完全由客户承担。



## 其他信息

有关以下 CoolRunner II CPLD主题的更多信息,请访问

www.xilinx.com/support/documentation/CoolRunner-II.htm:

- 特定密度数据表中的设备引脚
- 《CPLD I0用户指南》中的终端、功率顺序、电压阈 值和转换速率数据
- 设备可靠性报告中的可靠性数据
- 在设备包用户指南中包装热和电气数据

包装图纸和尺寸可在以下网址获取:

 $\frac{www.xilinx.com/support/documentation/package\_specifications.}{htm}$ 

## 修订历史记录

下表显示了此文档的修订历史记录。

| 日期       | 版本   | 修订                                                                                 |
|----------|------|------------------------------------------------------------------------------------|
| 5/15/04  | 1    | Xilinx首次发布。                                                                        |
| 8/30/04  | 1. 1 | 无铅文档                                                                               |
| 10/01/04 | 1.2  | 将异步预设/重置脉冲宽度规格添加到交流电气特性中。                                                          |
| 11/08/04 | 1.3  | 产品发布。文件无更改。                                                                        |
| 11/29/04 | 1.4  | 更改为QFG封装图(图8)。针脚29重新标记。                                                            |
| 12/14/04 | 1. 5 | 对图4"典型I/0输出曲线"的更改;更改 <sub>t0UT25</sub> 和 <sub>t0UT33</sub> ,内部定时参数,第8页。            |
| 01/18/05 | 1.6  | ICCSB、fTOGGLE、tPSU1、tPSU2、tPHD、tCW、tSLEW25和tSLEW33的更改                              |
| 03/07/05 | 1.7  | 格式更改为规范 <sub>IIL</sub> 和 <sub>IIH</sub> ,第3页。引脚对引脚逻辑延迟的改进,第1页。对表1 IOSTANDARDs 的修改。 |
| 06/28/05 | 1.8  | 转到产品规格。更改为TIN25、TOUT25、TIN33和TOUT33。                                               |
| 01/30/06 | 1.9  | 修改了AC规格表的脚注1,删除了不正确的方程式。                                                           |
| 03/20/06 | 2    | 添加保修免责声明。在引脚说明中添加注释,即GCK、GSR和GTS引脚也可用于通用I/0。                                       |
| 02/15/07 | 2. 1 | 更改为2.5V和1.8V LVCMOS的 <sub>VIH</sub> 规格。将-7速度等级上的 <sub>TF</sub> 规格从2.0 ns更改为3.0 ns。 |
| 03/08/07 | 2. 2 | 修复了LVCMOS18的VIL注释中的拼写错误;删除了LVCMOS33的VIL注释。                                         |
| 11/19/08 | 2. 3 | 在引脚描述表中添加了注释,表示PC44封装已过时。从订购信息中删除了PC44包装中"功能" 部分和设备的零件号。参见产品停产通知xcn07022.pdf。      |

产品说明书