### Addition und Subtraktion



## Architektur



#### Instruction Pointer (IP)

Auf anderen Prozessoren oft Program Counter genannt 16-Bit Register: 0x0000 bis 0xFFFF, 64 KByte adressierbar Nach RESET, IP = 0x0000

Zeigt auf Adresse der nächste Instruction Fetch stattfindet Instruction Register (IR)

Register, das den Opcode enthält, der im Moment ausgef. wird Teil der Control Unit, die den Instruktionsablauf steuert

Bus Interface

Schnittstelle zum externen System-Bus Umsetzung des internen Busses auf den externen Bus

#### Von-Neumann-Architektur

- Instruktionen und Daten im gleichen Register
- Recheneinheit für logarithmische und logische Operationen
- Steuereinheit für Interpretation und Ausführung



#### Daten



### **Befehle**

| Unäre Instruktionen                           | Binäre Instruktioneb                     | Implizite Instruktion |
|-----------------------------------------------|------------------------------------------|-----------------------|
| INC, DEC, NEG(2comp), NOT(bitweise), CBW, CWD | ADD, ADC, SUB, SBB, MUL, IMUL, DIV, IDIV | PUSHA                 |

## Adressierung



nur wenn der CODE im RAM liegt. Liegt er im ROM, so befindet er sich zu Unterst (unterhalb des Stack) am 'Ende' des Speichers.

XCHG reg, mem

## Flags & Signextention



0xFFFFF

Speicher

Speicher

### Jump





| Sprungbefehle:               |                                                                                          |  |
|------------------------------|------------------------------------------------------------------------------------------|--|
| unbedingt, relativ, direkt   | ${ m JMP~IP} = [{ m ~IP~-128;~IP~+128}~]{ m ~oder~IP} = [{ m ~IP~-32'768;~IP~+32'767}~]$ |  |
| unbedingt, absolut, indirekt | $\mathrm{JMP\ IP} = [\ 0;\ 65'535\ ] \to \mathrm{reg\ oder\ mem}$                        |  |
| bedingt, relativ, direkt     | $\mathrm{Jxx}\;\mathrm{IP} = [\;\mathrm{IP}\;\text{-}128;\;\mathrm{IP}\;+\;128\;]$       |  |

| Vergleichsinstruktionen: |                   | Signed                                       | Unsigned | Flagabhängig |                               |
|--------------------------|-------------------|----------------------------------------------|----------|--------------|-------------------------------|
|                          | 8 1 1 1 1 1 1 1 1 |                                              | greater  | above        | J <flag1letter></flag1letter> |
|                          | CMP               | SUB ohne Resultat, aber Flags werden gesetzt | less     | below        | JN < f1L >                    |
|                          | TEST              | AND ohne Resultat, aber Flags werden gesetzt | 1000     | below        | 011 (1112)                    |

## Kontrollstrukturen



### Shift Rotate



Mnemonic Instruktion (Befehl)

logischer Shift: links

8 Bit 16 Bit

## Multiplikation und Division



Achtung: Bei x86 nur 32bit/16bit oder 16bit/8bit erlaubt!!!!!

### Multiplikation mit Konstanten

| Bsp: $AX = 13$ | $\bullet \ \mathrm{DX} \to \mathrm{AX} = (1+4+8) \bullet \mathrm{DX}$ | Bsp: AL/15 (Durch Multiplikation dargestellt: 256/divisor = multiplikator) |                |  |
|----------------|-----------------------------------------------------------------------|----------------------------------------------------------------------------|----------------|--|
| MOV AX, DX     | ; AX = DX                                                             | XOR AH, AH                                                                 | ; clear AH     |  |
| SAL DX, 2      | ; 4 • DX                                                              | MOV BX, AX                                                                 | ; save AX      |  |
| ADD AX, DX     | $;$ $AX = AX + 4 \bullet DX$                                          | SHL AX, 4                                                                  | ; mul by 16    |  |
| SAL DX, 1      | $; 2 \bullet \mathrm{DX} -> 8 \bullet \mathrm{DX}$                    | ADD AX, BX                                                                 | ; add once     |  |
| ADD AX, DX     | $;$ $AX = AX + 8 \bullet DX$                                          | MOV AL, AH                                                                 | ; result to AL |  |

# Maschineninstruktionen

C6 06 5544 A5

C7 06 6655 B6B6



BYTE PTR DS: [5544h], 0A5h

WORD PTR DS: [6655h], 0B6B6h

MOV

VOM