Esercitazione

Progetta una SRAM di 4 MByte indivizzabile al byte utilizzando chip 1Mx1

$$\begin{array}{c|c}
 & 1 & 1 & \\
 & & & \\
 & & & \\
 & & & \\
\end{array}$$

1M parole > 20 bit indivizzo



Si realizzi una SRAM di 8MB indivizzata al byre con chip da 1M28



8 M=223 s ind 23 bit



Selviga ind. singolo chip

Sram 2M×32 > 32 = 4 > 2MB.4B = 8MB chip 111x8 indivizzabile a 32bit



indiritzo per 2M parole -> 21 bit

32/8=4 wolonne

21-20=4 bit indiritze zrishe



Con : dati del precedente indirizzare al byte

Indivitto per SM parole: 22 bit Indivitto 23-20 3 bit per le rishe: 8 rishe



