

# Микросхема однокристального микро-ЭВМ с ЭСППЗУ EEPROM-типа с CAN и LIN интерфейсами



XX – год выпуска YY – неделя выпуска

### Тип корпуса:

- 42-х выводной металлокерамический корпус H14.42-1B

### Основные параметры микросхемы

- Тактовая частота до 35 МГц
- Минимальная длительность цикла выполнения команды 115 нс
- 58 однословных инструкций (коды инструкций 16-ти разрядные)
- 8-ми разрядное АЛУ
- Аппаратно реализованного инструкция
- 8 х 8 битного умножения
- Поддержка прямого, косвенного и относительного режимов адресации
- Наличие инструкций одновременно работающих с двумя регистрами
- Контроллер интерфейса CAN2.0b удовлетворяющий стандарту ISO 11898
- Аппаратная поддержка интерфейса LIN
- Функция самостоятельной модификации кода программ
- 10 разрядный АЦП
- Диапазон напряжения питания 4,5
   5,5 В

• Температурный диапазон:

| Обозначение | Диапазон          |
|-------------|-------------------|
| 1886ВЕ5АУ   | минус 60 – 125 °C |
| 1886ВЕ5БУ   | минус 60 – 125 °C |
| К1886ВЕ5АУ  | минус 60 – 125 °C |
| К1886ВЕ5БУ  | минус 60 – 125 °C |
| К1886ВЕ5ВУ  | 0 – 70 °C         |
| К1886ВЕ5ГУ  | 0 – 70 °C         |

#### Примечание

Микросхема К1886ВЕ5ВУ является полным аналогом микросхемы К1886ВЕ5АУ, а микросхема К1886ВЕ5ГУ является полным аналогом микросхемы К1886ВЕ5БУ с другим температурным диапазоном.

Особенности ядра микроконтроллера:

- 58 однословных инструкций.
- Все инструкции выполняются за один цикл, за исключением инструкций переходов и инструкций чтения/записи таблиц выполняемых за два цикла.
- Скорость работы: тактовая частота до 35 МГц, минимальная длительность цикла 115 нс.
- 8 х 8 битный аппаратный умножитель, за цикл.
- Поддержка прерываний.
- 16 словный аппаратный стек.
- Прямая, косвенная и относительная модель адресации.

Внутренняя типа EEPROM память программ размером 4Kx16 Краткое описание периферии:

- До 26 пользовательских выводов.
- 16-ти битный таймер/счетчик с 8-ми битным предварительным делителем.
- Таймер 1 и 2 (ШИМ/Захват/Таймеры).
- Один Универсальный Синхронный Асинхронный Приемник Передатчик (USART) с программируемой скоростью передачи и поддержкой режима LIN.
- Универсальный контроллер CAN 2.0b интерфейса с шестью буферами сообщений, со скоростью передачи до 1 Мбит/с, соответсвующий ISO 11898-1.
- Универсальный контроллер внутренней памяти типа CMOS EEPROM размером 256x8.
- 8 канальное 10 разрядное АЦП последовательного приближения.

#### Специализированные особенности:

- Сброс по снижению питания.
- Отложенный запуск по подаче питания и тактовой частоты.
- Сторожевой таймер.
- Защищенный режим.
- Режим энергосбережения (SLEEP).
- Уровень напряжения питания микроконтроллера от 4,5В до 5,5В.

### Общее описание и области применения микросхемы

Микросхема предназначена для широкого применения в аппаратуре общего назначения, автомобильной технике, железнодорожном, водном и воздушном транспорте в качестве периферийного контроллера организующего сбор и первичную обработку и передачу информации и сигналов управления интерфейсам CAN И LIN. Может использоваться для организации малопроизводительных вычислительных систем и в качестве устройства совмещения различных типов интерфейсов, так же предназначена для обработки информации от группы датчиков.

#### Основные области применения:

- интеллектуальные датчики;
- автомобильная техника;
- промышленные системы управления;
- телекоммуникационное оборудование;
- системы безопасности;
- измерительное оборудование.

# Содержание

| Описание выводов                                                 | 8          |
|------------------------------------------------------------------|------------|
| Структурная блок-схема микросхемы                                | 10         |
| Описание функционирования микросхемы                             | 11         |
| Встроенный тактовый генератор                                    | 11         |
| Использование кварцевого или керамического резонатора            | 11         |
| Внешний тактовый генератор                                       | 12         |
| Режим RC генератора                                              | 12         |
| Синхронизация выполнения команды                                 | 13         |
| Схема сброса микроконтроллера                                    | 14         |
| Сброс по включению питания                                       |            |
| Таймер включения питания PWRT                                    | 16         |
| Таймер запуска генератора                                        | 16         |
| Последовательность удержания микроконтроллера в состоянии сброса | 17         |
| Сброс по снижению напряжения питания                             | 22         |
| Прерывания                                                       | <b>2</b> 3 |
| Регистр состояния прерываний (INTSTA)                            | 24         |
| Регистр состояния прерываний                                     | 26         |
| Регистры разрешения периферийных прерываний PIE1 и PIE2          | 27         |
| Регистры запроса периферийных прерываний PIR1 и PIR2             | 29         |
| Обработка прерываний                                             | 32         |
| Прерывание от вывода PA0/INT                                     | 32         |
| Прерывание от вывода РА1/T0CLK                                   | 33         |
| Периферийные прерывания                                          | 33         |
| Сохранение регистров при прерывании                              | 33         |
| Организация памяти                                               | 37         |
| Память программ                                                  | 37         |
| Память данных                                                    |            |
| Регистры общего назначения (GPR)                                 | 39         |
| Регистры специального назначения (SFR)                           | 39         |
| Функционирование стека                                           | 49         |
| Косвенная адресация                                              | 50         |
| Регистры для чтения/записи таблиц                                | 53         |
| Модуль счетчика команд                                           |            |
| Регистр выбора банка (BSR)                                       | 54         |
| Считывание и запись таблиц данных                                | 55         |
| Запись таблиц во внутреннюю память                               | 56         |
| Чтение таблиц                                                    |            |
| Аппаратный умножитель                                            | 59         |
| Порты ввода-вывода                                               |            |
| Регистр порта A и регистр направления данных DDRA                |            |
| Регистр порта C и регистр направления данных DDRC                |            |
| Регистр порта D и регистр направления данных DDRD                |            |
| Регистр порта E и регистр направления данных DDRE                |            |
| Блок «таймер 0»                                                  |            |
| Таймер 1, таймер 2, ШИМ, захват (регистрация событий))           | 68         |

| Встроенный тактовый генератор                                       | 71      |
|---------------------------------------------------------------------|---------|
| Использование выходов широтно-импульсных модуляторов (ШИМ)          | 71      |
| «Таймер 2»                                                          |         |
| Режим одного входа захвата и регистра периода для таймера           |         |
| Режим двух входов захвата                                           | 76      |
| Модуль универсального синхронно-асинхронных приемопередачика с подд | цержкой |
| LIN интерфейса                                                      |         |
| Регистр режима и статуса работы приемника                           | 78      |
| Регистр режима и статуса работы передатчика                         | 80      |
| Регистр режима и статуса работы приемника LIN заголовка             | 81      |
| Регистр данных приемника                                            | 81      |
| Регистр данных передатчика                                          | 82      |
| Регистр задания скорости приема и передачи                          | 82      |
| Регистр скорости поля SYNCH в LIN фрейме                            |         |
| Генератор скорости передачи данных                                  |         |
| Асинхронный режим                                                   |         |
| Асинхронный передатчик                                              |         |
| Асинхронный приемник                                                |         |
| Режим автоматического приема LIN заголовка                          |         |
| Передача LIN фрейма                                                 |         |
| Синхронный ведущий режим                                            |         |
| Передача данных в синхронном ведущем режиме                         |         |
| Прием данных в синхронном ведущем режиме                            |         |
| Синхронный ведомый режим                                            |         |
| Передача данных в синхронном ведомом режиме                         |         |
| Прием данных в синхронном ведомом режиме                            |         |
| Контроллер САN интерфейса                                           |         |
| Регистр Управления                                                  |         |
| Регистр Состояния                                                   |         |
| Регистр Скорости 1                                                  |         |
| Регистр Скорости 2                                                  |         |
| Регистр Скорости 3                                                  |         |
| Регистр Выбора буфера                                               |         |
| Регистр маски                                                       |         |
| Регистр фильтра                                                     |         |
| Регистр Счетчика Ошибок Передачи                                    |         |
| Регистр Счетчика Ошибок Приема                                      |         |
| Регистр Статуса Приема                                              |         |
| Регистр Статуса Передачи                                            |         |
| Регистр Статуса Буфера                                              |         |
| Регистр Идентификатора 0                                            |         |
| Регистр Идентификатора 1                                            |         |
| Регистр Идентификатора 1Регистр Идентификатора 2                    |         |
| Регистр Идентификатора 3                                            |         |
| Регистр Длины Пакета                                                |         |
| Регистр Байта Данных n                                              |         |
| Задание скорости передачи и момента семплирования                   |         |
| · · · · · · · · · · · · · · · · · · ·                               |         |
| Синхронизация                                                       | 109     |

| Прием и фильтрация принимаемых сообщений                                   | 110  |
|----------------------------------------------------------------------------|------|
| Прием сообщений без фильтрации                                             | 110  |
| Прием сообщений с фильтрацией идентификатора по Маска 1 и Фильтр 1         |      |
| Прием сообщений с фильтрацией идентификатора по Маска 2 и Фильтр 2         | 2111 |
| Передача сообщений                                                         |      |
| Передача сообщений по Remote Transmit Request (RTR)                        | 112  |
| Определение ошибок                                                         |      |
| Прерывания                                                                 | 113  |
| Блок внутренней памяти данных EEPROM                                       | 114  |
| Основные выполняемые функции и возможности                                 |      |
| Регистр режима работы контроллера                                          |      |
| Регистр контроля и тестирования                                            |      |
| Регистр режима работы                                                      |      |
| Регистр данных                                                             |      |
| Регистр адреса обращения                                                   |      |
| Работа блока по стиранию, записи и чтению данных                           |      |
| Включение EEPROM                                                           |      |
| Очистка всей EEPROM                                                        |      |
| Запись всей EEPROM одним значением                                         | _    |
| Очистка строки EEPROM                                                      |      |
| Запись слова в EEPROM                                                      |      |
| Чтение слова из EEPROM                                                     |      |
| Описание блока управления EEPROM – памятью программ                        |      |
| Описание регистров                                                         |      |
| Регистр коэффициента деления частоты генератора                            |      |
| Регистр управления младшей половиной EEPROM памяти                         |      |
| Регистр управления старшей половиной EEPROM памяти                         |      |
| Регистр режима работы EEPROM памяти                                        |      |
| Регистр старшего адреса EEPROM памяти                                      |      |
| Регистр младшего адреса EEPROM памяти                                      |      |
| Регистр конфигурационных бит                                               |      |
| Регистр младшего байта данных EEPROM памяти                                |      |
| Регистр старшего байта данных EEPROM памяти                                |      |
| Функционирование и особенности работы с блоком                             |      |
| Чтение памяти                                                              |      |
| Конфигурационные биты                                                      |      |
| Аналогово-цифровой преобразователь                                         |      |
| · · · · · · · · · · · · · · · · · · ·                                      |      |
| Вычисление минимального времени задержки                                   |      |
| Уравнение вычисления минимального времени заряда емкости C <sub>HOLD</sub> |      |
| Специальные модули микроконтроллера                                        |      |
| Регистры конфигурации микроконтроллера                                     |      |
| Внутрисхемное программирование микроконтроллера                            |      |
| Сторожевой таймер                                                          |      |
| Режим энергосбережения (SLEEP)                                             |      |
| Схема подключения напряжения питания                                       |      |
| Система команд                                                             |      |
| Предельные и предельно-допустимые режимы работы                            |      |
| Электрические параметры микросхемы                                         | 155  |

| Типовые зависимости          |     |
|------------------------------|-----|
| Габаритный чертеж микросхемы | 158 |
| Информация для заказа        |     |
| Лист регистрации изменений   | 159 |

## Описание выводов

Таблица 1

| Обозначение                         | Номер  | Тип        | Назначение вывода                                                                                                              |  |  |
|-------------------------------------|--------|------------|--------------------------------------------------------------------------------------------------------------------------------|--|--|
| вывода                              | вывода | вывода     |                                                                                                                                |  |  |
| OSC1                                | 42     | вход       | Вход для сигналов тактовой синхронизации,<br>от внешнего кварцевого генератора или<br>резонатора                               |  |  |
| OSC2                                | 1      | выход      | Выход обратной связи для внешнего кварцевого резонатора                                                                        |  |  |
| П                                   | орта А |            | Дополнительное назначение выводов:                                                                                             |  |  |
| PA0/INT                             | 3      | вход       | Вывод порта А, разряд 0/<br>Вход внешнего прерывания. Только входной<br>контакт.                                               |  |  |
| PA1/T0CLK                           | 4      | вход       | Вывод порта A, разряд 1/<br>Вход тактового сигнала для таймера 0 и<br>внешнего прерывания (T0CKIF). Только<br>входной контакт. |  |  |
| PA2/RX/DT                           | 5      | вход/выход | Вывод порта А, разряд 2/<br>Вход асинхронного приемника/<br>Вход (выход) линии данных в синхронном<br>режиме USART.            |  |  |
| PA3/TX/CK                           | 6      | вход/выход | Вывод порта А, разряд 3/<br>Выход асинхронного передатчика/<br>Вход (выход) тактовых импульсов в<br>синхронном режиме USART.   |  |  |
| PA4                                 | 7      | вход/выход | Вывод порта А, разряд 4                                                                                                        |  |  |
| PA5                                 | 8      | вход/выход | Вывод порта А, разряд 5                                                                                                        |  |  |
| Порт С –<br>двунаправленнь<br>совме | •      | ода/вывода | Дополнительное назначение выводов:                                                                                             |  |  |
| PC0/ADC0/Vref+                      | 11     | вход/выход | Двунаправленный порт общего назначения разряд 0/Аналоговый канал 0 АЦП/ Вход верхнего опорного напряжения АЦП                  |  |  |
| PC1/ADC1/Vref-                      | 12     | вход/выход | Двунаправленный порт общего назначения разряд 1/Аналоговый канал 1 АЦП/ Вход нижнего опорного напряжения АЦП                   |  |  |
| PC2/ADC2                            | 15     | вход/выход | Двунаправленный порт общего назначения разряд 2/Аналоговый канал 2 АЦП/                                                        |  |  |
| PC3/ADC3                            | 16     | вход/выход | разряд з/Аналоговый канал з Аціт/                                                                                              |  |  |
| PC4/ADC4                            | 17     | вход/выход | Двунаправленный порт общего назначения разряд 4/Аналоговый канал 4 АЦП/                                                        |  |  |
| PC5/ADC5                            | 18     | вход/выход | разряд 5/Аналоговыи канал 5 АЦП/                                                                                               |  |  |
| PC6/ADC6                            | 19     | вход/выход | Двунаправленный порт общего назначения разряд 6/Аналоговый канал 6 АЦП/                                                        |  |  |
| PC7/ADC7                            | 20     | вход/выход | Двунаправленный порт общего назначения разряд 7/Аналоговый канал 7 АЦП/                                                        |  |  |

| Обозначение<br>вывода | Номер<br>вывода | Тип<br>вывода | Назначение вывода                        |
|-----------------------|-----------------|---------------|------------------------------------------|
| Порта D –             |                 |               | Дополнительное назначение выводов:       |
| двунаправленнь        | Ій порт вв      | ода/вывода    |                                          |
| совмеш                | ен с Time       | r12           |                                          |
| DD0/CAD4              | 00              |               | Двунаправленный порт общего назначения,  |
| PD0/CAP1              | 23              | вход/выход    | разряд 0/Вход схемы захвата 1            |
| DD4/04 D0             | 0.4             |               | Двунаправленный порт общего назначения,  |
| PD1/CAP2              | 24              | вход/выход    | разряд 1/Вход схемы захвата 2            |
| PD2/PWM1              | 25              | DV05/DL IV05  | Двунаправленный порт общего назначения,  |
| PDZ/PVVIVI I          | 25              | вход/выход    | разряд 2/Выход схемы ШИМ 1               |
| PD3/PWM2              | 26              | вход/выход    | Двунаправленный порт общего назначения,  |
| PD3/PVVIVIZ           | 20              | вход/выход    | разряд 3/Выход схемы ШИМ 2               |
|                       |                 |               | Двунаправленный порт общего назначения,  |
| PD4/T1CLK             | 27              | вход/выход    | разряд 4/                                |
|                       |                 |               | Вход внешней тактовой частоты Timer 1    |
|                       |                 |               | Двунаправленный порт общего назначения,  |
| PD5/T2CLK             | 28              | вход/выход    | разряд 5/                                |
|                       |                 |               | Вход внешней тактовой частоты Timer 2    |
| PD6                   | 29              | DVOD/DLIVOD   | Двунаправленный порт общего назначения,  |
| FD0                   | 29              | вход/выход    | разряд 6                                 |
| PD7                   | 30              | вход/выход    | Двунаправленный порт общего назначения,  |
| FD7                   | 30              | вход/выход    | разряд 7                                 |
| Порта Е-              | параллел        | ІЬНЫЙ         | Дополнительное назначение выводов:       |
| двунаправленнь        | ій порт вв      | ода/вывода    |                                          |
| PE0                   | 33              | вход/выход    | Двунаправленный порт общего назначения,  |
| 1 L0                  | 33              | вход/выход    | разряд о                                 |
| PE1                   | 34              | вход/выход    | Двунаправленный порт общего назначения,  |
| 1 61                  | J <del>1</del>  | вход/выход    | разряд 1                                 |
| PE2                   | 35              | вход/выход    | Двунаправленный порт общего назначения,  |
| 1 L2                  | 33              |               | разряд 2                                 |
| PE3                   | 36              | вход/выход    | Двунаправленный порт общего назначения,  |
|                       | 50              | вход/выход    | разряд 3                                 |
| Интерфейс CAN         |                 | ·             |                                          |
| CAN_TX                | 40              | выход         | Выход контроллера интерфейса CAN         |
| CAN_RX                | 39              | вход          | Вход контроллера интерфейса CAN          |
| Питание               | и управл        | ение          |                                          |
|                       | 9,22,           | напряже-      | Питание ядра микроконтроллера кристалла. |
| UCC                   | 32,41           | ние           |                                          |
|                       | 02,71           | питания       |                                          |
|                       |                 | напряже-      |                                          |
| AUCC                  | 14              | ние           | Питание АЦП микроконтроллера кристалла.  |
| питания               |                 | питания       |                                          |
| GND                   | 2,10,           | общий         | Общий.                                   |
|                       | 21,31           |               | ·                                        |
| AGND                  | 13              | общий         | Общий АЦП.                               |
| TEST                  | 38              | вход          | Вывод используемый при тестировании      |
|                       |                 | БЛОД          | микросхемы.                              |
| MCLRn/Upp             | 37              | вход          | Вход внешнего сброса кристалла.          |

### Структурная блок-схема микросхемы



Рис. 1 Структурная блок-схема

### Описание функционирования микросхемы

#### Встроенный тактовый генератор

Генератор для формирования тактовых сигналов содержится на кристалле микроконтроллера. Четыре периода тактовых сигналов генератора составляют цикл выполнения команды.

Генератор микроконтроллера может работать в четырех режимах. Режимы выбираются программированием двух битов конфигурации FOSC1 и FOSC0 при программировании микроконтроллера. Возможен выбор следующих режимов:

- LF генератор с внешним низкочастотным кварцевым резонатором (≤ 2 МГц), обеспечивает низкое энергопотребление;
- XT генератор с внешним кварцевым или керамическим резонатором (частота от 2 МГц до 35 МГц);
- ЕС режим подачи внешнего тактового сигнала (конфигурация генератора по умолчанию);
- RC RC генератор с частотой до 4 МГц (подключается внешняя частотозадающая RC цепочка).

При выполнении команды SLEEP тактовый генератор выключается, уменьшая потребляемый ток. Состояние внутреннего тактового сигнала соответствует такту Q1.

При поступлении сигнала «сброс» от вывода MCLRn/Upp при нормальной работе микроконтроллера тактовый генератор не выключается.

### Использование кварцевого или керамического резонатора

В режимах тактового генератора XT или LF, кварцевый или керамический резонатор подсоединяется к выводам OSC1 и OSC2. Генератор требует использования кварцевых резонаторов с параллельным резонансом. Использование резонаторов с последовательным резонансом может привести к получению тактовой частоты не соответствующей параметрам резонатора. Для частот превышающих 24 МГц, кварцевый резонатор обычно работает на частоте гармоники. В этом случае требуется резонансный контур, чтобы уменьшить усиление на частоте основной гармоники. На Рис. 2 показаны примеры схем подключения резонаторов.

При включении напряжения питания, тактовый генератор начнет генерацию сигнала. Время необходимое для запуска генератора зависит от большого количества факторов. В их число входят: частота резонатора, емкость используемых конденсаторов ( $C_1$  и  $C_2$ ), скорость нарастания напряжения питания, рабочая температура, сопротивление резистора, если он подключен, режим тактового генератора (который выбирает коэффициент усиления внутреннего инвертора). Напряжение полного размаха выхода тактового генератора может быть достаточно малым (менее 50% от VDD) пока временная диаграмма тактового сигнала центрируется к VDD/2.



**Рис. 2** Подключение резонатора. Схема справа - для резонатора, работающего на гармониках.

#### Примечания:

- Резистор R<sub>S</sub> может потребоваться для некоторых типов резонаторов.
- Параллельный резонансный контур  $L_1C_2$  отфильтровывает основную частоту:  $(2\pi f)^2 = 1/(L_1*C_2)$ .
- С<sub>3</sub> (0.1 мкф) препятствует протеканию постоянного тока на землю.
- Для резонаторов необходимы внешние конденсаторы  $C_1$  и  $C_2$  (смотрите справочные параметры). При расчете емкости конденсатора необходимо учитывать емкость печатной платы. Большая емкость увеличивает стабильность генератора, но увеличивается время запуска и ток генератора.

### Внешний тактовый генератор

В режиме внешнего генератора (EC), на ввод OSC1 может быть подан внешний тактовый сигнал с КМОП уровнями. В этом режиме, вход OSC1 имеет высокое входное сопротивление, а вывод OSC2 является выходом CLKOUT ( $F_{\rm C}/4$ ). В качестве генераторов могут быть использованы готовые модули генераторов, обеспечивающие широкий набор тактовых частот и стабильные параметры.

### Режим RC генератора

В приложениях, не требующих высоко стабильной тактовой частоты, может быть использован режим RC генератора, который позволяет уменьшить стоимость устройства. Частота RC генератора зависит от напряжения питания, значения подключенных внешних сопротивления и емкости, и от рабочей температуры. Дополнительно частота будет варьироваться в некоторых пределах из-за технологического разброса параметров кристалла. Также на частоту будут влиять емкости между выводами корпуса и дорожками печатной платы, особенно при малых емкости внешнего конденсатора. Необходимо учитывать значениях технологический разброс параметров внешних компонентов R и C. На Рис. 3 показана схема подключения RC цепочки к микроконтроллеру. Для сопротивления резистора меньше 2.2 кОм частота тактового генератора может быть нестабильна или генерация может прекратиться. Для очень большого сопротивления резистора (более 1 МОм) генератор тактового сигнала становится чувствителен к внешним помехам, влажности и утечки тока. Поэтому, рекомендуется выбирать величину

сопротивления резистора от 3 до 100 кОм. Генератор может работать без внешнего конденсатора, но рекомендуется использовать конденсатор с емкостью более 20 пФ для стабильной работы генератора. Без внешнего конденсатора, или если конденсатор имеет очень малую емкость, частота генератора может варьироваться из-за изменений во внешних емкостях, таких как емкости проводников печатной платы или выводов компонентов.

В режиме RC генератора на выводе OSC2 формируется тактовый сигнал с частотой  $F_C/4$ . Генератор в режиме RC начинает формировать тактовый сигнал сразу после достижения напряжением питания порогового уровня. Время запуска RC генератора зависит от ряда факторов: сопротивления резистора, емкости конденсатора, скорости нарастания напряжения питания, температуры и т.д.



**Рис. 3** Схема включения в режиме RC генератора

#### Синхронизация выполнения команды

Выход тактового сигнала разделяется на 4 непересекающихся квадратурных тактовых сигнала, именуемых Q1, Q2, Q3, Q4. Программный счетчик (PC) увеличивается в такте Q1, а выборка команды из программной памяти и сохранение ее в регистре команд происходит по синхросигналу Q4. Команда декодируется и выполняется в течение циклов Q1-Q4. Тактовые сигналы и выполнение команд показано на Рис. 4.

Цикл выполнения команды состоит из четырех Q циклов (Q1, Q2, Q3, Q4). Выборка и выполнение команд происходят конвейерным способом, т.е. выборка одной команды использует тот же цикл, что и декодирование и выполнение другой команды. Благодаря конвейерной обработке команд, каждая инструкция выполняется за один цикл. Если команда изменяет счетчик команд (команды ветвления), то для выполнения команды требуется два цикла, так как необходимо удалить выбранную команду из конвейера (см. Рис. 25). Во время удаления выбирается новая команда, и затем она выполняется.

Цикл выборки команды начинается с приращения счетчика команд в такте Q1. В цикле выполнения команды, код загруженной команды помещается в регистр команд IR на такте Q1. Декодирование и выполнение команды происходит в тактах Q2, Q3, Q4. Операнд из памяти данных читается в такте Q2, а результат выполнения команды записывается в такте Q4.



Рис. 4 Синхронизация выполнения команды



Рис. 5 Конвейерное выполнение команд

### Схема сброса микроконтроллера

Микроконтроллеры различают следующие виды сброса:

- сброс по включению питания;
- сброс по снижению напряжения питания;
- сброс по внешнему сигналу MCLRn;
- сброс по переполнению сторожевого таймера.

Некоторые регистры не изменяются после сброса: после сброса по включению питания они содержат неизвестное значение, а после любого другого сброса их состояние остается неизменным. Большинство других регистров переводятся в определенное состояние по сбросу. Биты ТО и РD принимают определенные значения при различных видах сброса, как показано в Таблица 3. Эти биты в соединении с битами POR и BOR, используются в программном обеспечении для определения вида сброса. В Таблица 5 представлено описание всех видов сброса для всех регистров.

При поступлении сигнала «сброс» регистры направления передачи сигналов (DDR) устанавливаются в «1», переводя выводы портов в состояние высокоимпедансных входов. Состояние сброса некоторых периферийных модулей

может перевести выводы портов в другие состояния, например, такие как аналоговые входы или системная шина.

В состоянии «сброс» выход внутреннего тактового сигнала соответствует такту Q1. Если микроконтроллер находится в режиме «расширенного микроконтроллера» или «микропроцессора», то во время «сброса» на выводе PE0/ALE будет присутствовать низкий логический уровень выходного сигнала, а на PE1/OE и PE2/WR высокий уровень.

Упрощенная блок-схема схемы сброса на чипе (см. Рис. 6):



Рис. 6 Упрощенная блок-схема встроенной схемы сброса.

#### Сброс по включению питания

Схема сброса по включению питания удерживает микроконтроллер в состоянии «сброс» до тех пор, пока напряжение питания не достигнет определенного уровня (примерно 1.4 — 2.3 В). Благодаря этой схеме, в ряде приложений можно обойтись без внешней RC цепочки, подключаемой к выводу MCLRn/Upp. В этом случае вывод MCLRn/Upp подключается через резистор или напрямую к напряжению питания. Внешняя схема «сброса» (см. Рис. 7) потребуется только в случае низкой скорости нарастания напряжения питания.



Рис. 7 Внешняя схема «сброса» по включению питания.

#### Примечание:

Диод D предназначен для быстрой разрядки конденсатора при снижении напряжения питания. Сопротивление резистора R1 рекомендуется выбирать не более 40 кОм (чтобы падение напряжения на резисторе, из-за токов утечки вывода MCLRn/Upp, не превышало 0.2 В). Резистор R2 предназначен для ограничения тока через вывод MCLRn/Upp, рекомендуемая величина 100 Ом – 1 кОм.

### Таймер включения питания PWRT

Таймер включения питания обеспечивает задержку включения (номинальное значение 96 мс) по сигналу схемы сброса включения питания. Это происходит после фронта внутреннего сигнала «сброса», или после фронта сигнала MCLRn. Таймер включения питания работает на внутреннем RC генераторе. В течение этого времени микроконтроллер удерживается в состоянии сброса. В большинстве случаев эта задержка позволяет напряжению питания достигнуть номинального значения. Время задержки варьируется от микроконтроллера к микроконтроллеру и зависит от величины напряжения питания и температуры. Смотрите таблицу параметров.

### Таймер запуска генератора

Таймер запуска генератора обеспечивает дополнительную задержку в 1024 такта генератора после окончания задержки от таймера включения питания или выхода микроконтроллера из режима SLEEP в режимах XT или LF. Таймер включения питания и таймер запуска генератора работают последовательно. Сначала запускается таймер включения питания, затем таймер запуска генератора. Таймер запуска генератора считает каждый импульс генератора на входе OSC1. Счетчик начинает инкрементироваться после того, как амплитуда сигнала генератора достигнет порога входного буфера. Задержка гарантирует стабилизацию частоты генератора с кварцевым резонатором прежде, чем устройство выйдет из режима сброса. Длительность задержки зависит от частоты резонатора.

На рисунке ниже показана работа схемы таймера запуска генератора (распределение времени при запуске генератора). На этом рисунке показан низкочастотный генератор, время запуска которого превышает задержку таймера по включению питания. На Рис. 8:  $T_{\rm OSC1}$  - время, требуемое кварцевому генератору для запуска.



Рис. 8 Время запуска генератора.

# Последовательность удержания микроконтроллера в состоянии сброса

При включении питания выполняется следующая последовательность удержания микроконтроллера в состоянии сброса: во-первых, внутренний сигнал «сброса» по включению питания увеличивается, пока не достигнет порогового уровня. Если сигнал MCLRn находится в высоком уровне, тогда начинает работать таймер включения питания, когда он отсчитает нужное время, начинает работать таймер запуска генератора, если MCLRn в низком уровне, то таймеры запускаются после фронта этого сигнала. Обычно задержка от таймера включения питания больше, за исключением низкочастотных кварцевых резонаторов. Общее время задержки также изменяется в зависимости от конфигурации генератора. Ниже показано время задержки, в зависимости от конфигурации генератора (см. Таблица 2). На Рис. 9 отображены последовательности задержек.

Если напряжение питания устройства не соответствует спецификации электрических характеристик после окончания задержки от таймеров, то на выводе MCLRn/Upp должен присутствовать низкий логический уровень, пока напряжение питания не достигнет номинального значения. Для большинства схем достаточно использования внешней RC цепочки.

Если сигнал сброса MCLRn подается во время нормальной работы микроконтроллера, то после его окончания таймеры включения питания и запуска генератора не работают, но запускается таймер задержки на обновление конфигурационных бит (типовое значение 1 мс).

Ниже (см. Таблица 2, Таблица 3) показаны состояния после сброса для некоторых битов и специальных регистров, в то время как (см. Таблица 4) показано состояние при инициализации для всех регистров.

Таблица 2 Время задержки при различных видах сброса

| Конфигурация<br>генератора | Включение или снижение<br>напряжения питания | Выход из режима<br>SLEEP | Сброс от<br>MCLRn |
|----------------------------|----------------------------------------------|--------------------------|-------------------|
| XT, LF                     | сумма 96 мс и 1024*T <sub>C</sub>            | 1024*T <sub>C</sub>      | 1 мс              |
| EC, RC                     | сумма 96 мс и 1024*T <sub>C</sub>            | -                        | 1 мс              |

Таблица 3

Биты статуса и их значение после «сброса»

| POR | BOR (если разрешен<br>сброс по снижению<br>питания, иначе<br>значение не известно) | то | PD | Тип «сброса»                                                |
|-----|------------------------------------------------------------------------------------|----|----|-------------------------------------------------------------|
| 0   | 0                                                                                  | 1  | 1  | Сброс по включению питания.                                 |
| 1   | 1                                                                                  | 1  | 0  | Выход из режима SLEEP по прерыванию (см. примечание).       |
| 1   | 1                                                                                  | 0  | 1  | Сброс от WDT при нормальном режиме работы (см. примечание). |
| 1   | 1                                                                                  | 0  | 0  | Выход из режима SLEEP от WDT (см. примечание).              |
| 1   | 1                                                                                  | 1  | 1  | Сброс от MCLRn (см. примечание).                            |
| 1   | 0                                                                                  | 1  | 1  | Сброс по снижению напряжения питания.                       |
| Х   | X                                                                                  | 1  | 1  | Выполнение команды CLRWDT.                                  |

### Примечание:

Для отмеченных видов «сброса», состояния битов статуса будут соответствовать приведенным в таблице, для случая если биты предварительно установлены в единицу.

Таблица 4 Условия сброса программного счетчика и регистра CPUSTA

| эсловия сороса программиного счетчика и регистра от с |                   |           |                           |                                                                |
|-------------------------------------------------------|-------------------|-----------|---------------------------|----------------------------------------------------------------|
| Тип «сброса»                                          |                   | PCH:PCL   | CPUSTA <sup>(3)</sup>     | Задержка<br>включения                                          |
| Сброс по включен                                      | нию питания       | 0000h     | 11 1100                   | Сумма 96 мс и<br>1024*TC                                       |
| Сброс по сниженин питани                              | •                 | 0000h     | 11 1110                   | Сумма 96 мс и<br>1024*TC                                       |
| Сброс от MCLRn в режиме<br>нормальной работы          |                   | 0000h     | 11<br>1111 <sup>(4)</sup> | 1 мс                                                           |
| Сброс от MCLRn в режиме<br>SLEEP                      |                   | 0000h     | 11<br>1111 <sup>(4)</sup> | Большее из 1 мс или<br>(только для режимов<br>XT и LF) 1024*TC |
| Сброс от WDT в режиме<br>нормальной работы            |                   | 0000h     | 11<br>0111 <sup>(4)</sup> | Нет                                                            |
| Сброс от WDT во время режима<br>SLEEP                 |                   | 0000h     | 11<br>0011 <sup>(4)</sup> | Для режимов XT и<br>LF: 1024*TC                                |
| Выход из режима SLEEP по GLINTD установлен            |                   | PC + 1    | 11<br>1011 <sup>(4)</sup> | Для режимов XT и<br>LF: 1024*TC                                |
| прерыванию                                            | GLINTD<br>сброшен | PC + 1(1) | 10<br>1011 <sup>(4)</sup> | Для режимов XT и<br>LF: 1024*TC                                |

#### Обозначения:

u = не изменяется, x = не известно, - = не реализовано, читается как «0»

#### <u>Примечание:</u>

- 1. При «пробуждении», выполняется эта команда. Далее команда выбирается в соответствии с вектором прерывания, а затем выполняется.
- 2. Программный счетчик = 0, то есть устройство переходит к вектору сброса и устанавливает регистры в состояние сброса по WDT.
- 3. Значение бита BOR известно только если разрешен сброс по снижению питания.
- 4. Состояние статусных битов соответствует приведенным в таблице для случая их предварительной установки в единицу.



Последовательность удержания в режиме сброса по включению питания:

- а) MCLRn подсоединен к напряжению питания
- б) MCLRn не подключен к напряжению питания

Таблица 5 Значения регистров при «сбросе»

| Регистр               | Адрес | Сброс по<br>включению<br>или<br>снижению | Сброс от<br>MCLRn или<br>от<br>сторожевого | Выход из<br>режима<br>SLEEP по |
|-----------------------|-------|------------------------------------------|--------------------------------------------|--------------------------------|
|                       |       | напряжения<br>питания                    | таймера                                    | прерыванию                     |
|                       |       | Вне банка                                |                                            |                                |
| INDF0                 | 00h   | N/A                                      | N/A                                        | N/A                            |
| FSR0                  | 01h   | 0000 0000                                | uuuu uuuu                                  | uuuu uuuu                      |
| PCL                   | 02h   | 0000h                                    | 0000h                                      | PC+1 <sup>(2)</sup>            |
| PCLATH                | 03h   | 0000 0000                                | 0000 0000                                  | uuuu uuuu                      |
| ALUSTA                | 04h   | 1111 0000                                | 1111 0000                                  | 1111 uuuu                      |
| TOSTA                 | 05h   | 0000 000-                                | 0000 000-                                  | 0000 000-                      |
| CPUSTA <sup>(3)</sup> | 06h   | 11 11q0                                  | 11 qq1u                                    | uu qquu                        |
| INTSTA                | 07h   | 0000 0000                                | 0000 0000                                  | uuuu uuuu <sup>(1)</sup>       |
| INDF1                 | 08h   | N/A                                      | N/A                                        | N/A                            |
| FSR1                  | 09h   | 0000 0000                                | uuuu uuuu                                  | uuuu uuuu                      |
| WREG                  | 0Ah   | 0000 0000                                | 0000 0000                                  | uuuu uuuu                      |
| TMR0L                 | 0Bh   | 0000 0000                                | 0000 0000                                  | uuuu uuuu                      |
| TMR0H                 | 0Ch   | 0000 0000                                | 0000 0000                                  | uuuu uuuu                      |
| TBLPTRL               | 0Dh   | 0000 0000                                | 0000 0000                                  | uuuu uuuu                      |
| TBLPTRH               | 0Eh   | 0000 0000                                | 0000 0000                                  | uuuu uuuu                      |

|                      |       | Сброс по   |             |            |
|----------------------|-------|------------|-------------|------------|
|                      |       | •          | Сброс от    | Di was us  |
|                      |       | включению  | MCLRn или   | Выход из   |
| Регистр              | Адрес | или        | ОТ          | режима     |
|                      | 1 11  | снижению   | сторожевого | SLEEP no   |
|                      |       | напряжения | таймера     | прерыванию |
| _                    |       | питания    | -           |            |
| BSR                  | 0Fh   | 0000 0000  | 0000 0000   | uuuu uuuu  |
|                      |       | Банк 0     | T           |            |
| -                    | 10h   | -          | -           | -          |
| LIN_CNTR             | 11h   | 0000 0000  | 0000 0000   | uuuu uuuu  |
| LIN_BRG              | 12h   | 0000 0000  | 0000 0000   | uuuu uuuu  |
| RCSTA                | 13h   | 0000000    | 0000000     | uuuu -uuu  |
| RCREG                | 14h   | 0000 0000  | 0000 0000   | uuuu uuuu  |
| TXSTA                | 15h   | 000010     | 000010      | uuuuuu     |
| TXREG                | 16h   | 0000 0000  | 0000 0000   | uuuu uuuu  |
| SPBRG                | 17h   | 0000 0000  | 0000 0000   | uuuu uuuu  |
|                      |       | Банк 1     |             | ,          |
| DDRA <sup>(4)</sup>  | 10h   | 11 11      | 11 11       | uu uu      |
| PORTA <sup>(4)</sup> | 11h   | XXXX XXXX  | uuuu uuuu   | uuuu uuuu  |
| DDRC <sup>(4)</sup>  | 12h   | 1111 1111  | 1111 1111   | uuuu uuuu  |
| PORTC <sup>(4)</sup> | 13h   | XXXX XXXX  | uuuu uuuu   | uuuu uuuu  |
| DDRD <sup>(4)</sup>  | 14h   | 1111 1111  | 1111 1111   | uuuu       |
| PORTD <sup>(4)</sup> | 15h   | XXXX XXXX  | xxxx uuuu   | uuuu       |
| DDRE <sup>(4)</sup>  | 16h   | 1111       | 1111        | uuuu       |
| PORTE <sup>(4)</sup> | 17h   | XXXX       | uuuu        | uuuu       |
|                      |       | Банк 2     | l           |            |
| TMR1                 | 10h   | 0000 0000  | 0000 0000   | uuuu uuuu  |
| -                    | 11h   | -          | -           | -          |
| TMR2L                | 12h   | 0000 0000  | 0000 0000   | uuuu uuuu  |
| TMR2H                | 13h   | 0000 0000  | 0000 0000   | uuuu uuuu  |
| PR1                  | 14h   | 1111 1111  | 1111 1111   | uuuu uuuu  |
| -                    | 15h   | -          | -           | -          |
| PR2/CA1L             | 16h   | 0000 0000  | 0000 0000   | uuuu uuuu  |
| PR2/CA1H             | 17h   | 0000 0000  | 0000 0000   | uuuu uuuu  |
|                      |       | Банк 3     |             |            |
| PW1DCL               | 10h   | 00         | 00          | uu         |
| PW2DCL               | 11h   | 000        | 000         | uuu        |
| PW1DCH               | 12h   | 0000 0000  | 0000 0000   | uuuu uuuu  |
| PW2DCH               | 13h   | 0000 0000  | 0000 0000   | uuuu uuuu  |
| CA2L                 | 14h   | 0000 0000  | 0000 0000   | uuuu uuuu  |
| CA2H                 | 15h   | 0000 0000  | 0000 0000   | uuuu uuuu  |
| TCON1                | 16h   | 0000 0000  | 0000 0000   | uuuu uuuu  |
| TCON2                | 17h   | 0000 0000  | 0000 0000   | uuuu uuuu  |
| . 55112              |       | Банк 4     | 1 2230 3300 |            |
| CAN MASK11 21        | 10h   | 0000 0000  | 0000 0000   | uuuu uuuu  |
| CAN MASK12 22        | 11h   | 0000 0000  | 0000 0000   | uuuu uuuu  |
| CAN MASK13 23        | 12h   | 0000 0000  | 0000 0000   | uuuu uuuu  |
| CAN MASK14 24        | 13h   | 0000 0000  | 0000 0000   | uuuu uuuu  |
| CAN FLTR11 21        | 14h   | 0000 0000  | 0000 0000   | uuuu uuuu  |
| J/ 1 L               | 1 111 | 0000000    | 0000000     | adda dada  |

|               |       | Сброс по   |             |              |
|---------------|-------|------------|-------------|--------------|
|               |       | включению  | Сброс от    | Выход из     |
|               |       | или        | MCLRn или   | режима       |
| Регистр       | Адрес | снижению   | ОТ          | SLEEP no     |
|               |       | напряжения | сторожевого | прерыванию   |
|               |       | питания    | таймера     | прерыванию   |
| CAN FLTR12 22 | 15h   | 0000 0000  | 0000 0000   | uuuu uuuu    |
| CAN FLTR13 23 | 16h   | 0000 0000  | 0000 0000   | uuuu uuuu    |
| CAN_FLTR14_24 | 17h   | 0000 0000  | 0000 0000   | uuuu uuuu    |
|               |       | Банк 5     |             |              |
| PIR1          | 10h   | 0000 0010  | 0000 0010   | uuuu uuuu(1) |
| PIE           | 11h   | 0000 0000  | 0000 0000   | uuuu uuuu    |
| PIR2          | 12h   | 00 0000    | 00 0000     | uu uuuu(1)   |
| PIE2          | 13h   | 00 0000    | 00 0000     | uu uuuu      |
| EE_CONT       | 14h   | 0000 0000  | 0000 0000   | uuuu uuuu    |
| EE_MODE       | 15h   | 0000 0000  | 0000 0000   | uuuu uuuu    |
| EE_DATA       | 16h   | 0000 0000  | 0000 0000   | uuuu uuuu    |
| EE_ADR        | 17h   | 0000 0000  | 0000 0000   | uuuu uuuu    |
|               |       | Банк 6     |             |              |
| DBH           | 10h   | 0000 0000  | 0000 0000   | uuuu uuuu    |
| DBL           | 11h   | 0000 0000  | 0000 0000   | uuuu uuuu    |
| -             | 12h   | -          | -           | uuuu uuuu    |
| EE_DIV        | 13h   | 0000 0000  | 0000 0000   | uuuu uuuu    |
| ADCON0        | 14h   | 000000     | 0000 -0-0   | uuuu uuuu    |
| ADCON1        | 15h   | 0000- 0000 | 000- 0000   | uuuu uuuu    |
| ADRESL        | 16h   | XXXX XXXX  | uuuu uuuu   | uuuu uuuu    |
| ADRESH        | 17h   | XXXX XXXX  | uuuu uuuu   | uuuu uuuu    |
|               |       | Банк 7     |             |              |
| CAN_CNTR      | 10h   | 0000 0000  | 0000 0000   | uuu uuuu     |
| CAN_STAT      | 11h   | 0000 0000  | 0000 0000   | uuuu uuuu    |
| CAN_BRG1      | 12h   | 0000 0000  | 0000 0000   | uuuu uuuu    |
| CAN_BRG2      | 13h   | 0000 0000  | 0000 0000   | uuuu uuuu    |
| CAN_BRG3      | 14h   | 0000 0000  | 0000 0000   | uuuu uuuu    |
| CAN_BSR       | 15h   | 0000 0000  | 0000 0000   | uuuu uuuu    |
| CANERXCNT     | 16h   | 0000 0000  | 0000 0000   | uuuu uuuu    |
| CANETXCNT     | 17h   | 0000 0000  | 0000 0000   | uuuu uuuu    |
|               |       | Банк 8     | T           |              |
| CAN_RXCS      | 10h   | 0000 0000  | 0000 0000   | uuuu uuuu    |
| CAN_TXCS      | 11h   | 0000 0000  | 0000 0000   | uuuu uuuu    |
| CAN_CS        | 12h   | 0000 0000  | 0000 0000   | uuuu uuuu    |
| CAN_ID0       | 13h   | 0000 0000  | 0000 0000   | uuuu uuuu    |
| CAN_ID1       | 14h   | 0000 0000  | 0000 0000   | uuuu uuuu    |
| CAN_ID2       | 15h   | 0000 0000  | 0000 0000   | uuuu uuuu    |
| CAN_ID3       | 16h   | 0000 0000  | 0000 0000   | uuuu uuuu    |
| CAN_DLC       | 17h   | 0000 0000  | 0000 0000   | uuuu uuuu    |
| 0411 555      | 4.51  | Банк 9     | 0000 0000   |              |
| CAN_DB0       | 10h   | 0000 0000  | 0000 0000   | uuuu uuuu    |
| CAN_DB1       | 11h   | 0000 0000  | 0000 0000   | uuuu uuuu    |
| CAN_DB2       | 12h   | 0000 0000  | 0000 0000   | uuuu uuuu    |

| Регистр | Адрес | Сброс по<br>включению<br>или<br>снижению<br>напряжения<br>питания | Сброс от MCLRn или от сторожевого таймера | Выход из<br>режима<br>SLEEP по<br>прерыванию |
|---------|-------|-------------------------------------------------------------------|-------------------------------------------|----------------------------------------------|
| CAN DB3 | 13h   | 0000 0000                                                         | 0000 0000                                 | uuuu uuuu                                    |
| CAN_DB4 | 14h   | 0000 0000                                                         | 0000 0000                                 | uuuu uuuu                                    |
| CAN_DB5 | 15h   | 0000 0000                                                         | 0000 0000                                 | uuuu uuuu                                    |
| CAN_DB6 | 16h   | 0000 0000                                                         | 0000 0000                                 | uuuu uuuu                                    |
| CAN_DB7 | 17h   | 0000 0000                                                         | 0000 0000                                 | uuuu uuuu                                    |
|         |       | Банк 14                                                           |                                           |                                              |
| -       | 10h   | -                                                                 | -                                         | -                                            |
| EECONL  | 11h   | 0000 0000                                                         | 0000 0000                                 | uuuu uuuu                                    |
| EECONH  | 12h   | 0000 0000                                                         | 0000 0000                                 | uuuu uuuu                                    |
| -       | 13h   | -                                                                 | -                                         | -                                            |
| -       | 14h   | -                                                                 | -                                         | -                                            |
| -       | 15h   | -                                                                 | -                                         | -                                            |
| -       | 16h   | -                                                                 | -                                         | -                                            |
| -       | 17h   | -                                                                 | -                                         | -                                            |
|         |       | Банк 15                                                           |                                           |                                              |
| -       | 10h   | -                                                                 | -                                         | -                                            |
| -       | 11h   | -                                                                 | -                                         | -                                            |
| EDLSB   | 12h   | 0000 0000                                                         | 0000 0000                                 | uuuu uuuu                                    |
| EDMSB   | 13h   | 0000 0000                                                         | 0000 0000                                 | uuuu uuuu                                    |
| EEMOD   | 14h   | 0000 0000                                                         | 0000 0000                                 | uuuu uuuu                                    |
| EAMSB   | 15h   | 0000 0000                                                         | 0000 0000                                 | uuuu uuuu                                    |
| EALSB   | 16h   | 0000 0000                                                         | 0000 0000                                 | uuuu uuuu                                    |
| CFREG   | 17h   | 0000 0000                                                         | 0000 0000                                 | uuuu uuuu                                    |
|         |       | Вне банка                                                         |                                           |                                              |
| PRODL   | 18h   | 0000 0000                                                         | 0000 0000                                 | uuuu uuuu                                    |
| PRODH   | 19h   | 0000 0000                                                         | 0000 0000                                 | uuuu uuuu                                    |

#### Обозначение:

u = не изменяется, x = неизвестно, - = не реализовано, читается как «0»,

q = значение зависит от условия.

#### Примечание:

- 1. Один бит или более в INTSTA, PIR1, PIR2 будет изменен (чтобы произошел выход).
- 2. Когда выход из режима SLEEP происходит по прерыванию и бит GLINTD сброшен, PC загружается вектором прерывания.

См. Таблица 4 для значений по сбросу в особых условиях.

- 3. Это значение, которое будет в триггере-защелке порта вывода.
- 4. При любом типе сброса устройства эти выводы конфигурируются как входы.

#### Сброс по снижению напряжения питания

Микроконтроллеры имеют на кристалле схему сброса по снижению напряжения питания. Эта схема переводит микроконтроллер в режим сброса, когда напряжение питания опускается ниже установленного уровня, что гарантирует

прекращение выполнения программ пап выходе напряжения питания за установленные нормы. Прежде чем использовать схему сброса по снижению напряжения питания, проверьте электрические характеристики, удостовериться в том, что она отвечает вашим требованиям. Включение или выключение схемы сброса производится битом BODEN в слове конфигурации.

Работа схема сброса: если напряжение питания опускается ниже Ubor (типовое произойдет сброс значение B), по снижению напряжения питания. 4.0 Микроконтроллер находится в состоянии сброса, пока напряжение питания не поднимется выше U<sub>bor</sub>. Затем включаются таймер включения питания и таймер запуска генератора (для режимов LP и XT). Это удерживает микроконтроллер в состоянии сброса время, равное сумме 96 мс и 1024\*T<sub>C</sub>. Если напряжение питания опускается ниже Ubor во время работы таймера включения питания, микроконтроллер возвращается в состояние сброса и таймеры инициализируются заново. После подъема питания, таймеры начнут отсчёт временной задержки. На Рис. 10 показаны типовые ситуации сброса.

В некоторых приложениях параметры внутренней схемы сброса по снижению питания не удовлетворяют требованиям. В этом случае должна быть применена внешняя схема сброса по снижению напряжения питания.



Рис. 10 Сброс по снижению напряжения питания

### Прерывания

Микроконтроллеры имеют 17 источников прерывания:

- Внешнее прерывание от вывода PA0/INT.
- Переполнение таймера TMR0.
- Переполнение таймера TMR1.
- Переполнение таймера ТМR2.
- Событие схемы захвата 1.
- Событие схемы захвата 2.
- Буфер передатчика USART пуст.
- Буфер приемника USART заполнен.
- Прерывания от модуля CAN.
- Прерывания от модуля EERPOM.
- Прерывания от модуля АЦП.
- Изменение сигнала на выводе PA1/T0CLK.

Прерываниями управляют шесть регистров: CPUSTA, INTSTA, PIE1, PIR1, PIE2. PIR2.

Регистр CPUSTA содержит бит глобального запрещения прерываний GLINTD (Global Interrupt Disable). Если этот бит установлен, все прерывания запрещены. Этот бит является частью функциональных возможностей ядра микроконтроллера и описывается в разделе «Обработка прерываний».

Когда происходит прерывание, бит GLINTD автоматически устанавливается для запрета дальнейших прерываний, адрес возврата записывается в стек, а в РС загружается адрес вектора прерываний. Существует 4 вектора прерываний. Каждый адрес вектора прерываний предназначен для определенного источника прерываний (кроме периферийных прерываний, у которых один и тот же адрес). Эти источники следующие:

- Внешнее прерывание от вывода PA0/INT.
- Переполнение таймера TMR0.
- Изменение сигнала на выводе PA1/T0CLK.
- Любое периферийное прерывание.

Когда выполнение команд переходит по одному из этих адресов вектора прерывания (за исключением периферийных прерываний), бит флага запроса прерываний автоматически сбрасывается. Переход по адресу вектора периферийного прерывания автоматически не сбрасывает флаг запроса от источника прерывания. В программе обработки периферийных прерываний (Interrupt Service Routine) источник прерывания можно идентифицировать проверкой флагов запроса прерываний. Флаг запроса прерывания должен быть сброшен в программе перед разрешением прерываний, чтобы предотвратить повторный переход на обработку прерываний.

Когда выполняется условие прерывания, индивидуальные флаги запросов прерываний устанавливаются независимо от состояния бита GLINTD и соответствующих битов маски.

При внешнем прерывании происходит задержка прерывания. Для команд, выполняющихся за два машинных цикла, задержка длиннее на один машинный цикл.

Возврат из программы обработки прерываний производится по команде RETFIE. При выполнении команды происходит восстановление программного счетчика (PC) из стека и сбрасывается бит GLINTD (чтобы разрешить прерывания).

### Регистр состояния прерываний (INTSTA)

Регистр INTSTA содержит флаги запроса прерываний и биты разрешений для не периферийных прерываний. Бит PEIF (флаг запроса периферийных прерываний) только читается, и объединяет по «ИЛИ» все не замаскированные флаги запросов периферийных прерываний в регистрах PIR (регистры 5-4 и 5-5).

Биты флагов запросов прерываний устанавливаются по заданным условиям, даже если соответствующий бит разрешения прерывания сброшен (прерывание запрещено), или бит GLINTD установлен (все прерывания запрещены).

Следует с осторожностью сбрасывать любой разрешающий бит регистра INTSTA, когда прерывания разрешены (бит GLINTD сброшен). Если какие-либо флаги запроса прерывания (T0IF, INTF, T0CKIF, или PEIF) устанавливаются в том же машинном цикле, в котором соответствующие биты разрешения прерывания сбрасываются, устройство переходит по адресу сброса (0х00). Прежде, чем запретить какое-либо прерывание, сбросом разрешающего бита регистра INTSTA, необходимо предварительно установить бит GLINTD, т.е. запретить все прерывания.



Рис. 11 Структурная схема логики прерываний

### Регистр состояния прерываний

# **Таблица 6** INTSTA.ADR = 0x07, Банк доступа BANK = UNBANKED

| Номер                         | 7    | 6      | 5    | 4    | 3    | 2          | 1    | 0    |
|-------------------------------|------|--------|------|------|------|------------|------|------|
| Доступ*                       | RO   | R/W    | R/W  | R/W  | R/W  | R/W        | R/W  | R/W  |
| Значение<br>после<br>сброса** | 0    | 0      | 0    | 0    | 0    | 0          | 0    | 0    |
|                               | PEIF | T0CKIF | T0IF | INTF | PEIE | T0<br>CKIE | T0IE | INTE |

\*

R/W - бит доступен на чтение и запись;

RO - бит доступен только на чтение;

- бит физически не реализован или зарезервирован.

### Таблица 7

| Nº | Функциональное<br>имя бита | Расшифровка функционального имени бита, краткое описание назначения и принимаемых значений                                                                                                                                                                                                                                                                                   |
|----|----------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 7  | PEIF                       | Флаг запроса периферийного прерывания. Этот бит является объединением по «ИЛИ» всех флагов запросов периферийных прерываний логически умноженных по «И» на соответствующие биты разрешения прерываний. Логика прерываний направляет выполнение программы по адресу 20h. 1 = есть не обработанное периферийное прерывание; 0 = нет не обработанного периферийного прерывания. |
| 6  | TOCKIF                     | Флаг внешнего запроса прерывания от вывода PA1/T0CLK. Сбрасывается программно программой обработки прерывания. Адрес вектора 18h.  1 = на выводе PA1/T0CLK обнаружен заданный фронт сигнала;  0 = на выводе PA1/T0CLK не обнаружен заданный фронт сигнала.                                                                                                                   |
| 5  | TOIF                       | Флаг запроса прерывания по переполнению таймера  0. Сбрасывается программно программой обработки прерывания. Адрес вектора 10h.  1 = таймер TMR0 переполнен;  0 = таймер TMR0 не переполнен.                                                                                                                                                                                 |
| 4  | INTF                       | Флаг внешнего запроса прерывания от вывода PA0/INT. Сбрасывается программно программой обработки прерывания. Адрес вектора 08h.  1 = на выводе PA0/INT обнаружен заданный фронт сигнала;                                                                                                                                                                                     |

|   |        | 0 = на выводе PA0/INT не обнаружен заданный фронт  |
|---|--------|----------------------------------------------------|
|   |        | сигнала.                                           |
| 3 | PEIE   | Бит разрешение периферийных прерываний.            |
|   |        | Этот бит действует, как бит глобального разрешения |
|   |        | периферийных прерываний, чьи соответствующие       |
|   |        | биты разрешения прерываний также установлены.      |
|   |        | 1 = периферийные прерывания разрешены;             |
|   |        | 0 = периферийные прерывания запрещены.             |
| 2 | T0CKIE | Бит разрешения внешнего прерывания от вывода       |
|   |        | PA1/T0CLK.                                         |
|   |        | 1 = прерывание разрешено;                          |
|   |        | 0 = прерывание запрещено.                          |
| 1 | TOIE   | Бит разрешения прерывания по переполнению          |
|   |        | таймера 0.                                         |
|   |        | 1 = прерывание разрешено;                          |
|   |        | 0 = прерывание запрещено.                          |
| 0 | INTE   | Бит разрешения внешнего прерывания на выводе       |
|   |        | PA0/INT.                                           |
|   |        | 1 = прерывание разрешено;                          |
|   |        | 0 = прерывание запрещено.                          |

# Регистры разрешения периферийных прерываний PIE1 и PIE2

**Таблица 8** PIE1. ADR = 0x11, Банк доступа BANK = 0x05

|                               |              |       |      |      |        | ,      |       |       |
|-------------------------------|--------------|-------|------|------|--------|--------|-------|-------|
| Номер                         | 7            | 6     | 5    | 4    | 3      | 2      | 1     | 0     |
| Доступ*                       | R/W          | R/W   | R/W  | R/W  | R/W    | R/W    | R/W   | R/W   |
| Значение<br>после<br>сброса** | 0            | 0     | 0    | 0    | 0      | 0      | 0     | 0     |
|                               | EEPRO<br>MIE | ADCIE | T2IE | T1IE | CAP2IE | CAP1IE | TX1IE | RC1IE |

\*

R/W - бит доступен на чтение и запись;

RO - бит доступен только на чтение;

- бит физически не реализован или зарезервирован.

### Таблица 9

| Nº | Функциональное<br>имя бита | Расшифровка функционального имени бита, краткое описание назначения и принимаемых значений |
|----|----------------------------|--------------------------------------------------------------------------------------------|
| 7  | EEPROMIE                   | Бит разрешения прерывания от EEPROM.                                                       |
|    |                            | 1 = прерывание разрешено;                                                                  |
|    |                            | 0 = прерывание запрещено.                                                                  |
| 6  | ADCIE                      | Бит разрешения прерывания от АЦП.                                                          |
|    |                            | 1 = прерывание разрешено;                                                                  |
|    |                            | 0 = прерывание запрещено.                                                                  |

| 5 | T2IE   | Бит разрешения прерывания от Таймера 2.         |
|---|--------|-------------------------------------------------|
|   |        | 1 = прерывание разрешено;                       |
|   |        | 0 = прерывание запрещено.                       |
| 4 | T1IE   | Бит разрешения прерывания от Таймера 1.         |
|   |        | 1 = прерывание разрешено;                       |
|   |        | 0 = прерывание запрещено.                       |
| 3 | CAP2IE | Бит разрешения прерывания от схемы захвата 2.   |
| 2 | CAP1IE | Бит разрешения прерывания от схемы захвата 1.   |
| 1 | TXIE   | Бит разрешения прерывания от передатчика USART  |
|   |        | (буфер передатчика пуст).                       |
|   |        | 1 = прерывание разрешено;                       |
|   |        | 0 = прерывание запрещено.                       |
| 0 | RCIE   | Бит разрешения прерывания от приемника USART (в |
|   |        | буфере приемника есть данные).                  |
|   |        | 1 = прерывание разрешено;                       |
|   |        | 0 = прерывание запрещено.                       |

#### Примечание

**Таблица 10** PIE2. ADR = 0x13, Банк доступа BANK = 0x05

| Номер                         | 7 | 6 | 5     | 4     | 3     | 2     | 1     | 0     |
|-------------------------------|---|---|-------|-------|-------|-------|-------|-------|
| Доступ*                       | J | J | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   |
| Значение<br>после<br>сброса** | 0 | 0 | 0     | 0     | 0     | 0     | 0     | 0     |
|                               |   | - | CANB5 | CANB4 | CANB3 | CANB2 | CANB1 | CANB0 |
|                               |   |   | ΙE    | IE    | ΙE    | IE    | ΙE    | IE    |

R/W - бит доступен на чтение и запись;

RO - бит доступен только на чтение;

- бит физически не реализован или зарезервирован.

#### Таблица 11

| Nº | Функциональное<br>имя бита | Расшифровка функционального имени бита, краткое описание назначения и принимаемых значений |  |  |  |  |
|----|----------------------------|--------------------------------------------------------------------------------------------|--|--|--|--|
| 76 | -                          | Зарезервировано                                                                            |  |  |  |  |
| 50 | CANBxIE                    | Разрешение прерывания от события буфера х контроллера CAN 1 = прерывание разрешено         |  |  |  |  |
|    |                            | 0 = прерывание не разрешено                                                                |  |  |  |  |

# Регистры запроса периферийных прерываний PIR1 и PIR2

<sup>\*</sup> Кроме данного бита в регистрах контроллера есть флаги разрешения прерываний для различных событий в контроллере.

Эти регистры содержат индивидуальные флаги запросов периферийных прерываний.

#### Примечание:

Флаги запроса прерываний устанавливаются при возникновении условий прерываний, вне зависимости от состояния флага общего запрета прерываний GLINTD и соответствующих флагов разрешения периферийных прерываний. Перед разрешением прерывания, пользователь должен сбросить флаги запросов прерываний, чтобы программа не перешла незамедлительно к подпрограмме обработки периферийных прерываний.

**Таблица 12** PIR1. ADR = 0x10, Банк доступа BANK = 0x05

| Номер                         | 7            | 6     | 5    | 4    | 3      | 2      | 1    | 0    |
|-------------------------------|--------------|-------|------|------|--------|--------|------|------|
| Доступ*                       | R/W          | R/W   | R/W  | R/W  | R/W    | R/W    | RO   | RO   |
| Значение<br>после<br>сброса** | 0            | 0     | 0    | 0    | 0      | 0      | 1    | 0    |
|                               | EEPRO<br>MIF | ADCIF | T2IF | T1IF | CAP2IF | CAP1IF | TXIF | RCIF |

\*

R/W - бит доступен на чтение и запись;

RO - бит доступен только на чтение;

U - бит физически не реализован или зарезервирован.

Таблица 13

| Nº | Функциональное<br>имя бита | Расшифровка функционального имени бита, краткое описание назначения и принимаемых значений |
|----|----------------------------|--------------------------------------------------------------------------------------------|
| 7  | EEPROMIF                   | Флаг прерывания от EEPROM                                                                  |
|    |                            | 1 = есть прерывание                                                                        |
|    |                            | 0 = нет прерывания                                                                         |
| 6  | ADCIF                      | Флаг прерывания от АЦП                                                                     |
|    |                            | 1 = есть прерывание                                                                        |
|    |                            | 0 = нет прерывания                                                                         |
| 5  | T2IF                       | Флаг прерывания от Таймера 2                                                               |
|    |                            | 1 = есть прерывание                                                                        |
|    |                            | 0 = нет прерывания                                                                         |
| 4  | T1IF                       | Флаг прерывания от Таймера 1                                                               |
|    |                            | 1 = есть прерывание                                                                        |
|    |                            | 0 = нет прерывания                                                                         |
| 3  | CAP2IF                     | Флаг прерывания от схемы захвата 2                                                         |
|    |                            | 1 = есть прерывание                                                                        |
|    |                            | 0 = нет прерывания                                                                         |
| 2  | CAP1IF                     | Флаг прерывания от схемы захвата 1                                                         |
|    |                            | 1 = есть прерывание                                                                        |
|    |                            | 0 = нет прерывания                                                                         |
| 1  | TXIF                       | Флаг запроса прерывания от передатчика USART.                                              |
|    |                            | Флаг устанавливается и сбрасывается аппаратно,                                             |
|    |                            | доступен только для чтения.                                                                |

|   |      | 1 = буфер передатчика USART пуст;                  |
|---|------|----------------------------------------------------|
|   |      | 0 = буфер передатчика USART заполнен.              |
| 0 | RCIF | Флаг запроса прерывания от приемника USART. Флаг   |
|   |      | устанавливается и сбрасывается аппаратно, доступен |
|   |      | только для чтения.                                 |
|   |      | 1 = в буфере приемника USART есть данные;          |
|   |      | 0 = буфер приемника USART пуст.                    |

#### Таблица 14

PIR2. ADR = 0x12, Банк доступа BANK = 0x05

| Номер                         | 7 | 6 | 5     | 4     | 3     | 2     | 1     | 0     |
|-------------------------------|---|---|-------|-------|-------|-------|-------|-------|
| Доступ*                       | U | U | RO    | RO    | RO    | RO    | RO    | RO    |
| Значение<br>после<br>сброса** | 0 | 0 | 0     | 0     | 0     | 0     | 0     | 0     |
|                               |   | - | CANB5 | CANB4 | CANB3 | CANB2 | CANB1 | CANB0 |
|                               |   |   | IF    | IF    | IF    | IF    | IF    | IF    |

\*

R/W - бит доступен на чтение и запись;

RO - бит доступен только на чтение;

U - бит физически не реализован или зарезервирован.

#### Таблица 15

| Nº | Функциональное<br>имя бита | Расшифровка функционального имени бита, краткое описание назначения и принимаемых значений |  |  |  |  |
|----|----------------------------|--------------------------------------------------------------------------------------------|--|--|--|--|
| 76 | -                          | Зарезервировано                                                                            |  |  |  |  |
| 50 | CANBxIF                    | Флаг запроса прерывания от буфера х контроллера<br>CAN                                     |  |  |  |  |
|    |                            | 1 = есть прерывание                                                                        |  |  |  |  |
|    |                            | 0 = нет прерывания                                                                         |  |  |  |  |

Флаг CANBxIF доступен только по чтению и объеденяет по логическому «ИЛИ» все не замаскирвоанные флаги запросов прерывания (RXFULL, TXBIF, BITERR, ACKERR и TXLARB) от соответсвующиего буфера CAN контроллера.

Флаг RXFULL (регистр CAN\_RXCS) взводится аппаратно при успешном приеме сообщения, флаг очищается программно.

Флаг TXBIF (регистр CAN\_TXCS) взводится аппаратно при успешной передаче сообщения, флаг очищается программно.

Флаг BITERR (регистр CAN\_RXCS) взводится аппаратно при возникновении несоответствия передаваемой информации и состояния шины, флаг очищается программно.

Флаг ACKERR (регистр CAN\_TXCS) взводится аппаратно при возникновении ошибки подтверждения приема информации (нет ни одного ACK от других узлов сети), флаг очищается программно.

Флаг TXLARB (регистр CAN\_TXCS) взводится аппаратно при возникновении потери арбитража при передче, т.е. одновременно начал передачу более приоритеьтный узел, флаг очищается программно. Данное событие не является ошибкой.

**Таблица 16** DBL. ADR = 0x11, Банк доступа BANK = 0x06

| Номер                         | 7   | 6   | 5   | 4   | 3   | 2   | 1   | 0   |
|-------------------------------|-----|-----|-----|-----|-----|-----|-----|-----|
| Доступ*                       | R/W |
| Значение<br>после<br>сброса** | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 0   |
|                               | DB7 | DB6 | DB5 | DB4 | DB3 | DB2 | DB1 | DB0 |

\*

R/W - бит доступен на чтение и запись;

RO - бит доступен только на чтение;

- бит физически не реализован или зарезервирован.

Таблица 17

| N | <b>1</b> 0 | Функциональное<br>имя бита | Расшифровка функционального имени бита, краткое описание назначения и принимаемых значений |  |  |  |  |  |
|---|------------|----------------------------|--------------------------------------------------------------------------------------------|--|--|--|--|--|
| 7 |            | DB<7:0>                    | Адрес точки остановки и перехода в программу<br>отладчик                                   |  |  |  |  |  |

### Таблица 18

DBH. ADR = 0x10, Банк доступа BANK = 0x06

| Номер                         | 7    | 6    | 5    | 4    | 3    | 2    | 1   | 0   |
|-------------------------------|------|------|------|------|------|------|-----|-----|
| Доступ*                       | R/W  | R/W  | R/W  | R/W  | R/W  | R/W  | R/W | R/W |
| Значение<br>после<br>сброса** | 0    | 0    | 0    | 0    | 0    | 0    | 0   | 0   |
|                               | DB15 | DB14 | DB13 | DB12 | DB11 | DB10 | DB9 | DB8 |

\_

R/W - бит доступен на чтение и запись;

RO - бит доступен только на чтение;

- бит физически не реализован или зарезервирован.

Таблица 19

| Nº | Функциональное<br>имя бита | Расшифровка функционального имени бита, краткое описание назначения и принимаемых значений |       |           |   |          |   |           |
|----|----------------------------|--------------------------------------------------------------------------------------------|-------|-----------|---|----------|---|-----------|
| 7  | DB<15:9>                   | Адрес                                                                                      | точки | остановки | И | перехода | В | программу |
|    |                            | отладч                                                                                     | ИК    |           |   |          |   |           |

# Обработка прерываний

Бит глобального запрещения прерываний GLINTD(CPUSTA<4>) разрешает все немаскированные прерывания (если сброшен), или запрещает все прерывания (если установлен). Индивидуальные прерывания запрещены через соответствующий бит разрешения в регистре INTSTA. Для запрета периферийных прерываний необходимо, чтобы был сброшен бит глобального разрешения периферийных прерываний РЕІЕ или сброшен бит разрешения соответствующего периферийного прерывания. Запрещение периферийных прерываний через бит глобального разрешения периферийных прерываний, запрещает все периферийные прерывания. Бит GLINTD устанавливается при сбросе микроконтроллера (прерывания запрещены).

Команда RETFIE сбрасывает бит GLINTD для разрешения прерываний и загружает счетчик команд значением из вершины стека. Когда происходит прерывание, бит GLINTD автоматически устанавливается для запрета дальнейших прерываний, адрес возврата записывается в стек и счетчик команд загружается адресом вектора прерывания. Существует 4 вектора прерывания, что способствует сокращению задержки при обработке прерываний.

Вектор периферийных прерываний имеет множество источников прерываний. В программе обслуживания периферийного прерывания, источник прерывания можно определить проверкой флагов запроса прерывания. Флаги запросов периферийных прерываний должны быть сброшены в программе перед разрешением прерываний, чтобы избежать повторного вызова.

Микроконтроллер 1886BE5У имеет 5 векторов прерываний. Адреса векторов и их приоритеты показаны в Таблица 20. Если происходит запрос двух прерываний одновременно, прерывание с большим приоритетом будет обслуживаться в первую очередь. Это означает, что адрес вектора именно этого прерывания будет загружен в счетчик команд (PC).

Таблица 20 Приоритеты и адреса векторов прерываний

| Адрес | Вектор                                      | Приоритет         |
|-------|---------------------------------------------|-------------------|
| 0008h | Внешнее прерывание на выводе PA0/INT (INTF) | 1 (самый высокий) |
| 0010h | Прерывание по переполнению TMR0 (T0IF)      | 2                 |
| 0018h | Внешнее прерывание на PA1/T0CLK (T0CKIF)    | 3                 |
| 0020h | Периферийные прерывания (PEIF)              | 4 (самый низкий)  |
| 0FE0h | Прерывание отладчика по совпадению PC=DB    | -                 |

#### Примечание:

- 1. Индивидуальные флаги запроса прерывания устанавливаются независимо от состояния соответствующего маскирующего бита или бита GLINTD.
- 2. Прежде, чем запретить какое-либо прерывание, сбросом разрешающего бита регистра INTSTA, бит GLINTD должен быть установлен (общий запрет прерываний).
- 3. GLINTD не запрещает прерывания отладчика

#### Прерывание от вывода PA0/INT

Внешнее прерывание от вывода PA0/INT происходит либо по переднему фронту сигнала, если бит INTEDG (T0STA<7>) установлен, либо по заднему фронту, если бит INTEDG сброшен. Когда активный фронт сигнала появляется на входе PA0/INT, бит INTF (INTSTA<4>) устанавливается. Это прерывание может быть

запрещено сбросом бита INTE (INTSTA<0>). Прерывание на выводе INT может выводить микроконтроллер из режима SLEEP. Смотрите раздел описания режима SLEEP.

### Прерывание от вывода PA1/T0CLK

Внешнее прерывание от вывода PA1/T0CLK происходит либо по переднему фронту сигнала, если бит T0SE (T0STA<6>) установлен, либо по заднему фронту, если бит T0SE сброшен. Когда активный фронт сигнала появляется на выводе PA1/T0CLK, бит T0CKIF (INTSTA<6>) устанавливается. Прерывание может быть запрещено сбросом бита T0CKIE (INTSTA<2>). Прерывание T0CLK может выводить микроконтроллер из режима SLEEP. Смотрите раздел описания режима SLEEP.

### Периферийные прерывания

Установленный флаг запроса периферийных прерываний PEIF показывает, что произошло, по крайней мере, одно периферийное прерывание. Бит PEIF только для чтения и является объединением по «ИЛИ» всех флагов запросов периферийных прерываний, логически умноженных по «И» на соответствующие биты разрешения прерываний в регистрах PIE. Некоторые периферийные прерывания могут выводить микроконтроллер из режима SLEEP. Смотрите раздел описания режима SLEEP.

### Прерывания режима отладки

При работе микроконтроллера в режиме отладки (бит DBGEN конфигурационных битов установлен) при совпадении значения регистра PC со значением записанным в регистры DBL (младшая часть) и DBH (старшая часть) происходит прерывание и переход по адресу 0x0fe0 где должна быть расположена программа обрабочика прерываний отладки.

### Сохранение регистров при прерывании

Во время прерывания, в стеке сохраняется только значение РС для возврата. Сохранение других регистров необходимо реализовать программно.

В Пример 1 показано сохранение и восстановление информации в подпрограмме обработки прерывания. Этот пример приведен для простой схемы прерываний, где не может произойти вложенности прерываний. Содержимое регистров сохраняется в области GPR вне банков.

В Пример 2 показано сохранение и восстановление информации для случая когда требуется вложение прерываний. В приведенном примере может выполняться максимум до 6 уровней вложения прерываний. BSR хранится в области GPR вне банков, в то время как другие регистры будут храниться в определенном банке. Таким образом, эта программа может осуществить 6 записей блоков со значениями сохраняемых регистров. Для работы программа требует выделенного регистра косвенной адресации FSR0.

Сегменты кода PUSH и POP (запись в стек и чтение стека) могут быть либо в каждой подпрограмме обработки прерывания, либо могут быть вызываемыми подпрограммами. В зависимости от конкретного приложения, также может потребоваться сохранение и других регистров.



Рис. 1 Временная диаграмма обработки прерываний от выводов INT или T0CKI

#### Пример 1

Сохранение регистров при прерывании (простой вариант)

```
; Адреса, которые используются для хранения значений регистров находятся во
; внутренней памяти данных. Диапазон адресов 1Ah – 1Fh (вне банков).
; При помощи команды MOVFP может быть сохранено и восстановлено до 6
ячеек.
; Эта команда не влияет на биты состояний и не нарушает значение регистра
WREG.
UNBANK1
           EQU 0x01A; адрес для сохранения первой ячейки
           EQU 0x01B; адрес для сохранения второй ячейки
UNBANK2
           EQU 0x01C; адрес для сохранения третьей ячейки
UNBANK3
           EQU 0x01D; адрес для сохранения четвертой ячейки
UNBANK4
UNBANK5
           EQU 0x01E; адрес для сохранения пятой ячейки
                      ; (метка не используется в программе)
UNBANK6
           EQU 0x01F; адрес для сохранения шестой ячейки
                      ; (метка не используется в программе)
                                       Адрес вектора прерывания
PUSH MOVFP
                ALUSTA, UNBANK1
                                       Запись в стек значения ALUSTA
                BSR, UNBANK2
                                       Запись в стек значения BSR
     MOVFP
                WREG. UNBANK3
     MOVFP
                                       Запись в стек значения WREG
                PCLATH, UNBANK4
     MOVFP
                                       Запись в стек значения PCLATH
     Код программы обработки прерывания
POP
     MOVFP
                UNBANK4, PCLATH
                                       Восстановление значения PCLATH
     MOVFP
                UNBANK3, WREG
                                       Восстановление значения WREG
     MOVFP
                UNBANK2, BSR
                                       Восстановление значения BSR
                UNBANK1, ALUSTA
     MOVFP
                                       Восстановление значения ALUSTA
```

RETFIE ; Возврат из прерывания (разрешает прерывания)

#### Пример 2

Сохранение регистров при прерывании (вариант с поддержкой вложенных прерываний)

```
; Адреса, которые используются для хранения значений регистров находятся во
  внутренней памяти данных. Для сохранения значений регистра BSR
используется
; область данных с адресами 1Ah - 1Fh (вне банков). Таким образом может быть
; сохранено до 6 блоков значений регистров. Программа использует регистр FSR0
; (и биты его управления FS1 и FS0 в регистре ALUSTA).
Nobank FSR
                     EQU 0x40
Bank FSR
                EQU 0x41
ALU Temp
               EQU 0x42
WREG_TEMP
               EQU 0x43
BSR S1
               EQU 0x01A; адрес первой ячейки для сохранения BSR
BSR S2
               EQU 0x01B; 0x1Ah-0x1Fh - адреса ячеек для сохранения BSR
BSR S3
               EQU 0x01C
BSR S4
               EQU 0x01D
BSR S5
               EQU 0x01E
BSR S6
               EQU 0x01F
; Инициализация
     CALL CLEAR RAM
                          ; Очистка ОЗУ данных
INIT POINTERS
                          ; подготовка параметров для процедур РОР и
PUSH
                BSR, F
     CLRF
                                     ; установка банков в 0
                ALUSTA, F
                                ; переключение FSR0 в режим
     CLRF
     BSF
                ALUSTA, FS1
                                ; автоинкрементирования
     CLRF
                                ; сброс WREG
                WREG, F
                BSR S1
                                ; загрузка FSR0 значением первого адреса
     MOVLW
для
     MOVWF
                FSR0
                                ; сохранения BSR
                Nobank FSR
     MOVWF
     MOVLW
                0x20
     MOVWF
                Bank FSR
     Код Вашей программы
                                ; Адрес вектора прерывания
PUSH BSF
                                ; FSR0 - режим автоинкрементирования
                ALUSTA, FS0
                ALUSTA, FS1
     BCF
     MOVFP
                BSR, INDF0
                                ; сохранение регистра BSR
                                 установка банка 0 для периферийных
     CLRF
                BSR, F
```

```
регистров и
                           ; ОЗУ данных
     MOVPF
                ALUSTA, ALU_Temp
     MOVPF
                FSR0, Nobank FSR
                                                                    FSR.
                                          сохранение
                                                        значения
используемого
                                 ; для сохранения BSR
                WREG, WREG TEMP
     MOVPF
                Bank FSR, FSR0
     MOVFP
                                                                    FSR.
                                     восстановление
                                                       значения
используемого
                                 ; для сохранения других значений
     MOVFP
                ALU Temp, INDF0; запись в стек значения ALUSTA
     MOVFP
                WREG TEMP, INDF0
                                      ; запись в стек значения WREG
     MOVFP
                PCLATH, INDF0
                                 ; запись в стек значения PCLATH
     MOVPF
                FSR0, Bank FSR
                                ; сохранение значения FSR, используемого
                                 ; для сохранения других значений
     MOVFP
                                         восстановление
                Nobank FSR. FSR0
                                                         значения
                                                                    FSR.
используемого
                                 ; для сохранения BSR
     Код программы обработки прерывания
POP CLRF
                ALUSTA, F ; FSR0 - режим автодекрементирования
                                     восстановление
                                                                    FSR,
     MOVFP
                Bank FSR, FSR0 ;
                                                       значения
используемого
                                 ; для сохранения других значений
     DECF
                FSR0, F
                                ; чтение значения PCLATH
     MOVFP
                INDF0, PCLATH
     MOVFP
                INDF0, WREG
                                 ; чтение значение WREG
                                 ; FSR0 - режим без изменения значения
                ALUSTA, FS1
     BSF
регистра
     MOVPF
                INDF0, ALU Temp; чтение значения ALUSTA
                FSR0, Bank_FSR ; сохранение значения FSR, используемого
     MOVPF
                                 ; для сохранения других значений
     DECF
                Nobank FSR, F
                Nobank FSR, FSR0
     MOVFP
                                                                    FSR.
                                         восстановление
                                                         значения
используемого
                                ; для сохранения BSR
     MOVFP
                ALU_Temp, ALUSTA
                INDF0, BSR
     MOVFP
     RETFIE
                ; возврат из прерывания (разрешает прерывания)
```

## Организация памяти

В микроконтроллере есть два блока памяти: память программ и память данных. Каждый блок имеет свою собственную шину, так что доступ к каждому блоку возможен во время одного и того же цикла генератора.

Память данных делится на RAM общего назначения и регистры специальных функций (SFRs). Функционирование SFR-регистров, которые управляют ядром микроконтроллера, описываются в этой главе. SFR-регистры, используемые для управления модулями периферии, описываются в разделах, посвященным этим конкретным модулям периферии.



Рис. 12 Карта памяти программ и стека

#### Память программ

Микроконтроллеры имеют 16-ти битный счетчик команд, способный адресовать область памяти программ размером 64К х 16 бит. Вектор «сброса» имеет адрес 0000h, вектора прерывания находятся по адресам 0008h, 0010h, 0018h и 0020h (см. Рис. **3**12).

Объем внутренней памяти программ составляет 4К х 16 бит. Память перепрограммируемая EEPROM. Микроконтроллер может функционировать в одной из 2 возможных конфигураций памяти программ. Конфигурация выбирается битами конфигурации. Возможны следующие режимы: микроконтроллер и защищенный микроконтроллер.

Режимы «микроконтроллера» и «защищенного микроконтроллера» обеспечивают доступ только к внутренней памяти программ. Любая попытка доступа по адресам над памятью программ приводит к чтению не известного значения. Режим защищенного микроконтроллера еще имеет функцию защиты кода.



Рис. 13 Распределение памяти в различных режимах

#### Память данных

Память данных разделена на 2 области. Первая – это область регистров общего назначения (GPR), и вторая – это область регистров специальных функций (SFR). SFR-регистры контролируют и обеспечивают режимы функционирования прибора.

Память данных разделена на банки, так организованы обе области. Область GPR сгруппирована в банки для того, чтобы получить объем памяти более 232 байт.

Организация банками требует использования управляющих битов для выбора банка. Эти управляющие биты находятся в регистре выбора банков BSR. Если произведен доступ к области вне банков, значение регистра BSR игнорируется.

Таблица 21 показывает организацию карты памяти данных.

Команды MOVPF и MOVFP обеспечивают перенос значений данных из области периферии («Р») в любое место в области регистров («F») и наоборот. «Р» – диапазон определен адресами от 00h до 1Fh, диапазон «F» – от 00h до FFh. Диапазон «Р» имеет 6 регистров, которые могут быть использованы как регистры общего назначения. Это может быть удобно для некоторых применений, где переменные необходимо скопировать в другие ячейки в ОЗУ общего назначения, (такие как запоминание информации о статусе во время прерывания).

Ко всей памяти данных можно обращаться используя либо прямой доступ, либо косвенный (используя регистры указателя адреса FSR0 и FSR1). Косвенная адресация использует соответствующие управляющие биты BSR-регистра для доступа в области памяти данных, организованные в банки. BSR-регистр подробно рассматривается в разделе «Регистр выбора банка (BSR)».

## Регистры общего назначения (GPR)

Микроконтроллеры имеют область регистров общего назначения (ОЗУ) объемом 902 байта. Эти регистры 8-ми битные. ОЗУ разбито на банки. Для облегчения переключение между этими банками существует команда «MOVLR bank». Регистр GPR не изменяется при всех типах сбросов.

## Регистры специального назначения (SFR)

Регистры специального назначения (SFR) используются процессором и периферийными устройствами для управления работой прибора (см. Таблица 21). Эти регистры представляют собой статическое ОЗУ.

Регистры SFR могут быть разделены на 2 группы, те, которые связаны с функцией «ядра», и те, которые связаны с функциями периферии. Те регистры, которые связаны с «ядром», описываются ниже, а те, которые связаны с функциями периферии, описываются в соответствующем разделе для каждого модуля периферии. Регистры периферии организованы в банки, регистры «ядра» представляют собой область, не организованную в банки. Для облегчения переключения между периферийными банками используется команда «МОVLB bank».

Таблица 21

| Адрес |              | Не зависит от номера адресуемого банка.                                |               |        |                   |         |        |               |              |             |         |         |  |
|-------|--------------|------------------------------------------------------------------------|---------------|--------|-------------------|---------|--------|---------------|--------------|-------------|---------|---------|--|
| 00h   |              |                                                                        |               |        |                   | IND     | F0     |               |              |             |         |         |  |
| 01h   |              |                                                                        |               |        |                   | FSF     | ₹0     |               |              |             |         |         |  |
| 02h   |              |                                                                        |               |        |                   | PC      | :L     |               |              |             |         |         |  |
| 03h   |              |                                                                        |               |        |                   | PCLA    | ATH .  |               |              |             |         |         |  |
| 04h   |              | ALUSTA                                                                 |               |        |                   |         |        |               |              |             |         |         |  |
| 05h   |              | TOSTA                                                                  |               |        |                   |         |        |               |              |             |         |         |  |
| 06h   |              |                                                                        |               |        |                   | CPU     | STA    |               |              |             |         |         |  |
| 07h   |              |                                                                        |               |        |                   | INTS    | STA    |               |              |             |         |         |  |
| 08h   |              |                                                                        |               |        |                   | IND     | F1     |               |              |             |         |         |  |
| 09h   |              |                                                                        |               |        |                   | FSF     | R1     |               |              |             |         |         |  |
| 0Ah   |              |                                                                        |               |        |                   | WRI     | ΞG     |               |              |             |         |         |  |
| 0Bh   |              |                                                                        |               |        |                   | TMF     | ROL    |               |              |             |         |         |  |
| 0Ch   |              |                                                                        |               |        |                   | TMR     | :0H    |               |              |             |         |         |  |
| 0Dh   |              | TBLPTRL                                                                |               |        |                   |         |        |               |              |             |         |         |  |
| 0Eh   |              |                                                                        |               |        |                   | TBLP    | TRH    |               |              |             |         |         |  |
| 0Fh   |              | BSR                                                                    |               |        |                   |         |        |               |              |             |         |         |  |
|       | Банк 0       | Банк 1                                                                 | Банк 2        | Банк 3 | Банк 4            | Банк 5  | Банк 6 | Банк 7        | Банк 8       | Банк 9      | Банк 14 | Банк 15 |  |
| 10h   | -            | DDRA                                                                   | TMR1          | PW1DCL | CAN_MASK<br>11_21 | PIR1    | DBH    | CAN_<br>CNTR  | CAN_<br>RXCS | CAN_<br>DB0 | -       | -       |  |
| 11h   | LIN_<br>CNTR | PORTA                                                                  | -             | PW2DCL | CAN_MASK<br>12 22 | PIE1    | DBL    | CAN_<br>STAT  | CAN_<br>TXCS | CAN_<br>DB1 | EECONL  | -       |  |
| 12h   | LIN_BRG      | DDRC                                                                   | TMR2L         | PW1DCH | CAN_MASK<br>13_23 | PIR2    | -      | CAN_<br>BRG1  | CAN_CS       | CAN_<br>DB2 | EECONH  | EDLSB   |  |
| 13h   | RCSTA        | PORTC                                                                  | TMR2<br>H     | PW2DCH | CAN_MASK<br>14_24 | PIE2    | EE_DIV | CAN_<br>BRG2  | CAN_ID0      | CAN_<br>DB3 | -       | EDMSB   |  |
| 14h   | RCREG        | CREG DDRD PR1 CA2L CAN_FLTR EE_CONT ADCON0 CAN_ BRG3 CAN_ID1 CAN EEMOD |               |        |                   |         |        |               |              |             |         |         |  |
| 15h   | TXSTA        | PORTD                                                                  | -             | CA2H   | CAN_FLTR<br>12_22 | EE_MODE | ADCON1 | CAN_<br>BSR   | CAN_ID2      | CAN_<br>DB5 | -       | EAMSB   |  |
| 16h   | TXREG        | DDRE                                                                   | PR2L/<br>CA1L | TCON1  | CAN_FLTR<br>13_23 | _       | ADRESL | CANERX<br>CNT | CAN_ID3      | CAN_<br>DB6 | -       | EALSB   |  |
| 17h   | SPBRG        | PORTE                                                                  | PR2H/<br>CA1H | TCON2  | CAN_FLTR<br>14_24 | EE_ADR  | ADRESH | CANETX<br>CNT | CAN_DL<br>C  | CAN_<br>DB7 | -       | CFREG   |  |

## Спецификация 1886ВЕ5АУ, 1886ВЕ5БУ, К1886ВЕ5АУ, К1886ВЕ5БУ

|     | Не зависит от номера адресуемого банка.                         |                             |       |  |  |  |  |  |  |  |  |
|-----|-----------------------------------------------------------------|-----------------------------|-------|--|--|--|--|--|--|--|--|
| 18h |                                                                 |                             | PRODL |  |  |  |  |  |  |  |  |
| 19h | PRODH                                                           |                             |       |  |  |  |  |  |  |  |  |
| 1Ah | Регистры общего назначения.                                     |                             |       |  |  |  |  |  |  |  |  |
| 1Fh |                                                                 | гетистры оощего назначения. |       |  |  |  |  |  |  |  |  |
|     | Банк 0 Банк 1 Банк 2 Банк 3                                     |                             |       |  |  |  |  |  |  |  |  |
| 20h | Регистры общего Регистры общего Регистры общего Регистры общего |                             |       |  |  |  |  |  |  |  |  |
| FFh | назначения. назначения. назначения.                             |                             |       |  |  |  |  |  |  |  |  |

#### Примечания:

- 1. Регистры SFR в области адресов 10h-17h разбиты на банки. Младший полубайт регистра BSR определяет выбранный номер банка. Все не организованные в банки регистры игнорируют значения битов регистра BSR.
- 2. Область памяти GPR с адресами 20h-FFh, 120h-1FFh, 220h-2FFh и 320h-3FFh разбита на банки. Старший полубайт регистра BSR определяет выбранный номер банка. Другие регистры памяти игнорируют значения битов регистра BSR.
- 3. Чтение любого не существующего регистра дает значение равное нулю.

**Таблица 22** Регистры специального назначения

| Адрес                                   | Назва-     | бит 7                                             | бит 7 бит 6 бит 5 бит 4 бит 3 бит 2 бит 1 би |         |          |         |          |             |       | POR,<br>BOR | MCLR<br>n, |
|-----------------------------------------|------------|---------------------------------------------------|----------------------------------------------|---------|----------|---------|----------|-------------|-------|-------------|------------|
|                                         | ние        |                                                   |                                              |         |          |         |          |             | DUK   | WDT         |            |
| Не зависит от номера адресуемого банка. |            |                                                   |                                              |         |          |         |          |             |       |             |            |
| 00h                                     | INDF0      | исполь                                            | спользует содержимое FSR0 для адресации памя |         |          |         |          |             |       |             |            |
| 0011                                    |            |                                                   |                                              |         |          | ический | _        |             |       |             |            |
| 01h                                     | FSR0       | ука                                               | затель                                       |         |          | я косве |          | ідресаі     | ции   | XXXX        | uuuu       |
|                                         |            |                                                   |                                              | Г       | амяти    | данны   | X        |             |       | XXXX        | uuuu       |
| 02h                                     | PCL        |                                                   | МЛ                                           | адшие   | 8 бит (  | счетчин | ка кома  | ΙНД         |       | 0000        | 0000       |
|                                         | DOL AT     |                                                   |                                              | • •     |          |         |          | • •         |       | 0000        | 0000       |
| 03h                                     | PCLAT<br>H | регист                                            | р-заще                                       | елка дл | ія старі | ших 8 б | бит сче  | тчика к     | оманд | 0000        | uuuu       |
|                                         |            | ·                                                 | •                                            |         | ·<br>I   |         |          |             |       | 0000        | uuuu       |
| 04h                                     | ALUST<br>A | FS3                                               | FS2                                          | FS1     | FS0      | OV      | Z        | DC          | С     | 1111        | 1111       |
|                                         | A          | INTED                                             |                                              |         |          |         |          |             |       | 0000        | 0000       |
| 05h                                     | T0STA      | G                                                 | T0SE                                         | T0CS    | T0PS3    | T0PS2   | T0PS1    | T0PS0       | -     | 0000        | 0000       |
|                                         | CPUST      | 0                                                 |                                              | STKA    | GLINT    |         |          |             |       | -011        | -011       |
| 06h                                     | A          | -                                                 | ESLP                                         | V       | D        | TO      | PD       | POR         | BOR   | 11qq        | qquu       |
|                                         |            |                                                   | T0CKI                                        | -       |          |         | T0CKI    |             |       | 0000        | 0000       |
| 07h                                     | INTSTA     | PEIF                                              | F                                            | TOIF    | INTF     | PEIE    | E        | T0IE        | INTE  | 0000        | 0000       |
| 006                                     | INIDE4     | исполь                                            | зует с                                       | одержи  | тмое FS  | SR1 дл  | я адре   | сации г     | амяти |             |            |
| 08h                                     | INDF1      |                                                   | да                                           | нных (н | не физі  | ический | й регис  | тр)         |       |             |            |
| 09h                                     | FSR1       | ука                                               | затель                                       | адрес   | а 1, дл  | я косве | енной а  | дресаг      | ции   | XXXX        | uuuu       |
| 0911                                    | 1 3111     |                                                   |                                              | Г       | амяти    | данны   | X        |             |       | XXXX        | uuuu       |
| 0Ah                                     | WREG       |                                                   |                                              | n       | абочий   | регист  | rn       |             |       | XXXX        | uuuu       |
| UAII                                    | WILLO      |                                                   |                                              | P       | аоочии   | рстист  | Р        |             |       | XXXX        | uuuu       |
| 0Bh                                     | TMR0L      |                                                   | мпа                                          | лший б  | Гайт пе  | гистра  | тайме    | na 0        |       | XXXX        | uuuu       |
| OBII                                    | TIVITOL    |                                                   | IVISTA                                       | дшии    |          | лиотра  | Tariivio | <del></del> |       | XXXX        | uuuu       |
| 0Ch                                     | TMR0H      | старший байт регистра таймера 0                   |                                              |         |          |         |          |             |       | XXXX        | uuuu       |
|                                         |            | ' ' ' '                                           |                                              |         |          |         |          |             | XXXX  | uuuu        |            |
| 0Dh                                     | TBLPT      | младший байт табличного указателя памяти          |                                              |         |          |         |          |             | 0000  | 0000        |            |
|                                         | RL         | программ старший байт табличного указателя памяти |                                              |         |          |         |          |             |       | 0000        | 0000       |
| 0Eh                                     | TBLPT      | СТ                                                | арший                                        | оаит т  |          | =       | азателя  | я памя      | ГИ    | 0000        | 0000       |
|                                         | RH         |                                                   |                                              |         | прог     | рамм    |          |             |       | 0000        | 0000       |

| 0Fh  | BSR    |            | регис | тр выб | ора ба   | нка пам        | ияти да | анных    |        | 0000         | 0000 |
|------|--------|------------|-------|--------|----------|----------------|---------|----------|--------|--------------|------|
|      |        |            |       |        | Бані     | κ Ο            |         |          |        | 0000         | 0000 |
| 401  |        |            |       |        |          |                |         |          |        | XXXX         | uuuu |
| 10h  | -      |            |       |        |          |                |         |          |        | XXXX         | uuuu |
| 4.41 | LIN CN | BRKC       | BRKC  | BRKC   | BRKC     | BRK            | SYNC    | ERR      | LINEN  | 0000         | 0000 |
| 11h  | TR     | NT3        | NT2   | NT1    | NT0      |                | Н       |          |        | 0000         | 0000 |
|      | LIN BR |            |       |        | ı        |                |         |          |        | 0000         | 0000 |
| 12h  | G      |            |       |        | LINBR    | (G[7:0]        |         |          |        | 0000         | 0000 |
|      |        |            |       |        |          |                |         |          |        | 0000         | 0000 |
| 13h  | RCSTA  | SPEN       | RX9   | SREN   | CREN     | -              | FERR    | OERR     | RX9D   | -000         | -000 |
|      |        |            |       |        |          |                |         |          |        | 0000         | 0000 |
| 14h  | RCREG  |            |       |        | RCRE     | G[7:0]         |         |          |        | 0000         | 0000 |
|      |        |            |       |        |          |                |         |          |        | 0000         | 0000 |
| 15h  | TXSTA  | CSRC       | TX9   | TXEN   | SYNC     | -              | -       | TRMT     | TX9D   | 00           | 00   |
|      |        |            |       |        |          |                |         |          |        | 0000         | 0000 |
| 16h  | TXREG  |            |       |        | TXRE     | G[7:0]         |         |          |        | 0000         | 0000 |
|      |        |            |       |        |          |                |         |          |        | 0000         | 0000 |
| 17h  | SPBRG  |            |       |        | SPBR     | G[7:0]         |         |          |        | 0000         | 0000 |
|      |        |            |       |        | Бані     | <sub>/</sub> 1 |         |          |        | 0000         | 0000 |
|      |        |            |       | DDRA   | DDRA     |                | DDRA    |          |        | 00           | 00   |
| 10h  | DDRA   | -          | -     | 5      | 4        | 3              | 2       | -        | -      | 00           | 00   |
|      |        |            |       | 3      | 7        | <u> </u>       |         |          |        | XX           | XX   |
| 11h  | PORTA  | -          | -     |        |          | PORT           | A[5:0]  |          |        | XXXX         | XXXX |
|      |        |            |       |        | DDRC     |                |         |          |        | 0000         | 0000 |
| 12h  | DDRC   | 7          | 6     | 5      | 4        | 3              | 2       | 1        | 0      | 0000         | 0000 |
|      |        | 1          | O     | 5      |          |                |         | ı        | U      |              |      |
| 13h  | PORTC  |            |       |        | PORT     | C[7:0]         |         |          |        | XXXX         | XXXX |
|      |        | חחחח       | חחחח  | חחחח   | DDRD     | חחחח           | חחחח    | חחחח     | חחחח   | 0000         | 0000 |
| 14h  | DDRD   | 7          | 6     | 5      | 4        | 3              | 2       | 1        | 0      | 0000         | 0000 |
|      |        | 1          | 0     | J      | 4        | 3              |         | ı        | U      |              | XXXX |
| 15h  | PORTD  |            |       |        | PORT     | D[7:0]         |         |          |        | XXXX         |      |
|      |        |            |       |        | <u> </u> | DDDE           | DDRE    | DDDE     | DDDE   | XXXX         | XXXX |
| 16h  | DDRE   | -          | -     | -      | -        | 3              | 2       | 1        | 0<br>0 | 0000         | 0000 |
|      |        |            |       |        |          | 3              |         | <u>l</u> | U      | 0000         | 0000 |
| 17h  | PORTE  | -          | -     | -      | -        |                | PORT    | D[3:0]   |        |              |      |
|      |        |            |       |        | Бані     | , 2            |         |          |        | XXXX         | XXXX |
|      |        |            |       |        | DaHi     | <b>.</b> 4     |         |          |        | 0000         | 0000 |
| 10h  | TMR1   |            |       |        | TMR      | 1[7:0]         |         |          |        | 0000         | 0000 |
|      |        |            |       |        |          |                |         |          |        |              |      |
| 11h  | _      |            | -     |        |          |                |         |          |        | uuuu         | uuuu |
|      |        |            |       |        |          |                |         |          |        | 0000         | 0000 |
| 12h  | TMR2L  | TMR2[7:0]  |       |        |          |                |         |          |        | 0000         | 0000 |
|      |        |            |       |        |          |                |         |          |        | 0000         | 0000 |
| 13h  | TMR2H  | TMR2[15:8] |       |        |          |                |         |          |        | 0000         | 0000 |
|      |        |            |       |        |          |                |         |          |        |              |      |
| 14h  | PR1    | PR1[7:0]   |       |        |          |                |         |          |        | 0000         | 0000 |
|      |        |            |       |        |          |                |         |          |        | 0000<br>uuuu | 0000 |
| 15h  | _      |            | -     |        |          |                |         |          |        |              | uuuu |
| 16h  | DD2L/  |            |       |        | uuuu     | uuuu           |         |          |        |              |      |
| 16h  | PR2L/  |            |       |        | PR2      | [/.U]          |         |          |        | 0000         | 0000 |

|              | CA1L         |                                            |            |      |        |          |       |      |      | 0000 | 0000 |
|--------------|--------------|--------------------------------------------|------------|------|--------|----------|-------|------|------|------|------|
| 17h          | PR2H/        |                                            |            |      | PR2I   | [15:8]   |       |      |      | 0000 | 0000 |
|              | CA1H         |                                            |            |      | 0000   | 0000     |       |      |      |      |      |
|              | DIAMADO      | D04D                                       | DOOD       |      | Бан    | к 3      | T     |      | 1    | 00   | 00   |
| 10h          | PW1DC        | W1                                         | W0         | -    | _      | -        | -     | -    | -    | 00   | 00   |
|              | PW2DC        |                                            |            |      |        |          |       |      |      | 0000 | 0000 |
| 11h          | I            | W2                                         | W2         | -    | _      | -        | -     | -    | -    | 0000 | 0000 |
| 12h          | PW1DC        |                                            |            |      |        | A/4[O:3] |       |      | I    | 0000 | 0000 |
| 1211         | Н            |                                            |            |      | DCXF   | N1[9:2]  |       |      |      | 0000 | 0000 |
| 13h          | PW2DC        |                                            |            |      | DCxP\  | N2[9:2]  |       |      |      | 0000 | 0000 |
|              | H            |                                            |            |      |        |          |       |      |      | 0000 | 0000 |
| 14h          | CA2L         |                                            |            |      | CAP    | 2[7:0]   |       |      |      | 0000 | 0000 |
|              |              |                                            |            |      |        |          |       |      |      | 0000 | 0000 |
| 15h          | CA2H         |                                            |            |      | CAP2   | 2[15:8]  |       |      |      | 0000 | 0000 |
|              |              | CA2                                        | CA2        | CA1  | CA1    |          | TMR2  |      | TMR1 | 0000 | 0000 |
| 16h          | TCON1        | ED1                                        | ED0        | ED1  | ED0    | -        | CS    | -    | CS   | -0-0 | -0-0 |
| 476          | TOONIO       | CA2                                        |            |      | PWM1   | CA1      | TMR2  |      | TMR1 | 0000 | 0000 |
| 17h          | TCON2        | OVF                                        | OVF        | ON   | ON     | PR2      | ON    | -    | ON   | 00-0 | 00-0 |
|              |              |                                            |            |      | Бан    | к 4      |       |      |      |      |      |
|              | CAN_         |                                            |            |      |        |          |       |      |      | 0000 | 0000 |
| 10h          | MASK1        |                                            |            |      | MASK   | (1[7:0]  |       |      |      | 0000 | 0000 |
|              | 1_21         |                                            |            |      |        |          |       |      |      | 0000 | 0000 |
| 4.41         | CAN_         |                                            |            |      |        | oi       |       |      |      | 0000 | 0000 |
| 11h          | MASK1        |                                            |            |      | MASK   | (2[7:0]  |       |      |      | 0000 | 0000 |
| _            | 2_22<br>CAN  |                                            |            |      |        |          |       |      |      |      |      |
| 12h          | MASK1        |                                            |            |      | MASK   | (3[7:0]  |       |      |      | 0000 | 0000 |
| 1211         | 3 23         |                                            |            |      | Wi (OI | (0[1.0]  |       |      |      | 0000 | 0000 |
|              | CAN          |                                            |            |      |        |          |       |      |      | 0000 | 0000 |
| 13h          | MASK1        |                                            |            |      | MASK   | (4[7:0]  |       |      |      | 0000 | 0000 |
|              | 4_24         |                                            |            |      |        |          |       |      |      | 0000 | 0000 |
|              | CAN_         |                                            |            |      |        |          |       |      |      | 0000 | 0000 |
| 14h          | FLTR11       |                                            |            |      | FLTR   | 1[7:0]   |       |      |      | 0000 | 0000 |
|              | _21          |                                            |            |      |        |          |       |      |      |      |      |
| 1 <i>E</i> b | CAN_         |                                            |            |      | CI TO  | 0.7.01   |       |      |      | 0000 | 0000 |
| 15h          | FLTR12<br>22 |                                            | FLTR2[7:0] |      |        |          |       |      |      |      | 0000 |
|              | CAN          |                                            |            |      |        |          |       |      |      |      |      |
| 16h          | FLTR13       |                                            | FLTR3[7:0] |      |        |          |       |      |      |      | 0000 |
| 1311         | 23           | 1 1110[1.0]                                |            |      |        |          |       |      |      | 0000 | 0000 |
|              | CAN          |                                            |            |      |        |          |       |      |      |      | 0000 |
| 17h          | FLTR14       |                                            |            |      | FLTR   | 4[7:0]   |       |      |      | 0000 | 0000 |
|              | _24          |                                            |            |      |        |          |       |      |      |      | 0000 |
|              |              | , , , , , , , , , , , , , , , , , , ,      | ,          |      | Бан    |          | Γ_    |      | 1    |      |      |
| 10h          | PIR1         | EEPR                                       | ADCIF      | T2IF | T1IF   |          | CAP1I | TXIF | RCIF | 0000 | 0000 |
|              |              | OMIF                                       |            |      |        | F        | F     |      |      | 0000 | 0000 |
| 11h          | PIE1         | EEPR ADCIE T2IE T1IE CAP2I CAP1I TXIE RCIE |            |      |        |          |       |      |      | 0000 | 0000 |
|              |              | OMIE                                       |            |      |        | E        | E     |      |      | 0000 | 0000 |

|     |            |                |                      | CAND        | CAND   | CAND     |             | CAND   | CAND  | 00           | 00           |
|-----|------------|----------------|----------------------|-------------|--------|----------|-------------|--------|-------|--------------|--------------|
| 12h | PIR2       | -              | -                    | CANB<br>5IF | 4IF    | 3IF      | CANB<br>2IF | 1IF    | OIF   | 00<br>0000   | 00<br>0000   |
|     |            |                |                      | CANB        | CANB   |          |             |        |       |              |              |
| 13h | PIE2       | -              | -                    |             |        |          |             | 1IE    | OIE   | 00           | 00           |
|     | FF         | TECT           | ГГ                   | 5IE         | 4IE    | 3IE      | 2IE         | II⊏    | UIE   | 0000         | 0000         |
| 14h | EE_        | TEST           | EE                   | CP          | VEE2   | VEE1     | В           | RG[2:0 | 01    | 0000         | 0000         |
|     | CONT       | P              |                      |             |        |          |             |        |       |              |              |
| 15h | EE_        | EE_E           | -                    | IEBUS       | BUSY   | -        | M           | ODE[2: | :0]   | 00-0<br>-000 | 00-0<br>-000 |
|     | MODE       | IN             | N Y BOST - MODE[2:0] |             |        |          |             |        |       |              |              |
| 16h | EE_        |                |                      |             | DATA   | 4[7:0]   |             |        |       | 0000         | 0000         |
|     | DATA       |                |                      |             |        |          |             |        |       | 0000         | 0000         |
| 17h | EE_        |                |                      |             | ADR    | [7:0]    |             |        |       | 0000         | 0000         |
|     | ADR        |                |                      |             | Fau    | · ·      |             |        |       | 0000         | 0000         |
|     |            |                |                      |             | Бані   | K O      |             |        |       | 0000         | 0000         |
| 10h | DBH        |                |                      |             | DB[    | 15:8]    |             |        |       | 0000         | 0000         |
|     |            |                |                      |             |        | <u>-</u> |             |        |       |              | 0000         |
| 11h | DBL        |                |                      |             | DB     | 7:0]     |             |        |       | 0000         | 0000         |
|     |            |                |                      |             | •      | •        |             |        |       | 0000         | 0000         |
| 12h | _          |                |                      |             |        | -        |             |        |       | uuuu         | uuuu         |
|     |            |                |                      |             |        |          |             |        |       | uuuu         | uuuu         |
| 13h | EE_DIV     |                |                      |             | EE D   | IV[7:0]  |             |        |       | 0000         | 0000         |
|     |            |                |                      | I           | _      |          | 00          |        | 1     | 0000         | 0000         |
| 14h | ADCON      | _              | CHS2                 | CHS1        | CHS0   | _        | GO_         | -      | ADON  | 0000         | 0000         |
|     | 0          |                |                      |             |        | 5050     | DONE        |        |       | 0000         | 0000         |
| 15h | ADCON      | ADCS           |                      | ADFM        | -      |          | PCFG        | _      |       | 0000         | 0000         |
|     | 1          | 1              | 0                    |             |        | 3        | 2           | 1      | 0     | 0000         | 0000         |
| 16h | ADRES      |                |                      |             | ADRE   | SL[7:0]  |             |        |       | 0000         | 0000         |
|     | L<br>ADDEO |                |                      |             |        |          |             |        |       | 0000         | 0000         |
| 17h | ADRES      |                |                      |             | ADRES  | SH[7:0]  |             |        |       | 0000         | 0000         |
|     | Н          |                |                      |             | Бані   | · 7      |             |        |       | 0000         | 0000         |
|     | CAN C      | EDD (          | STATE                | 0\/I        | Бані   | K /      |             |        | CAN   | 0000         | 0000         |
| 10h | NTR        |                | :0]                  | SEND        | ROP    | SAP      | STM         | ROM    | EN    | 0000         | 0000         |
|     | CAN S      | ĮI.            | .0]                  | RX          | TX     | CTLIE    | FRAM        | CRC    | RXBIT | 0000         | 0000         |
| 11h | TAT        | REC8           | TEC8                 | BUSY        |        |          | EERR        |        | ERR   | 0000         | 0000         |
|     | CAN B      |                |                      | ВОЗТ        | ВОЗТ   | I.       |             | LIXIX  | LIXIX | 0000         | 0000         |
| 12h | RG1        | SJW            | [1:0]                |             |        | BRP      | [5:0]       |        |       | 0000         | 0000         |
|     | CAN B      |                |                      |             |        |          |             |        |       | 0000         | 0000         |
| 13h | RG2        | -              | SAM                  | S           | EG1[2: | 0]       | PF          | RSEG[2 | 2:0]  | 0000         | 0000         |
|     | CAN B      |                |                      |             |        |          |             |        |       | 0000         | 0000         |
| 14h | RG3        | -              | -                    | -           | -      | -        | S           | EG2[2: | 0]    | 0000         | 0000         |
|     | CAN B      |                |                      |             |        |          |             |        |       | 0000         | 0000         |
| 15h | SR         | MSL - BSR[2:0] |                      |             |        |          |             |        | 0000  | 0000         |              |
|     | CANER      | DEC(7.01       |                      |             |        |          |             |        |       | 0000         | 0000         |
| 16h | XCNT       |                | REC[7:0]             |             |        |          |             |        |       |              |              |
| 4   | CANET      |                |                      |             |        |          |             |        |       | 0000         | 0000         |
| 17h | XCNT       |                | TEC[7:0]             |             |        |          |             |        |       |              | 0000         |
|     |            | I              |                      |             | Бані   | к 8      |             |        |       | 0000         |              |
| 40: | CAN        | RX             | BIT                  | RX          |        |          | MA          | SKAC   | TID   | 0000         | 0000         |
| 10h | RXCS       | FULL           | ERR                  | RTR         | OF     | OFEN     |             | [2:0]  |       | 0000         | 0000         |
| 11h | CAN        | TXBIF          | TX                   | TX          | ACK    | TX       | RTR         |        | IOR   | 0000         | 0000         |
|     | · -        |                |                      | ·           |        | ·        |             | - •    |       |              |              |

|      | TXCS        |             | ABRT      | ΙΔPR    | ERR   | REQ      | EN   | [1     | :01  | 0000 | 0000 |
|------|-------------|-------------|-----------|---------|-------|----------|------|--------|------|------|------|
|      | CAN         | CAND        | CVVIT     | LAND    |       | ILG      | LIN  | RX     | .0]  | 0000 | 0000 |
| 12h  | CAN_<br>CS  | CANR<br>XIE | XIE       | ERRIE   | -     | -        | -    | TXN    | EN   | 0000 | 0000 |
|      |             | AIE   AIE   |           |         |       |          |      |        |      |      |      |
| 13h  | CAN_        |             | SID[10:3] |         |       |          |      |        |      | 0000 | 0000 |
|      | ID0         |             |           |         |       |          |      |        |      | 0000 | 0000 |
| 14h  | CAN_        |             | SID[2:0]  |         |       |          |      |        |      | 0000 | 0000 |
|      | ID1         |             | -         |         |       |          |      | -      |      | 0000 | 0000 |
| 15h  | CAN_        |             |           |         | EID[  | 15:8]    |      |        |      | 0000 | 0000 |
|      | ID2         |             |           |         |       |          |      |        |      | 0000 | 0000 |
| 16h  | CAN_<br>ID3 |             |           |         | EID   | [7:0]    |      |        |      | 0000 | 0000 |
|      | CAN         |             | RTR       |         |       |          |      |        |      | 0000 | 0000 |
| 17h  | DLC         | -           | RX        | R1      | R0    |          | DLC  | [3:0]  |      | 0000 | 0000 |
|      | DLC         |             | ΓΛ        |         | Бані  | , Q      |      |        |      | 0000 | 0000 |
|      | CAN         |             |           |         |       |          |      |        |      | 0000 | 0000 |
| 10h  | DB0         |             |           |         | DB0   | [7:0]    |      |        |      | 0000 | 0000 |
|      | CAN         |             |           |         |       |          |      |        |      | 0000 | 0000 |
| 11h  | DB1         |             |           |         | DB1   | [7:0]    |      |        |      | 0000 | 0000 |
|      | CAN         |             |           |         |       |          |      |        |      | 0000 | 0000 |
| 12h  | DB2         |             |           |         | DB2   | [7:0]    |      |        |      | 0000 | 0000 |
|      | CAN         |             |           |         |       |          |      |        |      | 0000 | 0000 |
| 13h  | DB3         |             |           |         | DB3   | [7:0]    |      |        |      | 0000 | 0000 |
|      | CAN         |             |           |         |       |          |      |        |      | 0000 | 0000 |
| 14h  | DB4         |             |           |         | DB4   | [7:0]    |      |        |      | 0000 | 0000 |
|      | CAN         |             |           |         |       |          |      |        |      | 0000 | 0000 |
| 15h  | DB5         |             |           |         | DB5   | [7:0]    |      |        |      | 0000 | 0000 |
|      | CAN         |             |           |         |       |          |      |        |      | 0000 | 0000 |
| 16h  | DB6         |             |           |         | DB6   | [7:0]    |      |        |      | 0000 | 0000 |
|      | CAN         |             |           |         |       |          |      |        |      | 0000 | 0000 |
| 17h  | DB7         |             |           |         | DB7   | [7:0]    |      |        |      | 0000 | 0000 |
|      |             | I.          |           |         | Банк  | 14       |      |        |      |      |      |
| 10h  | -           |             |           |         |       | =        |      |        |      | -    | -    |
|      | EECON       | LOCK        |           | ССТ     |       |          | DI   |        |      | 0000 | 0000 |
| 11h  | L           | L           | EKKL      | EEIL    | EBAAL | EBEL     | EEKL | EWKL   | EKDL | 0000 | 0000 |
| 40h  | EECON       | LOCK        |           | ССТІІ   |       | CDCLL    | CEDI | EWDI.  |      | 0000 | 0000 |
| 12h  | Н           | Н           | EKKH      | EEIH    | EBMU  | EBEH     | EEKH | EVVKH  | EKUH | 0000 | 0000 |
| 13h  |             |             |           |         |       | <u> </u> |      |        |      |      |      |
| 14h  | -           |             |           |         |       |          |      |        |      | -    |      |
| 15h  |             |             |           |         |       | <u> </u> |      |        |      |      |      |
| 16h  | 1           |             |           |         |       |          |      |        |      |      |      |
| 17h  | 1           |             |           |         |       |          |      |        | 1    | ı    |      |
|      |             |             | Банк 15   |         |       |          |      |        |      |      |      |
| 10h  | -           | -           |           |         |       |          |      |        | -    | -    |      |
| 11h  | -           | <u>-</u>    |           |         |       |          |      |        | -    | -    |      |
| 12h  | EDLSB       | ED[7:0]     |           |         |       |          |      |        |      | 0000 | 0000 |
| 1411 | LDLOD       | בט[י.ט]     |           |         |       |          |      |        | 0000 | 0000 |      |
| 13h  | EDMSB       | ED[15:8]    |           |         |       |          |      |        | 0000 | 0000 |      |
| 1011 | מסואוסם     |             |           |         |       |          |      | r      | 1    | 0000 | 0000 |
| 14h  | EEMOD       |             | RESE      | CPEN    | HWS   | AM       | TM1  | TM2    | ESTB | 0000 | 0000 |
|      |             | Е           | Т         | J. L.14 |       | , 1141   |      | . 1412 | Υ    | 0000 | 0000 |

| 4 <i>C</i> b        | EAMSB | <b>CPRD</b> | CPRD EAG11:01                                     |                  |         |          |         |          |        |      |      |
|---------------------|-------|-------------|---------------------------------------------------|------------------|---------|----------|---------|----------|--------|------|------|
| 15h                 | EAMSB | Υ           | Y EA[11:8]                                        |                  |         |          |         |          | 0000   | 0000 |      |
| 16h                 | EALSB |             |                                                   |                  |         | 7:0]     |         |          |        | 0000 | 0000 |
| 1011                | EALSD |             |                                                   |                  | ĽΑĮ     | 7.0]     |         |          |        | 0000 | 0000 |
| 17h                 | CFREG |             | DBG                                               | BODE             | DMO     | WDT1     | WDTO    | FOSC     | FOSC   | -000 | -000 |
| 1711                | CFREG | _           | EN                                                | N                | FIVIO   | ווטיי    | טוטא    | 1        | 0      | 0000 | 0000 |
|                     |       | He          | Не зависит от номера адресуемого банка.           |                  |         |          |         |          |        |      |      |
| 18h                 | PRODL | младц       | лий бай                                           | йт 16-т <b>і</b> | и битно | ого резу | ультата | a (8x8 6 | битное | XXXX | uuuu |
| 1011                | INODE |             | аппаратное умножение)                             |                  |         |          |         |          |        | XXXX | uuuu |
| 19h                 | PRODH | старш       | старший байт 16-ти битного результата (8х8 битное |                  |         |          |         |          |        | XXXX | uuuu |
| аппаратное умножени |       |             |                                                   |                  | ение)   |          |         | XXXX     | uuuu   |      |      |

#### Обозначения:

х=не известно;

u=не изменяется;

-=не реализовано, читается «0»;

q=зависит от условий.

#### Примечания:

- 1. К старшему байту счетчика команд нет прямого доступа. PCLATH это регистрзащелка для PC<15:8>, его содержимое обновляется от, или записывается в старший байт счетчика команд.
- 2. Внешний сброс от вывода MCLRn/Upp не влияет на статусные биты TO и PD регистра CPUSTA.
- 3. Это то значение, которое будет на выходной защелке порта.
- 4. При любом сбросе прибора эти выводы конфигурируются как входы.

Регистр статуса процессора (ALUSTA) - регистр содержит биты статуса арифметического и логического блоков и биты управления режимом для режима косвенной адресации.

Как в случае со всеми другими регистрами, в регистр ALUSTA может быть загружен результат выполнения любой команды. Если регистр ALUSTA является местом назначения для результата определенной команды, которая может изменять биты Z, DC, C и OV, то запись в эти 4 бита запрещается. Эти биты устанавливаются сбрасываются в соответствии с результатом выполнения Следовательно, результат выполнения команды с регистром ALUSTA в качестве места назначения результата может стать отличным от того, что надеялись Следовательно, рекомендуется для изменения ALUSTA-регистра получить. использовать только следующие команды: BCF, BSF, SWAPF и MOVWF, т.к. эти команды не влияют на какие-либо статусные биты. Чтобы посмотреть, как другие команды влияют на статусные биты, смотрите описание системы команд.

Арифметический и логический блок (АЛУ) может производить арифметические и логические операции над двумя операндами или с одним операндом. Все команды с одним операндом производятся либо с WREG-регистром либо с данным файловым регистром. В командах с двумя операндами один операнд — это WREG-регистр, другой — либо файловый регистр, либо 8-ми битная константа.

**Таблица 23** О4 Банк доступа BANK = UNBANKED

|         |     | Al  | <u> -051A. A</u> | DR - UXU | <i>1</i> 4, ранк д | ioci yila E | AINN - U | INDAINNE |
|---------|-----|-----|------------------|----------|--------------------|-------------|----------|----------|
| Номер   | 7   | 6   | 5                | 4        | 3                  | 2           | 1        | 0        |
| Доступ* | R/W | R/W | R/W              | R/W      | R/W                | R/W         | R/W      | R/W      |

# Спецификация 1886ВЕ5АУ, 1886ВЕ5БУ, К1886ВЕ5АУ, К1886ВЕ5БУ

| Значение<br>после<br>сброса** | 1   | 1   | 1   | 1   | х  | х | х  | х |
|-------------------------------|-----|-----|-----|-----|----|---|----|---|
|                               | FS3 | FS2 | FS1 | FS0 | OV | Z | DC | С |

\*

R/W - бит доступен на чтение и запись;

RO - бит доступен только на чтение;

U - бит физически не реализован или зарезервирован.

Таблица 24

| Nº | Функциональное<br>имя бита | Расшифровка функционального имени бита, краткое описание назначения и принимаемых значений |
|----|----------------------------|--------------------------------------------------------------------------------------------|
| 76 | FS[3:2]                    | биты выбора режима FSR1                                                                    |
|    |                            | 00 = автодекремент величины FSR1 после                                                     |
|    |                            | выполнения команды                                                                         |
|    |                            | 01 = автоинкремент величины FSR1 после                                                     |
|    |                            | выполнения команды<br>1x = значение FSR1 не изменяется                                     |
| 54 | FS[1:0]                    | тх – значение РЭКТ не изменяется<br>биты выбора режима FSR0                                |
| 34 | F3[1.0]                    | 00 = автодекремент величины FSR0 после                                                     |
|    |                            | выполнения команды                                                                         |
|    |                            | 01 = автоинкремент величины FSR0 после                                                     |
|    |                            | выполнения команды                                                                         |
|    |                            | 1x = значение FSR0 не изменяется                                                           |
| 3  | OV                         | бит переполнения                                                                           |
|    |                            | Этот бит используется для знаковой арифметики                                              |
|    |                            | (дополнение до 2). Он показывает переполнение,                                             |
|    |                            | когда знаковый бит (7 бит) изменяет состояние.                                             |
|    |                            | 1 = произошло переполнение для знаковой                                                    |
|    |                            | арифметики в арифметических операциях (т.е.                                                |
|    |                            | результат для знаковой арифметики превысил +127,                                           |
|    |                            | или стал меньше чем –128)<br>0 = не произошло переполнение                                 |
| 2  | Z                          | флаг нуля                                                                                  |
|    | _                          | 1 = результат арифметической или логической                                                |
|    |                            | операции равен 0                                                                           |
|    |                            | 0 = результат арифметической или логической                                                |
|    |                            | операции не равен 0                                                                        |
| 1  | DC                         | флаг десятичного переноса/заема                                                            |
|    |                            | Для команд ADDWF и ADDLW.                                                                  |
|    |                            | 1 = произошел перенос из 4-го снизу бита результата                                        |
|    |                            | 0 = не было переноса из 4-го снизу бита результата                                         |
|    |                            | Примечание: для заема значение инверсное (для                                              |
|    | 0                          | команд вычитания).                                                                         |
| 0  | С                          | флаг переноса/заема<br>Для команд ADDWF и ADDLW. Отметим, что                              |
|    |                            | вычитание выполняется дополнением до 2 второго                                             |
|    |                            | операнда.                                                                                  |
|    |                            | Для команд сдвига RRCF и RLCF этот бит                                                     |

|  | загружается либо старшим, либо младшим битом   |
|--|------------------------------------------------|
|  | регистра-источника.                            |
|  | 1 = произошел перенос из самого значащего бита |
|  | результата                                     |
|  | 0 = нет переноса из самого значащего бита      |
|  | результата.                                    |
|  | Примечание: для заема значение инверсное (для  |
|  | команд вычитания).                             |

Регистр статуса ЦПУ (CPUSTA) содержит статусный и управляющий биты для ЦПУ. Этот регистр содержит бит, который используется для глобального разрешения/запрещения прерываний. Если необходимо разрешить/запретить только определенное прерывание, используются регистры статуса прерываний (INTSTA) или регистры разрешения прерываний от периферии (PIE). Регистр СРUSTA также показывает, загружен ли стек, и содержит флаги включения питания (PD) и переполнения сторожевого таймера (TO). Биты TO, PD и STKAV доступны только для чтения. Они устанавливаются и сбрасываются в соответствии с логикой прибора. Следовательно, результат выполнения команды с регистром СРUSTA в качестве места назначения результата выполнения может быть отличным, нежели ожидалось.

Бит POR позволяет отличить сброс при включении питания от внешнего MCLRn сброса или сброса по переполнению сторожевого таймера. Бит BOR является индикатором сброса по снижению напряжения питания (только в случае если схема сброса по снижению напряжения питания включена в регистре конфигурации).

**Таблица 25** CPUSTA. ADR = 0x06, Банк доступа BANK = UNBANKED

| Номер                         | 7 | 6    | 5     | 4      | 3  | 2  | 1   | 0   |
|-------------------------------|---|------|-------|--------|----|----|-----|-----|
| Доступ*                       | U | R/W  | RO    | R/W    | RO | RO | R/W | R/W |
| Значение<br>после<br>сброса** | 0 | 0    | 1     | 1      | 1  | 1  | 0   | 1   |
|                               | - | ESLP | STKAV | GLINTD | TO | PD | POR | BOR |

R/W - бит доступен на чтение и запись;

RO - бит доступен только на чтение;

U - бит физически не реализован или зарезервирован.

Таблица 26

| Nº | Функциональное<br>имя бита | Расшифровка функционального имени бита, краткое описание назначения и принимаемых значений                                                                                                                                                                                                                                                      |  |  |
|----|----------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|
| 7  | -                          | Зарезервировано                                                                                                                                                                                                                                                                                                                                 |  |  |
| 6  | ESLP                       | Бит управления EEPROM памяти программ в режиме SLEEP.  0 = память не отключается при переходе в SLEEP режим, вызывает повышение потребления, при выходе из режима память стазу готова к работе.  1 = память отключается при переходе в SLEEP режим, снижает потребление, при выходе из режима требуется дополнительное время порядка 10 мкс для |  |  |

|   |        | запуска схемы памяти.                                                                                                                                                                                                                                                                                                                               |
|---|--------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 5 | STKAV  | флаг доступа к стеку Этот флаг показывает, что величина 4-х битного указателя стека равна Fh, или произошел переход от Fh к 0h, т.е. переполнение стека.  1 = стек доступен 0 = стек полон, или произошло переполнение стека (с тех пор, как этот бит был сброшен при переполнении стека, только «сброс» (RESET) прибора может установить этот бит) |
| 4 | GLINTD | бит глобального запрета прерываний Этот бит запрещает все прерывания. Когда прерывания разрешены, то вызвать прерывания могут только источники с установленными битами разрешения прерывания.  1 = запрещены все прерывания 0 = разрешены все немаскированные прерывания                                                                            |
| 3 | ТО     | флаг переполнения сторожевого таймера  1 = устанавливается после включения питания или выполнения команд CLRWDT или SLEEP  0 = после переполнения сторожевого таймера                                                                                                                                                                               |
| 2 | PD     | флаг включения питания  1 = устанавливается после включения питания или выполнения команды CLRWDT  0 = после выполнения команды SLEEP                                                                                                                                                                                                               |
| 1 | POR    | флаг сброса при включении питания  1 = не было сброса при включении питания  0 = произошел сброс при включении питания (бит должен быть установлен программно)                                                                                                                                                                                      |
| 0 | BOR    | флаг сброса по снижению напряжения питания Когда бит BODEN в регистре конфигурации установлен (разрешено): 1 = сброса при снижении питания не было 0 = произошел сброс при снижении питания (бит должен быть установлен программно) Когда бит BODEN в регистре конфигурации сброшен (запрещено): значение бита безразлично                          |

Регистр статуса управления TMR0 (T0STA). Этот регистр содержит различные биты управления. Бит 7 (INTEDG) используется для выбора управляющего перепада сигнала (т.е. фронт или срез сигнала), при котором на выводе PA0/INT будет устанавливаться флаг запроса прерывания PA0/INT. Остальные биты конфигурируют таймер 0, его предделитель и источник тактовых сигналов.

**Таблица 27** TOSTA. ADR = 0x05, Банк доступа BANK = UNBANKED

| Номер             | 7   | 6   | 5   | 4   | 3   | 2   | 1   | 0 |
|-------------------|-----|-----|-----|-----|-----|-----|-----|---|
| Доступ*           | R/W | J |
| Значение<br>после | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 0 |

# Спецификация 1886ВЕ5АУ, 1886ВЕ5БУ, К1886ВЕ5АУ, К1886ВЕ5БУ

| сброса** |        |      |      |       |       |       |       |   |
|----------|--------|------|------|-------|-------|-------|-------|---|
|          | INTEDG | T0SE | T0CS | T0PS3 | T0PS2 | T0PS1 | T0PS0 | 1 |

\*

R/W - бит доступен на чтение и запись;

RO - бит доступен только на чтение;

U - бит физически не реализован или зарезервирован.

Таблица 28

| Nº | Функциональное | Расшифровка функционального имени бита, краткое описание назначения и принимаемых                                                                                                                                                                                                                                                                                                                                                                                      |
|----|----------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|    | имя бита       | значений                                                                                                                                                                                                                                                                                                                                                                                                                                                               |
| 7  | INTEDG         | бит выбора управляющего перепада сигнала на выводе PAO/INT для прерывания. Этот бит выбирает, на фронте или спаде сигнала будет происходить прерывание.  1 = фронт сигнала на выводе PAO/INT генерирует прерывание  0 = спад сигнала на выводе PAO/INT генерирует прерывание                                                                                                                                                                                           |
| 6  | TOSE           | бит выбора управляющего перепада сигнала при внешнем тактировании таймера 0. Этот бит выбирает, на фронте или спаде сигнала таймер 0 будет инкрементироваться.  Когда TOCS=0 (внешнее тактирование):  1 = фронт сигнала на выводе PA1/TOCLK инкрементирует таймер 0 и/или устанавливает TOCKIF - бит  0 = спад сигнала на выводе PA1/TOCLK инкрементирует таймер 0 и/или устанавливает TOCKIF - бит  Когда TOCS=1 (внутреннее тактирование): значение бита безразлично |
| 5  | TOCS           | бит выбора источника тактирования для таймера 0. Этот бит выбирает источник синхронизации для таймера 0. 1 = внутренняя тактовая частота с генератора циклов (T <sub>cy</sub> ) 0 = внешнее тактирование с вывода ТОСЬК                                                                                                                                                                                                                                                |
| 41 | T0PS[3:0]      | биты выбора предделителя для таймера 0. Эти биты позволяют выбрать величину деления предделителя: 0000 - 1:1 0001 - 1:2 0010 - 1:4 0011 - 1:8 0100 - 1:16 0101 - 1:32 0110 - 1:64 0111 - 1:128 1xxx - 1:256                                                                                                                                                                                                                                                            |
| 0  | -              | Зарезервировано                                                                                                                                                                                                                                                                                                                                                                                                                                                        |

## Функционирование стека

Микроконтроллеры имеют 16x16 бит аппаратный стек (см. Рис. **3**12). Стек не является частью области памяти программ или данных, указатель стека не является

ни считываемым, ни записываемым. Значение счетчика команд PC помещается (PUSH) в стек, когда выполняются команды CALL и LCALL или произошло прерывание. Стек восстанавливает значение PC (POP) в случае выполнения команд RETURN, RETLW или RETFIE. Операции «PUSH» и «POP» не влияют на PCLATH (защелку).

Стек работает как круговой буфер с указателем стека, сброшенным в нулевое значение после любых типов сбросов. В стеке существует определенный бит (STKAV), позволяющий программно убедиться в том, что не произошло переполнения стека. Бит STKAV устанавливается после сброса прибора. Когда указатель стека становится равен Fh, STKAV сбрасывается. Если указатель стека проходит адреса от Fh к 0h, бит STKAV будет оставаться сброшенным до тех пор, пока не произойдет сброс прибора.

#### Примечание:

- 1. Не предусмотрен специальный статусный бит для заполненного стека. STKAVбит может быть использован для обнаружения того, что стек заполнен, в результате чего указатель стека находится на его вершине.
- 2. Здесь нет командной мнемоники, называемой «PUSH» или «POP». Это действия, которые происходят при выполнении команд CALL, RETURN, RETLW и RETFIE или обращении к вектору прерывания.
- 3. После сброса если операция «POP» имеет место до операции «PUSH», бит STKAV будет сброшен. Это выглядит так же, как в случае когда стек полон. Если следующей выполняется операция «PUSH» (перед следующим «POP»), то бит STKAV зафиксируется сброшенным. И только сброс прибора устанавливает этот бит.

После того, как прибор 16 раз осуществил операцию «PUSH» (без операции «POP»), 17-й «push» записывает значение поверх первого. 18-й «push» записывает сверху второго «push» (и т.д.).

## Косвенная адресация

Косвенная адресация — это режим адресации памяти данных, когда адрес памяти данных в команде не фиксирован. Таким образом, адрес регистра, из которого будет производиться чтение или в который будет производиться запись, может быть модифицирован программой. Это может быть удобно в случае таблиц данных, размещенных в памяти данных. На Рис. 14 показан принцип косвенной адресации. Там показана модификация значения адреса памяти данных, значением регистра.



Рис. 14 Косвенная адресация

Пример 3 показывает использование косвенной адресации для очистки ОЗУ данных (от 20h до FFh) с минимальным количеством команд. Подобная концепция может быть использована для переноса определенного числа байт данных в передающий регистр USART (TXREG).

Микроконтроллер имеет две пары регистров для реализации косвенной адресации. Это: INDF0, FSR0 и INDF1, FSR1. Регистры INDF0 и INDF1 физически не реализованы. Чтение и запись в эти регистры активирует косвенную адресацию со значением адреса из соответствующего регистра FSR, который является адресом данных. FSR - это 8-ми битный регистр, позволяющий адресовать область памяти данных объемом 256 байт. Для памяти. организованной в банки, банк, к которому осуществляется доступ, определяется величиной в регистре BSR.

Если косвенно через FSR читается сам файл INDF0 или INDF1, то читаются все нули. Подобным образом, если в INDF0 (или INDF1) идет косвенная запись, операция будет эквивалентна команде NOP, и она не оказывает влияния на статусные биты.

Существуют 2 управляющих бита, связанных с каждым регистром FSR. Эти 2 бита конфигурируют FSR-регистр, чтобы:

- производить автодекремент значения адреса в регистре FSR после доступа к памяти с косвенной адресацией;
- производить автоинкремент значения адреса в регистре FSR после доступа к памяти с косвенной адресацией;
- не изменять значение адрес в регистре FSR после доступа к памяти с косвенной адресацией.

Эти управляющие биты находятся в регистре ALUSTA. Регистр FSR1 управляется битами FS3 и FS2, а регистр FSR0 управляется битами FS1и FS0. Когда используются автоинкрементный или автодекрементный режимы, то изменение регистра FSR не отражается на регистре ALUSTA. Например, если при косвенной адресации регистр FSR станет равен нулю, то бит Z устанавливаться не будет. Если регистр FSR содержит величину 00h, косвенное чтение будет давать значение 00h (бит Z установлен), в то время как косвенная запись будет эквивалентна команде NOP (это не влияет на статусные биты).

Косвенная адресация позволяет за один цикл передавать данные по всему адресному пространству памяти данных. Это возможно с использованием команд MOVPF и MOVFP, где либо «Р» либо «F» задано как INDF0 или INDF1. Если источник или приемник при косвенной адресации — это память, организованная в банки, то ячейка доступа будет определяться значением в регистре BSR.

# Пример 3

Косвенная адресация

|    |        |             | roozoman appooagn                            |
|----|--------|-------------|----------------------------------------------|
|    | MOVLW  | 0x20        |                                              |
|    | MOVWF  | FSR0        | ; FSR0 = 20h                                 |
|    | BCF    | ALUSTA,FS1  | ; Задание режима                             |
|    | BSF    | ALUSTA,FS0  | ; автоинкрементирования FSR                  |
|    | BCF    | ALUSTA,C    | ; C = 0                                      |
|    | MOVLW  | END RAM + 1 |                                              |
| LP | CLRF   | INDF0,F ; o | очистка ячейки памяти (FSR-указатель адреса) |
|    | CPFSEQ | FSR0        | ; cpaвнение: FSR0 = END_RAM+1?               |
|    | GOTO   | LP          | ; Heт, очистка продолжается                  |
|    | •      |             | ; Да, вся память очищена.                    |

### Регистры для чтения/записи таблиц

Регистры указателя таблиц TBLPTRL и TBLPTRH формируют 16-ти битное значение для адресации пространства памяти программ размером 64 Кслов. Указатель таблиц используется командами TABLWT и TABLRD. Эти команды позволяют осуществить передачу данных между областями данных и программ. Указатель таблиц служит в качестве 16-ти битного адреса слова внутри программной памяти. Регистр защелки таблиц — 16-ти разрядный регистр. Старший байт регистра TBLATH, младший байт TBLATL. Регистры не относятся ни к области памяти программ, ни к области памяти данных. Защелка таблиц используется для временной фиксации данных во время их передачи между памятью программ и памятью данных (см. описания команд TABLRD, TABLWT, TLRD и TLWT). Для более полного описания этих регистров и функционирования чтения/записи таблиц см. раздел «Считывание и запись таблиц данных».

## Модуль счетчика команд

Счетчик команд PC - это 16-ти битный регистр. PCL - младший байт счетчика команд находится в области памяти данных. PCL можно читать и записывать точно так же как и любой другой регистр. PCH — это старший байт счетчика команд, и он не имеет прямой адресации. Т.к. PCH находится вне памяти программ и данных, то используется 8-ми битный регистр PCLATH в качестве удерживающей защелки для старшего байта счетчика команд. PCLATH находится в памяти данных. Пользователь может считывать или записывать PCH через PCLATH.

16-ти битный счетчик команд инкрементируется после выборки команды в течение цикла Q1 до тех пор пока:

- не изменится следующими командами: GOTO, CALL, LCALL, RETURN, RETLW или RETFIE;
- не изменится при переходе к вектору прерывания;
- не изменится в результате записи в регистр PCL результата выполнения команды.

Эти «переходы» эквивалентны вынужденному циклу «NOP» с переходом по адресу. Рис. 15 и Рис. 16 показывают функционирование счетчика команд в различных ситуациях.

Работа счетчика команд (PC) и регистра PCLATH для различных команд:

Команда LCALL:

8-ми битный адрес указан в коде команды, PCLATH не изменяется.

PCLATH -> PCH; биты команды <7: 0> -> PCL

• Любая команда чтения из PCL:

PCL -> шина данных -> ALU или приемник; PCH -> PCLATH

• Любая команда записи в PCL:

8-ми битные данные -> шина данных -> PCL; PCLATH -> PCH

• Любая команда чтения – модификации – записи PCL (например ADDWF PCL,F):

Чтение: PCL -> шина данных -> ALU

Запись: 8-ми битный результат -> шина данных -> PCL

PCLATH -> PCH

Команда RETURN:

Содержимое стека -> PC<15:0>

• Команды CALL, GOTO:

13-ти битный адрес указан в коде команды

биты команды <12:0> -> PC<12:0>

PC<15:13> -> PCLATH<7:5>

биты команды <12:8> -> PCLATH<4:0>



Рис. 15 Функционирование счетчика команд



Рис. 16 Счетчик команд при выполнении инструкций Call и GOTO

Команды чтения — модификации — записи воздействуют только на PCL. PCH загружается значением из PCLATH. Для примера ADDWF PCL,F приведет к переходу в пределах текущей страницы. Если PC=03F0h, WREG=30h и PCLATH=03h до начала действия команды, то после ее действия PC=0320h. Чтобы выполнить правильный 16-ти байтный переход, необходимо вычислить 16-ти битный адрес приемника, записать старший байт в PCLATH и тогда записать младший в PCL.

Следующие команды, связанные с счетчиком команд, не изменяют PCLATH:

- LCALL, RETLW и RETFIE;
- переход к вектору прерывания;
- команды чтения модификации записи и записи для РСL.

## Регистр выбора банка (BSR)

Регистр выбора банка BSR используется для переключения между банками в области памяти данных (Рис. 17). Младший полубайт используется для выбора банка периферийного регистра, для его записи используется команда «MOVLB bank». Старший полубайт используется для выбора банка памяти общего назначения (ОЗУ), для его записи используется команда «MOVLR bank». Если выбранный банк физически не реализован, то при его чтении будут считываться все нули. Любая запись в область памяти будет соответственно устанавливать или сбрасывать биты состояния АЛУ.



, , ,

### Считывание и запись таблиц данных

Микроконтроллер имеет 4 команды, которые дают возможность переносить данные из области памяти данных в область памяти программ и наоборот. Т.к. память программ 16-ти битная, а память данных 8-ми битная, то для переноса 16-ти битной величины данных в память данных или из памяти данных требуется 2 операции. Для записи данных из памяти данных в память программ используются 2 следующие команды: TLWT t,f и TABLWT t,i,f. Для записи данных из памяти программ в память данных используются 2 следующие команды: TLRD t,f и TABLRD t,i,f. Операнд команды TABLWT - «i» определяет: требуется ли автоматически инкрементировать величину 16-ти битного регистра TBLPTR (для следующей записи). Регистр TBLPTR автоматически не инкрементируется. Рис. 18 показывает выполнение этих 4 команд. Шаги показывают последовательность операций.



Шаг 1: 8-ми битное значение из регистра "f" загружается в старший или младший байт в TABLAT (16 бит).

TBLPTRH : TBLPTRL табличная защелка (16 бит) TABLATH TABLATI (3) TABLWT 0,i,f память память программ ланных \_ \_ <u>f</u> \_ \_ Шаг 1: 8-ми битное значение из регистра "f" загружается в

табличный указатель

старший или младший байт TABLAT (16 бит).

- 2: 16-ти битное значение TABLAT записывается в память программ по адресу табличного указателя (TBLPTR).
- 3: Если "i"=1, то TBLPTR=TBLPTR+1, если "i"=0, то TBLPTR не изменяется.

б)





Шаг 1: 8-ми битное значение из старшего или младшего байта 16-ти битного регистра TABLAT загружается в регистр "f"

табличный указатель TBLPTRH TBLPTRL габличная защелка (16 бит) TABLATH TABLATL TABLRD 1,i,f (3) TABLRD 0.i.f память данных память программ (2)

Шаг 1: 8-ми битное значение из старшего или младшего байта 16-ти битного регистра TABLAT загружается в регистр "f".

- 2: 16-ти битное значение из памяти программ загружается в табличную защелку TABLAT.
- 3: Если "i"=1, то TBLPTR=TBLPTR+1, если "i"=0, то TBLPTR не изменяется

Рис. 18 Выполнение команд чтения/записи таблиц

- a) Выполнение команды TLWT
- в) Выполнение команды TLRD
- б) Выполнение команды TABLWT
- r) Выполнение команды TABLRD

# Запись таблиц во внутреннюю память

Записи таблиц во внутреннюю память запускает операцию «длинной записи». «Длинная запись» необходима для программирования внутренней EEPROM памяти программ. Выполнение команд останавливается во время цикла «длинной записи». «Длинная запись» будет закончена любым разрешенным прерыванием. Чтобы

гарантировать, что ячейка памяти запрограммирована, требуется время программирования не менее: см. спецификацию. Для окончания «длинной записи» обычно разрешается только одно прерывание, чтобы гарантировать, что никакие преждевременно прерывания не закончат «длинную Последовательность событий для программирования ячейки внутренней памяти программ будет следующей:

- 1. Запретить все источники прерываний, за исключением прерывания для окончания записи.
- 2. Сбросить сторожевой таймер (WDT).
- 3. Произвести запись таблицы. Прерывание закончит длинную запись.
- 4. Верифицировать ячейку памяти (чтение таблицы).

При программировании необходимо выполнять требования спецификации. Нарушение спецификации может привести к тому, что ячейка памяти будет запрограммирована не полностью и со временем может стереться. Закончить операцию «длинной записи» могут только следующие события: источник прерывания или «сброс». Для окончания «длинной записи» по прерыванию, требуется чтобы было разрешено прерывание и был установлен флаг запроса прерывания.

Если окончания «длинной записи» используется периферийное для прерывание, то это прерывание должно быть разрешено и бит флага запроса прерывания должен быть установлен. Флаг запроса прерывания не сбрасывается при переходе по адресу вектора прерывания. Бит GLINTD определяет будет ли программа переходить к вектору прерывания после окончания «длинной записи». Если GLINTD сброшен, то программа переходит к вектору прерывания, если GLINTD установлен – не переходит. Исключение составляет окончание «длинной записи» по прерыванию от «таймера 0». В этом случае независимо от бита GLINTD программа продолжит выполнение, т.е. перехода к вектору прерывания не будет.

Длительность импульсов записи в память задается 8-ми разрядным регистром **EE\_DIV** (коэффициент деления частоты генератора). Требуемое значение длительности 5 мс. Коэффициент деления выбирается: K = 5 мс /  $T_c*901$ , где  $T_c$  в мс. Регистр доступен по чтению и записи.

Таблица 29 Воздействие прерываний на операцию «длинной записи»

| источник<br>прерываний    | GLINTD | бит<br>разрешения | флаг<br>запроса | действие                          |  |
|---------------------------|--------|-------------------|-----------------|-----------------------------------|--|
| PA0/INT,                  | 0      | 1                 | 1               | Заканчивает длинную запись таблиц |  |
| PA1/T0CLK,                |        |                   |                 | во внутреннюю память программ,    |  |
| TMR0 <sup>(прим.)</sup> , |        |                   |                 | переходит к вектору прерывания.   |  |
| периферийные              |        |                   |                 | Нет.                              |  |
| прерывания                | 0      | 1                 | 0               | Нет.                              |  |
|                           | 1      | 0                 | Х               | Заканчивает длинную запись        |  |
|                           | 1      | 1                 | 1               | таблиц, не переходит к вектору    |  |
|                           |        |                   |                 | прерывания.                       |  |

#### Примечание:

В случае «таймера 0» переход к вектору прерывания не происходит.

## Чтение таблиц

Операция чтения таблиц осуществляет чтение памяти программ. Это позволяет хранить константы в памяти программ и считывать их в память данных при необходимости. Пример 4 показывает считывание 16-ти битной величины из памяти программ с адресом из TBLPTR. После того, как незначащий байт был считан из TABLATH, в TABLATH загружается 16-ти битная величина из памяти программ с адресом из TBLPTR, и значение TBLPTR инкрементируется. При первом чтении данные из памяти программ загружаются в защелку, а данные считываемые из защелки рассматриваются как незначащее (пустое) чтение (в «f» были загружены неизвестные данные). Режим косвенной адресации через INDF0 должен быть сконфигурирован либо с автоинкрементированием либо с автодекрементированием регистра указателя адреса FSR0.

**Пример 4** Чтение таблицы

| MOVLW        | HIGH (TBL_ADDR) ; Загрузка адреса таблицы              |
|--------------|--------------------------------------------------------|
| MOVWF        | TBLPTRH                                                |
| MOVLW        | LOW (TBL_ADDR)                                         |
| MOVWF        | TBLPTRL                                                |
| TABLRD       | 0,1,DUMMY ; Пустое чтение из табличной защелки, чтение |
| памяти прог- |                                                        |
|              | ; рамм в табличную защелку, инкрементирование          |
| TBLPTR       |                                                        |
| TLRD         | 1,INDF0 ; Чтение старшего байта из табличной защелки   |
| TABLATH      |                                                        |
| TABLRD       | 0,1,INDF0 ; Чтение младшего байта из табличной защелки |
| TABLATL,     |                                                        |
|              | ; чтение памяти программ в табличную защелку и         |
|              | ; инкрементирование TBLPTR                             |

## Аппаратный умножитель

Микроконтроллеры имеют 8x8 битный аппаратный умножитель, включенный в АЛУ прибора. Из-за того, что умножение реализовано аппаратно, оно выполняется за один цикл. Беззнаковое умножение дает 16-ти битный результат. Результат хранится в 16-ти битном регистре PRODH:PRODL. Умножение не влияет ни на какие флаги в регистре ALUSTA. Регистры PRODH и PRODL доступны только для чтения. Реализация выполнения умножения за один цикл обеспечивает более высокую вычислительную производительность и уменьшает требования к размеру кода для алгоритмов умножения. Увеличение производительности позволяет использовать прибор для применений, ранее предназначенных только для цифровых сигнальных процессоров.

Ниже приведено сравнение быстродействия микроконтроллеров, использующих аппаратно реализованное умножение с выполнением за один цикл, и производящих те же самые вычисления но без аппаратно реализованного умножения (см. Таблица 30).

Пример 5 показывает последовательность действий при 8x8 беззнаковом умножении. Требуется только одна команда, когда один аргумент для умножения уже загружен в регистр WREG.

Пример 6 приводит последовательность действий при 8х8 знаковом умножении. Для вычисления знаковых битов аргументов тестируется знаковый бит каждого аргумента и производится соответствующее вычитание. Результат хранится в регистрах RESH:PRODL.

Пример 8 приводит последовательность действий при 16х16 беззнаковом умножении. В примере 8 приводится используемый алгоритм. 32-х битный результат хранится в 4-х регистрах, RES3:RES0.

Пример 10 приводит последовательность действий при 16х16 знаковом умножении. В примере 10 приводится используемый алгоритм. 32-х битный результат хранится в 4-х регистрах, RES3:RES0. Для вычисления знаковых битов аргументов тестируется знаковый бит каждого аргумента и производится соответствующее вычитание.

**Таблица 30** Сравнение производительности

|                | Метод                      | Объем               | Кол-во<br>циклов | Время выполнения (мкс) |           |          |
|----------------|----------------------------|---------------------|------------------|------------------------|-----------|----------|
|                | умножения                  | программы<br>(слов) | (максимум)       | 33<br>МГц              | 16<br>МГц | 8<br>МГц |
| 8 x 8          | без аппаратного умножителя | 13                  | 69               | 8.364                  | 17.25     | 34.50    |
| без<br>знака   | аппаратный<br>умножитель   | 1                   | 1                | 0.121                  | 0.25      | 0.50     |
| 8 x 8          | без аппаратного умножителя | -                   | -                | -                      | -         | -        |
| со             | аппаратный<br>умножитель   | 7                   | 7                | 0.848                  | 1.75      | 3.5      |
| 16 x 16<br>без | без аппаратного умножителя | 21                  | 242              | 29.33                  | 60.50     | 121.0    |
| знака          | аппаратный<br>умножитель   | 24                  | 24               | 2.91                   | 6.0       | 12.0     |

# Спецификация 1886ВЕ5АУ, 1886ВЕ5БУ, К1886ВЕ5АУ, К1886ВЕ5БУ

| 16 X 16   | без аппаратного<br>умножителя | 52 | 254 | 30.78<br>8 | 63.50 | 127.0 |
|-----------|-------------------------------|----|-----|------------|-------|-------|
| со знаком | аппаратный<br>умножитель      | 36 | 36  | 4.36       | 9.0   | 18.0  |

### Пример 5

| Программа 8 х 8 битного | беззнакового ч | иножения |
|-------------------------|----------------|----------|
|-------------------------|----------------|----------|

| MOVFP | ARG1,WREG | •                            |
|-------|-----------|------------------------------|
| MULWF | ARG2      | ; ARG1 * ARG2 -> PRODH:PRODL |

#### Пример 6

## Программа 8 х 8 битного умножения со знаком

|       |            | riporpamma o x o ovirrioro ymnomernin co ona |  |
|-------|------------|----------------------------------------------|--|
| MOVFP | ARG1,WREG  |                                              |  |
| MULWF | ARG2       | ; ARG1 * ARG2 -> PRODH:PRODL                 |  |
| MOVPF | PRODH,RESH | ; PRODH -> RESH                              |  |
| BTFSC | ARG2,SB    | ; Тест бита знака                            |  |
| SUBWF | RESH,F     | ; RESH = RESH - ARG1                         |  |
| MOVFP | ARG2,WREG  |                                              |  |
| BTFSC | ARG1,SB    | ; Тест бита знака                            |  |
| SUBWF | RESH,F     | ; RESH = RESH - ARG2                         |  |

#### Пример 7

## Алгоритм 16 х 16 битного беззнакового умножения

RES3:RES0 = ARG1H:ARG1L \* ARG2H:ARG2L = (ARG1H \* ARG2H \* 2<sup>16</sup>) + (ARG1H \* ARG2L \* 2<sup>8</sup>) + (ARG1L \* ARG2H \* 2<sup>8</sup>)+(ARG1L \* ARG2L)

## Пример 8

# Программа 16 х 16 битного беззнакового умножения

|                                                                       |                                                                                         | <u> </u>                                                            |
|-----------------------------------------------------------------------|-----------------------------------------------------------------------------------------|---------------------------------------------------------------------|
| MOVFP<br>MULWF<br>MOVPF<br>MOVPF                                      | ARG1L,WREG<br>ARG2L<br>PRODH,RES1<br>PRODL,RES0                                         | ; ARG1L * ARG2L -> PRODH:PRODL                                      |
| MOVFP<br>MULWF<br>MOVPF<br>MOVPF                                      | ARG1H,WREG<br>ARG2H<br>PRODH,RES3<br>PRODL,RES2                                         | ; ARG1H * ARG2H -> PRODH:PRODL                                      |
| MOVFP<br>MULWF<br>MOVFP<br>ADDWF<br>MOVFP<br>ADDWFC<br>CLRF<br>ADDWFC | ARG1L,WREG<br>ARG2H<br>PRODL,WREG<br>RES1,F<br>PRODH,WREG<br>RES2,F<br>WREG,F<br>RES3,F | ; ARG1L * ARG2H -> PRODH:PRODL ; Сложение промежуточных результатов |
| MOVFP                                                                 | ARG1H,WREG                                                                              |                                                                     |

# Спецификация 1886ВЕ5АУ, 1886ВЕ5БУ, К1886ВЕ5АУ, К1886ВЕ5БУ

| MULWF  | ARG2L      | ; ARG1H * ARG2L -> PRODH:PRODL       |
|--------|------------|--------------------------------------|
| MOVFP  | PRODL,WREG |                                      |
| ADDWF  | RES1,F     | ; Сложение промежуточных результатов |
| MOVFP  | PRODH,WREG |                                      |
| ADDWFC | RES2,F     |                                      |
| CLRF   | WREG,F     |                                      |
| ADDWFC | RES3,F     |                                      |

## Пример 9

Алгоритм 16 х 16 битного умножения со знаком

RES3:RES0 = ARG1H:ARG1L \* ARG2H:ARG2L = (ARG1H \* ARG2H \* 2<sup>16</sup>)+(ARG1H \* ARG2L \* 2<sup>8</sup>)+(ARG1L \* ARG2H \* 2<sup>8</sup>)+(ARG1L \* ARG2L)+ (-1 \* ARG2H<7> \* ARG1H:ARG1L \* 2<sup>16</sup>) + (-1 \* ARG1H<7> \* ARG2H:ARG2L \* 2<sup>16</sup>)

## Пример 10

Программа 16 х 16 битного умножения со знаком

|                                                                       |                                                                                         | Программа 16 х 16 битного умножения со знаког                          |
|-----------------------------------------------------------------------|-----------------------------------------------------------------------------------------|------------------------------------------------------------------------|
| MOVFP<br>MULWF<br>MOVPF<br>MOVPF                                      | ARG1L,WREG<br>ARG2L<br>PRODH,RES1<br>PRODL,RES0                                         | ; ARG1L * ARG2L -> PRODH:PRODL                                         |
| MOVFP<br>MULWF<br>MOVPF<br>MOVPF                                      | ARG1H,WREG<br>ARG2H<br>PRODH,RES3<br>PRODL,RES2                                         | ; ARG1H * ARG2H -> PRODH:PRODL                                         |
| MOVFP MULWF MOVFP ADDWF MOVFP ADDWFC CLRF ADDWFC                      | ARG1L,WREG<br>ARG2H<br>PRODL,WREG<br>RES1,F<br>PRODH,WREG<br>RES2,F<br>WREG,F<br>RES3,F | ; ARG1L * ARG2H -> PRODH:PRODL<br>; Сложение промежуточных результатов |
| MOVFP<br>MULWF<br>MOVFP<br>ADDWF<br>MOVFP<br>ADDWFC<br>CLRF<br>ADDWFC | ARG1H,WREG<br>ARG2L<br>PRODL,WREG<br>RES1,F<br>PRODH,WREG<br>RES2,F<br>WREG,F<br>RES3,F | ; ARG1H * ARG2L -> PRODH:PRODL ; Сложение промежуточных результатов    |
| BTFSS<br>GOTO<br>MOVFP<br>SUBWF                                       | ARG2H,7<br>SIGN_ARG1<br>ARG1L,WREG<br>RES2,F                                            | ; ARG2H:ARG2L отрицательно?<br>; нет, проверка ARG1                    |

| MOVFP<br>SUBWFB                               | ARG1H,WREG<br>RES3,F                                                 |                                                 |
|-----------------------------------------------|----------------------------------------------------------------------|-------------------------------------------------|
| SIGN_ARG1 BTFSS GOTO MOVFP SUBWF MOVFP SUBWFB | ARG1H,7<br>CONT_CODE<br>ARG2L,WREG<br>RES2,F<br>ARG2H,WREG<br>RES3,F | ; ARG1H:ARG1L отрицательно?<br>; нет, окончание |
| CONT_CODE                                     |                                                                      |                                                 |

## Порты ввода-вывода

Микроконтроллеры имеют четыре порта ввода-вывода. Все порты имеют регистр направления данных DDR, который используется для конфигурации выводов порта на вход или на выход. Некоторые выводы портов могут иметь дополнительное назначение.

Когда выводы портов сконфигурированы как выводы периферийного устройства, значение, содержащееся в регистре DDR неизвестно. После окончания работы с периферийным модулем пользователю желательно заново установить значение регистра DDR. Для некоторых других периферийных устройств (которые требуют входных выводов) требуется выставление битов направления передачи данных в регистре DDR.

Сигнал «сброса» переводит выводы в режим входа с высоким входным сопротивлением. Но некоторые периферийные модули могут внести изменения, такие например как перевод в режим аналогового входа или системной шины.

## Регистр порта A и регистр направления данных DDRA

«Порт А» 6-и разрядный. По сигналу «сброс», выводы «порта А» принудительно конфигурируются, как «вход» с высоким входным сопротивлением. Выводы РАО и РА1 всегда сконфигурированы как вход. Направление данных на выводах РА2 и РА3, контролируется периферийным модулем или регистром DDRA. Направление данных на выводах РА4 и РА5 контролируется регистром DDRA. По сигналу «сброс», периферийный модуль неактивен, при этом выводы переведены в состояние «вход». При чтении «порта А» считывается состояние с выводов.

Вывод PA0/INT может работать как обычный вход или как вход внешнего прерывания. Вывод PA1 может работать как обычный вход или как вход тактового сигнала для «таймера 0». Выводы PA2 и PA3 мультиплексированы с периферийным модулем USART.

Не рекомендуется использовать команды чтение-модификация-запись (например, BCF, BSF, BTG) над регистром «порта А». Такие операции могут изменить состояние выходного триггера-защелки, что приведет к переключению от состояния выхода на вход или наоборот. Для того чтобы избежать этого, используйте дополнительный регистр, а затем переместите его значение в регистр «порта А».

Таблица 31

| Название  | Бит | Тип<br>входного<br>буфера | Функция                                                                                                               |
|-----------|-----|---------------------------|-----------------------------------------------------------------------------------------------------------------------|
| PA0/INT   | 0   |                           | Вход или вход внешнего прерывания.                                                                                    |
| PA1/T0CLK | 1   |                           | Вход или вход тактового сигнала «таймера 0».                                                                          |
| PA2/RX/DT | 2   | Триггер                   | Пользовательский вывод/Вход или вход приемника асинхронного USART, или вход/выход данных синхронного USART.           |
| PA3/TX/CK | 3   | Шмитта                    | Пользовательский вывод/Вход или выход асинхронного передатчика USART, или вход/выход синхросигнала синхронного USART. |
| PA4       | 4   |                           | Пользовательский вывод                                                                                                |
| PA5       | 5   |                           | Пользовательский вывод                                                                                                |

## Регистр порта C и регистр направления данных DDRC

«Порт С» - это 8-ми разрядный двунаправленный порт ввода/вывода. Направление данных управляется регистром направления DDRC. Значения «1» в регистре DDRC конфигурирует соответствующие выводы порта как вход. Значения «0» в регистре DDRC конфигурирует соответствующие выводы порта как выход. При чтении регистра «порта С» (PORTC) считывается состояние с выводов, а при записи в регистр, значение записывается в регистр защелку. Выводы порта С мультиплексированы с аналоговыми входами АЦП.

Таблица 32

| Название       | Бит | Тип<br>входного<br>буфера | Функция                    |
|----------------|-----|---------------------------|----------------------------|
| PC0/ADC0/Vref+ | 0   |                           | Вход/выход или 0 канал АЦП |
| PC1/ADC1/Vref- | 1   |                           | Вход/выход или 1 канал АЦП |
| PC2/ADC2       | 2   | Триггер                   | Вход/выход или 2 канал АЦП |
| PC3/ADC3       | 3   |                           | Вход/выход или 3 канал АЦП |
| PC4/ADC4       | 4   | Шмитта                    | Вход/выход или 4 канал АЦП |
| PC5/ADC5       | 5   |                           | Вход/выход или 5 канал АЦП |
| PC6/ADC6       | 6   |                           | Вход/выход или 6 канал АЦП |
| PC7/ADC7       | 7   |                           | Вход/выход или 7 канал АЦП |

### Регистр порта D и регистр направления данных DDRD

«Порт D» - это 8-ми разрядный двунаправленный порт ввода/вывода. Направление данных управляется регистром направления DDRD. Значения «1» в регистре DDRD конфигурирует соответствующие выводы порта как вход. Значения «0» в регистре DDRD конфигурирует соответствующие выводы порта как выход. При чтении регистра «порта D» (PORTD) считывается состояние с выводов, а при записи в регистр, значение записывается в регистр защелку. Выводы порта D мультиплексированы с выводами блока Таймер 1, 2.

Таблица 33

| Название  | Бит | Тип<br>входного<br>буфера | Функция                                                       |  |  |  |
|-----------|-----|---------------------------|---------------------------------------------------------------|--|--|--|
| PD0/CAP1  | 0   |                           | Вход/выход или вход 1 схемы регистрации событий               |  |  |  |
| PD1/CAP2  | 1   |                           | Вход/выход или вход 2 схемы регистрации событий               |  |  |  |
| PD2/PWM1  | 2   | Thurson                   | Вход/выход или выход 1 схемы ШИМ                              |  |  |  |
| PD3/PWM2  | 3   | Триггер<br>Шмитта         | Вход/выход или выход 2 схемы ШИМ                              |  |  |  |
| PD4/T1CLK | 4   | шмина                     | Вход/выход или вход внешнего сигнала синхронизации Таймера 1. |  |  |  |
| PD5/T2CLK | 5   |                           | Вход/выход или вход внешнего сигнала синхронизации Таймера 2. |  |  |  |
| PD6       | 6   |                           | Вход/выход                                                    |  |  |  |
| PD7       | 7   |                           | Вход/выход                                                    |  |  |  |

## Регистр порта E и регистр направления данных DDRE

«Порт Е» - это 4 разрядный двунаправленный порт ввода/вывода. Направление данных определяется регистром направления DDRE. Значение «1» в регистре DDRE конфигурирует соответствующий вывод порта как вход. Значение «0» в регистре DDRE конфигурирует соответствующий вывод порта как выход. При чтении регистра «порта Е» (PORTE) считывается состояние с выводов, а при записи в регистр, значение записывается в регистр защелку.

Таблица 34

| Название | Бит | Тип<br>входного<br>буфера | Функция    |
|----------|-----|---------------------------|------------|
| PE0      | 0   | Thurson                   | Вход/выход |
| PE1      | 1   | Триггер<br>Шмитта         | Вход/выход |
| PE2      | 2   | шмина                     | Вход/выход |
| PE3      | 3   |                           | Вход/выход |

## Блок «таймер 0»

Блок «таймер 0» состоит из 16-разрядного таймер/счетчика. Старший байт представлен регистром ТМR0H, а младший байт — регистром ТМR0L. Оба регистра доступны по чтению и записи. Программно-управляемый 8-разрядный делитель частоты позволяет создать на основе блока 24-разрядный счетчик. Источник тактовых импульсов задается битом T0CS регистра T0STA. Счетчик может изменять свое состояние или от внутренних тактовых импульсов, или от внешних, подаваемых на вход PA1/T0CLK. Управление «таймером 0» осуществляется с помощью регистра T0STA.

Таблица 35

| R/W-0   | R/W-0 | R/W-0                                                                                                                                                                                                                                                                                                                                                                                                                                                    | R/W-0      | R/W-0      | R/W-0      | R/W-0    | U-0   |
|---------|-------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------|------------|------------|----------|-------|
| INTEDG  | T0SE  | T0CS                                                                                                                                                                                                                                                                                                                                                                                                                                                     | T0PS3      | T0PS2      | T0PS1      | T0PS0    | -     |
| бит 7   | 6     | 5                                                                                                                                                                                                                                                                                                                                                                                                                                                        | 4          | 3          | 2          | 1        | бит 0 |
| бит 7   |       | INTEDG: бит выбора управляющего перепада сигнала на выводе PAO/INT для запроса прерывания. Этот бит выбирает, на фронте или спаде сигнала будет происходить запрос прерывания.  1 = фронт сигнала на выводе PAO/INT генерирует прерывание  0 = спад сигнала на выводе PAO/INT генерирует прерывание                                                                                                                                                      |            |            |            |          |       |
| бит 6   |       | Т0SE: бит выбора управляющего перепада сигнала при внешнем тактировании «таймера 0». Этот бит выбирает, на фронте или спаде сигнала «таймер 0» будет инкрементироваться.  Когда ТОСS=0 (внешнее тактирование):  1 = фронт сигнала на выводе PA1/T0CLK инкрементирует «таймер 0» и/или устанавливает T0CKIF - бит 0 = спад сигнала на выводе PA1/T0CLK инкрементирует «таймер 0» и/или устанавливает T0CKIF - бит Когда ТОСS=1 (внутреннее тактирование): |            |            |            |          |       |
| бит 5   |       | значение бита безразлично <b>TOCS:</b> бит выбора источника тактирования для «таймера 0». Этот бит выбирает источник синхронизации для «таймера 0».  1 = внутренняя тактовая частота с генератора циклов 0 = внешнее тактирование с вывода PA1/T0CLK                                                                                                                                                                                                     |            |            |            |          |       |
| бит 4-1 |       | <b>T0PS3:T0PS0:</b> биты выбора предделителя для таймера 0. Эти биты позволяют выбрать величину деления входного тактового сигнала предделителем: 0000 - 1:1 0001 - 1:2 0010 - 1:4 0011 - 1:8 0100 - 1:16 0101 - 1:32 0110 - 1:64 0111 - 1:128 1xxx - 1:256                                                                                                                                                                                              |            |            |            |          |       |
| бит 0   |       | не реали:                                                                                                                                                                                                                                                                                                                                                                                                                                                | вовано: чи | тается зна | чение равн | юе нулю. |       |

#### Обозначения:

R =бит для чтения; W =бит с возможностью записи; U =бит не реализован, читается как 0:

-n = значение бита после сброса по включению питания: 1 = установлен; 0 = сброшен; x = значение не известно.

Если бит TOCS установлен в «1», то инкрементирование счетчика «таймера 0» происходит от тактовых импульсов внутреннего генератора, который является источником синхронизации для всего микроконтроллера. Если бит TOCS сброшен в «0», то инкрементирование счетчика происходит от тактовых импульсов с входа PA1/T0CLK (внешний источник тактовых импульсов). В случае использования внешнего источника тактовых импульсов, бит T0SE определяет полярность фронта, по которому изменяется состояние счетчика. Если бит T0SE установлен в «1», счетчик будет изменять свое состояние по переднему фронту сигнала PA1/T0CLK, а если бит T0SE сброшен в «0», то по заднему фронту (спаду) сигнала PA1/T0CLK. Предварительный 8-разрядный делитель с программируемым коэффициентом деления частоты (ПДПКД) осуществляет деление частоты тактовых импульсов в диапазоне от 1:1 до 1:256, в зависимости от состояния битов T0PS3:T0PS0. Таймер циклически изменяет свое состояние в диапазоне значений от 0000h до FFFFh с шагом При достижении максимального значения (FFFFh) (состояние 1. переполнения) устанавливается флаг (TOIF) запроса прерывания по переполнению «таймера 0». Этот запрос на обработку прерывания может быть замаскирован, путем сброса в «0» соответствующего бита разрешения запроса прерывания (T0IE). Флаг запроса на обработку прерывания от «таймера 0» (TOIF) сбрасывается программно программой обработки прерывания.

Если для «таймера 0» используется внешний источник тактовых импульсов, то осуществляется синхронизация внешнего тактового сигнала и внутренней тактовой частоты. Рис. 20 иллюстрирует механизм синхронизации. Тактовый сигнал синхронизируется после предделителя (ПДПКД). Сигнал с выхода предделителя (ПДПКД) сэмплируется два раза в каждом командном цикле с целью детектирования появления переднего или заднего фронта. Требования к параметрам внешнего сигнала синхронизации приведены в таблице электрических параметров. Процедура синхронизации внешних тактовых импульсов, вносит задержку от времени прихода активного фронта до момента изменения таймером 0 своего состояния. На Рис. 20 показано, что эта задержка может составлять от  $3\ T_{\rm C}$  до  $7\ T_{\rm C}$ .

Проблема считывания 16-разрядного значения регистров TMR0L и TMR0H заключается в том, что после считывания младшего (или старшего) байта, его значение может измениться от FFh к 00h. Для обеспечения однозначного считывания состояния счетчика рекомендуется маскировать сигнал запроса на обработку прерывания.

Запись в любой из регистров TMR0L и TMR0H блокирует изменение соответствующей части счетчика «таймера 0» в последующем после записи цикле микроконтроллера, при этом запись не оказывает влияния на другую часть счетчика. Поэтому рекомендуется последовательно производить запись сначала регистра TMR0L, а затем TMR0H. Запись в любой из регистров TMR0L или TMR0H сбрасывает в исходное состояние предделитель (ПДПКД).

Установка коэффициента деления предделителя (ПДПКД) полностью зависит от состояния регистра T0STA, то есть значение коэффициента может быть изменено «на лету» во время исполнения программы. Перед изменением коэффициента деления рекомендуется сбрасывать ПДПКД.



Рис. 19 Блок-схема модуля «таймер 0»



**Рис. 20** Функционирование «таймер 0» от внешнего источника тактовых импульсов

#### <u>Примечания:</u>

- 1. Задержка от времени прихода активного фронта до момента изменения TMR0 своего состояния составляет от  $3^*T_C$  до  $7^*T_C$ .
- 2. Длительность импульса на выходе ПДПКД меньше частоты синхронизации. В этом случае состояние счетчика TMR0 не изменится.



**Рис. 21** Функционирование «таймер 0» при обращении к регистрам TMR0L и TMR0H

#### Примечание:

В примере записывается значение TMR0 равное AB56h.

# Таймер 1, таймер 2, ШИМ, захват (регистрация событий)

«Таймер 1» представляет собой 8-ми разрядный таймер/счетчик (TMR1), с 8-ми разрядным регистром периода (PR1) и флагом запроса прерывания при переполнении. Таймер 1 может работать как таймер, инкрементирующийся от внутренних тактовых импульсов Fc/4, либо инкрементирующийся на заднем фронте внешнего тактового сигнала с вывода PD4/T1CLK. Этот таймер также используется как опорный для модулей широтно-импульсных модуляторов.

«Таймер 2» является 16-разрядным таймером/счетчиком (регистры TMR2H и TMR2L). Он содержит два дополнительных регистра (PR2H/CA1H:PR2L/CA1L), которые используются как 16-ти разрядный регистр периода, или как 16-ти регистр 1». Для приращения «таймера 2» разрядный «захвата может использоваться или внутренний тактовый сигнал Fc/4, или внешний тактовый сигнал с вывода PD5/T2CLK. Этот таймер используется как опорный для всех 16-ти разрядных захватов (регистраций событий). Два других дополнительных регистра включают регистры захвата (регистрации событий): 2 (CA2H:CA2L).

Микроконтроллер имеет два выхода ШИМ (широтно-импульсных модуляторов) и два входа захвата (регистрации событий). Таблица 36 показывает использование ресурсов таймеров для реализации функций ШИМ и захватов.

Таблица 36

Ресурсов таймеров для реализации функций ШИМ и захватов.

| Функция  | Ресурсы таймера |
|----------|-----------------|
| ШИМ 1    | Таймер 1        |
| ШИМ 2    | Таймер 1        |
| Захват 1 | Таймер 2        |
| Захват 2 | Таймер 2        |

#### Таблица 37

Регистр TCON1 (адрес: 16h, банк 3)

| R/W-0    | R/W-0                 | R/W-0                                                 | R/W-0                                     | R/W-0      | R/W-0       | R/W-0     | R/W-0     |  |
|----------|-----------------------|-------------------------------------------------------|-------------------------------------------|------------|-------------|-----------|-----------|--|
| CA2ED1   | CA2ED0                | CA1ED1                                                | CA1ED0                                    | -          | TMR2CS      |           | TMR1CS    |  |
| бит 7    | 6                     | 5                                                     | 4                                         | 3          | 2           | 1         | бит 0     |  |
| бит 7, 6 |                       | <b>CA2ED1:CA2ED0:</b> биты выбора режима «захвата 2». |                                           |            |             |           |           |  |
|          |                       | 00 = Захв                                             | ат на кажд                                | цом задней | и фронте (о | спаде)    |           |  |
|          |                       | 01 = Захв                                             | ат на кажд                                | ом передн  | нем фронте  | Э         |           |  |
|          |                       | 10 = Захват на каждом 4-м переднем фронте             |                                           |            |             |           |           |  |
|          |                       | 11 = Захват на каждом 16-м переднем фронте            |                                           |            |             |           |           |  |
| бит 5, 4 |                       | <b>CA1ED1:CA1ED0:</b> биты выбора режима «захвата 1». |                                           |            |             |           |           |  |
|          |                       | 00 = Захват на каждом заднем фронте (спаде)           |                                           |            |             |           |           |  |
|          |                       | 01 = Захват на каждом переднем фронте                 |                                           |            |             |           |           |  |
|          |                       | 10 = Захв                                             | 10 = Захват на каждом 4-м переднем фронте |            |             |           |           |  |
|          |                       | 11 = Захват на каждом 16-м переднем фронте            |                                           |            |             |           |           |  |
| бит 3    | бит 3 Не используется |                                                       |                                           |            |             |           |           |  |
| бит 2    |                       |                                                       |                                           | бора ист   | очника та   | ктовых и  | импульсов |  |
|          |                       | «таймера                                              | 2»                                        |            |             |           |           |  |
|          |                       |                                                       |                                           |            | игнал с в   |           | D5/T2CLK  |  |
|          |                       | (приращение по заднему фронту сигнала)                |                                           |            |             |           |           |  |
|          |                       | 0 = внутр                                             | енний такт                                | овый сигн  | ал FC/4     |           |           |  |
| бит 1    |                       |                                                       |                                           |            |             |           |           |  |
| бит 0    |                       |                                                       |                                           | бора ист   | очника та   | іктовых і | импульсов |  |
|          |                       | «таймера                                              |                                           |            |             |           | _         |  |
|          |                       |                                                       |                                           |            | игнал с в   |           | D4/T1CLK  |  |
|          |                       | (приращение по заднему фронту сигнала)                |                                           |            |             |           |           |  |
|          |                       | 0 = внутр                                             | енний такт                                | овый сигн  | ал FC/4     |           |           |  |

#### Обозначения:

R =бит для чтения; W =бит с возможностью записи; U =бит не реализован, читается как 0;

-n = значение бита после сброса по включению питания: 1 = установлен; 0 = сброшен; x = значение не известно.

#### Таблица 38

Регистр TCON2 (адрес: 17h, банк 3)

| R-0   | R-0    | R/W-0 | R/W-0 | R/W-0  | R/W-0 | R/W-0 | R/W-0 |
|-------|--------|-------|-------|--------|-------|-------|-------|
| CA2OV | CA10VF | PWM2O | PWM10 | CA1_PR | TMR2O | -     | TMR10 |
| F     |        | N     | N     | 2      | N     |       | N     |
| бит 7 | 6      | 5     | 4     | 3      | 2     | 1     | бит 0 |

| бит 7 | <b>CA2OVF:</b> бит переполнения «захвата 2».                          |
|-------|-----------------------------------------------------------------------|
| ONI 7 | Этот бит означает, что значение регистров захвата                     |
|       | (CA2H:CA2L) не было считано до того как произошел                     |
|       | следующий захват. Регистр захвата сохраняет старое                    |
|       |                                                                       |
|       | несчитанное значение захвата (последний захват перед                  |
|       | переполнением). Последующие захваты не обновят                        |
|       | значение регистра захвата до тех пор, пока регистр захвата            |
|       | не будет считан (оба байта).                                          |
|       | 1 = произошло переполнение                                            |
|       | 0 = нет переполнения                                                  |
| бит 6 | <b>CA10VF:</b> бит переполнения «захвата 1».                          |
|       | Этот бит означает, что значение регистров захвата                     |
|       | (PR3H/CA1H:PR3L/CA1L) не было считано до того как                     |
|       | произошел следующий захват. Регистр захвата сохраняет                 |
|       | старое несчитанное значение захвата (последний захват                 |
|       | перед переполнением). Последующие захваты не обновят                  |
|       | значение регистра захвата до тех пор, пока регистр захвата            |
|       | не будет считан (оба байта).                                          |
|       | 1 = произошло переполнение                                            |
|       | 0 = нет переполнения                                                  |
| бит 5 | РWM2ON: бит включения «ШИМ 2».                                        |
| ОИГЭ  |                                                                       |
|       | 1 = «ШИМ 2» включен, вывод PD3/PWM2 игнорирует состояние бита DDRD<3> |
|       |                                                                       |
|       | 0 = «ШИМ 2» выключен, вывод PD3/PWM2 использует                       |
|       | состояние бита DDRD<3> для направления передачи                       |
|       | данных.                                                               |
| бит 4 | <b>PWM1ON:</b> бит включения «ШИМ 1».                                 |
|       | 1 = «ШИМ 1» включен, вывод PD2/PWM1 игнорирует                        |
|       | состояние бита DDRD<2>                                                |
|       | 0 = «ШИМ 1» выключен, вывод PD2/PWM1 использует                       |
|       | состояние бита DDRD<2> для направления передачи                       |
|       | данных.                                                               |
| бит 3 | <b>CA1_PR2</b> : бит выбора режима регистра CA1/PR2                   |
|       | 1 = активирует «захват 1», регистр PR2H/CA1H:PR2L/CA1L                |
|       | является регистром «захвата 1». «Таймер 2» работает без               |
|       | регистра периода.                                                     |
|       | 0 = включает регистр периода. PR2H/CA1H:PR2L/CA1L                     |
|       | является регистром периода для «таймера 2».                           |
| бит 2 | TMR2ON: бит включения «таймера 2».                                    |
|       | 1 = «таймер 2» включен                                                |
|       | 0 = «таймер 2» остановлен                                             |
| бит 1 | Не используется                                                       |
| бит 0 | <b>TMR1ON:</b> бит включения «таймера 1».                             |
|       | 1 = запускает 8-ми разрядный «таймер 1»                               |
|       | 0 = останавливает 8-ми разрядный «таймер 1»                           |
|       | 10 COTATION TO THE PROPRIET NAME OF THE                               |

### Обозначения:

 $R = \overline{\text{бит для}}$  чтения;  $W = \overline{\text{бит с возможностью записи;}}$   $U = \overline{\text{бит не реализован,}}$  читается как 0;-n = значение бита после сброса по включению питания: 1 = установлен; 0 = сброшен; x = значение не известно.

## Встроенный тактовый генератор

Источник тактовых сигналов для таймера может быть настроен, это или внутренняя тактовая частота FC/4, или внешний сигнал с вывода PD4/T1CLK. Источник импульсов таймера конфигурируется битом TMR1CS. Если бит TMR1CS=0, то источник тактовых импульсов внутренний и таймер инкрементируется каждый командный цикл (частота  $F_{\rm C}/4$ ). Если бит TMR1CS установлен, то источник импульсов внешний сигнал с вывода PD4/T1CLK и таймер инкрементируется на каждом заднем фронте (спаде) сигнала T1CLK. Сигнал с входа T1CLK синхронизируется с внутренним тактовым сигналом, это вызывает задержку между спадом сигнала на выводе и приращением таймера. Временные требования к внешнему тактовому сигналу смотрите в «электрических параметрах».

Значение таймера инкрементируется от 00h до момента равенства с значением регистра периода (PR1). В следующем цикле приращения он сбрасывается в 00h. Флаг запроса прерывания от таймера устанавливается, когда таймер сбрасывается. «Таймер 1» имеет индивидуальный бит флага запроса прерывания (T1IF).

Таймер имеет индивидуальный бит разрешения прерываний (T1IE). Прерывание от таймера может быть разрешено установкой и запрещено очисткой этого бита. Также для разрешения прерывания должен быть установлен бит разрешения прерываний от периферийных устройств (PEIE=1) и сброшен бит глобального запрещения прерываний (GLINTD=0).

Таймер может включаться и выключаться программно установкой или сбросом соответствующего управляющего бита TMR1ON.



Рис. 22 «Таймер 1»

## Использование выходов широтно-импульсных модуляторов (ШИМ)

Микроконтроллер содержит два высокоскоростных выхода ШИМ. Выходы «ШИМ 1» и «ШИМ 2» используют как опорный счетчик «таймер 1». Выходы ШИМ подключены к выводам PD2/PWM1, PD3/PWM2.

Каждый выход ШИМ имеет максимальное разрешение 10 бит. При 10-ти битовом разрешении выходная частота ШИМ равняется 32.2 кГц (при тактовой частоте 33 МГц), а при 8-ми битовом разрешении частота выхода ШИМ равна 128.9 кГц. Скважность сигнала на выходе может варьироваться от 0% до 100%. На Рис. 23 показана упрощенная блок-схема модуля ШИМ.

Регистры скважности имеют двойную буферезацию для работы без помех. На Рис. 24 продемонстрировано появление помех для случая отсутствия двойной буферезации регистров скважности. Пунктирная линия показывает выход ШИМ, для случая отсутствия двойной буферезации. Если новое значение скважности

записывается после того, как таймер прошел данное значение, ШИМ не сбрасывается в текущем цикле. В этом примере период ШИМ равен 50. прежнее значение скважности равно 30, новое значение равно 10.

Для включения «ШИМ 1» необходимо установить бит PWM1ON (TCON2<4>). Когда бит PWM1ON=1, вывод PD2/PWM1 становится выходом «ШИМ 1» и независимо от бита направления передачи данных (DDRD<2>) конфигурируется как выход. Если бит PWM1ON=0, то направление передачи данных вывода задается битом направления передачи (DDRD<2>). Подобным образом, бит PWM2ON (TCON2<5>) задает конфигурацию вывода PD3/PWM2.



Рис. 23 Упрощенная блок-схема модуля ШИМ

#### Примечание:

8-ми разрядный таймер объединен с 2-х разрядным значением фазы Q для создания 10-ти разрядного значения.

Период выхода «ШИМ 1» определяется «таймером 1» и его регистром периода PR1. Для «ШИМ 2» период также определяется «таймером 1» и PR1. Периоды ШИМ могут высчитываться следующим образом:

период «ШИМ 1» =  $[(PR1) + 1] * 4*T_C$  период «ШИМ 2» =  $[(PR1) + 1] * 4*T_C$ 

Скважность ШИМ определяется 10-ти битным значением DCx<9:0>. Старшие 8 бит находятся в регистре PWxDCH, а младшие 2 бита в регистре PWxDCL<7:6>. Таблица 39 демонстрирует максимальную частоту ШИМ в зависимости от значения в регистре периода. Колличество битов разрешения, которого может достигнуть ШИМ, зависит от тактовой частоты микроконтроллера и частоты ШИМ.

Максимальное разрешение ШИМ (биты) для заданной частоты ШИМ: = log(FC/FPWM) / log(2), где: FPWM = 1/ период ШИМ.

Длительность импульса ШИМ =  $(DCx)^*T_C$  (где DCx представляет 10-ти битное значение из PWxDCH:PWxDCL).

Если DCx = 0, тогда длительность импульса равена 0. Если PRx = PWxDCH, тогда выход ШИМ будет низким от одного до четырех тактов тактового генератора (в зависимости от состояния битов PWxDCL<7:6>). Чтобы скважность была 100%, значение PWxDCH должно быть больше, чем значение PRx.



Рис. 24 Выход ШИМ

Регистры скважности для всех ШИМ имеют двойную буферизацию. При записи в регистры значение сохраняется в основных защелках, а при переполнении опорного таймера и начале нового периода ШИМ, значения из основной защелки переписываются в регистры подчиненной защелки, и вывод ШИМ переходит в высокий уровень.

Для регистров PW1DCH, PW1DCL, PW2DCH, PW2DCL операция записи записывает в «основные защелки», в то время как операция чтения считывает «подчиненные защелки». Поэтому желательно избегать операций типа чтениемодификация-запись с регистрами скважности.

Модули ШИМ используют прерывания от «таймера 1» (флаг запроса прерывания T1IF). Прерывание от таймера генерируется, когда значение регистра таймера совпадет со значением регистра периода и во время следующего приращения сбросится в 0. Это прерывание также отмечает начало цикла ШИМ. В этот момент можно записать новые значения скважности. Флаги запроса прерывания должны быть сброшены программно.

ШИМ может работать с внешним генератором тактовых импульсов, но при этом необходимо учесть ряд особенностей. Так как внешний тактовый сигнал с входа PD4/T1CLK синхронизируется с внутренним (выбирается один раз за командный цикл), то задержка между изменением сигнала T1CLK и увеличением таймера, будет изменяться в пределах  $T_{cy}$  (одного командного цикла). Это вызовет дрожание скважности и ошибку в периоде ШИМ. Дрожание будет приблизительно  $+1T_{cy}$ , если внешний генератор не синхронизирован с генератором процессора. При использовании внешнего источника тактовых импульсов для ШИМ, его частота должна быть много меньше, чем тактовая частота микроконтроллера ( $F_{\rm C}$ ).

Использование внешнего генератора тактовых импульсов для тактирования опорного таймера ШИМ (таймер 1 или 2) ограничивает максимальное разрешение ШИМ до 8 бит. Биты PWxDCL<7:6> должны быть сброшены. Использование любого другого значения вызовет искажение выхода ШИМ. Максимально достижимая частота ШИМ также более низкая. Максимальная частота ШИМ, когда источником тактовых импульсов является вывод PD4/T1CLK, показана в Таблица 39 (режим стандартного разрешения).

**Таблица 39** Частота ШИМ (при тактовой частоте 33МГц)

| Частота<br>ШИМ        | 32.2 КГц | 64.5 КГц | 90.66 КГц | 128.9 КГц | 515.6 КГц |
|-----------------------|----------|----------|-----------|-----------|-----------|
| Значение PR           | 0xFF     | 0x7F     | 0x5A      | 0x3F      | 0x0F      |
| Высокое<br>разрешение | 10 бит   | 9 бит    | 8.5 бит   | 8 бит     | 6 бит     |
| Стандартное           | 8 бит    | 7 бит    | 6.5 бит   | 6 бит     | 4 бит     |

| กวว | решение |  |  |  |
|-----|---------|--|--|--|
| vas | решение |  |  |  |
|     |         |  |  |  |

#### «Таймер 2»

«Таймер 2» является 16-ти разрядным таймером, состоящим из регистров TMR2H (старший байт) и TMR2L (младший байт). Таймер имеет 16-ти разрядный регистр периода, который может также быть 16-ти разрядным регистром захвата (регистрации событий) PR2H/CA1H:PR2L/CA1L. Таймер может тактироваться внутренними импульсами FC/4 (если бит TMR2CS (TCON1<2>) = 0), или внешними – задним фронтом (спадом) сигнала на выводе PD5/T2CLK (если TMR2CS=1). Для работы таймера должен быть установлен бит TMR2ON.

При внешнем тактировании таймера, сигнал с вывода PD5/T2CLK синхронизируется внутренними тактовыми импульсами дважды во время каждого цикла команды. Это вызывает задержку от момента появления заднего фронта на T2CLK до фактического приращения таймера. Рис. 27 показывает временную диаграмму при работе таймера от внешнего генератора тактовых импульсов.

«Таймер 2» является 16-ти разрядным, поэтому необходимо осторожно считывать или записывать его во время работы, так как эти операции 8-ми разрядные. Лучше остановить таймер на время выполнения считывания/записи, а затем вновь запустить (используя бит TMR2ON). Однако, если нет возможности остановить таймер, можно использовать Пример 11 для записи и Пример 12 для считывания (во время данного процесса прерывания должны быть запрещены). Таймер может работать в двух режимах (зависит от состояния бита CA1 PR2(TCON2<3>)):

- Режим одного входа захвата, таймер работает с регистром периода.
- Режим двух входов захвата.

Всего два 16-ти разрядных регистров захвата, которые захватывают 16-ти разрядное значение таймера, при фиксации события на выводах захвата. Есть два входа захвата PD0/CAP1, PD1/CAP2 по одному для каждой пары регистров захвата. Событиями захвата могут быть (определяется битами CAxED1 и CAxED0):

- Передний фронт сигнала на входе захвата.
- Задний фронт (спад).
- Каждый четвертый передний фронт.
- Каждый шестнадцатый передний фронт.

Каждый 16-ти разрядный регистр захвата имеет связанный с ним флаг запроса прерывания, который устанавливается, когда происходит захват. Модули захвата являются частью блока «таймера 3».

#### Режим одного входа захвата и регистра периода для таймера

Этот режим выбирается, если управляющий бит CA1\_PR2=0. В режиме одного входа захвата регистры PR2H/CA1H и PR2L/CA1L составляют 16-ти разрядный регистр периода, и соответственно «захват 1» отключен и бит прерывания CAP1IF никогда не устанавливается. Блок-схема показана на Рис. 25 . Таймер инкрементируется до тех пор, пока не сравняется с значением регистра периода, а затем сбрасывается в 0000h в следующем цикле приращения. При этом устанавливается флаг запроса прерывания от таймера (T2IF). Это прерывание может быть запрещено сбросом бита разрешения прерываний (T2IE). Флаг T2IF должен быть сброшен программно.

Биты CAxED1 и CAxED0 определяют событие, по которому произойдет захват. Когда происходит захват, устанавливается флаг запроса прерывания (CAPxIF). Прерывание будет разрешено, если бит маски CAPxIE установлен, бит разрешения прерывания от периферийного устройства (PEIE) установлен, а бит глобального запрета прерываний (GLINTD) должен быть сброшен. Флаг запроса прерывания CAPxIF сбрасывается программно.

При изменении выбраного предварительного делителя, содержимое делителя частоты не сбрасывается. Поэтому, первый захват после подобного изменения будет неопределенным. Однако последующие захваты будут верными. Предварительный делитель частоты сбрасывается сигналом «сброс».

При использовании вывода захвата САРх в качестве выхода порта режим захвата не отключается. Можно просто отключить прерывание от захвата посредством сброса CAPxIE. Если вывод CAPx используется как выход, то можно активировать захват записью в порт. Это может быть полезным во время разработки для эмуляции прерывания от захвата.

Сигнал на входе захвата синхронизируется с внутренними тактовыми импульсами. Это накладывает определенные ограничения на форму входного сигнала.

Флаг переполнения имеет двойную буферезацию. Основной флаг устанавливается если одно захваченное значение уже находится в регистре захвата САхН:САхL, и произошло другое событие захвата на выводе САРх. Новое значение не будет записываться в регистр захвата, защищая предыдущее несчитанное значение. При считывании старшего и младшего байта регистра захвата (в любом порядке), основной флаг переполнения передается в подчиненный флаг переполнения САхОVF, и затем основной флаг сбрасывается.



**Рис. 25** Блок-схема «таймера 2» в режиме с тремя входами захвата и регистром периода

После этого можно считать регистр TCONх для определения значения CAxOVF. Рекомендуемая последовательность для считывания регистров захвата и флагов переполнения захвата показана в Пример 11.

## Пример 11

|                       | Последовательность для чтения регистров захвата |
|-----------------------|-------------------------------------------------|
| MOVLB 3               | ; выбрать банк 3                                |
| MOVPF CA2L, LO_BYTE   | ; считать младший байт регистра «захвата 2»     |
| MOVPF CA2H, HI_BYTE   | , считать старший байт регистра «захвата 2»     |
| MOVPF TCON2, STAT_VAL | ; считать регистр TCON2                         |

#### Пример 12

Запись в «таймер 2»

| BSF   | CPUSTA, GLINTD ; отключить прерывания             |
|-------|---------------------------------------------------|
| MOVFP | RAM L, TMR2L                                      |
| MOVFP | RAM_H, TMR2H                                      |
| BCF   | CPUSTA, GLINTD ; сделано, активировать прерывания |

#### Пример 13

Считывание из «таймера 2»

```
MOVPF
         TMR2L, TMPLO ; считывать младший байт TMR2
MOVPF
         TMR2H, TMPHI ; считывать старший байт TMR2
MOVFP
         TMPLO, WREG; младший байт в WREG
CPFSLT
         TMR2L
                        ; сравнить TMR2L < WREG
RETURN
                ; возврат
MOVPF
         TMR2L, TMPLO ; считать младший байт TMR2
         TMR2H, TMPHI ; считать старший байт TMR2
MOVPF
RETURN
                ; возврат
```

### Режим двух входов захвата

Этот режим выбирается если бит CA1\_PR2=1. Блок-схема показана на Рис. 26. В данном режиме таймер работает без регистра периода, инкрементируясь от 0000h до FFFFh, и затем сбрасываясь в 0000h (с установкой флага запроса прерывания T2IF). Бит T2IF должен быть сброшен программно. Регистры PR2H/CA1H и PR2L/CA1L образуют 16-ти разрядный регистр «захвата 1». Соответствующий ему вход захвата - вывод PD0/CAP1. Режим захвата задается битами CA1ED1 и CA1ED0. Все захваты работают аналогично (смотрите раздел «Таймер 2»).



Рис. 26 Блок-схема «таймера 2» в режиме с четырьмя входами захвата.



Рис. 27 Работа таймеров 1 и 2 от внешнего сигнала синхронизации

#### Примечания:

- T1CLK (T2CLK) выбирается в Q2 и Q4, «стрелка вниз» обозначает точку выборки.
- Задержка от спада сигнала на T1CLK (T2CLK) до приращения таймера от  $2^*T_c$  до  $6^*T_c$ .



Рис. 28 Работа таймеров 1 и 2 от внутреннего сигнала синхронизации.

**Таблица 40** Регистры блока

| Адрес | Назва-<br>ние | бит 7 | бит 6                           | бит 5                     | бит 4    | бит 3      | бит 2         | бит 1 | бит 0 | POR,<br>BOR | MCLRn<br>, WDT |
|-------|---------------|-------|---------------------------------|---------------------------|----------|------------|---------------|-------|-------|-------------|----------------|
|       | Банк 2        |       |                                 |                           |          |            |               |       |       |             |                |
| 10h   | TMR1          |       |                                 |                           | 0000     | 0000       |               |       |       |             |                |
| 1011  | I IVITY I     |       |                                 | þe                        | гистр т  | аимер      | аі            |       |       | 0000        | 0000           |
|       |               |       |                                 |                           |          |            |               |       |       |             |                |
| 12h   | TMR2L         |       | младший байт регистра таймера 2 |                           |          |            |               |       |       | 0000        | 0000           |
| 1211  | TIVINZL       |       | wi ia,                          | цшии С                    | лаит ре  | пистра     | Гаиме         | pa Z  |       | 0000        | 0000           |
| 12h   | TMR2H         |       | OTOr                            |                           | oŭ- no   | FUATRO     | <b>TOŬ140</b> | no 2  |       | 0000        | 0000           |
| 13h   | IIVIKZN       |       | Crap                            | ошии о                    | айт ре   | гистра     | таиме         | pa z  |       | 0000        | 0000           |
| 1.4h  | DD4           |       |                                 | O 5140 T                  | 2 500146 | ) = 0 = 0i | inano i       | 1     |       | 1111        | 1111           |
| 14h   | PR1           |       | ŀ                               | регистр периода таймера 1 |          |            |               |       | 1111  | 1111        |                |
|       |               |       |                                 |                           |          |            |               |       |       |             |                |

| 16h    | PR2L/  | МЛ         | адший                                     | байт р  | егистр    | а пери  | ода та  | ймера | 2 /  | 0000 | 0000 |
|--------|--------|------------|-------------------------------------------|---------|-----------|---------|---------|-------|------|------|------|
| 1011   | CA1L   |            | мла                                       | дший (  | байт ре   | егистра | азахва  | та 1  |      | 0000 | 0000 |
| 17h    | PR2H/  | СТ         | старший байт регистра периода таймера 2 / |         |           |         |         |       |      |      | 0000 |
| 1711   | CA1H   |            | ста                                       | рший б  | айт ре    | гистра  | захват  | га 1  |      | 0000 | 0000 |
| Банк 3 |        |            |                                           |         |           |         |         |       |      |      |      |
| 10h    | PW1DCL | DC1<br>PW1 |                                           |         |           |         |         |       |      |      | 00   |
| 11h    | PW2DCL | DC1<br>PW2 | DC0<br>PW2                                | -       | -         | -       | -       | -     | -    | 000  | 000  |
| 12h    | PW1DC  | DC9        | DC8                                       | DC7     | DC6       | DC5     | DC4     | DC3   | DC2  | 0000 | 0000 |
| 1211   | Н      | PW1        | PW1                                       | PW1     | PW1       | PW1     | PW1     | PW1   | PW1  | 0000 | 0000 |
| 13h    | PW2DC  | DC9        | DC8                                       | DC7     | DC6       | DC5     | DC4     | DC3   | DC2  | 0000 | 0000 |
| 1311   | Н      | PW2        | PW2                                       | PW2     | PW2       | PW2     | PW2     | PW2   | PW2  | 0000 | 0000 |
| 14h    | CA2L   |            | МПО                                       | пинай б | วีลผัт กล | CHOTO   | а захва | T2 2  |      | 0000 | 0000 |
| 1411   | CAZL   |            | IVIJIA                                    | дшии (  | лаит ре   | ыистра  | захва   | ıa Z  |      | 0000 | 0000 |
| 15h    | CA2H   |            | СТО                                       | оппий б | aŭt na    | FMCTDO  | захват  | ra 2  |      | 0000 | 0000 |
| 1311   | CAZIT  |            | Cia                                       | ршии с  | аит ре    | тистра  | захва   | ia Z  |      | 0000 | 0000 |
| 16h    | TCON1  | CA2E       | CA2E                                      | CA1E    | CA1E      |         | TMR2    |       | TMR1 | 0000 | 0000 |
| 1011   | TOONT  | D1         | D0                                        | D1      | D0        |         | CS      |       | CS   | 0000 | 0000 |
| 17h    | TCON2  | CA2O       | CA1O                                      | PWM2    | PWM1      | CA1_    | TMR2    |       | TMR1 | 0000 | 0000 |
| 1711   | TOONZ  | VF         | VF                                        | ON      | ON        | PR2     | ON      |       | ON   | 0000 | 0000 |

# Модуль универсального синхронно-асинхронных приемопередачика с поддержкой LIN интерфейса

Микроконтроллер содержит один модуль синхронно-асинхронных приемопередатчика с поддержкой LIN интерфейса USART/LIN. Универсальный синхронно-асинхронный приемопередатчик может работать в следующих режимах:

- асинхронный (полный дуплекс);
- асинхронный (полный дуплекс) с автоматическим приемом LIN заголовка;
- синхронный ведущий (полудуплекс);
- синхронный ведомый (полудуплекс).

Бит SPEN (RCSTA1<7>) должен быть установлен, чтобы выводы PA2/RX/DT и PA3/TX/CK сконфигурировались как выводы последовательного интерфейса. Модуль USART/LIN будет управлять направлением выводов PA2/RX/DT и PA3/TX/CK, в зависимости от состояния битов конфигурации в регистрах RCSTA и TXSTA. Следующие биты контролируют направление выводов: SPEN, TXEN, SREN, CREN, CSRC. При установки бита LINEN в асинхронном режиме работы, модуль автоматически принимает заголовок пакета (поля BREAK и SYNCH) с вычислением скорости передачи.

# Регистр режима и статуса работы приемника

**Таблица 41** RCSTA. ADR = 0x13, Банк доступа BANK = 0x00

|                   |     |     |     |     |   | ,  | o. ja. =, . |     |
|-------------------|-----|-----|-----|-----|---|----|-------------|-----|
| Номер             | 7   | 6   | 5   | 4   | 3 | 2  | 1           | 0   |
| Доступ*           | R/W | R/W | R/W | R/W | U | RO | RO          | R/W |
| Значение<br>после | 0   | 0   | 0   | 0   | 0 | 0  | 0           | Х   |

# Спецификация 1886ВЕ5АУ, 1886ВЕ5БУ, К1886ВЕ5АУ, К1886ВЕ5БУ

| сброса** |      |     |      |      |   |      |      |      |
|----------|------|-----|------|------|---|------|------|------|
|          | SPEN | RX9 | SREN | CREN | 1 | FERR | OERR | RX9D |

\*

R/W - бит доступен на чтение и запись;

RO - бит доступен только на чтение;

- бит физически не реализован или зарезервирован.

| Nº | Функциональное<br>имя бита | Расшифровка функционального имени бита, краткое описание назначения и принимаемых значений                                                                                                                                                                                                                                                           |
|----|----------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 7  | SPEN                       | бит разрешения работы последовательного порта  1 = конфигурирует PA3/TX/CK и PA2/RX/DT как выводы последовательного порта USART  0 = последовательный порт отключен                                                                                                                                                                                  |
| 6  | RX9                        | выбор 9-ти разрядного приема 1 = выбирает 9-ти разрядный прием 0 = выбирает 8-ми разрядный прием                                                                                                                                                                                                                                                     |
| 5  | SREN                       | бит разрешения однократного приема. Этот бит разрешает прием одного байта и после его приема автоматически сбрасывается. Синхронный режим: 1 = разрешить прием 0 = запретить прием Примечание: бит игнорируется в синхронном режиме ведомого. Асинхронный режим: Не имеет значения                                                                   |
| 4  | CREN                       | бит разрешения продолжительного приема. Этот бит разрешает непрерывный прием последовательно передаваемых данных. Асинхронный режим: 1 = разрешает непрерывный прием Синхронный режим: 1 = разрешает непрерывный прием Синхронный режим: 1 = разрешает непрерывный прием до момента сброса CREN (CREN отменяет SREN) 0 = отключает непрерывный прием |
| 3  | -                          | Не реализовано, читается как «0»                                                                                                                                                                                                                                                                                                                     |
| 2  | FERR                       | бит ошибки кадрирования  1 = есть ошибка (сбрасывается при чтении регистра RCREG)  0 = нет ошибки                                                                                                                                                                                                                                                    |
| 1  | OERR                       | бит ошибки переполнения внутреннего буфера.  1 = есть ошибка (сбрасывается при сбросе бита CREN)  0 = нет ошибки                                                                                                                                                                                                                                     |
| 0  | RX9D                       | 9-й бит принятых данных (может использоваться для программной реализации проверки четности)                                                                                                                                                                                                                                                          |

## Регистр режима и статуса работы передатчика

# **Таблица 43** TXSTA. ADR = 0x15, Банк доступа BANK = 0x00

| Номер                         | 7    | 6   | 5    | 4    | 3 | 2 | 1    | 0    |
|-------------------------------|------|-----|------|------|---|---|------|------|
| Доступ*                       | R/W  | R/W | R/W  | R/W  | U | U | RO   | R/W  |
| Значение<br>после<br>сброса** | 0    | 0   | 0    | 0    | 0 | 0 | 1    | Х    |
| _                             | CSRC | TX9 | TXEN | SYNC | _ | - | TRMT | TX9D |

\*

R/W - бит доступен на чтение и запись;

RO - бит доступен только на чтение;

U - бит физически не реализован или зарезервирован.

| Nº | Функциональное<br>имя бита | Расшифровка функционального имени бита, краткое описание назначения и принимаемых значений |
|----|----------------------------|--------------------------------------------------------------------------------------------|
| 7  | CSRC                       | выбор источника тактовых импульсов                                                         |
|    |                            | Синхронный режим:                                                                          |
|    |                            | 1 = режим ведущего (внутренний тактовый сигнал из                                          |
|    |                            | BRG)                                                                                       |
|    |                            | 0 = режим ведомого (внешнего источника тактового                                           |
|    |                            | сигнала)                                                                                   |
|    |                            | <u>Асинхронный режим:</u>                                                                  |
|    |                            | Не имеет значения                                                                          |
| 6  | TX9                        | выбор 9-ти разрядной передачи.                                                             |
|    |                            | 1 = выбирает 9-ти разрядную передачу                                                       |
|    |                            | 0 = выбирает 8-ми разрядную передачу                                                       |
| 5  | TXEN                       | разрешение передачи                                                                        |
|    |                            | 1 = передача разрешена                                                                     |
|    |                            | 0 = передача отключена                                                                     |
|    |                            | Бит SREN/CREN подменяет TXEN в синхронном                                                  |
|    | 0.410                      | режиме.                                                                                    |
| 4  | SYNC                       | бит выбора режима USART                                                                    |
|    |                            | (синхронный/асинхронный)                                                                   |
|    |                            | 1 = синхронный режим                                                                       |
|    |                            | 0 = асинхронный режим                                                                      |
| 32 | -                          | Не реализованы, читаются как «0»                                                           |
| 1  | TRMT                       | флаг заполненности сдвигового регистра передатчика                                         |
|    |                            | (TSR)                                                                                      |
|    |                            | 1 = регистр пуст                                                                           |
|    | T)(0D                      | 0 = регистр заполнен                                                                       |
| 0  | TX9D                       | 9-й бит передаваемых данных (может использоваться                                          |
|    |                            | для программной реализации проверки четности)                                              |

## Регистр режима и статуса работы приемника LIN заголовка

# **Таблица 45** LIN CNTR. ADR = 0x11, Банк доступа BANK = 0x00

| Номер                         | 7    | 6    | 5    | 4    | 3   | 2    | 1   | 0     |
|-------------------------------|------|------|------|------|-----|------|-----|-------|
| Доступ*                       | RO   | RO   | RO   | RO   | R/W | R/W  | R/W | R/W   |
| Значение<br>после<br>сброса** | 0    | 0    | 0    | 0    | 0   | 0    | 0   | 0     |
|                               | BRK  | BRK  | BRK  | BRK  | BRK | SYNC | ERR | LINEN |
|                               | CNT3 | CNT2 | CNT1 | CNT0 |     | Н    |     |       |

\*

R/W - бит доступен на чтение и запись;

RO - бит доступен только на чтение;

- бит физически не реализован или зарезервирован.

## Таблица 46

| Nº | Функциональное<br>имя бита | Расшифровка функционального имени бита, краткое описание назначения и принимаемых значений                                                                        |
|----|----------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 74 | BRKCNT[3:0]                | Длительность принятого поля BREAK, При приеме поля BREAK короче, чем 11 битовых интервалов вырабатывается сигнал ошибки (ERR)                                     |
| 3  | BRK                        | Флаг окончания приема поля BREAK  1 = BREAK получен  0 = не получен                                                                                               |
| 2  | SYNCH                      | Флаг окончания приема поля SYNCH  1 = SYNCH получен  0 = не получен                                                                                               |
| 1  | ERR                        | Флаг возникновения ошибки при приеме заголовка LIN пакета.  1 = есть ошибка 0 = нет ошибки                                                                        |
| 0  | LINEN                      | Сигнал разрешения работы приемника LIN заголовка<br><u>Асинхронный режим:</u> 1 = принимает заголовок LIN пакета  0 = отключен <u>Синхронный режим:</u> Не важно. |

## Регистр данных приемника

## Таблица 47

RCREG. ADR = 0x14, Банк доступа BANK = 0x00

| Номер    | 7   | 6   | 5   | 4   | 3   | 2   | 1   | 0   |
|----------|-----|-----|-----|-----|-----|-----|-----|-----|
| Доступ*  | R/W |
| Значение | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 0   |

## Спецификация 1886ВЕ5АУ, 1886ВЕ5БУ, К1886ВЕ5АУ, К1886ВЕ5БУ

| после<br>сброса** |      |      |      |      |      |      |      |      |
|-------------------|------|------|------|------|------|------|------|------|
|                   | DATA |
|                   | 7    | 6    | 5    | 4    | 3    | 2    | 1    | 0    |

\*

R/W - бит доступен на чтение и запись;

RO - бит доступен только на чтение;

U - бит физически не реализован или зарезервирован.

#### Таблица 48

| Nº | Функциональное<br>имя бита | Расшифровка функционального имени бита, краткое описание назначения и принимаемых значений |
|----|----------------------------|--------------------------------------------------------------------------------------------|
| 70 | DATA[7:0]                  | Регистр данных:                                                                            |
|    |                            | Данные полученные по USART.                                                                |

## Регистр данных передатчика

## Таблица 49

TXREG. ADR = 0x16, Банк доступа BANK = 0x00

| Номер                         | 7    | 6    | 5    | 4    | 3    | 2    | 1    | 0    |
|-------------------------------|------|------|------|------|------|------|------|------|
| Доступ*                       | R/W  |
| Значение<br>после<br>сброса** | 0    | 0    | 0    | 0    | 0    | 0    | 0    | 0    |
|                               | DATA |
|                               | 7    | 6    | 5    | 4    | 3    | 2    | 1    | 0    |

\*

R/W - бит доступен на чтение и запись;

RO - бит доступен только на чтение;

- бит физически не реализован или зарезервирован.

#### Таблица 50

| Nº | Функциональное<br>имя бита | Расшифровка функционального имени бита, краткое описание назначения и принимаемых значений |
|----|----------------------------|--------------------------------------------------------------------------------------------|
| 70 | DATA[7:0]                  | Регистр данных:<br>Данные полученные по USART.                                             |

## Регистр задания скорости приема и передачи

## Таблица 51

SPBRG. ADR = 0x17, Банк доступа BANK = 0x00

| Номер    | 7   | 6   | 5   | 4   | 3   | 2   | 1   | 0   |
|----------|-----|-----|-----|-----|-----|-----|-----|-----|
| Доступ*  | R/W |
| Значение | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 0   |

## Спецификация 1886ВЕ5АУ, 1886ВЕ5БУ, К1886ВЕ5АУ, К1886ВЕ5БУ

| после<br>сброса** |      |      |      |      |      |      |      |      |
|-------------------|------|------|------|------|------|------|------|------|
|                   | BRG7 | BRG6 | BRG5 | BRG4 | BRG3 | BRG2 | BRG1 | BRG0 |

\*

R/W - бит доступен на чтение и запись;

RO - бит доступен только на чтение;

U - бит физически не реалиан.

### Таблица 52

| Nº | Функциональное<br>имя бита | Расшифровка функционального имени бита, краткое описание назначения и принимаемых значений |
|----|----------------------------|--------------------------------------------------------------------------------------------|
| 70 | BRG[7:0]                   | SPBRG регистр определяет период (скорость) работы приемопередатчика                        |

## Регистр скорости поля SYNCH в LIN фрейме

## Таблица 53

LIN\_BRG. ADR = 0x12, Банк доступа BANK = 0x00

| Номер                         | 7    | 6    | 5    | 4    | 3    | 2    | 1    | 0    |
|-------------------------------|------|------|------|------|------|------|------|------|
| Доступ*                       | RO   |
| Значение<br>после<br>сброса** | 0    | 0    | 0    | 0    | 0    | 0    | 0    | 0    |
|                               | LIN  |
|                               | BRG7 | BRG6 | BRG5 | BRG4 | BRG3 | BRG2 | BRG1 | BRG0 |

\*

R/W - бит доступен на чтение и запись;

RO - бит доступен только на чтение;

U - бит физически не реализован или зарезервирован.

#### Таблица 54

| Nº | Функциональное<br>имя бита |                 | Расшифровка функционального имени бита, краткое описание назначения и принимаемых значений |                         |                        |                        |  |  |  |  |
|----|----------------------------|-----------------|--------------------------------------------------------------------------------------------|-------------------------|------------------------|------------------------|--|--|--|--|
| 70 | LINBRG[7:0]                | LINBRG определе | регистр<br>нное при г                                                                      | содержит<br>приеме поля | значение<br>SYNCH заго | скорости<br>оловка LIN |  |  |  |  |
|    |                            | фрейма          | ·                                                                                          |                         |                        |                        |  |  |  |  |

# Генератор скорости передачи данных

Генератор скорости передачи данных (BRG) поддерживает асинхронный и синхронный режимы USART. Это отдельный 8-ми разрядный таймер/счетчик. Его период задается значением в регистре SPBRG. Скорость передачи рассчитывается по следующей формуле:

- скорость передачи для асинхронного режима (в том числе LIN) = FOSC / (32\*((SPBRG)+1));
- скорость передачи для синхронного режима = FOSC / (4\*((SPBRG)+1)), значение (SPBRG) от 0 до 255.

Запись нового значения в SPBRG приводит к сбросу таймера BRG. Это обеспечивает то, что генератор сразу переключается на новую скорость передачи. После сигнала «сброс» регистр SPBRG очищается, поэтому его необходимо загружать требуемым значением после каждого сброса.

## Асинхронный режим

В этом режиме USART использует стандартный формат NRZ (один стартовый бит, восемь или девять информационных битов и один стоповый бит). Самый распространенный формат данных — это 8-ми битный. Внутрипроцессорный генератор скорости передачи может использоваться для получения стандартных частот скорости передачи. Приемник и передатчик USART являются функционально независимыми, но используют одинаковый формат данных и скорость передачи. Проверка четности не поддерживается аппаратными средствами, но может быть реализована программно (используя девятый бит данных). Модуль USART в асинхронном режиме останавливается во время SLEEP (в режиме ожидания). Асинхронный режим выбирается сбросом бита SYNC (TXSTA1<4>).

Модуль USART в асинхронном режиме состоит из следующих компонентов:

- Генератор скорости передачи.
- Схема выборки.
- Асинхронный приемник.
- Асинхронный передатчик.
- Детектор LIN заголовка.



ис. 29 Блок-схема передатчика



Рис. 30 Блок-схема приемника

## Асинхронный передатчик

Блок-схема передатчика представлена на Рис. 29. Основой передатчика является сдвиговый регистр передачи (TSR). Он получает информацию из буфера передатчика (TXREG). В буфер ТXREG данные загружаются программно. Сдвиговый регистр TSR загружается новыми данными из TXREG (если они есть) как только передастся стоповый бит предыдущей посылки данных. Это происходит в последнем командном цикле периода BRG. При этом устанавливается флаг запроса прерывания TXIF индицирующий, что TXREG пуст. Это прерывание может быть разрешено или запрещено соответственно установкой или сбросом бита TXIE. Флаг запроса прерывания TXIF устанавливается независимо от значения TXIE. Он не может быть сброшен программно. Флаг сбрасывается аппаратно при загрузке новых данных в TXREG. Бит TRMT (TXSTA<1>) индицирует состояние сдвигового регистра TSR. Бит устанавливается когда TSR пуст. TRMT доступен только для чтения и не может вызывать прерывания. Регистр TSR не отображается в памяти данных, т.е. не доступен для чтения/записи.

Передача разрешается, когда устанавливается бит TXEN (TXSTA<5>). Фактически передача не начнется: пока данные не будут загружены в TXREG и генератор скорости передачи не выдаст сдвиговый синхроимпульс (см. Рис. 31). Передачу также можно начать сначала загрузив TXREG, а потом установив бит TXEN. Обычно, если передача начинается в первый раз, TSR пуст, поэтому запись данных в TXREG повлечет немедленную их передачу в TSR, освободив TXREG. Поэтому возможна неразрывная последовательная передача (см. Рис. 32). Сброс TXEN во время передачи вызовет отмену передачи, сброс передатчика.

Для выбора 9-ти битной передачи, бит TX9 (TXSTA<6>) должен быть установлен в единицу. Девятое значение бита записывается в TX9D (TXSTA<0>) перед записью 8-ми битных данных в TXREG, так как запись данных в TXREG может вызвать немедленную передачу данных в TSR (если TSR пуст).

Шаги для настройки асинхронной передачи следующие:

- записать значение в регистр SPBRG для задания скорости передачи.
- включить асинхронный последовательный порт (бит SYNC=0 и бит SPEN=1).
- если требуются прерывания, тогда установите бит ТХІЕ.

- если требуется 9-ти битная передача, тогда установите бит ТХ9.
- если выбрана 9-ти битная передача, девятый бит должен быть загружен в TX9D.
- загрузите данные в регистр TXREG.
- запустите передачу установкой бита TXEN.



Рис. 31 Асинхронная передача



Рис. 32 Асинхронная неразрывная последовательная передача

## Асинхронный приемник

Блок-схема приемника показана на Рис. 30. Данные с вывода PA2/RX/DT подаются в блок восстановления данных. Это высокоскоростной сдвиговый регистр, работающий на частоте в 16 раз выше скорости передачи, в то время как основной сдвиговый регистр принимаемых данных работает со скоростью передачи.

Если выбран асинхронный режим, то приемник включается установкой бита CREN (RCSTA<4>).

Основой приемника является сдвиговый регистр приема (RSR). После обнаружения стопового бита, принятые данные из RSR передаются в RCREG (если он пуст), после чего устанавливается флаг запроса прерывания RCIF. Прерывание может быть разрешено или запрещено соответственно установкой или сбросом бита RCIE. RCIF доступен только для чтения, он сбрасывается аппаратно когда считываются данные из RCREG и регистр пуст. Регистр RCREG имеет двойную буферизацию, т.е. можно принять два байта данных в RCREG FIFO и третий байт начать принимать в RSR. При обнаружении стопового бита третьего байта, если RCREG по-прежнему не считан, устанавливается бит ошибки переполнения приемника OERR (RCSTA<1>). Данные в RSR будут потеряны. Для извлечения двух байт RCREG должен считываться дважды. Бит OERR должен быть очищен программно сбросом приема (сбросом бита CREN). Пока бит OERR установлен, Флаг ошибки кадрирования **FERR** (RCSTA<2>) приемник не работает. устанавливается, если невозможно обнаружить стоповый бит. Флаг FERR и девятый бит данных буферизуются также как и принятые данные. Поэтому необходимо

считать регистр RCSTA перед считыванием RCREG, чтобы не потерять прежнюю информацию FERR и RX9D.

Данные с вывода PA2/RX/DT сканируются, три раза в каждом такте приема, мажоритарной схемой обнаружения, для выявления уровня сигнала на выводе PA2/RX/DT. Сканирование осуществляется на седьмом, восьмом и девятом заднем фронте (спаде) импульсов частотой в 16 раз превышающей частоту приема (Рис. 33).



Рис. 33 Схема сканирования вывода PA2/RX/DT



Рис. 34 Обнаружение стартового бита

Шаги для настройки асинхронного приема следующие:

- записать значение в регистр SPBRG для задания скорости приема.
- включить асинхронный последовательный порт (бит SYNC=0 и бит SPEN=1).
- если требуются прерывания, тогда установите бит RCIE.
- если требуется 9-ти битный прием, тогда установите бит RX9.
- разрешите прием установкой бита CREN.
- при завершении приема установится бит RCIF, и произойдет прерывание (если установлен бит RCIE).
- считайте RCSTA для получения значения девятого бита (для 9-ти битного приема) и бит FERR для определения ошибки.
- считайте 8-ми битные принятые данные из регистра RCREG.
- если произошла ошибка переполнения, сбросте бит OERR.

Для отмены приема, сбросте либо биты SREN и CREN, либо бит SPEN. Это сбросит логику приема, но не изменит настройки.

## Режим автоматического приема LIN заголовка

При работе в асинхронном режиме модуль USART может автоматически принимать и распознавать заголовок LIN фрейма. Для этого необходимо разрешить работу блока LIN Frame Detector установкой бита LINEN. Прием поля BREAK производится на основании скорости передачи задаваемой в регистре SPBRG. При приеме поля BREAK вырабатывается прерывание RCIF и выставляется флаг BRK. В регистре LIN\_CNTR биты BRKCNT<3:0> содержат длительность принятого поля BREAK. Если длительность поля BREAK меньше 11, автоматически вырабатывается флаг возникновения ошибки ERR. Максимальное значение BRKCNT<3:0> – 16,

независимо от реальной длительности поля BREAK. Для сброса сигнала прерывание RCIF после приема поля BREAK в бит BRK регистр LIN\_CNTR необходимо записать «0». При этом прерывание снимается, но значение бита не изменяется.

После приема поля BREAK автоматически принимается поле SYNCH. При приеме поля SYNCH автоматически вычисляется скорость передачи. При приеме поля SYNCH вырабатывается прерывание RCIF и выставляется флаг SYNCH. В регистре LIN\_BRG содержится скорость передачи поля SYNCH. В случае необходимость эта скорость может быть использована для задания скорости передачи SPBRG для всего блока USART.



Рис. 35 Заголовок LIN фрейма

Для сброса сигнала прерывание RCIF после приема поля SYNCH в бит SYNCH регистр LIN\_CNTR необходимо записать «0». При этом прерывание снимается, но значение бита не изменяется. В случае если при приеме поля SYNCH распознаваемая скорость будет ниже, чем скорость при SPBRG == 0xFF, автоматически вырабатывается флаг возникновения ошибки ERR. После приема поля SYNCH модуль USART переходит в обычный режим работы в асинхронном режиме, все последующие принимаемые данные отображаются в регистре RCREG. После приема всего LIN фрейма для подготовки к приему следующего необходимо сбросить блок LIN Frame Detector. Для этого необходимо установить бит LINEN сначала в «0», а затем в «1».

# Передача LIN фрейма

Формирование LIN фрейма осуществляется программным путем. Для передачи поля BREAK в регистр SPBRG должна быть записана скорость меньшая чем реальна скорость передачи, таким образом, что бы при отправке байта 0x00 приемник воспринял минимум 11 битов равных 0 (с учетом старт бита). После передачи поля BREAK в регистре SPBRG задается нормальная скорость работы и для отправки поля SYNCH отправляется байт 0x55. Затем остальные байты фрейма.

# Синхронный ведущий режим

В синхронном ведущем режиме данные передаются полудуплексным способом, то есть прием и передача происходят не одновременно: при передаче данных прием запрещен, и наоборот. Синхронный режим включается при установке бита SYNC (TXSTA<4>). Бит SPEN (RCSTA<7>) устанавливается, чтобы сконфигурировать выводы: PA3/CK - линия тактовых импульсов и PA2/DT - линия данных. Ведущий режим означает, что процессор формирует тактовые импульсы на линии PA3/CK. Ведущий режим выбирается установкой бита CSRC (TXSTA<7>).



Рис. 36 Синхронная передача в ведущем режиме

## Передача данных в синхронном ведущем режиме

Блок-схема передатчика показана на Рис. 29 Основой передатчика является сдвиговый регистр передачи (TSR). Сдвиговый регистр получает данные из буфера передатчика ТХREG. Данные загружаются в ТХREG программно. После передачи последнего бита предыдущей посылки, TSR загружается новыми данными из ТХREG (если они есть). Это происходит в последнем командном цикле периода BRG. При этом устанавливается флаг запроса прерывания ТХIF индицирующий, что ТХREG пуст. Это прерывание может быть разрешено или запрещено соответственно установкой или сбросом бита ТХIE. Флаг запроса прерывания ТХIF устанавливается независимо от значения ТХIE. Он не может быть сброшен программно. Флаг сбрасывается аппаратно при загрузке новых данных в ТХREG. Бит ТRMT (TXSTA<1>) индицирует состояние сдвигового регистра TSR. Бит устанавливается когда TSR пуст. TRMT доступен только для чтения и не может вызывать прерывания. Регистр TSR не отображается в памяти данных, т.е. не доступен для чтения/записи.

Передача разрешается, при установке бита TXEN (TXSTA<5>). Фактически передача не начнется пока данные не будут загружены в TXREG. Первый бит данных появится на первом переднем фронте тактовых импульсов с вывода РАЗ/ТХ/СК. Данные стабилизируются по заднему фронту тактовых импульсов (см. Рис. 36). Передачу также можно начать сначала загрузив TXREG, а потом установив бит TXEN. Это удобно, когда выбраны низкие скорости передачи. Генератор BRG остановлен, когда биты TXEN, CREN, SREN сброшены. Установка бита TXEN запустит генератор BRG, который сразу же выдаст сдвиговые тактовые импульсы. Обычно, при первом разрешении передачи регистр TSR пуст, поэтому записанные в TXREG данные будут сразу переданы в TSR, опустошая TXREG. Поэтому возможна неразрывная последовательная передача данных. Сброс TXEN во время передачи вызовет отмену передачи и сброс передатчика. Если во время передачи будут установлены биты CREN и SREN, передача будет отменена, и вывод PA2/RX/DT вернется в третье состояние (для приема). Вывод РАЗ/ТХ/СК останется выходом, если установлен бит CSRC (внутренний источник тактовых импульсов от BRG). Логика передатчика не сбрасывается, хотя и отсоединяется от выводов. Чтобы сбросить передатчик - необходимо сбросить бит TXEN. Если бит SREN установлен для прерывания осуществляемой передачи и получения одного байта, то после получения одного байта SREN сбросится и последовательный порт снова вернется к передаче, так как бит TXEN попрежнему установлен. Линия DT сразу же будет переключена в режим выхода. Для избежания этого, TXEN должен быть сброшен.

Чтобы выбрать 9-ти битную передачу, необходимо установить бит TX9 (TXSTA<6>). Девятый бит должен записываться (в TX9D (TXSTA<0>)) до записи 8-ми битных данных в TXREG, так как запись данных в TXREG может вызвать немедленную передачу данных в TSR (если TSR пуст).

Шаги для настройки передачи в синхронном ведущем режиме:

- записать значение в регистр SPBRG для задания скорости передачи.
- включить синхронный последовательный порт в ведущем режиме (биты SYNC=1, SPEN=1 и CSRC=1).
- проверить что биты CREN и SREN сброшены, если эти биты установлены, то они отменяют передачу.
- если требуются прерывания, тогда установите бит TXIE.
- если требуется 9-ти битная передача, тогда установите бит ТХ9.
- если выбрана 9-ти битная передача, девятый бит должен быть загружен в ТХ9D.
- загрузите данные в регистр TXREG.
- запустите передачу установкой бита TXEN.

Для отмены передачи необходимо сбросить бит SPEN или бит TXEN. Это сбросит логику передачи, но сохранит настройки, когда передача возобновится.

## Прием данных в синхронном ведущем режиме

Если выбран синхронный режим, прием разрешается установкой бита SREN (RCSTA<5>) или бита CREN (RCSTA<4>). Данные с вывода PA2/RX/DT опрашиваются на заднем фронте (спаде) тактовых импульсов. Если установлен SREN, то принимается только один байт. Если установлен CREN, то прием продолжается пока CREN не сбросится. Если установлены оба бита, то CREN имеет приоритет. После приема последнего бита полученные данные из сдвигового регистра приема (RSR) передаются в RCREG (если он пуст), и устанавливается флаг запроса прерывания RCIF. Прерывание может быть разрешено или запрещено соответственно установкой или сбросом бита RCIE. RCIF доступен только для чтения, и сбрасывается аппаратно, когда RCREG считан и пуст.

Регистр RCREG имеет двойную буферизацию, т.е. можно принять два байта данных в RCREG FIFO и третий байт начать принимать в RSR. При приеме последнего бита третьего байта, если RCREG по-прежнему не считан, устанавливается бит ошибки переполнения приемника OERR (RCSTA<1>). Данные в RSR будут потеряны. Для извлечения двух байт RCREG должен считываться дважды. Бит OERR должен быть очищен программно сбросом приема (сбросом бита CREN). Пока бит OERR установлен, приемник не работает. Девятый бит данных буферизуется также как и принятые данные. Поэтому необходимо считать регистр RCSTA перед считыванием RCREG, чтобы не потерять прежнее значение RX9D.

Шаги для настройки приема в синхронном ведущем режиме:

- записать значение в регистр SPBRG для задания скорости приема.
- включить синхронный последовательный порт в ведущем режиме (биты SYNC=1, SPEN=1 и CSRC=1).
- если требуются прерывания, тогда установите бит RCIE.
- если требуется 9-ти битный прием, тогда установите бит RX9.
- если требуется прием единичного байта установите бит SREN, для продолжительного приема установите бит CREN.
- при завершении приема установится бит RCIF, и произойдет прерывание (если установлен бит RCIE).

- считайте RCSTA для получения значения девятого бита (для 9-ти битного приема) и бит определения ошибки.
- считайте 8-ми битные принятые данные из регистра RCREG.
- если произошла ошибка переполнения, сбросьте бит OERR.
- Для отмены приема, сбросьте либо биты SREN и CREN, либо бит SPEN. Это сбросит логику приема, но не изменит настройки.



Синхронный ведомый режим

Синхронный ведомый режим отличается от ведущего тем, что тактовые импульсы подаются от внешнего источника. Это позволяет устройству передавать или получать данные в режиме SLEEP. Ведомый режим включается сбросом бита CSRC (TXSTA<7>).

## Передача данных в синхронном ведомом режиме

Работа ведущего и ведомого режимов идентична, за исключением работы в режиме SLEEP. Если 2 байта записываются в TXREG и затем исполняется команда SLEEP, то произойдет следующее. Первый байт сразу переносится в TSR и будет передаваться по тактовым импульсам. Второй байт останется в TXREG. Флаг TXIF не будет установлен. Когда закончится передача первого байта, второй байт будет перенесен из TXREG в TSR и установится флаг TXIF. Если TXIE=1, прерывание выведет микроконтроллер из режима SLEEP, и если разрешено переферийное прерывание, тогда программа переходит к вектору прерывания (0020h).

Шаги для настройки передачи в синхронном ведомом режиме: записать значение в регистр SPBRG для задания скорости передачи.

- включить синхронный последовательный порт в ведомом режиме (биты SYNC=1, SPEN=1 и CSRC=0).
- сбросить бит CREN.
- если требуются прерывания, тогда установите бит TXIE.
- если требуется 9-ти битная передача, тогда установите бит ТХ9.
- если выбрана 9-ти битная передача, девятый бит должен быть загружен в ТХ9D.
- загрузите данные в регистр TXREG.
- запустите передачу установкой бита TXEN.

## Спецификация 1886ВЕ5АУ, 1886ВЕ5БУ, К1886ВЕ5АУ, К1886ВЕ5БУ

Для отмены передачи необходимо сбросить бит SPEN или бит TXEN. Это сбросит логику передачи, но сохранит настройки, когда передача возобновится.

### Прием данных в синхронном ведомом режиме

Работа ведущего и ведомого режимов идентична, за исключением работы в режиме SLEEP. Также безразлично значение бита SREN.

Если прием разрешен (CREN=1) до команды SLEEP, то данные могут быть получены в режиме SLEEP. При завершении приема, данные из RSR передаются в RCREG и устанавливается флаг запроса прерывания RCIF, а если бит RCIE=1 прерывание выведет чип из режима SLEEP. Если разрешено периферийное прерывание, программа перейдет к вектору прерывания (0020h).

Шаги для настройки приема в синхронном ведомом режиме:

- записать значение в регистр SPBRG для задания скорости приема;
- включить синхронный последовательный порт в ведомом режиме (биты SYNC=1, SPEN=1 и CSRC=0);
- если требуются прерывания, тогда установите бит RCIE;
- если требуется 9-ти битный прием, тогда установите бит RX9;
- для разрешения приема установите бит CREN;
- при завершении приема установится бит RCIF, и произойдет прерывание (если установлен бит RCIE);
- считайте RCSTA для получения значения девятого бита (для 9-ти битного приема) и бит определения ошибки;
- считайте 8-ми битные принятые данные из регистра RCREG;
- если произошла ошибка переполнения, сбросте бит OERR.

Для отмены приема, сбросте либо бит CREN, либо бит SPEN. Это сбросит логику приема, но не изменит настройки.

# Контроллер CAN интерфейса



Рис. 38 Структурная схема

Контроллер CAN интерфейса является периферийным блоком микроконтроллера. Доступ к микроконтроллеру осуществляется через регистры периферии.

## Регистр Управления

**Таблица 55** CAN\_CNTR. ADR = 0x10, Банк доступа BANK = 0x07

| Номер                         | 7                  | 6                  | 5            | 4   | 3   | 2   | 1   | 0         |
|-------------------------------|--------------------|--------------------|--------------|-----|-----|-----|-----|-----------|
| Доступ*                       | RO                 | RO                 | -            | R/W | R/W | R/W | R/W | R/W       |
| Значение<br>после<br>сброса** | 0                  | 0                  | 0            | 0   | 0   | 0   | 0   | 0         |
|                               | ERR_<br>STAT<br>E1 | ERR_<br>STAT<br>E0 | OVL_<br>SEND | ROP | SAP | STM | ROM | CAN<br>EN |

\*

R/W - бит доступен на чтение и запись;

RO - бит доступен только на чтение;

U - бит физически не реализован или зарезервирован.

| Nº   | Функциональное<br>имя бита | Расшифровка функционального имени бита, краткое описание назначения и принимаемых значений |
|------|----------------------------|--------------------------------------------------------------------------------------------|
| 7, 6 | ERR_STATE[1:0]             | Состояние ошибки контроллера:                                                              |

|   |          | 00 – Error Active<br>01 – Error Passive<br>1x – Bus Off                                                                                                                                                                           |
|---|----------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 5 | OVL_SEND | Запрос на отправку Overload Frame  0 – нет запроса или Overload Frame отправлен  1 – запрос на отправку или Overload Frame отправляется                                                                                           |
| 4 | ROP      | Receive own packets: 0 – Принимаем только чужие сообщения 1 – Принимаем свои и чужие сообщения                                                                                                                                    |
| 3 | SAP      | Send ACK on own packets:  0 – ACK отвечаем только при успешном приеме чужих сообщений  1 – ACK отвечаем при успешном приеме своих и чужих сообщений                                                                               |
| 2 | STM      | Self Test Mode:  0 – режим отключен  1 – режим включен. Выводы CAN_TX и CAN_RX отключены, вся передаваемая информация видна только внутри контроллера. Для успешного приема своих сообщений необходимо установить флаг SAP и ROP. |
| 1 | ROM      | Receive Only Mode:  0 – режим отключен  1 – режим включен. Контроллер CAN интерфейса не отсылает никакой информации, т.е. линия ТХ всегда в «1», но внутри контроллера все управляющие сигналы проходят.                          |
| 0 | CANEN    | Разрешение работы блока CAN: 0 – блок отключен 1 – блок включен                                                                                                                                                                   |

## Регистр Состояния

# **Таблица 57** CAN STAT. ADR = 0x11, Банк доступа BANK = 0x07

3 Номер 7 6 5 4 0 1 Доступ\* RO RO R/W R/W R/W R/W Значение после сброса\*\* RX TX STUFF FRAME CRC **RXBIT** TEC 8 REC 8 BUSY **BUSY** ERR **ERR ERR ERR** 

R/W - бит доступен на чтение и запись;

RO - бит доступен только на чтение;

U - бит физически не реализован или зарезервирован.

| Nº | Функциональное<br>имя бита | Расшифровка функционального имени бита, краткое описание назначения и принимаемых значений |
|----|----------------------------|--------------------------------------------------------------------------------------------|
| 7  | REC 8                      | Счетчик ошибок приемника 8 бит                                                             |
| 6  | TEC 8                      | Счетчик ошибок передатчика 8 бит                                                           |
| 5  | RXBUSY                     | Флаг ошибки BUSY при приеме сообщения:                                                     |
|    |                            | 0 – нет приема                                                                             |
|    |                            | 1 – идет прием сообщения                                                                   |
| 4  | TXBUSY                     | Флаг BUSY при передаче сообщения:                                                          |
|    |                            | 0 – нет передачи                                                                           |
|    |                            | 1 – идет передача сообщения                                                                |
| 3  | STUFFERR                   | Флаг ошибки STUFF ERR при приеме сообщения:                                                |
|    |                            | 0 – нет ошибки                                                                             |
|    |                            | 1 – при приеме было более 6 последовательных одинаковых бит                                |
| 2  | FRAMEERR                   | Флаг ошибки FRAME ERR при приеме сообщения:                                                |
|    |                            | 0 – нет ошибки                                                                             |
|    |                            | 1 – при приеме была нарушена структура фрейма                                              |
| 1  | CRCERR                     | Флаг ошибки CRC ERR при приеме сообщения:                                                  |
|    |                            | 0 – нет ошибки                                                                             |
|    |                            | 1 – при приеме CRC не совпал                                                               |
| 0  | RXBITERR                   | Флаг ошибки BIT ERR при приеме сообщения:                                                  |
|    |                            | 0 – нет ошибки                                                                             |
|    |                            | 1 – при выдачи АСК он не был отображен на шине                                             |

# Регистр Скорости 1

# Таблица 59

<u>CAN\_BRG1. ADR = 0x12, Банк доступа BANK = 0x07</u>
5 4 3 2 1 0

|          |      |      | _    |      |      | , -     - | - , - |      |
|----------|------|------|------|------|------|-----------|-------|------|
| Номер    | 7    | 6    | 5    | 4    | 3    | 2         | 1     | 0    |
| Доступ*  | R/W  | R/W  | R/W  | R/W  | R/W  | R/W       | R/W   | R/W  |
| Значение |      |      |      |      |      |           |       |      |
| после    |      |      |      |      |      |           |       |      |
| сброса** |      |      |      |      |      |           |       |      |
|          | SJW1 | SJW0 | BRP5 | BRP4 | BRP3 | BRP2      | BRP1  | BRP0 |

\*

R/W - бит доступен на чтение и запись;

RO - бит доступен только на чтение;

- бит физически не реализован или зарезервирован.

| Nº | Функциональное<br>имя бита | Расшифровка функционального имени бита, краткое описание назначения и принимаемых значений                                                                                                                                    |
|----|----------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 76 | SJW[1:0]                   | Величина шага подстройки частоты:  11 = Synchronization jump width time = 4 x TQ  10 = Synchronization jump width time = 3 x TQ  01 = Synchronization jump width time = 2 x TQ  00 = Synchronization jump width time = 1 x TQ |
| 50 | BRP[5:0]                   | Основной предварительный делитель задания скорости передачи: На основании BRP вычисляется значение размера кванта времени TQ TQ(us) = (4 * (BRP+1))/Fosc (MHz)                                                                |

# Регистр Скорости 2

# Таблица 61

CAN\_BRG2. ADR = 0x13, Банк доступа BANK = 0x07

| Номер    | 7   | 6   | 5     | 4     | 3     | 2    | 1    | 0    |
|----------|-----|-----|-------|-------|-------|------|------|------|
| Доступ*  | R/W | R/W | R/W   | R/W   | R/W   | R/W  | R/W  | R/W  |
| Значение |     |     |       |       |       |      |      |      |
| после    |     |     |       |       |       |      |      |      |
| сброса** |     |     |       |       |       |      |      |      |
|          | -   | SAM | SEG12 | SEG11 | SEG10 | PR   | PR   | PR   |
|          |     |     |       |       |       | SEG2 | SEG1 | SEG0 |

\*

R/W - бит доступен на чтение и запись;

RO - бит доступен только на чтение;

- бит физически не реализован или зарезервирован.

| Nº | Функциональное<br>имя бита | Расшифровка функционального имени бита, краткое описание назначения и принимаемых значений                                                                                                                                                                                                                               |
|----|----------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 7  |                            |                                                                                                                                                                                                                                                                                                                          |
| 6  | SAM                        | Мажоритарный контроль в точке семплирования  1 = линия контроллируется в двух точках перед и в                                                                                                                                                                                                                           |
|    |                            | точке семплирования 0 = линия контролируется только в точке семплирования                                                                                                                                                                                                                                                |
| 53 | SEG1[2:0]                  | Величина Phase Segment 1 111 = Phase Segment 1 time = 8 x TQ 110 = Phase Segment 1 time = 7 x TQ 101 = Phase Segment 1 time = 6 x TQ 100 = Phase Segment 1 time = 5 x TQ 011 = Phase Segment 1 time = 4 x TQ 010 = Phase Segment 1 time = 3 x TQ 001 = Phase Segment 1 time = 2 x TQ 000 = Phase Segment 1 time = 1 x TQ |

# Спецификация 1886ВЕ5АУ, 1886ВЕ5БУ, К1886ВЕ5АУ, К1886ВЕ5БУ

| 21 | PRSEG[2:0] | Величина Propagation Time       |
|----|------------|---------------------------------|
|    |            | 111 = Propagation time = 8 x TQ |
|    |            | 110 = Propagation time = 7 x TQ |
|    |            | 101 = Propagation time = 6 x TQ |
|    |            | 100 = Propagation time = 5 x TQ |
|    |            | 011 = Propagation time = 4 x TQ |
|    |            | 010 = Propagation time = 3 x TQ |
|    |            | 001 = Propagation time = 2 x TQ |
|    |            | 000 = Propagation time = 1 x TQ |

## Регистр Скорости 3

# Таблица 63

CAN\_BRG3. ADR = 0x14, Банк доступа BANK = 0x07

|          |     |     | _   |     |     | , , , | ,     |       |
|----------|-----|-----|-----|-----|-----|-------|-------|-------|
| Номер    | 7   | 6   | 5   | 4   | 3   | 2     | 1     | 0     |
| Доступ*  | R/W | R/W | R/W | R/W | R/W | R/W   | R/W   | R/W   |
| Значение |     |     |     |     |     |       |       |       |
| после    |     |     |     |     |     |       |       |       |
| сброса** |     |     |     |     |     |       |       |       |
|          |     |     |     |     |     | SEG22 | SEG21 | SEG20 |

\*

R/W - бит доступен на чтение и запись;

RO - бит доступен только на чтение;

- бит физически не реализован или зарезервирован.

| Nº | Функциональное<br>имя бита | Расшифровка функционального имени бита, краткое описание назначения и принимаемых значений |
|----|----------------------------|--------------------------------------------------------------------------------------------|
| 7  |                            |                                                                                            |
| 20 | SEG2[2:0]                  | Величина Phase Segment 2                                                                   |
|    |                            | 111 = Phase Segment 2 time = 8 x TQ                                                        |
|    |                            | 110 = Phase Segment 2 time = 7 x TQ                                                        |
|    |                            | 101 = Phase Segment 2 time = 6 x TQ                                                        |
|    |                            | 100 = Phase Segment 2 time = 5 x TQ                                                        |
|    |                            | 011 = Phase Segment 2 time = 4 x TQ                                                        |
|    |                            | 010 = Phase Segment 2 time = 3 x TQ                                                        |
|    |                            | 001 = Phase Segment 2 time = 2 x TQ                                                        |
|    |                            | 000 = Phase Segment 2 time = 1 x TQ                                                        |

# Регистр Выбора буфера

#### Таблица 65

CAN\_BSR. ADR = 0x15, Банк доступа BANK = 0x07

| Номер    | 7   | 6   | 5   | 4   | 3   | 2    | 1    | 0    |
|----------|-----|-----|-----|-----|-----|------|------|------|
| Доступ*  | R/W | R/W | R/W | R/W | R/W | R/W  | R/W  | R/W  |
| Значение |     |     |     |     |     |      |      |      |
| после    |     |     |     |     |     |      |      |      |
| сброса** |     |     |     |     |     |      |      |      |
|          | -   | -   | -   | MSL | -   | BSR2 | BSR1 | BSR0 |

\*

R/W - бит доступен на чтение и запись;

RO - бит доступен только на чтение;

- бит физически не реализован или зарезервирован.

| Nº | Функциональное<br>имя бита | Расшифровка функционального имени бита, краткое описание назначения и принимаемых значений |
|----|----------------------------|--------------------------------------------------------------------------------------------|
| 75 | -                          | Зарезервировано                                                                            |
| 4  | MSL                        | Выбор маски фильтрации:                                                                    |
|    |                            | 0 – в 4 банке отображается 1 маска фильтрации                                              |
|    |                            | 1 – в 4 банке отображается 2 маска фильтрации                                              |
| 3  | -                          | Зарезервировано                                                                            |
| 20 | BSR[2:0]                   | Выбор рабочего буфера сообщения:                                                           |
|    |                            | 101 = Буфер 6                                                                              |
|    |                            | 100 = Буфер 5                                                                              |
|    |                            | 011 = Буфер 4                                                                              |
|    |                            | 010 = Буфер 3                                                                              |
|    |                            | 001 = Буфер 2                                                                              |
|    |                            | 000 = Буфер 1                                                                              |

## Регистр маски

#### Таблица 67

CAN\_MASK11\_21. ADR = 0x10, Банк доступа BANK = 0x04 CAN\_MASK12\_22. ADR = 0x11, Банк доступа BANK = 0x04 CAN\_MASK13\_23. ADR = 0x12, Банк доступа BANK = 0x04 CAN\_MASK14\_24. ADR = 0x13, Банк доступа BANK = 0x04

| Номер    | 7     | 6     | 5     | 4     | 3     | 2     | 1     | 0     |
|----------|-------|-------|-------|-------|-------|-------|-------|-------|
| Доступ*  | R/W   |
| Значение |       |       |       |       |       |       |       |       |
| после    |       |       |       |       |       |       |       |       |
| сброса** |       |       |       |       |       |       |       |       |
|          | MASK7 | MASK6 | MASK5 | MASK4 | MASK3 | MASK2 | MASK1 | MASK0 |

\*

R/W - бит доступен на чтение и запись;

RO - бит доступен только на чтение;

U - бит физически не реализован или зарезервирован.

### Таблица 68

| Nº | Функциональное<br>имя бита | Расшифровка функционального имени бита, краткое описание назначения и принимаемых значений |
|----|----------------------------|--------------------------------------------------------------------------------------------|
| 70 | MASK[7:0]                  | Набор регистров маски:                                                                     |
|    |                            | Обеспечивают задание конкретных значений в поле                                            |
|    |                            | ID принимаемых сообщений.                                                                  |
|    |                            | 0 – соответствующий бит должен быть нулевым                                                |
|    |                            | 1 – соответствующий бит должен быть единицей                                               |

## Регистр фильтра

#### Таблица 69

CAN\_FLTR11\_21. ADR = 0x14, Банк доступа BANK = 0x04 CAN\_FLTR12\_22. ADR = 0x15, Банк доступа BANK = 0x04 CAN\_FLTR13\_23. ADR = 0x16, Банк доступа BANK = 0x04 CAN\_FLTR14\_24. ADR = 0x17, Банк доступа BANK = 0x04

| Номер    | 7     | 6     | 5     | 4     | 3     | 2     | 1     | 0     |
|----------|-------|-------|-------|-------|-------|-------|-------|-------|
| Доступ*  | R/W   |
| Значение |       |       |       |       |       |       |       |       |
| после    |       |       |       |       |       |       |       |       |
| сброса** |       |       |       |       |       |       |       |       |
|          | FLTR7 | FLTR6 | FLTR5 | FLTR4 | FLTR3 | FLTR2 | FLTR1 | FLTR0 |

\*

R/W - бит доступен на чтение и запись;

RO - бит доступен только на чтение;

U - бит физически не реализован или зарезервирован.

| Nº | Функциональное<br>имя бита | Расшифровка функционального имени бита, краткое описание назначения и принимаемых значений |
|----|----------------------------|--------------------------------------------------------------------------------------------|
| 70 | FLTR[7:0]                  | Набор регистров фильтра:                                                                   |
|    |                            | Обеспечивают задание имеющих значение битов в                                              |
|    |                            | поле ID принимаемых сообщений.                                                             |
|    |                            | 0 – соответствующий бит не важен                                                           |
|    |                            | 1 – соответствующий бит важен и должен совпадать с                                         |
|    |                            | соответствующим битом регистра маски.                                                      |

## Регистр Счетчика Ошибок Передачи

## Таблица 71

CANETXCNT. ADR = 0x17, Банк доступа BANK = 0x07

|          |       |       |       |       |       | , -     - | ,     |       |
|----------|-------|-------|-------|-------|-------|-----------|-------|-------|
| Номер    | 7     | 6     | 5     | 4     | 3     | 2         | 1     | 0     |
| Доступ*  | R/W   | R/W   | R/W   | R/W   | R/W   | R/W       | R/W   | R/W   |
| Значение |       |       |       |       |       |           |       |       |
| после    |       |       |       |       |       |           |       |       |
| сброса** |       |       |       |       |       |           |       |       |
|          | TEC 7 | TEC 6 | TEC 5 | TEC 4 | TEC 3 | TEC 2     | TEC 1 | TEC 0 |

\*

R/W - бит доступен на чтение и запись;

RO - бит доступен только на чтение;

- бит физически не реализован или зарезервирован.

Таблица 72

| Nº | Функциональное<br>имя бита | Расшифровка функционального имени бита, краткое описание назначения и принимаемых значений |
|----|----------------------------|--------------------------------------------------------------------------------------------|
| 70 | TEC [7:0]                  | Счетчик ошибок передатчика 0-7 биты.                                                       |

# Регистр Счетчика Ошибок Приема

Таблица 73

CANERXCNT. ADR = 0x16, Банк доступа BANK = 0x07

|          |       |       | •     |       |       | ,     | - · · · · · · · · · · · · · · · · · · · |       |
|----------|-------|-------|-------|-------|-------|-------|-----------------------------------------|-------|
| Номер    | 7     | 6     | 5     | 4     | 3     | 2     | 1                                       | 0     |
| Доступ*  | R/W                                     | R/W   |
| Значение |       |       |       |       |       |       |                                         |       |
| после    |       |       |       |       |       |       |                                         |       |
| сброса** |       |       |       |       |       |       |                                         |       |
|          | REC 7 | REC 6 | REC 5 | REC 4 | REC 3 | REC 2 | REC 1                                   | REC 0 |

\*

R/W - бит доступен на чтение и запись;

RO - бит доступен только на чтение;

U - бит физически не реализован или зарезервирован.

| Nº | Функциональное<br>имя бита | Расшифровка функционального имени бита, краткое описание назначения и принимаемых значений |
|----|----------------------------|--------------------------------------------------------------------------------------------|
| 70 | REC [7:0]                  | Счетчик ошибок приемника 0-7 биты.                                                         |



Рис. 39 Буферы сообщений САN-контроллера.

Микроконтроллер содержит 6 буферов сообщений. Буфер сообщений отображаются в адресное пространство регистров периферии в 8 и 9 банках. В каждый момент времени в адресное пространство отображается один буфер. Выбор отображаемого буфера осуществляется через регистр CAN\_BSR.

## Регистр Статуса Приема

**Таблица 75** CAN RXCS. ADR = 0x10, Банк доступа BANK = 0x08

| Номер    | 7        | 6        | 5        | 4   | 3     | 2     | 1     | 0     |
|----------|----------|----------|----------|-----|-------|-------|-------|-------|
| Доступ*  | R/W      | R/W      | R/W      | R/W | R/W   | R/W   | R./W  | R/W   |
| Значение |          |          |          |     |       |       |       |       |
| после    |          |          |          |     |       |       |       |       |
| сброса** |          |          |          |     |       |       |       |       |
|          | DYFIIII  | BITERR   | DYDTD    | OF  | OFEN  | MASKA | MASKA | MASKA |
|          | IXXI OLL | DITLIXIX | IVAINIIN | 01  | OLLIN | CTID2 | CTID1 | CTID0 |

R/W - бит доступен на чтение и запись;

RO - бит доступен только на чтение;

U - бит физически не реализован или зарезервирован.

| Nº | Функциональное<br>имя бита | Расшифровка функционального имени бита, краткое описание назначения и принимаемых значений |
|----|----------------------------|--------------------------------------------------------------------------------------------|
| 7  | RXFULL                     | Наличие принятого сообщения:                                                               |
|    |                            | 0 – в буфере нет нового принятого сообщения                                                |
|    |                            | 1 – в буфере новое принятое сообщение                                                      |
| 6  | BITERR                     | Флаг ошибки BITERR при передаче сообщения:                                                 |
|    |                            | 0 – нет ошибки                                                                             |
|    |                            | 1 – есть ошибка                                                                            |
| 5  | RXRTR                      | Принят запрос RTR.                                                                         |
|    |                            | 1 – принят запрос                                                                          |
|    |                            | 0 – нет принятого запроса                                                                  |
| 4  | OF                         | Флаг перезаписи сообщения                                                                  |
|    |                            | 0 – При RXFULL равным единице, сообщение не                                                |
|    |                            | перезаписано                                                                               |
|    |                            | 1 – При RXFULL равным единице, сообщение                                                   |
|    |                            | перезаписано                                                                               |
| 3  | OFEN                       | Режим перезаписи старого сообщения                                                         |
|    |                            | 0 – При RXFULL равный единице, новые сообщения в                                           |
|    |                            | буфер не принимаются.                                                                      |
|    |                            | 1 – При RXFULL равный единице, новые сообщения в                                           |
|    |                            | буфер принимаются с выставлением флага OF.                                                 |
| 20 | MASKACTID                  | Выбор маски и фильтра ID для приема сообщений:                                             |
|    |                            | (1) 000 – нет фильтрации, принимаются все                                                  |
|    |                            | сообщения                                                                                  |
|    |                            | (2) xx1 – принимаются сообщения с                                                          |
|    |                            | ID & MASK1 == FLTR1 & MASK1                                                                |
|    |                            | (3) x1x - принимаются сообщения с                                                          |
|    |                            | ID & MASK2 == FLTR2 & MASK2                                                                |

# Регистр Статуса Передачи

### Таблица 77 CAN TXCS. ADR = 0x11, Банк доступа BANK = 0x08

| Номер    | 7     | 6             | 5             | 4             | 3     | 2     | 1      | 0      |
|----------|-------|---------------|---------------|---------------|-------|-------|--------|--------|
| Доступ*  | R/W   | R/W           | R/W           | R/W           | R/W   | R/W   | R./W   | R/W    |
| Значение |       |               |               |               |       |       |        |        |
| после    |       |               |               |               |       |       |        |        |
| сброса** |       |               |               |               |       |       |        |        |
|          | TXBIF | <b>TXABRT</b> | <b>TXLARB</b> | <b>ACKERR</b> | TXREQ | RTREN | PRIOR1 | PRIOR0 |

R/W - бит доступен на чтение и запись;

- бит доступен только на чтение; RO

- бит физически не реализован или зарезервирован. U

| Nº | Функциональное<br>имя бита | Расшифровка функционального имени бита, краткое описание назначения и принимаемых значений |
|----|----------------------------|--------------------------------------------------------------------------------------------|
| 7  | TXBIF                      | Флаг успешной отправки сообщения:                                                          |
|    |                            | 0 – сообщение не отправлено                                                                |
|    |                            | 1 – сообщение отправлено                                                                   |
| 6  | TXABRT                     | Снять запрос отправки                                                                      |
|    |                            | 0 – нет запрета или сброса передачи                                                        |
|    |                            | 1 – есть запрос на прекращение передачи                                                    |
|    |                            | (если по какой то причине после постановки задачи не                                       |
|    |                            | передачу сообщения необходимо его отменить, то                                             |
|    |                            | для избежание сбоя во время передачи он снимется                                           |
|    |                            | только при не активности на шине)                                                          |
| 5  | TXLARB                     | Флаг потери приоритета при арбитраже                                                       |
|    |                            | 0 – при отправки сообщения потери арбитража не                                             |
|    |                            | было                                                                                       |
|    |                            | 1- при отправке сообщения возникла потеря                                                  |
|    |                            | приоритета при арбитраже                                                                   |
| 4  | ACKERR                     | Флаг возникновения ошибки АСК при передаче:                                                |
|    |                            | 0 – нет ошибки                                                                             |
|    |                            | 1 – есть ошибка                                                                            |
| 3  | TXREQ                      | Запрос отправки сообщения                                                                  |
|    |                            | 0 – нет запроса отправки                                                                   |
|    |                            | 1 – есть запрос отправки                                                                   |
| 2  | RTREN                      | Разрешение ответа на прием RTR запроса:                                                    |
|    |                            | 0 – запрещен                                                                               |
|    | 55.05                      | 1 - разрешен                                                                               |
| 10 | PRIOR                      | Выбор приоритета отправки сообщения:                                                       |
|    |                            | 00 — низкий                                                                                |
|    |                            | 01 – ниже среднего                                                                         |
|    |                            | 10 – выше среднего                                                                         |
|    |                            | 11 – высокий                                                                               |

# Регистр Статуса Буфера

# **Таблица 79** CAN\_CS. ADR = 0x12, Банк доступа BANK = 0x08

| Номер                         | 7           | 6           | 5     | 4   | 3   | 2   | 1      | 0   |
|-------------------------------|-------------|-------------|-------|-----|-----|-----|--------|-----|
| Доступ*                       | R/W         | R/W         | R/W   | R/W | R/W | R/W | R/W    | R/W |
| Значение<br>после<br>сброса** |             |             |       |     |     |     |        |     |
|                               | CAN<br>RXIE | CAN<br>TXIE | ERRIE | -   | -   | -   | RX_TXN | EN  |

R/W - бит доступен на чтение и запись;

RO - бит доступен только на чтение;

- бит физически не реализован или зарезервирован.

# Спецификация 1886ВЕ5АУ, 1886ВЕ5БУ, К1886ВЕ5АУ, К1886ВЕ5БУ

## Таблица 80

| Nº | Функциональное<br>имя бита | Расшифровка функционального имени бита, краткое описание назначения и принимаемых |
|----|----------------------------|-----------------------------------------------------------------------------------|
|    | minist out a               | значений                                                                          |
| 7  | CANRXIE                    | Флаг разрешения прерывания при приеме                                             |
|    |                            | сообщения:                                                                        |
|    |                            | 0 – запретить прерывание                                                          |
|    |                            | 1 - разрешить прерывание                                                          |
| 6  | CANTXIE                    | Флаг разрешения прерывания при отправке                                           |
|    |                            | сообщения:                                                                        |
|    |                            | 0 – запретить прерывание                                                          |
|    |                            | 1 - разрешить прерывание                                                          |
| 5  | ERRIE                      | Флаг разрешения прерывания при возникновении                                      |
|    |                            | ошибок BITERR, ACKERR и ситуации TXLARB :                                         |
|    |                            | 0 – запретить прерывание                                                          |
|    |                            | 1 - разрешить прерывание                                                          |
| 4  |                            |                                                                                   |
| 3  |                            |                                                                                   |
| 2  |                            |                                                                                   |
| 1  | RX_TXN                     | Выбор режима работы буфера:                                                       |
|    |                            | 1 – прием сообщений                                                               |
|    |                            | 0 – отправка сообщений                                                            |
| 0  | EN                         | Разрешение работы буфера:                                                         |
|    |                            | 0 – буфер отключен                                                                |
|    |                            | 1 – буфер включен                                                                 |

# Регистр Идентификатора 0

# Таблица 81

| CAN | _ID0. AD | R = 0x13 | , Банк до | ступа ВА | NK = 0x0 | 8 |
|-----|----------|----------|-----------|----------|----------|---|
| ת   | 1        | 7        | 2         | 1        | 0        | ĺ |

|          |        |       |       | _     |       | , , , | ,     |       |
|----------|--------|-------|-------|-------|-------|-------|-------|-------|
| Номер    | 7      | 6     | 5     | 4     | 3     | 2     | 1     | 0     |
| Доступ*  | R/W    | R/W   | R/W   | R/W   | R/W   | R/W   | R./W  | R/W   |
| Значение |        |       |       |       |       |       |       |       |
| после    |        |       |       |       |       |       |       |       |
| сброса** |        |       |       |       |       |       |       |       |
|          | SID 10 | SID 9 | SID 8 | SID 7 | SID 6 | SID 5 | SID 4 | SID 3 |

R/W - бит доступен на чтение и запись;

RO - бит доступен только на чтение;

- бит физически не реализован или зарезервирован.

| Nº | Функциональное<br>имя бита | Расшифровка функционального имени бита, краткое описание назначения и принимаемых значений |
|----|----------------------------|--------------------------------------------------------------------------------------------|
| 70 | SID [10:3]                 | Биты Standard ID:                                                                          |
|    |                            | При приеме сообщения отображаются принимаемый                                              |
|    |                            | ID, при работе по M1&F1 и M2&F2.                                                           |
|    |                            | При отправке сообщений предназначен для задания                                            |
|    |                            | ID отправляемого пакета                                                                    |

# Регистр Идентификатора 1

### Таблица 83

CAN\_ID1. ADR = 0x14, Банк доступа BANK = 0x08

| Номер    | 7     | 6     | 5     | 4   | 3     | 2   | 1      | 0      |
|----------|-------|-------|-------|-----|-------|-----|--------|--------|
| Доступ*  | R/W   | R/W   | R/W   | R/W | R/W   | R/W | R./W   | R/W    |
| Значение |       |       |       |     |       |     |        |        |
| после    |       |       |       |     |       |     |        |        |
| сброса** |       |       |       |     |       |     |        |        |
|          | SID 2 | SID 1 | SID 0 | SRR | EIDEN | -   | EID 17 | EID 16 |

\*

R/W - бит доступен на чтение и запись;

RO - бит доступен только на чтение;

U - бит физически не реализован или зарезервирован.

| Nº | Функциональное<br>имя бита | Расшифровка функционального имени бита, краткое описание назначения и принимаемых значений                                    |
|----|----------------------------|-------------------------------------------------------------------------------------------------------------------------------|
| 75 | SID [2:0]                  | Биты Standard ID:                                                                                                             |
|    |                            | При приеме сообщения отображаются принимаемый SID, при работе по M1&F1 и M2&F2.                                               |
|    |                            | При отправке сообщений предназначен для задания ID отправляемого пакета                                                       |
| 4  | SRR                        | Бит SRR                                                                                                                       |
|    |                            | При приеме сообщения отображаются принимаемый SRR, при работе по M1&F1 и M2&F2.                                               |
|    |                            | При отправке сообщений предназначен для задания                                                                               |
|    |                            | SRR отправляемого пакета                                                                                                      |
| 3  | EIDEN                      | Бит разрешения расширенного идентификатора При приеме сообщения отображаются принимаемый EID EN, при работе по M1&F1 и M2&F2. |
|    |                            | При отправке сообщений предназначен для задания EID EN отправляемого пакета                                                   |
| 2  | -                          |                                                                                                                               |
| 10 | EID [17:16]                | Биты Extended ID:                                                                                                             |
|    |                            | При приеме сообщения отображаются принимаемый ID, при работе по M1&F1 и M2&F2.                                                |
|    |                            | При отправке сообщений предназначен для задания ID отправляемого пакета                                                       |

## Регистр Идентификатора 2

### Таблица 85

CAN ID2. ADR = 0x15. Банк доступа BANK = 0x08

|          |        |        | O,     |        |        | ,      | J. j  |       |
|----------|--------|--------|--------|--------|--------|--------|-------|-------|
| Номер    | 7      | 6      | 5      | 4      | 3      | 2      | 1     | 0     |
| Доступ*  | R/W    | R/W    | R/W    | R/W    | R/W    | R/W    | R./W  | R/W   |
| Значение |        |        |        |        |        |        |       |       |
| после    |        |        |        |        |        |        |       |       |
| сброса** |        |        |        |        |        |        |       |       |
|          | EID 15 | EID 14 | EID 13 | EID 12 | EID 11 | EID 10 | EID 9 | EID 8 |

\*

R/W - бит доступен на чтение и запись;

RO - бит доступен только на чтение;

U - бит физически не реализован или зарезервирован.

#### Таблица 86

| Nº | Функциональное<br>имя бита | Расшифровка функционального имени бита, краткое описание назначения и принимаемых значений |
|----|----------------------------|--------------------------------------------------------------------------------------------|
| 70 | EID [15:8]                 | Биты Extended ID:                                                                          |
|    |                            | При приеме сообщения отображаются принимаемый                                              |
|    |                            | ID, при работе по M1&F1 и M2&F2.                                                           |
|    |                            | При отправке сообщений предназначен для задания                                            |
|    |                            | ID отправляемого пакета                                                                    |

## Регистр Идентификатора 3

## Таблица 87

CAN ID3. ADR = 0x16, Банк доступа BANK = 0x08

| Номер    | 7     | 6     | 5     | 4     | 3     | 2     | 1     | 0     |
|----------|-------|-------|-------|-------|-------|-------|-------|-------|
| Доступ*  | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   | R./W  | R/W   |
| Значение |       |       |       |       |       |       |       |       |
| после    |       |       |       |       |       |       |       |       |
| сброса** |       |       |       |       |       |       |       |       |
|          | EID 7 | EID 6 | EID 5 | EID 4 | EID 3 | EID 2 | EID 1 | EID 0 |

\*

R/W - бит доступен на чтение и запись;

RO - бит доступен только на чтение;

- бит физически не реализован или зарезервирован.

| Nº | Функциональное<br>имя бита | Расшифровка функционального имени бита, краткое описание назначения и принимаемых значений |
|----|----------------------------|--------------------------------------------------------------------------------------------|
| 70 | EID [7:0]                  | Биты Extended ID:                                                                          |
|    |                            | При приеме сообщения отображаются принимаемый                                              |
|    |                            | ID, при работе по M1&F1 и M2&F2.                                                           |
|    |                            | При отправке сообщений предназначен для задания                                            |
|    |                            | ID отправляемого пакета                                                                    |

## Регистр Длины Пакета

# **Таблица 89** CAN DLC. ADR = 0x17, Банк доступа BANK = 0x08

| Номер    | 7   | 6     | 5   | 4   | 3    | 2    | 1    | 0    |
|----------|-----|-------|-----|-----|------|------|------|------|
| Доступ*  | R/W | R/W   | R/W | R/W | R/W  | R/W  | R./W | R/W  |
| Значение |     |       |     |     |      |      |      |      |
| после    |     |       |     |     |      |      |      |      |
| сброса** |     |       |     |     |      |      |      |      |
|          | -   | RTRRX | R1  | R0  | DLC3 | DLC2 | DLC1 | DLC0 |

R/W - бит доступен на чтение и запись;

RO - бит доступен только на чтение;

U - бит физически не реализован или зарезервирован.

| Nº | Функциональное<br>имя бита | Расшифровка функционального имени бита, краткое описание назначения и принимаемых значений |
|----|----------------------------|--------------------------------------------------------------------------------------------|
| 7  | -                          |                                                                                            |
| 6  | RTRRX                      | Бит RTR:                                                                                   |
|    |                            | При приеме сообщения отображаются принимаемый RTR,                                         |
|    |                            | При отправке сообщений предназначен для задания                                            |
|    |                            | RTR отправляемого пакета                                                                   |
| 5  | R1                         | Бит R1:                                                                                    |
|    |                            | При приеме сообщения отображаются принимаемый R1,                                          |
|    |                            | При отправке сообщений предназначен для задания                                            |
|    |                            | R1 отправляемого пакета                                                                    |
| 4  | R0                         | Бит R0:                                                                                    |
|    |                            | При приеме сообщения отображаются принимаемый R0,                                          |
|    |                            | При отправке сообщений предназначен для задания                                            |
|    |                            | R0 отправляемого пакета                                                                    |
| 30 | DLC                        | Длина поля данных:                                                                         |
|    |                            | 0000 – нет данных                                                                          |
|    |                            | 0001 – 1 байт                                                                              |
|    |                            | 0010 – 2 байт                                                                              |
|    |                            | 0011 – 3 байт                                                                              |
|    |                            | 0100 – 4 байт                                                                              |
|    |                            | 0101 – 5 байт                                                                              |
|    |                            | 0110 – 6 байт                                                                              |
|    |                            | 0111 – 7 байт                                                                              |
|    |                            | 1000 – 8 байт                                                                              |
|    |                            | 1xxx – 8 байт и недопустимо.                                                               |

## Регистр Байта Данных п

#### Таблица 91

CAN\_DBn. ADR = 0x10...0x17, Банк доступа BANK = 0x09

| Номер    | 7     | 6     | 5     | 4     | 3     | 2     | 1     | 0     |
|----------|-------|-------|-------|-------|-------|-------|-------|-------|
| Доступ*  | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   | R./W  | R/W   |
| Значение |       |       |       |       |       |       |       |       |
| после    |       |       |       |       |       |       |       |       |
| сброса** |       |       |       |       |       |       |       |       |
|          | DBn 7 | DBn 6 | DBn 5 | DBn 4 | DBn 3 | DBn 2 | DBn 1 | DBn 0 |

\*

R/W - бит доступен на чтение и запись;

RO - бит доступен только на чтение;

U - бит физически не реализован или зарезервирован.

Таблица 92

| Nº | Функциональное<br>имя бита | Расшифровка функционального имени бита, краткое описание назначения и принимаемых значений |
|----|----------------------------|--------------------------------------------------------------------------------------------|
| 70 | DBn [7:0]                  | Байты сообщения.                                                                           |

## Задание скорости передачи и момента семплирования

Все узлы шины CAN должны работать на одной скорости. Протокол CAN использует кодирование без возврата в ноль (NRZ). Так же при передаче не передаются тактовые сигналы. Таким образом, приемники должны засинхронизоваться под тактовый сигнал передатчика. Поскольку все узлы имеют свои индивидуальные тактовые генераторы, все приемники имеют специальный блок синхронизации DPLL.

Макимальная скорость передачи CAN 1 Мбит/сек. Время битового интервала Nominal Bit Time определяется как

TBIT = 1/Скорость передачи

Блок DPLL разбивает битовый интервал на интервалы Time Quanta (TQ). Битовый интервал состоит из 4 частей:

- Synchronization Segment (Sync\_Seg)
- Propagation Time Segment (Prop Seg)
- Phase Buffer Segment 1 (Phase Seg1)
- Phase Buffer Segment 2 (Phase Seg2)

По определению Nominal Bit Time программируется длительностью от 8 до 25 TQ. В этом случае

Nominal Bit Time = TQ \* (Sync\_Seg + Prop\_Seg + Phase\_Seg1 + Phase\_Seg2)

Время TQ фиксировано и определяется периодом генератора и программируемым прескалером BRP со значением от 1 до 64 в дополнение к ¼ Fosc:

TQ (
$$\mu$$
s) = (4\*(BRP+1))/FOSC (MHz) или  
TQ ( $\mu$ s) = (4\*(BRP+1)) \* TOSC ( $\mu$ s)



Рис. 40

## SYNCHRONIZATION SEGMENT

Эта часть битового интервала в которой должно происходить переключение сигнала. Длительность этого интервала 1 TQ. Если переключение происходит в этой области, то приемник засинхронизирован с передатчиком.

#### PROPAGATION SEGMENT

Эта часть предназначена для компенсации физических задержек времени распространения сигнала в шине и внутренние задержки в узлах. Длительность этого интервала может быть запрограммирована от 1 до 8 TQ

#### PHASE BUFFER SEGMENTS

Эти интервалы предназначены для более точной задачи точки семплирования, которая располагается между ними. Длительности этих интервалов могут быть запрограммированы между 1 и 8 TQ.

## Синхронизация

При обнаружении фронта принимаемого сигнала, этот момент принимается как граница между битовыми интервалами, в зависимости от того на какой интервал приходится фрон DPLL выполняет различного рода действия по подсинхронизации данных.

#### HARD SYNCHRONIZATION

Жесткая синхронизаия выполняется однократно при начала приема сообщения. Не зависимо в каком состоянии находился DPLL при возникновении фронта он переводится в Sync\_Seg.

### RESYNCHRONIZATION

Если фронт принимаемого сигнала отклоняется от Sync\_Seg длительность Phase Segment 1 может быть увеличена, а Phase Segment 2 уменьшена, что бы в следующий раз фронт произошел в нужном месте. Величина изменения Phase

Segment 1 и Phase Segment 2 варируется в зависимости от значения отклонения фронта, но не превышает значения Synchronization Jump Width (SJW).

## Прием и фильтрация принимаемых сообщений

Контроллер CAN интерфейса позволяет проводить автоматическую фильтрацию принимаемых сообщений. Фильтрация сообщений производится по полю идентификации (SID, EID, и т.п.) и по первым четырем байтам поля данных. Фильтрация производится с помощью Маски и Фильтра. Фильтр задает биты участвующие в фильтрации. Маска задает конкретное значение битов участвующих в фильтрации. Таким образом, устанавливая в Фильтре «1», выделяются биты участвующие в фильтрации. Устанавливая в Маске значение «0» или «1» на местах где в фильтре установлены «1» определяется значение данного бита, при котором это сообщение будет принято.

Контроллер CAN интерфейса содержит 2 набора Маска и Фильтр. Если для буфера не заданы фильтры, он осуществляет прием всех сообщений. Если сообщение может быть принято несколькими буферами (в том числе и с учетом фильтрации), то оно помещается в буфер с меньшим порядковым номером. Каждый буфер имеет индивидуальный механизм задания фильтрации.

Если для хотя бы одного принимающего буфера используется аппаратная фильтрация принимаемых сообщений, то должен быть установлен флаг ROP (разрешен прием собственных сообщений) в регистре CAN\_CNTR. При этом если собственные отсылаемые сообщения удовлетворяют фильтру какого-либо принимающего буфера, либо есть принимающий буфер без фильтрации, то это сообщение будет принято этим буфером. Если аппаратная фильтрация не используется ни одним буфером, то флаг ROP может быть сброшен, в этом случае собственные отсылаемые сообщения не будут приниматься контроллером.

# Прием сообщений без фильтрации

Для задания буферу режима работы без фильтрации сообщений необходимо:

- 1. В регистре CAN BSR задать номер требуемого буфера.
- 2. В регистре CAN RXCS задать MASKACTID = 000.
- 3. В регистре CAN\_CS задать CANRXIE = 1 (для разрешения генерации прерывания при приеме сообщения).
- 4. В регистре CAN\_CS задать RX\_TXN = 1 для разрешения приема сообщений.
- 5. В регистре CAN CS задать EN = 1 для разрешения работы буфера.
- 6. Перейти в режим выполнения остальной части программы с ожиданием CAN сообщений.
- 7. При возникновении прерывания от контроллера CAN в регистре PIR2 определить буфер-источник прерывания.
- 8. В регистре CAN BSR задать номер требуемого буфера.
- 9. В регистре CAN RXCS проверить наличие флага RXFULL.
- 10. Начать обработку принятого сообщения.
- 11. При завершении обработки сообщения, сбросить флаг RXFULL, записав в него «0».
- 12. Перейти на пункт 6.

# Прием сообщений с фильтрацией идентификатора по Маска 1 и Фильтр 1

Для задания буферу режима работы с фильтрацией сообщений по Маска 1 и Фильтр 1 необходимо:

- 1. В регистре CANMASK11\_21[7:0] задать соответствующие значения битов SID[10:3] принимаемых значений.
- 2. В регистре CANMASK12\_22[7:5] задать соответствующие значения битов SID[2:0] принимаемых значений.
- 3. В регистре CANMASK12\_22[2:0] задать соответствующие значения битов EIDEN и EID[17:16] принимаемых значений.
- 4. В регистре CANMASK13\_23[7:0] задать соответствующие значения битов EID[15:8] принимаемых значений.
- 5. В регистре CANMASK14\_24[7:0] задать соответствующие значения битов EID[7:0] принимаемых значений.
- 6. В регистре CANFLTR11\_21[7:0] задать значимые биты SID[10:3] принимаемых значений.
- 7. В регистре CANFLTR12\_22[7:5] задать значимые биты SID[2:0] принимаемых значений.
- 8. В регистре CANFLTR12\_22[2:0] задать значимые биты EIDEN и EID[17:16] принимаемых значений.
- 9. В регистре CANFLTR13\_23[7:0] задать значимые биты EID[15:8] принимаемых значений.
- 10.В регистре CANFLTR14\_24[7:0] задать значимые биты EID[7:0] принимаемых значений.
- 11. В регистре CAN BSR задать номер требуемого буфера.
- 12. В регистре CAN RXCS задать MASKACTID = 001.
- 13. В регистре CAN\_CS задать CANRXIE = 1 (для разрешения генерации прерывания при приеме сообщения).
- 14. В регистре CAN CS задать RX TXN = 1 для разрешения приема сообщений.
- 15. В регистре CAN\_CS задать EN = 1 для разрешения работы буфера.
- 16. Перейти в режим выполнения остальной части программы с ожиданием CAN сообщений.
- 17. При возникновении прерывания от контроллера CAN в регистре PIR2 определить буфер источник прерывания.
- 18. В регистре CAN BSR задать номер требуемого буфера.
- 19. В регистре CAN RXCS проверить наличие флага RXFULL.
- 20. Начать обработку принятого сообщения.
- 21. При завершении обработки сообщения, сбросить флаг RXFULL, записав в него «0».
- 22. Перейти на пункт 16.

# Прием сообщений с фильтрацией идентификатора по Маска 2 и Фильтр 2

Настройка буфера на прием сообщений по Маска 2 и Фильтр 2 осуществляется аналогично работе с Маска 1 и Фильтр 1. За исключением того, для задания маски и фильтра используются регистры MASK2x и FLTR2x. В регистре CAN\_RXCS задать MASKACTID = 010. Допускается использование Маски 1 и

Фильтра 1 совместно с Маски 2 и Фильтра 2, для этого в регистре CAN\_RXCS задать MASKACTID = 011.

## Передача сообщений

Для передачи сообщения необходимо:

- 1. В регистре CAN\_BSR задать номер требуемого буфера.
- 2. В регистре CAN\_TXCS проверить, что флаг TXREQ равен 0. И задать приоритет отправляемого сообщения PRIOR.
- 3. В регистре CAN\_CS задать CANTXIE = 1 (для разрешения генерации прерывания при отправке сообщения).
- 4. В регистре CAN CS задать RX TXN = 0 для разрешения отправки сообщений.
- 5. В регистре CAN CS задать EN = 1 для разрешения работы буфера.
- 6. В регистрах идентификации задать необходимые SID, EID и EIDEN при использовании расширенного идентификатора.
- 7. В регистре длины пакета задать размер поля данных DLC и значение бита RTRRX.
- 8. В регистрах данных задать необходимые для отправки данные CAN DBn.
- 9. В регистре CAN\_TXCS установить флаг TXREQ в «1».
- 10. Перейти в режим выполнения остальной части программы с оправкой CAN сообщений.
- 11. При возникновении прерывания от контроллера CAN в регистре PIR2 определить буфер источник прерывания.
- 12. В регистре CAN\_BSR задать номер требуемого буфера.
- 13. В регистре CAN TXCS проверить наличие флага TXBIF.

# Передача сообщений по Remote Transmit Request (RTR)

Для автоматической отправки сообщения по Remote Transmit Request необходимо:

- 1. В регистре CAN BSR задать номер требуемого буфера.
- 2. Задать режим маскирования для данного буфера таким образом, что бы он принимал только сообщения от устройства, которое может выслать RTR запрос.
- 3. В регистре CAN\_TXCS проверить, что флаг TXREQ равен 0. И задать приоритет отправляемого сообщения PRIOR.
- 4. В регистре CAN\_CS задать CANTXIE = 1 (для разрешения генерации прерывания при отправке сообщения).
- 5. В регистре CAN CS задать RX TXN = 0 для разрешения отправки сообщений.
- 6. В регистре CAN CS задать EN = 1 для разрешения работы буфера.
- 7. В регистрах идентификации задать необходимые SID, EID и EIDEN при использовании расширенного идентификатора.
- 8. В регистре длины пакета задать размер поля данных DLC.
- 9. В регистрах данных задать необходимые для отправки данные CAN DBn.
- 10. В регистре CAN TXCS установить флаг RTREN в «1».
- 11. Перейти в режим выполнения остальной части программы с оправкой CAN сообщений.
- 12. При возникновении прерывания от контроллера CAN в регистре PIR2 определить буфер источник прерывания.
- 13. В регистре CAN\_BSR задать номер требуемого буфера.

14. В регистре CAN TXCS проверить наличие флага TXBIF.

Отправка сообщения буфером будет произведена по RTR запросу, удовлетворяющему механизму фильтрации для принимаемых сообщений, выбранного для данного буфера.

## Определение ошибок

Протокол шины САN имеет набор стандартных ошибок, возникновение которых не нарушает целостность передаваемой информации, но факт их возникновения может быть использован программой. Все ошибки обрабатываются автоматически контроллером САN интерфейса. Для отслеживания числа ошибок используются счетчики ошибок. При возникновении тех или иных ошибок, счетчик увеличивается при успешной отправке или приеме сообщения счетчик уменьшается. Если число ошибок превысило значение 127, контроллер переходит в Error-Passive. В этом состоянии контроллер не отсылает флагов ошибки, и при начала передачи выдерживает большую паузу, тем самым снижая свою активность на шине. Если и после этого число ошибок будет продолжать расти то контроллер перейдет в состояние Bus-Off. Т.е. полность прекратит прием и передачу, до тех пор пока не получит 128 последовательных рекурсивных битов на шине. Если же в Error-Passive число ошибок снизится ниже 127, то контроллер так же вернется в нормальный режим работы.



Рис. 41

## Прерывания

В качестве источников прерывания в блоке CAN выступают буферы сообщений. Генерируемые прерывания делятся на три группы:

- прерывание передачи;
- прерывание приема;
- прерывание ошибки;

При возникновении какого либо прерывания и наличие сигналов разрешения этих прерываний, буфер вырабатывает прерывание. Контроллер CAN объединяет прерывания приема, передачи и ошибки в каждом буфере и вырабатывает 6

переферийных прерываний, отображаемых в регистре прерываний периферии PIR2. Если прерывание разрешено в регистре PIE2 процессор выполняет переход на обработчик прерываний. Обработчик прерываний должен выполнить действия по обработке события прерывания и снять его выставление.

# Блок внутренней памяти данных EEPROM

Блок контроллера EEPROM памяти предназначен для возможности работы ядра микроконтроллера с встроенной памятью типа EEPROM размером 256 8-ми битных слов. Память EEPROM имеет организацию 16 строк по 16 8-ми битных слов. Минимально доступной для чтения и запись является одно 8-ми битное слово. Минимально доступной для стирания является одна строка. Перед записью необходимо провести стирание строк, в которых будет расположена записываемая информация. Запись возможна только "1" поверх "0". В очищенном состоянии память содержит все "0".

При переходе в SLEEP режим блок контроллера должен быть программным образом выключен для обеспечения энергосберегающего режима. После выхода из SLEEP режима блок должен включаться заново.

# Основные выполняемые функции и возможности

Таблица 93

| Наименование                              | Краткое описание, качественно-количественные<br>характеристики                                            |
|-------------------------------------------|-----------------------------------------------------------------------------------------------------------|
| Запись 8-ми<br>битного слова в<br>EEPROM  | Позволяет записать в заданный байт, значение битов отличное от нуля. Запись в TEST режиме возможна всегда |
| Чтение 8-ми<br>битного слова из<br>EEPROM | Позволяет считать из памяти байт                                                                          |
| Очистка всей<br>EEPROM                    | Позволяет стереть содержимое всей памяти                                                                  |
| Очистка строки<br>EEPROM                  | Позволяет очистить заданную строку памяти.                                                                |
| Запись всей<br>EEPROM одним<br>значением  | Позволяет проинициализировать всю память одним<br>значением                                               |

# Регистр режима работы контроллера

Работа с памятью EEPROM осуществляется по средствам чтения и записи регистров контроллера. Описание регистров приведено ниже.

# Регистр контроля и тестирования

## Таблица 94

EE CONT. ADR = 0x14, Банк доступа BANK = 0x05

|                               |        |               |               |      | _    |       | - ,   |       |
|-------------------------------|--------|---------------|---------------|------|------|-------|-------|-------|
| Номер                         | 7      | 6             | 5             | 4    | 3    | 2     | 1     | 0     |
| Доступ*                       | RO     | R/W           | R/W           | R/W  | R/W  | R/W   | R/W   | R/W   |
| Значение<br>после<br>сброса** | 1      | 0             | 0             | 0    | 0    | 0     | 0     | 0     |
|                               | TEST P | <b>EETEST</b> | <b>CPTEST</b> | VEE2 | VEE1 | BRG 2 | BRG 1 | BRG 0 |

\*

R/W - бит доступен на чтение и запись;

RO - бит доступен только на чтение;

U - бит физически не реализован или зарезервирован.

# Таблица 95

| Nº | Функциональное<br>имя бита | Расшифровка функционального имени бита, краткое описание назначения и принимаемых значений                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |
|----|----------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 7  | TEST_P                     | Сигналы для отбраковочных испытаний микросхемы.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |
| 6  | EETEST                     |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |
| 5  | CPTEST                     |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |
| 4  | VEE2                       |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |
| 3  | VEE1                       |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |
| 20 | BRG [2:0]                  | Режим определения временных характеристик: В зависимости от частоты работы ядра, необходимо указать контроллеру эту частоту, исходя из которой, контроллер будет формировать необходимые длительности сигналов Программирования и Стирания заданных длительностей. $000 - \text{частота Fc} = 30 - 35 \text{ МГц}$ $001 - \text{частота Fc} = 20 - 30 \text{ МГц}$ $010 - \text{частота Fc} = 10 - 20 \text{ МГц}$ $011 - \text{частота Fc} = 1 - 10 \text{ МГц}$ $100 - \text{частота Fc} = 500 \text{ кГц} - 1 \text{ МГц}$ $101 - \text{частота Fc} = 250 \text{ кГц} - 500 \text{ кГц}$ $110 - \text{частота Fc} = 0 - 250 \text{ кГц}$ $111 - \text{зарезервировано}$ |

# Регистр режима работы

## Таблица 96

EE\_MODE. ADR = 0x15, Банк доступа BANK = 0x05

|                               |       |    | _             |      |    | , , , | ,     |       |
|-------------------------------|-------|----|---------------|------|----|-------|-------|-------|
| Номер                         | 7     | 6  | 5             | 4    | 3  | 2     | 1     | 0     |
| Доступ*                       | R/W   | RO | R/W           | RO   | RO | R/W   | R/W   | R/W   |
| Значение<br>после<br>сброса** | 0     | 0  | 0             | 0    | 0  | 0     | 0     | 0     |
|                               | EE EN | -  | <b>IEBUSY</b> | BUSY | -  | MODE2 | MODE1 | MODE0 |

\*

R/W - бит доступен на чтение и запись;

RO - бит доступен только на чтение;

- бит физически не реализован или зарезервирован.

## Таблица 97

| Nº | Функциональное<br>имя бита | Расшифровка функционального имени бита, краткое описание назначения и принимаемых значений |  |  |  |  |  |  |
|----|----------------------------|--------------------------------------------------------------------------------------------|--|--|--|--|--|--|
| 7  | EE_EN                      | Разрешение работы контроллера EEPROM                                                       |  |  |  |  |  |  |
|    |                            | 0 – Контроллер выключен                                                                    |  |  |  |  |  |  |
|    |                            | 1 – Контроллер включен                                                                     |  |  |  |  |  |  |
| 6  | -                          | Зарезервировано                                                                            |  |  |  |  |  |  |
| 5  | IEBUSY                     | Разрешения прерывания по окончанию занятости контроллера EEPROM                            |  |  |  |  |  |  |
| 4  | BUSY                       | Флаг занятости контроллера EEPROM                                                          |  |  |  |  |  |  |
| 3  | -                          | Зарезервировано                                                                            |  |  |  |  |  |  |
| 20 | MODE[2:0]                  | Режим работы контроллера:                                                                  |  |  |  |  |  |  |
|    |                            | 000 – Нет работы                                                                           |  |  |  |  |  |  |
|    |                            | 001 – Чтение слова из EEPROM                                                               |  |  |  |  |  |  |
|    |                            | 010 – Запись слова в EEPROM                                                                |  |  |  |  |  |  |
|    |                            | 011 – Отчистка строки EEPROM                                                               |  |  |  |  |  |  |
|    |                            | 100 – Отчистка всей EEPROM                                                                 |  |  |  |  |  |  |
|    |                            | 101 – Запись всей EEPROM одним значением                                                   |  |  |  |  |  |  |
|    |                            | 110 – Запрещено                                                                            |  |  |  |  |  |  |
|    |                            | 111 – Запрещено                                                                            |  |  |  |  |  |  |
|    |                            | После каждой операции, блок должен быть переведен                                          |  |  |  |  |  |  |
|    |                            | в режим «Нет работы»                                                                       |  |  |  |  |  |  |

# Регистр данных

# Таблица 98

EE\_DATA. ADR = 0x16, Банк доступа BANK = 0x05

| Номер                         | 7     | 6     | 5     | 4     | 3     | 2     | 1     | 0     |
|-------------------------------|-------|-------|-------|-------|-------|-------|-------|-------|
| Доступ*                       | R/W   |
| Значение<br>после<br>сброса** | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     |
|                               | DATA7 | DATA6 | DATA5 | DATA4 | DATA3 | DATA2 | DATA1 | DATA0 |

\*

R/W - бит доступен на чтение и запись;

RO - бит доступен только на чтение;

U - бит физически не реализован или зарезервирован.

## Таблица 99

| Nº | Функциональное<br>имя бита | Расшифровка функционального имени бита, краткое описание назначения и принимаемых значений |
|----|----------------------------|--------------------------------------------------------------------------------------------|
| 70 | DATA[7:0]                  | Регистр данных:                                                                            |
|    |                            | При выдаче команды в этот регистр записывается                                             |
|    |                            | команда, при выдаче адреса в регистр записывается                                          |
|    |                            | адрес, при выдаче или приеме данные                                                        |

# Регистр адреса обращения

## Таблица 100

EE ADR. ADR = 0x17, Банк доступа BANK = 0x05

| Номер                         | 7    | 6    | 5    | 4    | 3    | 2    | 1    | 0    |
|-------------------------------|------|------|------|------|------|------|------|------|
| Доступ*                       | R/W  |
| Значение<br>после<br>сброса** | 0    | 0    | 0    | 0    | 0    | 0    | 0    | 0    |
|                               | ADR7 | ADR6 | ADR5 | ADR4 | ADR3 | ADR2 | ADR1 | ADR0 |

\*

R/W - бит доступен на чтение и запись;

RO - бит доступен только на чтение;

- бит физически не реализован или зарезервирован.

Таблица 101

| Nº | Функциональное имя бита | Расшифровка функционального имени бита, краткое описание назначения и принимаемых значений                                                                                                                                                                                                                                                                                                    |
|----|-------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 70 | ADR [7:0]               | Регистр адреса данных: При чтении и записи одного слова используются все разряды адреса, при очистке строки имеют значения только ADR[7:4], при блочной очистке и записи (в TEST режиме) содержимое регистра значения не имеет. При выполнении операций установления флагов защиты от записи или стирания, номер строки для которой будет устанавливаться флаг определяется данным регистром. |

## Работа блока по стиранию, записи и чтению данных

#### Включение EEPROM

После выставления бита EE\_EN в регистре EE\_MODE производится включение памяти EEPROM. Процесс включения при тактовой частоте микроконтроллера 33 МГц занимает порядка 45 мкс ( Tsuy )

Последовательность действий при включении EEPROM представлена на рисунке 42.



Рис. 42 Последовательность действий при включении EEPROM.

## Очистка всей EEPROM

Для очистки всего содержимого EEPROM используется команда очистка всей EEPROM. Для очистки всей памяти необходимо чтобы был включен контроллер EEPROM. Процесс очистки всей EEPROM при тактовой частоте микроконтроллера 33 МГц занимает порядка 5 мс (Tsup, Te и Thp)

Последовательность действий при очистке всей EEPORM представлена на рисунке 43.



**Рис. 43** Последовательность действий при очистке всей EEPORM.

# Запись всей EEPROM одним значением

Для заполнения всего содержимого EEPROM используется команда записи всей EEPROM. Перед подачей этой команды в регистр EE\_DATA необходимо записать значение, которым будет заполнена вся память. Для заполнения всей памяти необходимо чтобы был включен контроллер EEPROM. Процесс заполнения всей EEPROM при тактовой частоте микроконтроллера 33 МГц занимает порядка 5 мс (Tsup, Te и Thp)

Последовательность действий при заполнении всей EEPORM представлена на рисунке



**Рис. 44** Последовательность действий при заполнении всей EEPORM.

# Очистка строки EEPROM

Для очистки содержимого одной строки EEPROM используется команда очистки одной строки EEPROM. Перед подачей этой команды в регистр EE\_ADR[7:4] необходимо записать адрес строки значение для очистки (младшие разряды регистра EE\_ADR значения не имеют). Для очистки заданной строки памяти

необходимо чтобы контроллер EEPROM был включен. Процесс очистки одной строки EEPROM при тактовой частоте микроконтроллера 33 МГц занимает порядка 5 мс (Tsup, Te и Thp )

Последовательность действий при очистке одной строки EEPORM представлена на рисунке 45.



Рис. 45 Последовательность действий при очистке одной строки EEPORM.

## Запись слова в EEPROM

Для записи одного 8-ми битного слова в память EEPROM используется команда запись слова в EEPROM. Перед подачей этой команды в регистр EE\_ADR[7:0] необходимо записать адрес для записи, а в регистр EE\_DATA записать значение для сохранения в памяти. Для записи слова в память необходимо, чтобы контроллер EEPROM был включен. Процесс записи строки EEPROM при тактовой частоте микроконтроллера 33 МГц занимает порядка 5 мс (Tsup, Te и Thp).

Последовательность действий при записи одного слова в EEPORM представлена на рисунке 46.



Рис. 46 Последовательность действий при записи одного слова в EEPORM.

#### Чтение слова из EEPROM

Для чтения одного 8-ми битного слова из памяти EEPROM используется команда чтение слова из EEPROM. Перед подачей этой команды в регистр

EE\_ADR[7:0] необходимо записать адрес для чтения. Для чтения слова из памяти необходимо, чтобы контроллер EEPROM был включен. Процесс чтения строки EEPROM при тактовой частоте микроконтроллера 33 МГц занимает порядка 1 мкс (Tsux, Tacc и Thx).

Последовательность действий при чтении одного слова из EEPORM представлена на рисунке 47.



Рис. 47 Последовательность действий при чтении одного слова из EEPORM.

При переходе в SLEEP режим блок EEPROM должен быть программным образом выключен для обеспечения энергосберегающего режима. После выхода из SLEEP режима блок должен включаться заново.

# Описание блока управления EEPROM – памятью программ

Блок позволяет осуществлять чтение, запись и стирание памяти различными способами, в частности через

- команды ядра TABLWD, TABLRD (в этом случае используются сигналы чтения и записи от ядра).
- установку/снятие битов управления периферийных регистров.

Адресное пространство 4К слов или от 16`h0000 до 16`h0FFF. Блок фактически управляет двумя блоками EEPROM памяти. Младшая половина от 16`h0000 до 16`h07FF, соответственно старшая половина от 16`h0800 до 16`h0FFF.

При работе через установку/снятие битов управления периферийных регистров возможно использование функции аппаратной поддержки. Функция реализует автоматическую выработку длительностей сигналов записи/стирания, а также автоматический сброс бит записи/стирания периферийных регистров. По умолчанию включен режим аппаратной поддержки.

Блок осуществляет загрузку и хранение конфигурационных бит из памяти.

В блоке реализованы следующие защитные функции:

 при доступе по чтению данных по адресу выходящему за пределы адресного пространства (0000 – 0FFF) получаемые данные будут равны 0000. Исключением являются адреса FE00 – FE0F. При обращении по чтению к этим адресам данные будут содержать текущее конфигурационное слово (см. раздел «Схема сброса микроконтроллера»);

# Спецификация 1886ВЕ5АУ, 1886ВЕ5БУ, К1886ВЕ5АУ, К1886ВЕ5БУ

- все попытки записи по адресам, выходящим за пределы адресного пространства блока, будут блокированы. Исключения: попытка записи по адресам 16`h0FF0 --16`h0FFF блокируется, так как это область хранения конфигурационных бит. Запись конфигурационных бит осуществляется по адресам FE00 – FE0F;
- изменение содержимого регистра хранения конфигурации в рабочем режиме невозможно, т.е. доступ по записи заблокирован;
- реализован контроль правильности адресации при выполнении операций записи слова и стирания строки, в случае если режим аппаратной поддержки включен.

## Описание регистров

Таблица 102 Общее описание регистров блока EEPROM interface

| Обозначение | Адрес           | Доступ                     | Значение после<br>сброса |
|-------------|-----------------|----------------------------|--------------------------|
| EE_DIV      | 13h, банк 6     | RW RW RW RW RW RW RW RW    | 0000 0000                |
| EECONL      | 11h, банк<br>14 | R- R- RW RW RW RW RW RW    | 0000 0000                |
| EECONH      | 12h, банк<br>14 | R- R- RW RW RW RW RW RW    | 0000 0000                |
| EDLSB       | 12h, банк<br>15 | R- R- R- R- R- R-<br>R-    | 0000 0000                |
| EDMSB       | 13h, банк<br>15 | R- R- R- R- R- R-<br>R-    | 0000 0000                |
| EEMOD       | 14h, банк<br>15 | R- RW RW RW RW RW RW RW    | 0000 0000                |
| EAMSB       | 15h, банк<br>15 | R- U- U- U- RW RW RW<br>RW | 0 0000                   |
| EALSB       | 16h, банк<br>15 | RW RW RW RW RW RW RW RW    | 0000 0000                |
| CFREG       | 17h, банк<br>15 | U- RW RW RW RW RW RW RW    | -111 1111                |

## Регистр коэффициента деления частоты генератора

Таблица 103

Регистр EE\_DIV (адрес: 13h, банк 6)

| R/W-0   | R/W-0   | R/W-0      | R/W-0      | R/W-0       | R/W-0       | R/W-0      | R/W-0      |
|---------|---------|------------|------------|-------------|-------------|------------|------------|
| EE_DIV7 | EE_DIV6 | EE_DIV5    | EE_DIV4    | EE_DIV3     | EE_DIV2     | EE_DIV1    | EE_DIV0    |
| бит 7   | 6       | 5          | 4          | 3           | 2           | 1          | бит 0      |
| бит 7-0 |         | Коэффиці   | иента де   | пения ча    | стоты ген   | ератора    | с целью    |
|         |         | выработкі  | и импульсо | ов записи і | и стирания  | длительн   | остью ≥ 5  |
|         |         | мс. Делит  | ель состои | т из преск  | алера и по  | стскалера. | Значение   |
|         |         | коэффици   | иента дело | ения прес   | калера фи   | ксировано  | и равно    |
|         |         | 906. Знач  | нение коэф | официента   | постскале   | ра равно   | значению   |
|         |         | регистра.  | Таким обр  | азом при и  | ізмени знач | чения реги | стра на 1, |
|         |         |            |            | •           | целения и   |            | на 906.    |
|         |         | •          |            | ффициент    | а деления:  |            |            |
|         |         | K = 5  MC/ | 906*Tosc   |             |             |            |            |
|         |         | В случае   | е дробного | о результа  | ата, округл | пение про  | водить в   |
|         |         | большую    | сторону, д | ля получеі  | ния времен  | ни импульс | а больше   |
|         |         | 5 мс.      |            |             |             |            |            |
|         |         |            |            |             | стирании    |            |            |
|         |         |            |            |             | ь установл  |            |            |
|         |         | рабочей т  | актовой ча | стоты и от. | пичное от н | нуля значе | ние.       |

## Обозначения:

R =бит для чтения; W =бит с возможностью записи; U =бит не реализован, читается как 0;

-n = значение бита после сброса по включению питания: 1 = установлен; 0 = сброшен; x = значение не известно.

# Регистр управления младшей половиной **EEPROM** памяти

Таблица 104

Регистр EECONL (адрес: 11h, банк 14)

| R-0                | R-0  | R/W-0                               | R/W-0      | R/W-0      | R/W-0      | R/W-0     | R/W-0    |  |
|--------------------|------|-------------------------------------|------------|------------|------------|-----------|----------|--|
| LOCKL              | ERRL | EETL                                | EBWL       | EBEL       | EERL       | EWRL      | ERDL     |  |
| бит 7              | 6    | 5                                   | 4          | 3          | 2          | 1         | бит 0    |  |
| бит 7              |      | Флаг режима младшей половины EEPROM |            |            |            |           |          |  |
|                    |      | 1 – режим standby                   |            |            |            |           |          |  |
|                    |      | 0 – рабочий режим                   |            |            |            |           |          |  |
| бит 6              |      | Флаг оши                            | бки данны  | х младшеі  | й половинь | I EEPROM  |          |  |
|                    |      | 1 – указы                           | вает на на | личие оши  | 1бки       |           |          |  |
|                    |      | 0 – указы                           | вает на от | сутствие о | шибки      |           |          |  |
| бит 5              |      | Установка                           | а тестової | о режима   | работы г   | иладшей і | толовины |  |
|                    |      | EEPROM                              | . Не дост  | гупен для  | записи в   | в рабочем | режиме   |  |
|                    |      | микрокон                            | троллера ( | Op_mode=   | =1)        |           | -        |  |
| 1 – тестовый режим |      |                                     |            |            |            |           |          |  |
|                    |      | 0 – рабоч                           | ий режим   |            |            |           |          |  |

| бит 4 | Одновременная запись всей младшей половины EEPROM      |
|-------|--------------------------------------------------------|
|       | данными со входа памяти. Для описания работы с этим    |
|       | разрядом смотри п. 3.1                                 |
| бит 3 | Одновременное стирание всей младшей половины           |
|       | EEPROM. Для описания работы с этим разрядом смотри п.  |
|       | 3.1                                                    |
| бит 2 | Стирание строки младшей половины EEPROM. Адрес         |
|       | строки определяется 10-4 разрядами адресной шины.      |
|       | Таким образом, строка содержит 16 слов. Для описания   |
|       | работы с этим разрядом смотри п. 3.1                   |
| бит 1 | Запись одного слова младшей половины EEPROM            |
|       | данными со входа памяти. Адрес слова определяется 10-0 |
|       | разрядами адресной шины. Для описания работы с этим    |
|       | разрядом смотри п. 3.1                                 |
| бит 0 | Чтение слова младшей половины EEPROM. Адрес слова      |
|       | определяется 10-0 разрядами адресной шины. Для         |
|       | описания работы с этим разрядом смотри п. 3.3          |

R =бит для чтения; W =бит с возможностью записи; U =бит не реализован, читается как 0;

-n = значение бита после сброса по включению питания: 1 = установлен; 0 = сброшен; x = значение не известно.

# Регистр управления старшей половиной **EEPROM** памяти

**Таблица 105** Регистр EECONH (адрес: 12h, банк 14)

| R-0                                              | R-0  | R/W-0     | R/W-0                 | R/W-0      | R/W-0      | R/W-0         | R/W-0     |
|--------------------------------------------------|------|-----------|-----------------------|------------|------------|---------------|-----------|
| LOCKH                                            | ERRH | EETH      | EBWH                  | EBEH       | EERH       | EWRH          | ERDH      |
| бит 7                                            | 6    | 5         | 4                     | 3          | 2          | 1             | бит 0     |
| бит 7                                            |      | Флаг реж  | има старш             | ей полови  | ны EEPRO   | M             |           |
|                                                  |      | 1 – режим | ı standby             |            |            |               |           |
|                                                  |      | 0 – рабоч | ий режим              |            |            |               |           |
| бит 6                                            |      | Флаг оши  | бки данны             | іх старшей | половины   | <b>EEPROM</b> |           |
|                                                  |      | 1 – указы | вает на на            | личие оши  | 1бки       |               |           |
|                                                  |      |           |                       | сутствие о |            |               |           |
| бит 5                                            |      | Установка | а тестово             | го режима  | а работы   | старшей і     | половины  |
|                                                  |      | EEPROM    | . Не дос <sup>.</sup> | тупен для  | записи в   | в рабочем     | режиме    |
|                                                  |      | микрокон  | троллера              | (Op_mode=  | =1)        |               |           |
|                                                  |      |           | вый режим             | 1          |            |               |           |
|                                                  |      | 0 – рабоч | ий режим              |            |            |               |           |
| бит 4                                            |      | Одноврем  | иенная за             | пись всей  | старшей і  | половины      | EEPROM    |
|                                                  |      | данными   | со входа              | памяти. Д  | Для описаі | ния работ     | ы с этим  |
|                                                  |      | разрядом  | смотри п.             | 3.1        |            |               |           |
| бит 3 Одновременное стирание всей старшей полови |      |           |                       |            |            | толовины      |           |
|                                                  |      |           | . Для опис            | ания рабо  | ты с этим  | разрядом      | смотри п. |
|                                                  |      | 3.1       |                       |            |            |               |           |

| бит 2 | Стирание строки старшей половины EEPROM. Адрес строки определяется 10-4 разрядами адресной шины. Таким образом, строка содержит 16 слов. Для описания работы с этим разрядом смотри п. 3.1 |
|-------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| бит 1 | Запись одного слова старшей половины EEPROM данными со входа памяти. Адрес слова определяется 10-0 разрядами адресной шины. Для описания работы с этим разрядом смотри п. 3.1              |
| бит 0 | Чтение слова старшей половины EEPROM. Адрес слова определяется 10-0 разрядами адресной шины. Для описания работы с этим разрядом смотри п. 3.3                                             |

R =бит для чтения; W =бит с возможностью записи; U =бит не реализован, читается как 0;

-n = значение бита после сброса по включению питания: 1 = установлен; 0 = сброшен; x = значение не известно.

# Регистр режима работы EEPROM памяти

Таблица 106 Регистр EEMOD (адрес: 14h, банк 15)

| R-0   | R/W-0 | R/W-0                                              | R/W-0      | R/W-0       | R/W-0        | R/W-0      | R/W-0    |  |
|-------|-------|----------------------------------------------------|------------|-------------|--------------|------------|----------|--|
| STATE | RESET | CPEN                                               | HWS        | АМ          | TM2          | TM1        | ESTBY    |  |
| бит 7 | 6     | 5                                                  | 4          | 3           | 2            | 1          | бит 0    |  |
| бит 7 |       | Флаг сост                                          | гояния авт | омата аппа  | аратной по   | ддержки    |          |  |
|       |       | 1 – автом                                          | ат находи  | тся в состо | янии рабо    | ТЫ         |          |  |
|       |       | 0 – автом                                          | ат находи  | тся в выкл  | юченном с    | остоянии   |          |  |
| бит 6 |       | Сброс ав                                           | томата апі | паратной п  | оддержки і   | и делителя | ٦.       |  |
|       |       | 1 – схемь                                          | і находятс | я в состоя  | нии сброса   |            |          |  |
|       |       | 0 – схема                                          | находитс   | я в состоян | нии работы   |            |          |  |
| бит 5 |       |                                                    | •          |             | arge Pump    |            |          |  |
|       |       | 1 – блок                                           | включен.   | Важно: уст  | тановка вь   | ісокого на | пряжения |  |
|       |       |                                                    |            |             | ваписи и ст  |            |          |  |
|       |       | через 10                                           | ) - 20 м   | кс после    | установки    | этого бі   | ита в 1. |  |
|       |       | •                                                  |            | ения выс    | окого нап    | ряжения    | является |  |
|       |       | EAMSB[7                                            |            |             |              |            |          |  |
|       |       |                                                    | выключен   |             |              |            |          |  |
| бит 4 |       |                                                    | •          | •           | ной поддер   | ожки. Для  | описания |  |
|       |       | •                                                  |            | ядом смот   | ри п. 3.1    |            |          |  |
|       |       | 1 – режим                                          | и отключен | 1           |              |            |          |  |
|       |       | 0 – режи                                           | и включен  | (значение   | по умолча    | нию)       |          |  |
| бит 3 |       | Режим адресации EEPROM памяти. Для описания работы |            |             |              |            |          |  |
|       |       |                                                    | оядом смо  | •           |              |            |          |  |
|       |       |                                                    | •          |             | ов EAMSB[    | •          | SB[7:0]  |  |
|       |       | 0 – адрес                                          | поступает  | г с входа а | ddress (от я | ядра)      |          |  |

| бит 2 ТМ2   | Выбор тестового подрежима обеих половин EEPROM памяти. Состояние разряда имеет значение, только если EECONH[5] или EECONL[5] равны 1. Включение тестового режима относится к той половине EEPROM памяти для которой установлен бит EECONX[5]. Не доступен для записи в рабочем режиме микроконтроллера (Op_mode=1). 1 — выбран тестовый подрежим «High». 0 — выбран тестовый подрежим «Low». |
|-------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| бит 1 ТМ1   | Выбор тестового режима обеих половин EEPROM памяти. Состояние разряда имеет значение, только если EECONH[5] или EECONL[5] равны 1. Включение тестового режима относится к той половине EEPROM памяти для которой установлен бит EECONX[5]. Не доступен для записи в рабочем режиме БИС МК (Op_mode=1). 1 – выбран тестовый режим «Internal» 0 – выбран тестовый режим «External».            |
| бит 0 ESTBY | Отключение (перевод в режим standby) EEPROM памяти. Не доступен для записи в рабочем режиме микроконтроллера (Op_mode=1).  1 – EEPROM отключена. Признаком этого состояния служат EECONH[7] и EECONL[7] равные 1.  0 – EEPROM находится в рабочем состоянии. Значение по умолчанию.                                                                                                          |

R =бит для чтения; W =бит с возможностью записи; U =бит не реализован, читается как 0;

-n = значение бита после сброса по включению питания: 1 = установлен; 0 = сброшен; x = значение не известно.

# Регистр старшего адреса EEPROM памяти

# Таблица 107

Регистр EAMSB (адрес: 15h, банк 15)

| R-0                                                  | U-0 | U-0                                              | U-0                    | R/W -0      | R/W-0      | R/W-0     | R/W-0    |
|------------------------------------------------------|-----|--------------------------------------------------|------------------------|-------------|------------|-----------|----------|
| CPRDY                                                | -   | -                                                | -                      | EA [11]     | EA [10]    | EA [9]    | EA [8]   |
| бит 7                                                | 6   | 5                                                | 4                      | 3           | 2          | 1         | бит 0    |
| бит 7                                                |     | Флаг сост                                        | гояния бло             | ка Charge   | Pumpe      |           |          |
|                                                      |     | 1 — бло                                          | к включе               | н и на в    | ыходе уст  | ановлено  | высокое  |
|                                                      |     | напряжен                                         | іие. Памя              | ть готов    | а к опер   | ации заг  | ись или  |
|                                                      |     | стирание                                         |                        |             |            |           |          |
|                                                      |     | 0 – блок выключен или на выходе еще нет высокого |                        |             |            |           |          |
|                                                      |     | напряжен                                         | ия                     |             |            |           |          |
| биты 6 -                                             | 4   | Не реали                                         | зованы.                |             |            |           |          |
| бит 3                                                |     | Старший                                          | разряд ш               | ины адрес   | a EEPRON   | Л памяти. | Адресует |
| старшую (1) или младшую (0) половину                 |     |                                                  |                        |             | у. Состоян | ие имеет  |          |
| значение только при EEMOD[3] = 1. Для описания работ |     |                                                  |                        |             |            | работы с  |          |
|                                                      |     | этим разр                                        | оядом смо <sup>-</sup> | гри п. 3.2. |            |           |          |

# Спецификация 1886ВЕ5АУ, 1886ВЕ5БУ, К1886ВЕ5АУ, К1886ВЕ5БУ

| бит 2-0 | Разряды 10 – 8 шины адреса EEPROM памяти. Адресуют    |  |  |  |  |  |  |  |
|---------|-------------------------------------------------------|--|--|--|--|--|--|--|
|         | слова в пределах одной из половин EEPROM памяти.      |  |  |  |  |  |  |  |
|         | Состояние имеет значение только при ЕЕМОD[3] = 1. Для |  |  |  |  |  |  |  |
|         | описания работы с этими разрядами смотри п. 3.2.      |  |  |  |  |  |  |  |

## Обозначения:

R =бит для чтения; W =бит с возможностью записи; U =бит не реализован, читается как 0;

-n = значение бита после сброса по включению питания: 1 = установлен; 0 = сброшен; x = значение не известно.

## Регистр младшего адреса EEPROM памяти

# Таблица 108

Регистр EALSB (адрес: 16h, банк 15)

| R/W -0  | R/W -0 | R/W -0              | R/W -0                | R/W -0                 | R/W-0                                            | R/W-0              | R/W-0                 |
|---------|--------|---------------------|-----------------------|------------------------|--------------------------------------------------|--------------------|-----------------------|
| EA[7]   | EA[6]  | EA[5]               | EA[4]                 | EA[3]                  | EA[2]                                            | EA[1]              | EA[0]                 |
| бит 7   | 6      | 5                   | 4                     | 3                      | 2                                                | 1                  | бит 0                 |
| бит 7-0 |        | слова в<br>Состояни | пределах<br>е имеет з | одной из<br>начение то | а EEPROM<br>з половин<br>олько при<br>оядами смо | EEPROM<br>EEMOD[3] | I памяти.<br>= 1. Для |

### Обозначения:

R =бит для чтения; W =бит с возможностью записи; U =бит не реализован, читается как 0;

-n = значение бита после сброса по включению питания: 1 = установлен; 0 = сброшен; x = значение не известно.

# Регистр конфигурационных бит

# Таблица 109

Регистр CFREG (адрес: 17h, банк 15)

| U -0  | R/W -1 | R/W -1   | R/W -1                                   | R/W -1     | R/W-1                      | R/W-1       | R/W-1      |
|-------|--------|----------|------------------------------------------|------------|----------------------------|-------------|------------|
| -     | DBGEN  | BODEN    | PM0                                      | WDT1       | WDT0                       | FOSC1       | FOSC0      |
| бит 7 | 6      | 5        | 4                                        | 3          | 2                          | 1           | бит 0      |
| бит 7 |        | Не реали | зован                                    |            |                            |             |            |
| бит 6 |        | Конфигур | ационный                                 | бит ра     | зрешения                   | режима      | отладки.   |
|       |        | Описание | конфигур                                 | ационных   | бит привед                 | цено в п. 3 | .4.        |
| бит 5 |        | Конфигур | ационный                                 | бит р      | разрешения                 | я работ     | ы BOR.     |
|       |        | Описание | конфигур                                 | ационных   | бит привед                 | цено в п. 3 | .4.        |
| бит 4 |        | Конфигур | ационный                                 | бит у      | /становки                  | защиты      | памяти     |
|       |        | программ | . Описани                                | е конфигу  | рационных                  | бит приве   | едено в п. |
|       |        | 3.4.     |                                          |            |                            |             |            |
| бит 3 |        | Конфигур | ационный                                 | бит        | режима                     | WDT.        | Описание   |
|       |        | конфигур | конфигурационных бит приведено в п. 3.4. |            |                            |             |            |
| бит 2 |        | Конфигур | ационный                                 | бит        | режима                     | WDT.        | Описание   |
|       |        | конфигур | ационных                                 | бит привед | <mark>дено в п. 3</mark> . | 4.          |            |

## Спецификация 1886ВЕ5АУ, 1886ВЕ5БУ, К1886ВЕ5АУ, К1886ВЕ5БУ

| бит 1 | Конфигурационный                         | бит    | режима    | генератора. | Описание |  |  |  |  |
|-------|------------------------------------------|--------|-----------|-------------|----------|--|--|--|--|
|       | конфигурационных бит приведено в п. 3.4. |        |           |             |          |  |  |  |  |
| бит 0 | Конфигурационный                         | бит    | режима    | генератора. | Описание |  |  |  |  |
|       | конфигурационных б                       | бит пр | иведено в | з п. 3.4.   |          |  |  |  |  |

## Примечание:

Регистр не доступен для записи в операционном режиме микроконтроллера (Op mode=1).

## Обозначения:

R =бит для чтения; W =бит с возможностью записи; U =бит не реализован, читается как 0;

-n = значение бита после сброса по включению питания: 1 = установлен; 0 = сброшен; x = значение не известно.

## Регистр младшего байта данных EEPROM памяти

## Таблица 110

Регистр EDLSB (адрес: 12h, банк 15)

| R -0    | R -0  | R -0                                                  | R -0                                             | R -0  | R-0   | R-0   | R-0   |  |  |
|---------|-------|-------------------------------------------------------|--------------------------------------------------|-------|-------|-------|-------|--|--|
| ED[7]   | ED[6] | ED[5]                                                 | ED[4]                                            | ED[3] | ED[2] | ED[1] | ED[0] |  |  |
| бит 7   | 6     | 5                                                     | 4                                                | 3     | 2     | 1     | бит 0 |  |  |
| бит 7-0 |       | Разряды 7 – 0 шины данных EEPROM памяти (чтение). Для |                                                  |       |       |       |       |  |  |
|         |       | описания                                              | описания работы с этими разрядами смотри п. 3.2. |       |       |       |       |  |  |

## Обозначения:

R = бит для чтения; W = бит с возможностью записи; U = бит не реализован, читается как 0;

-n = значение бита после сброса по включению питания: 1 = установлен; 0 = сброшен; x = значение не известно.

# Регистр старшего байта данных **EEPROM** памяти

#### Таблица 111

Регистр EDMSB (адрес: 13h, банк 15)

| R -0                                                 | R -0                                                              | R -0   | R -0   | R -0   | R-0    | R-0   | R-0       |
|------------------------------------------------------|-------------------------------------------------------------------|--------|--------|--------|--------|-------|-----------|
| ED[15]                                               | ED[14]                                                            | ED[13] | ED[12] | ED[11] | ED[10] | ED[9] | ED[8]     |
| бит 7                                                | 6                                                                 | 5      | 4      | 3      | 2      | 1     | бит 0     |
| бит 7-0 Е                                            | бит 7-0 ED[15:8] Разряды 15 – 8 шины данных EEPROM памяти (чтение |        |        |        |        |       | (чтение). |
| Для описания работы с этими разрядами смотри п. 3.2. |                                                                   |        |        |        |        |       |           |

#### Обозначения:

R =бит для чтения; W =бит с возможностью записи; U =бит не реализован, читается как 0:

-n = значение бита после сброса по включению питания: 1 = установлен; 0 = сброшен; x = значение не известно.

## Функционирование и особенности работы с блоком

Существует 2 режима работы с данным сигналом:

## 1. Режим аппаратной поддержки (EEMOD[4]=0)

Для записи необходимо установить бит в 1. При этом включение и отключение блока Charge Pumpe, отсчет длительности импульса (обязательна предварительная инициализация регистра EE\_DIV), а также сброс бита в 0 будут произведены автоматически. Признаком окончания операции могут служить:

- - равенство данного бита 0
- бит EEMOD[7] = 0

<u>Важно:</u> в данном режиме реализована функция защиты от неверной адресации. Если адресована, например, младшая половина памяти, и в то же время пользователь устанавливает бит управления записью или стирания старшей половины, то данное действие будет заблокировано.

## 2. Режим без аппаратной поддержки (EEMOD[4]=1)

Перед установкой бита в 1 необходимо:

- установить адрес и данные (см. п. 3.2)
- включить Charge Pumpe (EEMOD[5]=1)
- убедиться в наличии высокого напряжения на выходе Charge Pumpe (EAMSB[7] должен быть в состоянии 1)

После установки бита в 1 необходимо отсчитать временной интервал равный 5 мс. Далее сбросить бит в 0. Затем отключить Charge Pumpe (EEMOD[5]=0) если не требуется повторных операций записи или стирания.

Адресация памяти может осуществляться 2-мя способами.

## 1. EEMOD[3]=0 (режим по умолчанию)

В этом режиме адресация происходит со входа adress[15:0], то есть фактически от ядра. Физическое адресное пространство – 12 бит или 4096 слов (11-0). Старший бит фактически выбирает старшую или младшую половины памяти.

Адреса от 0FF0 до 0FFF заняты конфигурационными битами. При прямой адресации к ним возможно обращение только по чтению. Запись в эти адреса блокируется.

Область адресов FE00 – FE0F – виртуальное пространство конфигурационных бит. При обращении к этим адресам по чтению блок выдаст конфигурационное слово, как это описано в п. 3.4. При обращении по записи в любой из указанных адресов, будет записано FFFF, не зависимо от состояния шины данных.

При попытке чтения адресов выходящих за пределы адресного пространства блока (кроме FE00 – FE0F) выходная шина данных примет состояние 0000.

Запись в адреса выходящие за пределы адресного пространства блока (кроме FE00 – FE0F) будет блокироваться.

## 2. EEMOD[3]=1

В этом режиме адресация происходит от регистров EAMSB и EALSB. Этот режим рекомендуется для выполнения операций стирания.

Адреса от 0FF0 до 0FFF заняты конфигурационными битами. При прямой адресации к ним возможно обращение только по чтению. Запись в эти адреса блокируется.

#### Чтение памяти

Для чтения содержимого старшей или младшей половин памяти при доступе через регистры, достаточно установить сигнал EECONH[0] или EECONL[0] соответственно в 1 на один системный такт (после чего сбросить в 0). Содержимое адреса памяти будет находиться в регистрах EDMSB и EDLSB. При выполнении данной операции необходимо следить за соответствием адреса и использованием бит регистров EECONH и EECONL.

## Конфигурационные биты

Конфигурационные биты физически находятся по адресам 0FF0 — 0FFF. Кроме того, существует виртуальная область памяти конфигурационных бит (FE00 — FE0F).

При чтении конфигурационных битов по любому адресу в диапазоне FE00h-FE0Fh, блок будет возвращать конфигурационное слово, как оно представлено в Таблица 112.

При чтении конфигурационных битов по любому адресу в диапазоне 0FF0h-0FFFh, блок будет возвращать фактическое содержимое ячейки памяти по соответствующему адресу.

Как было сказано ранее, значения битов конфигурации дублируются в памяти программ по адресам 0FF0h-0FFFh. Значению бита =0 соответствует значение ячейки ПЗУ равное FFFFh, а значению бита =1 - значение ячейки равное 0000h. Соответствие адресов ячеек паямти битам конфигурации указано в Таблица 112.

Область памяти программ 0FF0 - 0FFF доступна только для чтения. Для записи конфигурационных бит необходимо обращаться к адресам FE00 – FE0F. Для оперативной работы с конфигурационными битами (чтение и запись) в области периферийных регистров реализован регистр CFREG (см. описание регистров). При работе в операционном режиме доступ по записи к нему заблокирован.

Таблица 112
Регисто конфигурации микроконтроллера

|                 |                |                                             |                                              |                 | стр конф  | игурации   |           | нтроллера |  |  |  |
|-----------------|----------------|---------------------------------------------|----------------------------------------------|-----------------|-----------|------------|-----------|-----------|--|--|--|
|                 |                | FE06h                                       | FE05h                                        | FE04h           | FE03h     | FE02h      | FE01h     | FE00h     |  |  |  |
|                 |                | DBGE                                        | BODE                                         | DMA             | WDTP      | WDTP       | F0004     | F0000     |  |  |  |
|                 |                | N                                           | N                                            | PM0             | S1        | S0         | FOSC1     | FOSC0     |  |  |  |
| бит             | бит 7          | 6                                           | 5                                            | 4               | 3         | 2          | 1         | бит 0     |  |  |  |
| 15 - 8          | _              |                                             |                                              |                 |           |            |           | ОИТО      |  |  |  |
| DBGEN:          | ,              | <b>DBGEN</b> – включение отладочного режима |                                              |                 |           |            |           |           |  |  |  |
| адрес FE        |                |                                             | іный реж                                     |                 |           |            |           |           |  |  |  |
| (ячейка         | ПЗУ:           | 0 – отла                                    | дочный р                                     | ежим            |           |            |           |           |  |  |  |
| 0FF6h)          |                |                                             |                                              |                 |           |            |           |           |  |  |  |
| BODEN:          | бит            |                                             |                                              | ние схем        | ы сброса  | по сниже   | ению нап  | ряжения   |  |  |  |
| 5,адрес         | FE05h          | питания                                     | :                                            |                 |           |            |           |           |  |  |  |
| (ячейка         | ПЗУ:           | 1 = схем                                    | а включе                                     | ена             |           |            |           |           |  |  |  |
| 0FF5h)          |                | 0 = схем                                    | а выклю                                      | чена            |           |            |           |           |  |  |  |
| <b>РМ0</b> : би | т 4, адрес     |                                             |                                              | ра режим        | •         | онтролле   | ра:       |           |  |  |  |
| FE04h           |                |                                             |                                              | OKOHTPO         |           |            |           |           |  |  |  |
| (ячейка         | ПЗУ:           | 0 = pex                                     | 0 = режим ЗАЩИЩЕННЫЙ МИКРОКОНТРОЛЛЕР (запрет |                 |           |            |           |           |  |  |  |
| 0FF4h)          |                | модифи                                      | кации со,                                    | держимог        | о памяти  | програм    | м)        |           |  |  |  |
| WDTPS1          | I: бит         | WDTPS'                                      | I, WDTF                                      | <b>PSO</b> - BI | ыбор пр   | едделите   | еля стор  | ожевого   |  |  |  |
| 3,адрес         | FE03h          | таймера                                     | :                                            |                 |           |            |           |           |  |  |  |
| (ячейка         | ПЗУ:           | 11 = сто                                    | рожевой                                      | таймер в        | ключен, г | реддели    | тель = 1  |           |  |  |  |
| 0FF3h)          |                | 10 = сто                                    | рожевой                                      | таймер в        | ключен, г | преддели   | тель = 25 | 6         |  |  |  |
| WDTPS           | <b>)</b> : бит | 01 = сто                                    | рожевой                                      | таймер в        | ключен, г | преддели   | тель = 64 |           |  |  |  |
| 2,адрес         | FE02h          | $00 = c^{-}$                                | горожево                                     | ой тайме        | р выклю   | чен, раб   | ботает ка | ак 16-ти  |  |  |  |
| (ячейка         | ПЗУ:           | разрядн                                     | ый тайме                                     | ер перепо       | лнения    |            |           |           |  |  |  |
| 0FF2h)          |                |                                             |                                              |                 |           |            |           |           |  |  |  |
| FOSC1:          | бит 1,         | FOSC1,                                      | FOSC0 -                                      | выбор ре        | жима так  | стового ге | енератора | a:        |  |  |  |
| адрес FE        | ∃01h           | 11 = EC                                     | – режим                                      | подачи в        | нешнего : | тактового  | сигнала   |           |  |  |  |
| (ячейка         | ПЗУ:           | 10 =                                        | XT –                                         | генерато        | р с вн    | ешним      | кварцевь  | или мы    |  |  |  |
| 0FF1h)          |                |                                             |                                              | зонаторо        |           |            | ц до 33 М | 1Гц)      |  |  |  |
| FOSC0:          | бит 0,         |                                             |                                              | р с часто       |           |            |           |           |  |  |  |
| адрес FE        | ∃00h           | 00 = LF                                     | – генера                                     | атор с вн       | ешним ни  | изкочасто  | тным ква  | арцевым   |  |  |  |
| (ячейка         | ПЗУ:           | резонато                                    | ором (≤ 2                                    | ? МГц)          |           |            |           |           |  |  |  |
| 0FF0h)          |                |                                             |                                              |                 |           |            |           |           |  |  |  |

#### Обозначения:

- = зарезервировано, читается как 0.

# Аналогово-цифровой преобразователь

Аналогово-цифровой преобразователь (АЦП) имеет 8 аналоговых входов. Входной аналоговый сигнал через коммутатор каналов поступает в модуль АЦП. Модуль АЦП преобразует напряжение методом последовательного приближения. Результат преобразования 10-ти разрядный. Положительный и отрицательный входы опорного напряжения могут быть выбраны программно или с выводов AUCC и AUSS, или с выводов PCO/ANO/UREF+ и PC1/AN1/UREF-. АЦП может работать в спящем режиме микроконтроллера, при этом в качестве источника тактовых

импульсов для АЦП должен быть выбран RC генератор. Модуль АЦП имеет 4 регистра в 6 банке периферийный регистров:

- регистр результата, старший байт (ADRESH) (A=17h);
- регистр результата, младший байт (ADRESL) (A=16h);
- регистр управления 0 (ADCON0) (A=14h);
- регистр управления 1 (ADCON1) (A=15h).

Регистр ADCON0 (Таблица 113) используется для настройки работы модуля АЦП. С помощью регистра ADCON1 (Таблица 114) устанавливается, какие входы микроконтроллера будут использоваться модулем АЦП и в каком режиме. Входы настраиваются в качестве аналоговых входов (РС0 и РС1 могут быть входами опорного напряжения) или цифровых входов/выходов.

**Таблица 113** Регистр ADCON0 (адрес: 14h, банк 6)

| U-0     | R/W-0 | R/W-0                                                                                                       | R/W-0                                                                                                        | U-0                                                | R/W-0                                   | Ú-0        | R/W-0                   |
|---------|-------|-------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------|----------------------------------------------------|-----------------------------------------|------------|-------------------------|
|         | CHS2  | CHS1                                                                                                        | CHS0                                                                                                         | _                                                  | GO_D<br>ONE                             | _          | ADON                    |
| бит 7   | 6     | 5                                                                                                           | 4                                                                                                            | 3                                                  | 2                                       | 1          | бит 0                   |
| бит 7   |       | Не исполь                                                                                                   | зуется, чит                                                                                                  | гается как                                         | «0».                                    |            |                         |
| бит 6-4 |       | CHS2 - CH<br>000 = кана<br>001 = кана<br>010 = кана<br>011 = кана<br>100 = кана<br>101 = кана<br>110 = кана | S0: биты в<br>л 0, (AN0)<br>л 1, (AN1)<br>л 2, (AN2)<br>л 3, (AN3)<br>л 4, (AN4)<br>л 5, (AN5)<br>л 6, (AN6) | выбора ана                                         |                                         | канала:    |                         |
| бит 3   |       | Не исполь                                                                                                   | зуется, чит                                                                                                  | гается как                                         | «0».                                    |            |                         |
| бит 2   |       |                                                                                                             | N = 1, т.е. д<br>ь АЦП выг<br>начало пр<br>ению прео                                                         | АЦП включ<br>полняет пр<br>реобразова<br>бразовани | нен:<br>реобразова<br>ания, аппа<br>я), | 1.5        | новка бита<br>асывается |
| бит 1   |       | Не исполь                                                                                                   | зуется, чит                                                                                                  | гается как                                         | «0».                                    |            |                         |
| бит 0   |       | <b>ADON:</b> вкл<br>1 = модуль                                                                              | іючение мо<br>ь АЦП вклю<br>ь АЦП выі                                                                        | одуля АЦГ<br>очен,                                 | l.                                      | ций ток по | требления               |

### Обозначения:

R =бит для чтения; W =бит с возможностью записи; U =бит не реализован, читается как 0;

-n = значение бита после сброса по включению питания: 1 = yстановлен; 0 = yстановлен; x = yстановлен известно.

**Таблица 114** Регистр ADCON1 (адрес: 15h. банк 6)

| R/W-0    | R/W-0 | R/W-0                                                                                                       | U-0       | R/W-0       | R/W-0        | R/W-0     | R/W-0    |  |  |  |  |
|----------|-------|-------------------------------------------------------------------------------------------------------------|-----------|-------------|--------------|-----------|----------|--|--|--|--|
| ADCS1    | ADCS0 | ADFM                                                                                                        | <u> </u>  | PCFG3       | PCFG2        | PCFG1     | PCFG0    |  |  |  |  |
| бит 7    | 6     | 5                                                                                                           | 4         | 3           | 2            | 1         | бит 0    |  |  |  |  |
|          | U     |                                                                                                             |           |             |              | <u> </u>  |          |  |  |  |  |
| бит 7, 6 |       |                                                                                                             |           | оор источн  | ика импульс  | ов преобр | азования |  |  |  |  |
|          |       | модуля А                                                                                                    | ЦП:       |             |              |           |          |  |  |  |  |
|          |       | 00 = FC/8                                                                                                   |           |             |              |           |          |  |  |  |  |
|          |       | 01 = FC/32                                                                                                  |           |             |              |           |          |  |  |  |  |
|          |       | 10 = FC/64                                                                                                  |           |             |              |           |          |  |  |  |  |
|          |       | 11 = источник импульсов внутренний RC генератор (FRC)                                                       |           |             |              |           |          |  |  |  |  |
| бит 5    |       | <b>ADFM</b> : Формат сохранения 10-битного результата:                                                      |           |             |              |           |          |  |  |  |  |
|          |       | 1 = право                                                                                                   | е выравні | ивание, 6 с | старших бит  | ADRESH    | читаются |  |  |  |  |
|          |       | как «0».                                                                                                    | •         | ·           | ·            |           |          |  |  |  |  |
|          |       | 0 = левое                                                                                                   | е выравни | вание. 6 м  | ладших бит   | ADRESL    | читаются |  |  |  |  |
|          |       | 0 = левое выравнивание, 6 младших бит ADRESL читаются как «0».                                              |           |             |              |           |          |  |  |  |  |
| бит 4    |       | Не используется, читается как «0».                                                                          |           |             |              |           |          |  |  |  |  |
| бит 3-1  |       | РСFG3:РСFG1: биты управления конфигурацией порта АЦП.                                                       |           |             |              |           |          |  |  |  |  |
| бит 0    |       | РСГО: Выбор источника опорного напряжения:                                                                  |           |             |              |           |          |  |  |  |  |
| ONIO     |       | · · · · · · · · · · · · · · · · · · ·                                                                       |           |             |              |           |          |  |  |  |  |
|          |       | 1 = опорное напряжение берется с выводов UREF+ и UREF 0 = опорное напряжение берется с выводов AUDD и AUSS. |           |             |              |           |          |  |  |  |  |
|          |       | 0 = опорн                                                                                                   | ое напряж | ение бере   | тся с выводо | ов AUDD и | AUSS.    |  |  |  |  |

R =бит для чтения; W =бит с возможностью записи; U =бит не реализован, читается как 0:

-n = значение бита после сброса по включению питания: 1 = установлен; 0 = сброшен; x = значение не известно.

| Таблица | 11 | 5 |
|---------|----|---|
| Гаолица |    | J |

| PCFG3:<br>PCFG0 | AN7 | AN6 | AN5 | AN4 | AN3 | AN2 | AN1 | AN0 |
|-----------------|-----|-----|-----|-----|-----|-----|-----|-----|
| 000x            | Α   | Α   | Α   | Α   | Α   | Α   | Α   | Α   |
| 001x            | D   | Α   | Α   | Α   | Α   | Α   | Α   | Α   |
| 010x            | D   | D   | Α   | Α   | Α   | Α   | Α   | Α   |
| 011x            | D   | D   | D   | Α   | Α   | Α   | Α   | Α   |
| 100x            | D   | D   | D   | D   | Α   | Α   | Α   | Α   |
| 101x            | D   | D   | D   | D   | D   | Α   | Α   | Α   |
| 110x            | D   | D   | D   | D   | D   | D   | Α   | Α   |
| 111x            | D   | D   | D   | D   | D   | D   | D   | D   |

Когда преобразование завершено, 10-ти разрядный результат преобразования записывается в регистры ADRESH:ADRESL, бит GO\_DONE (ADCON0<2>) сбрасывается и устанавливается флаг запроса прерывания ADCIF. Блок-схема модуля АЦП показана на Рис. 48.

Рекомендованная последовательность действий для работы с АЦП:

1. Настроить модуль АЦП: выбрать аналоговые входы, источник опорного напряжения, цифровые входы/выходы (ADCON1); выбрать источник импульсов

преобразования (ADCON1); выбрать входной канал АЦП (ADCON0); включить модуль АЦП (ADCON0). С помощью регистров DDR все выводы, которые будут использоваться как аналоговые входы, должны быть настроены на вход.

- 2. Настроить прерывание от модуля АЦП (если необходимо): сбросить флаг запроса прерывания по окончанию преобразования ADCIF; установить бит ADCIE (маска прерывания от АЦП); сбросить бит GLINTD.
- 3. Выдержать паузу, необходимую для зарядки конденсатора C<sub>HOLD</sub> (до уровня входного напряжения).
- 4. Начать аналогово-цифровое преобразование, установив бит GO\_DONE (ADCON0).
- 5. Ожидать окончание преобразования (длительность преобразования 12\*T<sub>AD</sub>), т.е. ожидать или сброс бита GO\_DONE, или (если разрешено) прерывание по окончании преобразования.
- 6. Считать результат преобразования из регистров ADRESH:ADRESL и сбросить бит ADCIF (если необходимо).
- 7. Для запуска следующего преобразования необходимо выполнить шаги, начиная с пункта 1, 2 или 3. Время преобразования одного бита определяется как время  $T_{AD}$ . Время ожидания перед следующим преобразованием должно быть не менее  $2*T_{AD}$ .

Для обеспечения необходимой точности преобразования конденсатор  $C_{\text{HOLD}}$  должен успевать заряжаться до уровня входного напряжения. Схема модели входа АЦП приведена на



Рис. **49**. Выходное сопротивление  $R_S$  и сопротивление ключа выборки  $R_{SS}$  влияют на время зарядки емкости  $C_{HOLD}$ . Величина сопротивления ключа выборки  $(R_{SS})$  зависит от напряжения питания  $U_{CC}$  (см.



Рис. **49**). Значение выходного сопротивления источника аналогового сигнала  $R_{\rm S}$  влияет на значение входного смещения напряжения из-за тока утечки вывода. Выходное сопротивление  $R_{\rm S}$  должно быть не более 10 кОм. При его уменьшении время заряда емкости  $C_{\rm HOLD}$  уменьшается. После выбора аналогового входного канала до начала преобразования, должно пройти определенное время для заряда емкости  $C_{\rm HOLD}$ . Для расчета этого времени воспользуетесь уравнением, описанным далее. Уравнение дает ошибку в пределах ½  $L_{\rm Sb}$  (шага АЦП). Ошибка в ½  $L_{\rm Sb}$ , это максимальная погрешность, позволяющая работать модулю АЦП с необходимой точностью вычисления.



Рис. 48 Блок-схема модуля АЦП



Рис. 49 Схема аналогового входа АЦП

## Вычисление минимального времени задержки

 $T_{ACQ}$  = время установки схемы + время зарядки  $C_{HOLD}$  + температурный коэффициент  $T_{ACQ}$  =  $T_{AMP}$  +  $T_{COFF}$ 

# Уравнение вычисления минимального времени заряда емкости $C_{\text{HOLD}}.$

$$U_{HOLD}$$
 = (  $U_{REF}$  - (  $U_{REF}$  / 2048 )) \* ( 1 - exp[- $T_{C}$  /  $C_{HOLD}$  ( $R_{IC}$  +  $R_{SS}$  +  $R_{S}$ )]) или:  $T_{C}$  =  $C_{HOLD}$  ( $R_{IC}$  +  $R_{SS}$  +  $R_{S}$ ) Ln(1/2047)

Для  $C_{HOLD}$  = 17 пф,  $R_S$  = 10 кОм, ошибка ½ LSB,  $U_{CC}$  = 5 B ( $R_{SS}$  = 6 кОм),  $T_{temp}$  = 50°C,  $U_{HOLD}$  = 0:

$$T_C = -17 * (1 + 6 + 10) * Ln(1/2047) = 2.2 \text{ MKC}$$

 $T_{ACQ} = 2 \text{ MKC} + 2.2 \text{ MKC} + [(Temp - 25^{\circ}C) (0.05 \text{ MKC/}^{\circ}C)] = 5.45 \text{ MKC}$ 

### Примечание:

- 1. Опорное напряжение U<sub>REF</sub> не влияет на уравнение.
- 2. Конденсатор С<sub>НОLD</sub> после каждого преобразования не разряжается.
- 3. После того как преобразование завершено необходимо программно обеспечить задержку не менее  $2^*T_{AD}$ , прежде чем начать следующее преобразование. В течение этого времени конденсатор  $C_{HOLD}$  не подключен к выбранному входному каналу АЦП.

Время преобразования АЦП зависит от частоты тактовых импульсов преобразования ( $T_{AD}$ ). Для 10-ти разрядного аналогово-цифрового преобразования требуется время  $12*T_{AD}$ . Источники импульсов тактирования АЦП выбираются программно. Для достоверного аналогово-цифрового преобразования должен быть выбран источник импульсов, обеспечивающий время  $T_{AD}$  не менее 1.6 мкс. Возможны четыре варианта:

- F<sub>C</sub>/8 (T<sub>AD</sub>=8\*T<sub>C</sub>) используется при тактовой частоте микроконтроллера до 5 МГц.
- F<sub>C</sub>/32 (T<sub>AD</sub>=8\*T<sub>C</sub>) используется при тактовой частоте микроконтроллера до 20 МГц.
- $F_C/64$  ( $T_{AD}=8^*T_C$ ) используется при тактовой частоте микроконтроллера до 33 МГц.
- Внутренний RC генератор если тактовая частота микроконтроллера больше 1 МГц, то RC генератор рекомендуется использовать только в SLEEP режиме.

Регистры ADCON1 и DDR управляют настройкой выводов АЦП. Если выводы микросхемы конфигурируются как аналоговые входы, то необходимо установить в единицу соответствующие биты в регистре DDR. Если соответствующий бит сброшен, то вывод настраивается как цифровой выход. Модуль АЦП работает независимо от установленного состояния битов CHS2:CHS0 и битов регистра DDR. При считывании порта, результат чтения разрядов, соответствующих выводам, настроенным как аналоговые входы, будет всегда равен нулю. Аналоговые уровни на цифровом входе не влияют на корректность преобразования. Аналоговый сигнал, подаваемый на цифровой вход (включая AN0-AN11), влияет на ток потребления входного буфера, это приводит к повышению энергопотребления микроконтроллера.

Для запуска аналогово-цифрового преобразования необходимо включить АЦП и установить в «1» бит GO\_DONE. Эти биты должны устанавливаться разными командами. После определенного времени на выбранном канале начнется преобразование (см.

Рис. **50**), длительность первого такта от  $T_{CY}$  до  $T_{AD}$ . Сброс в «0» бита GO\_DONE во время преобразования останавливает преобразование. При этом регистры ADRESH:ADRESL не изменяют своего значения. После досрочного завершения преобразования необходимо обеспечить временную задержку  $2*T_{AD}$ , т.к. выбранный канал не подключен к внутреннему конденсатору в течение этого времени.

10-ти разрядный результат преобразования АЦП записывается в 16-ти разрядный регистр ADRESH:ADRESL. Модуль АЦП позволяет преобразовывать 10-ти разрядное значение в 16-ти разрядное, выравниванием влево или вправо (см. Рис. 51). Выбор формата преобразования осуществляется программно. Не задействованные биты имеют значение «0». При выключенном АЦП значения регистров ADRESH:ADRESL не изменяются и регистры могут быть использованы как универсальные 8-разрядные регистры.

| ОТ<br>Т <sub>СУ</sub><br>ДО<br>Т <sub>AD</sub> | T <sub>AD</sub> |  |
|------------------------------------------------|-----------------|-----------------|-----------------|-----------------|-----------------|-----------------|-----------------|-----------------|-----------------|-----------------|-----------------|--|
|                                                |                 | b9              | b8              | b7              | b6              | b5              | b4              | b3              | b2              | b1              | b0              |  |

← начало преобразования

 ← отключение конденсатора от аналогового входа (около 100 нс)

← установка бита GO DONE

в цикле Q4: загрузка результата в ADRES,  $\rightarrow$ 

сброс бита GO\_DONE, установка флага ADCIF, подключение конденсатора к аналоговому входу.

Рис. 50 Работа модуля АЦП по тактам

| Выравнивание вправо: |
|----------------------|
|----------------------|

| r      | <b>———</b> |   | p |   |   |   |       |       |      |      |       |       |       |       |   |
|--------|------------|---|---|---|---|---|-------|-------|------|------|-------|-------|-------|-------|---|
| ADRESH |            |   |   |   |   |   |       |       |      |      | ADR   | ESL   |       |       |   |
| 7      | 6          | 5 | 4 | 3 | 2 | 1 | 0     | 7     | 6    | 5    | 4     | 3     | 2     | 1     | 0 |
| 0      | 0          | 0 | 0 | 0 | 0 |   | 10-ти | разря | дный | резу | льтат | преоб | бразо | вания | j |

Выравнивание влево:

|                                     | ADRESH |  |  |  |  |  |       |   |   |   | ADR | ESL |   |   |  |
|-------------------------------------|--------|--|--|--|--|--|-------|---|---|---|-----|-----|---|---|--|
| 7 6 5 4 3 2 1 0 7 6 5 4 3 2 1 0     |        |  |  |  |  |  | 0     |   |   |   |     |     |   |   |  |
| 10-ти разрядный результат преобразо |        |  |  |  |  |  | вания | l | 0 | 0 | 0   | 0   | 0 | 0 |  |

Рис. 51 Выравнивание результата преобразования АЦП



Рис. 52 Блок-схема работы АЦП

Модуль АЦП может работать в спящем режиме микроконтроллера в случае если источником тактовых импульсов для АЦП будет внутренний RC генератор (ADCS1:ADCS0=11). Если выбран этот режим тактирования, то модуль АЦП, прежде чем начать преобразование, произведет задержку в течение одного цикла команд. Это позволяет программе выполнить команду SLEEP, для уменьшения цифрового преобразования шума время (команда SLEEP должна следовать устанавливающей GO DONE). непосредственно за командой, бит После преобразования GO DONE сбрасывается, завершения бит результат преобразования записывается в регистры ADRESH:ADRESL. Если разрешено

прерывание от АЦП, то микроконтроллер будет выведен из режима SLEEP. Если прерывание запрещено, то после преобразования модуль АЦП будет выключен, хотя бит ADON останется установленным в «1». Если был выбран не RC генератор, а другой источник тактовых импульсов для АЦП, то выполнение команды SLEEP прервет преобразование и выключит модуль АЦП, уменьшив ток потребления микроконтроллера, оставив ADON=1.

При сбросе микроконтроллера модуль АЦП выключается и останавливается преобразование (если оно было начато). Регистры ADRESH:ADRESL не меняют значения, а после сброса по включению питания их значение не определено.

Предпочтительно использовать АЦП с  $T_{AD}$  не больше 8 мкс, но не меньше рекомендованного нижнего предела. В системах с низкой рабочей частотой и в случае использования АЦП в режиме SLEEP микроконтроллера, источником тактового сигнала должен быть встроенный RC генератор. В других случаях используется тактовый сигнал от основного тактового генератора. Использование тактового сигнала от основного генератора позволяет снизить влияние шумов от переключения внутренних вентилей, т.к. переключение логики АЦП происходит синхронно с другими устройствами, что невозможно при использовании встроенного RC генератора. Если каналы цифрового ввода/вывода постоянно активны, потеря точности из-за шумов при переключении может быть значительной. При работе АЦП в SLEEP режиме отсутствуют цифровые шумы, т.к. другие узлы микроконтроллера остановлены, поэтому точность преобразования получается высокой.

Если значение входного напряжения АЦП превышает на 0.3~B величину питающих напряжений ( $U_{SS}$  и  $U_{CC}$ ), то точность преобразования выйдет за пределы значений, оговоренных в спецификации.

Для сглаживания пульсаций входного сигнала на вход АЦП может добавляется внешняя RC цепочка. Значение сопротивления  $R_{\rm S}$  должно выбираться, чтобы общее сопротивление источника сигнала было в пределах рекомендованной величины 10 кОм. Любой внешний компонент, подключенный к аналоговому входу, должен иметь низкий ток утечки через выводы.

# Специальные модули микроконтроллера

# Регистры конфигурации микроконтроллера

Регистры конфигурации микроконтроллера находятся в памяти программ и записываются при программировании микроконтроллера (смотрите спецификацию по программированию).

Запись битов конфигурации производится побитно, по соответствующим этим битам адресам слов (см. Таблица 116). Чтение битов DBGEN, BODEN, PM0, WDTPS1, WDTPS0, FOSC1 и FOSC0 возможно по любому адресу в диапазоне FE00h-FE07h.

Значения битов конфигурации дублируются в ПЗУ программ по адресам 0FF0h-0FFFh. Значению бита =0 соответствует значение ячейки ПЗУ равное FFFFh, а значению бита =1 - значение ячейки равное 0000h. Соответствие адресов ячеек ПЗУ битам конфигурации указано в таблице. Область памяти программ 0FF0h-0FFFh доступна только для чтения.

## Примечание:

Если в ячейки с адресами 0FF4h записано значение FFFFh, то при «сбросе» микроконтроллер перейдет в режим защиты кода программ, т.е. считывание и

стирание памяти программ заблокируется. Для предотвращения этого необходимо произвести стирание ячеек памяти до поступления сигнала «сброс».

Режим микроконтроллера с защитой кодов программы (режим «защищенного микроконтроллера») позволяет защитить содержимое внутренней памяти программ микроконтроллера от считывания или модификации внешним устройством (программатором). После установки ЭТОГО режима блокируется программатора к внутренней памяти программ, т.е. выполнение операций стирания, чтения, верификации и записи памяти программ, а также регистров конфигурации, становится не возможным. Микроконтроллер, находящийся в «защищенном» режиме, игнорирует все команды, поступающие от программатора, и не отвечает на них, за исключением команды\* «СТЕРЕТЬ ВСЮ ПАМЯТЬ» из расширенного набора команд.

Установка режима «защищенного микроконтроллера» не влияет на выполнение команд микроконтроллера, осуществляющих чтение/запись таблиц в памяти программ (TABLRD и TABLWT). Установка режима «защищенного микроконтроллера» не влияет на функционирование программы, записанной в память программ микроконтроллера.

Перевод микроконтроллера в режим «защищенного микроконтроллера» производится записью соответствующей комбинации битов в регистры конфигурации микроконтроллера (смотрите таблицу 43).

### Внимание!

Перед программированием микроконтроллера проверьте правильность **Установка** установленной конфигурации микроконтроллера. режима «защищенного микроконтроллера» заблокирует возможность изменения внутренней программ микроконтроллера содержимого памяти конфигурации.

\* Доступ к выполнению команды «СТЕРЕТЬ ВСЮ ПАМЯТЬ» может быть отключен в опытной партии

Таблица 116 Регистры конфигурации микроконтроллера

|            |       | FE06h | FE05h | FE04h | FE03h  | FE02h  | FE01h |
|------------|-------|-------|-------|-------|--------|--------|-------|
| -          | =     | DBGEN | BODEN | PM0   | WDTPS1 | WDTPS0 | FOSC1 |
| бит 15 - 8 | бит 7 | 6     | 5     | 4     | 3      | 2      | 1     |

| <b>DBGEN</b> : бит      | 6,  | <b>DBGEN</b> – включение отладочного режима           |
|-------------------------|-----|-------------------------------------------------------|
| адрес FE06h             |     | 1 – обычный режим                                     |
| (ячейка П               | 3У: | 0 – отладочный режим                                  |
| 0FF6h)                  |     |                                                       |
| BODEN:                  | бит | <b>BODEN</b> - включение схемы сброса по снижению     |
| 5,адрес FE05h           |     | напряжения питания:                                   |
| (ячейка П               | 3У: | 1 = схема включена                                    |
| 0FF5h)                  |     | 0 = схема выключена                                   |
| <b>РМ0</b> : бит 4, адр | рес | РМ0 - биты выбора режима микроконтроллера:            |
| FE04h                   |     | 1 = режим микроконтроллера                            |
| (ячейка П               | 3У: | 0 = режим микроконтроллера с защитой кодов программы  |
| 0FF4h)                  |     | (т.е. запрет считывания содержимого внутренней памяти |
|                         |     | программ)                                             |

| WDTPS1:бит            | WDTPS1, WDTPS0 - выбор предделителя «сторожевого                 |
|-----------------------|------------------------------------------------------------------|
| 3,адрес FE03h         | таймера»:                                                        |
| (ячейка ПЗУ:          | 11 = «сторожевой таймер» включен, предделитель = 1               |
| 0FF3h)                | 10 = «сторожевой таймер» включен, предделитель = 256             |
| WDTPS0:бит            | 01 = «сторожевой таймер» включен, предделитель = 64              |
| 2,адрес FE02h         | 00 = «сторожевой таймер» выключен, работает как 16-ти            |
| (ячейка ПЗУ:          | разрядный таймер переполнения                                    |
| 0FF2h)                |                                                                  |
| <b>FOSC1</b> : бит 1, | <b>FOSC1</b> , <b>FOSC0</b> - выбор режима тактового генератора: |
| адрес FE01h           | 11 = EC – режим подачи внешнего тактового сигнала                |
| (ячейка ПЗУ:          | 10 = XT – генератор с внешним кварцевым или                      |
| 0FF1h)                | керамическим резонатором (частота от 2МГц до 33 МГц)             |
| <b>FOSC0</b> : бит 0, | 01 = RC генератор с частотой до 4 МГц                            |
| адрес FE00h           | 00 = LF – генератор с внешним низкочастотным кварцевым           |
| (ячейка ПЗУ:          | резонатором (≤ 2 МГц)                                            |
| 0FF0h)                |                                                                  |

- = зарезервировано, читается как 0.

## Внутрисхемное программирование микроконтроллера

Для программирования внутренней EEPROM памяти программ микроконтроллеров 1886BE5У используется последовательный интерфейс ISP (Interface Serial Program). В этом режиме программирования задействованы выводы микроконтроллера и напряжения питания, приведённые в таблице 117.

**Таблица 117** Выводы ISP интерфейса

|             | Выводы то интерфенса      |            |                                    |  |  |
|-------------|---------------------------|------------|------------------------------------|--|--|
| Обозначение | В режиме программирования |            |                                    |  |  |
| Ооозначение | Назначение                | Тип        | Описание                           |  |  |
| PA2/RX/DT   | DT                        | вход/выход | Последовательные данные (5)        |  |  |
| PA3/TX/CK   | CK                        | вход       | Последовательный синхросигнал (6)  |  |  |
| PA1/T0CLK   | CLK                       | вход       | Источник синхронизации             |  |  |
| TATITOOLIX  |                           |            | микроконтроллера (4)               |  |  |
| TEST        | TEST                      | вход       | Вход для выбора тестового режима   |  |  |
|             |                           |            | (38)                               |  |  |
| MCLRn/Upp   | MCLRn                     | питание    | Внешний сброс (37)                 |  |  |
| UCC         | UCC                       | питание    | Напряжение питания (9, 22, 32, 41) |  |  |
| GND         | GND                       | общий      | Общий (2, 10, 21, 31)              |  |  |
| AUCC        | AUCC                      | питание    | Напряжение питания АЦП (14)        |  |  |
| AGND        | GND                       | общий      | Общий АЦП (13)                     |  |  |

# Сторожевой таймер

Сторожевой таймер (WDT) предназначен для восстановления микроконтроллера при сбоях или сброса устройства во время его нахождения в режиме SLEEP. Для повышения надежности сторожевой таймер имеет собственный

RC генератор. Он работает даже при отсутствии тактовой частоты сторожевого таймера программируется микроконтроллера. Режим конфигурации в регистрах конфигурации микроконтроллера. Во время нормальной работы WDT должен очищаться через определенные интервалы времени. Это время должно быть меньше, чем минимальное время переполнения WDT, в противном случае переполнение WDT произведет сброс устройства.

Номинальный период сторожевого таймера (с предделителем = 1) составляет около 12 мс. Это время зависит от температуры и напряжения питания. Для увеличения периода таймера можно включить предделители с большим коэффициентом деления. Сторожевой таймер и его предделитель сбрасываются командами CLRWDT и SLEEP, сигналом «сброса» и при выходе из режима SLEEP по прерыванию. Таймер начинает счет сразу же после окончания сигнала «сброс». Бит ТО в регистре CPUSTA будет сброшен при переполнении сторожевого таймера.

Если сторожевой таймер включен в режиме обычного таймера, то на него подаются импульсы с генератора тактовой частоты микроконтроллера. Время переполнения составляет 65536 тактов  $T_{\rm C}$ . При переполнении сбрасывается бит  $T_{\rm C}$  в регистре CPUSTA, но устройство не сбрасывается. Команда CLRWDT устанавливает этот бит. Регистры сторожевого таймера и его предделителя не доступны для чтения/записи. Таймер в этом режиме останавливается в режиме SLEEP.

# Режим энергосбережения (SLEEP)

Микроконтроллер переходит в режим энергосбережения при выполнении команды SLEEP. При этом сбрасывается сторожевой таймер и его предделитель (если они включены), бит PD сбрасывается, бит TO устанавливается (регистр CPUSTA), выключается генератор тактовой частоты микроконтроллера, порты ввода/вывода сохраняют свое состояние.

Следующие события могут вывести микроконтроллер из режима SLEEP:

- Сброс при включении или сброс при снижении питания.
- Подача сигнала сброс на внешний вход сброса MCLRn/Upp.
- Сброс от сторожевого таймера (если он включен).
- Прерывание с вывода PA0/INT, прерывание с PA1/T0CLK, или некоторые перифирийные прерывания (от модуля захвата (регистрации событий), от приемника и передатчика USART в синхронном ведомом режиме, завершение преобразования АЦП).

Другие периферийные устройства не могут генерировать прерывания в режиме SLEEP, так как выключен тактовый генератор микроконтроллера.

Любой сигнал «сброса» вызовет сброс устройства. Прерывания продолжат выполнение программы. Биты ТО и PD в регистре CPUSTA могут быть использованы для определения причины сброса устройства. Устанавливаемый при включении бит PD, сбрасывается при переходе в режим SLEEP. Бит ТО сбрасывается при переполнении сторожевого таймера.

При переходе в режим SLEEP необходимо отключить повышенное питание EEPROM памяти программ и памяти данных. Для отключения EEPROM памяти программ необходимо установить бит ESLP в регистре CPUSTA. Для отключения EEPROM памяти данных необходимо очистить бит EE\_EN в регистре EE\_MODE. При выполнении команды SLEEP, предварительно выбирается следующая команда (PC+1). Чтобы пробудить устройство прерыванием, должен быть установлен соответсвующий бит разрешения прерывания. Это происходит независимо от

состояния бита GLINTD. Если бит GLINTD установлен, устройство продолжает выполнение программы. Если бит GLINTD сброшен, то устройство выполняет команду, следующую за SLEEP, и затем переходит к адресу вектора прерывания. В случаях, где исполнение команды после SLEEP нежелательно, необходимо ставить NOP после команды SLEEP. Сторожевой таймер сбрасывается при выходе устройства из режима SLEEP, независимо от источника пробуждения.

Если установлен XT или LF режим генератора тактовой частоты микроконтроллера, то при выходе из SLEEP происходит запуск «таймера запуска генератора», который будет держать устройство в состоянии «сброса» в течение 1024 тактов  $T_{\rm C}$ .



Рис. 53 Выход из режима SLEEP по прерыванию

#### Примечания:

- 1. Режим генератора XT или LF. Задержки запуска генератора (1024\*T<sub>C</sub>) не будет в режиме RC генератора.
- 2. Если GLINTD=0, процессор переходит к программе обработки прерываний, если GLINTD=1, то продолжится выполнение программы.

## Схема подключения напряжения питания

Схема представлена на рис. 54. Линии питания  $U_{CC}$  (положительный вывод напряжения питания цифровой части микроконтроллера) и  $U_{SS}$  («земляной» вывод напряжения питания микроконтроллера) подключаются к соответствующим линиям питания на печатной плате. Линии питания  $AU_{CC}$  (положительный вывод напряжения питания  $AU_{CC}$  микроконтроллера) и  $AU_{SS}$  («земляной» вывод напряжения питания  $AU_{CC}$  микроконтроллера) для снижения влияния помех рекомендуется подключать к соответствующим аналоговым линиям питания на печатной плате (если таковые имеются). Потенциалы положительных выводов напряжения питания  $U_{CC}$  и  $AU_{CC}$  должны быть одинаковы. Аналогично потенциалы «земляных» выводов  $U_{SS}$  и  $AU_{SS}$  также должны быть одинаковыми.

Рекомендуемые значения номиналов конденсаторов, установленных в цепи питания: C1-C5 не менее 0.1 мкф., C6 - не менее 22 мкф.



Рис. 54 Схема подключения напряжения питания

- С1...С5 не менее 0,1 мкф, не менее 7В, конденсаторы должны располагаться максимально близко к соответствующим выводам питания.
- С6 не менее 22 мкф, не менее 7 В.

## Система команд

Микроконтроллер поддерживает 58 команд (см. Таблица 118). Все команды 16-ти разрядные. Команды выполняются за один цикл, состоящий из четырех периодов тактовой частоты, за исключением выполняемых за два цикла команд переходов и команд изменяющих значение программного счетчика РС (т.е. результат операции записывается в РСL), а также команд чтения/записи таблиц в памяти программ (запись во внутреннюю EEPROM память программ имеет большую длительность). Коды команд приведены в Таблица 119. Неиспользуемые коды команд зарезервированы, их применение не рекомендуется. Есть некоторые особенности использования команд:

• если результат выполнения операции записывается в регистр ALUSTA, то флаги Z, C, DC и OV меняя свое значение после выполнения команды, изменят записанный результат.

- операции с регистром PCL: чтение PCL приводит к загрузке в PCLATH значения регистра PCH, запись и чтение-модификация-запись приводит к загрузке в PCH значения регистра PCLATH.
- необходимо учитывать, что команды битовых операций производят операцию «чтение-модификация-запись» целого регистра.

**Таблица 118** Набор команд

| Мнемоника     |                                                                                           | Изменяемые Кол-во |        |
|---------------|-------------------------------------------------------------------------------------------|-------------------|--------|
| команды       | Описание команды                                                                          | флаги             | циклов |
| ADDLW k       | Содержимое регистра WREG складывается с                                                   |                   | 1      |
|               | 8-ми битной константой «k» (k=0255) и                                                     |                   |        |
| 4 D D \ 4 E C | результат помещается в регистр WREG.                                                      | 0)/ 0 00 7        | 4      |
| ADDWF f,d     | Сложение содержимого регистров WREG и « $f$ » ( $f = 0255$ ).                             | OV, C, DC, Z      | 1      |
|               | (т – 0255).<br>Если d=0, то результат сохраняется в регистре                              |                   |        |
|               | WREG, если d=1, то в регистре «f».                                                        |                   |        |
| ADDWFC        | Сложение содержимого регистров WREG, бита                                                 | OV C DC Z         | 1      |
| f,d           | переноса и содержимого регистра «f» (f =                                                  |                   |        |
|               | 0255).                                                                                    |                   |        |
|               | Если d=0, то результат сохраняется в регистре                                             |                   |        |
|               | WREG, если d=1, то в регистре «f».                                                        |                   |        |
| ANDLW k       | Логическая операция «И» 8-ми битной                                                       |                   | 1      |
|               | константы «k» (k = 0255) и содержимого                                                    |                   |        |
|               | регистра WREG. Результат помещается в                                                     |                   |        |
| ANDVACE C. I  | регистр WREG.                                                                             | 7                 | 4      |
| ANDWF f,d     | Логическая операция «И» содержимого<br>регистров WREG и «f».                              | Z                 | 1      |
|               | регистров vvREG и «т».<br>Если d=0, то результат сохраняется в регистре                   |                   |        |
|               | WREG, если $d=1$ , то в регистре «f» ( $f=0255$ ).                                        |                   |        |
| BCF f,b       | Сброс бита «b» в регистре «f» (b = 07, f =                                                |                   | 1      |
|               | 0255).                                                                                    |                   |        |
| BSF f,b       | Установка в единицу бита «b» в регистре «f»                                               | -                 | 1      |
|               | (b=07, f = 0255).                                                                         |                   |        |
| BTFSC f,b     | Если бит «b» в регистре «f» равен 0, тогда                                                |                   | 1(2)   |
|               | следующая команда пропускается, т.е. вместо                                               |                   |        |
|               | следующей команды выполняется операция                                                    |                   |        |
|               | NOP, в этом случае выполнение команды                                                     |                   |        |
| BTFSS f,b     | занимает 2 цикла (b = 07, f = 0255).                                                      | _                 | 1(2)   |
| D 11 33 1,0   | Если бит «b» в регистре «f» равен 1, тогда<br>следующая команда пропускается, т.е. вместо |                   | 1(4)   |
|               | следующей команды выполняется операция                                                    |                   |        |
|               | NOP, в этом случае выполнение команды                                                     |                   |        |
|               | занимает 2 цикла (b = 07, f = 0255).                                                      |                   |        |
| BTG f,b       | Инвертирование бита «b» в регистре «f» (b =                                               | -                 | 1      |
|               | 07, f = 0255).                                                                            |                   |        |

| CALL k   | Вызов подпрограммы находящейся в пределах страницы 8Кслов. Адрес следующей после CALL команды (PC+1) помещается в стек. 13-ти битный адрес, содержащийся в коде команды, загружается в счетчик команд PC <12:0>. Затем старшие 8 бит PC копируются в PCLATH. Команда CALL выполняется за два цикла. Для вызова подпрограмм за пределами 8Кслов, смотрите команду LCALL. |            | 2    |
|----------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------|------|
| CLRF f,s | Сбрасывает (обнуляет) регистр «f» (f = 0255).<br>Если s=0: сбрасываются регистры «f» и WREG,<br>если s=1: сбрасывается регистр «f».                                                                                                                                                                                                                                     | -          | 1    |
| CLRWDT   | Сбрасывает «Сторожевой таймер» и его предделитель. Устанавливает биты ТО, PD в «1».                                                                                                                                                                                                                                                                                     | TO=1, PD=1 | 1    |
| COMF f,d | Инвертирование битов регистра «f» (f = 0255).<br>Если d=0, то результат сохраняется в регистре WREG, если d=1, то результат сохраняется в регистре «f».                                                                                                                                                                                                                 | Z          | 1    |
| CPFSEQ f | Сравнение содержимого регистра «f» (f = 0255) с содержимым регистра WREG путем беззнакового вычитания. Если (f) = (WREG), то вместо следующей команды выполняется операция NOP, в этом случае выполнение команды занимает 2 цикла.                                                                                                                                      |            | 1(2) |
| CPFSGT f | Сравнение содержимого регистра «f» (f = 0255) с содержимым регистра WREG путем беззнакового вычитания. Если (f) > (WREG), то вместо следующей команды выполняется операция NOP, в этом случае выполнение команды занимает 2 цикла.                                                                                                                                      |            | 1(2) |
| CPFSLT f | Сравнение содержимого регистра «f» (f = 0255) с содержимым регистра WREG путем беззнакового вычитания. Если (f) < (WREG), то вместо следующей команды выполняется операция NOP, в этом случае выполнение команды занимает 2 цикла.                                                                                                                                      | -          | 1(2) |

| DAW f,s    | Команда производит десятичную коррекцию результата сложения (регистр WREG) двух чисел в упакованном формате BCD. Если $s=0$ , то результат десятичной коррекции помещается в «f» и в WREG, если $s=1$ , то результат помещается в «f» ( $f=0255$ ). Выполнение операции: Если: [ [WREG<7:4> > 9].OR.[C = 1] ].AND.[WREG<3:0> > 9], то: WREG<7:4> + 7 $\rightarrow$ f<7:4>, $s$ <7:4>. Если: [WREG<7:4> > 9].OR.[C = 1], то WREG<7:4> $\rightarrow$ f<7:4>, $s$ <7:4>, иначе WREG<7:4> $\rightarrow$ f<7:4>, $s$ <7:4>. | 1    |
|------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------|
| DECF f,d   | Уменьшение значения регистра «f» на единицу (f = 0255).<br>Если d=0, то результат сохраняется в регистре WREG,<br>если d=1, то в регистре «f».                                                                                                                                                                                                                                                                                                                                                                         | 1    |
| DECFSZ f,d | Уменьшение значения регистра «f» на единицу и пропуск следующей команды если результат равен нулю, т.е. вместо следующей команды выполняется операция NOP, в этом случае выполнение занимает 2 цикла. Если d=0, то результат операции сохраняется в регистре WREG, если d=1, то в регистре «f» (f = 0255).                                                                                                                                                                                                             | 1(2) |
|            | Уменьшение значения регистра «f» на единицу и пропуск следующей команды если результат не равен нулю, т.е. вместо следующей команды выполняется операция NOP, в этом случае выполнение занимает 2 цикла. Если d=0, то результат операции сохраняется в регистре WREG, если d=1, то в регистре «f» (f = 0255).                                                                                                                                                                                                          | 1(2) |
| GOTO k     | Безусловный переход по программе в пределах страницы 8 Кслов. 13-ти битный адрес, содержащийся в коде команды, загружается в счетчик команд РС<12:0>. Затем старшие 8 бит РС копируются в РСLАТН. Команда выполняется за 2 цикла.                                                                                                                                                                                                                                                                                      | 2    |
| INCF f,d   | Увеличение значения регистра «f» на единицу (f = 0255).<br>Если d=0, то результат сохраняется в регистре<br>WREG, если d=1, то в регистре «f».                                                                                                                                                                                                                                                                                                                                                                         | 1    |

|            | k                                                                                                                                                                                                                                                                                                             |   | 4 (0) |
|------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---|-------|
| INCFSZ f,d | Увеличение значения регистра «f» на единицу и пропуск следующей команды если результат равен нулю, т.е. вместо следующей команды выполняется операция NOP, в этом случае выполнение занимает 2 цикла. Если d=0, то результат операции сохраняется в регистре WREG, если d=1, то в регистре «f» (f = 0255).    |   | 1(2)  |
| INFSNZ f,d | Увеличение значения регистра «f» на единицу и пропуск следующей команды если результат не равен нулю, т.е. вместо следующей команды выполняется операция NOP, в этом случае выполнение занимает 2 цикла. Если d=0, то результат операции сохраняется в регистре WREG, если d=1, то в регистре «f» (f = 0255). |   | 1(2)  |
| IORLW k    | Логическая операция включающего «ИЛИ» 8-ми битной константы «k» (k = 0255) и содержимого регистра WREG. Результат помещается в регистр WREG.                                                                                                                                                                  |   | 1     |
| IORWF f,d  | Логическая операция включающего «ИЛИ» содержимого регистров WREG и «f». Если d=0, то результат сохраняется в регистре WREG, если d=1, то в регистре «f» (f = 0255).                                                                                                                                           |   | 1     |
| LCALL k    | Вызов подпрограммы находящейся в любом месте памяти в диапазоне 64Кслов. Адрес следующей после LCALL команды (PC+1) помещается в стек. 16-ти битный адрес загружается в счетчик команд PC. Младшие 8 бит загружаются из кода команды, а старшие 8 бит из регистра PCLATCH. LCALL выполняется за два цикла.    |   | 2     |
| MOVFP f,p  | Пересылка данных из области памяти «f» в область памяти «p». Адрес области «f» может быть от 00h до FFh, а области «p» от 00h до 1Fh. И «f» и «p» могут быть регистром WREG, а также косвенно адресованы.                                                                                                     |   | 1     |
| MOVLB k    | Загрузка 4х битной константы «k» в младшие 4 бита регистра выбора банка (BSR). Старшие 4 бита регистра BSR не изменяются.                                                                                                                                                                                     |   | 1     |
| MOVLR k    | Загрузка 4-х битной константы «k» в старшие 4 бита Регистра выбора банка (BSR). Младшие 4 бита регистра BSR не изменяются.                                                                                                                                                                                    |   | 1     |
| MOVLW k    | 8-ми битная константа «k» загружается в регистр WREG.                                                                                                                                                                                                                                                         | - | 1     |
| MOVPF p,f  | Пересылка данных из области памяти «р» в область памяти «f». Адрес области «f» может быть от 00h до FFh, а области «р» от 00h до 1Fh. И «f» и «р» могут быть регистром WREG, а также косвенно адресованы.                                                                                                     |   | 1     |

| _         |                                                                                                                                                                                                           |   |   |
|-----------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---|---|
| MOVWF f   | Пересылка содержимого регистра WREG в регистр «f» (f = 0255).                                                                                                                                             | - | 1 |
| MULLW k   | Беззнаковое перемножение 8-ми битной константы «k» и содержимого регистра WREG. 16-ти битный результат записывается в паре регистров PRODH:PRODL. Регистр WREG не изменяется. Операция не изменяет флаги. |   | 1 |
| MULWF f   | Беззнаковое перемножение содержимого регистров «f» (f = 0255) и WREG. 16-ти битный результат записывается в паре регистров PRODH:PRODL. Регистры WREG и «f» не изменяются. Операция не изменяет флаги.    |   | 1 |
| NEGW f,s  | Изменение знака содержимого регистра WREG путем двоичного дополнения. Если s=0, то результат помещается в «f» и в WREG, если s=1, то результат помещается в «f» (f = 0255).                               |   | 1 |
| NOP       | Нет операции.                                                                                                                                                                                             | - | 1 |
| RETFIE    | Возврат из прерывания. Содержимое счетчика команд восстанавливается из стека. Разрешаются глобальные прерывания сбросом бита GLINTD(CPUSTA<4>). PCLATCH не изменяется. Команда выполняется за 2 цикла.    |   | 2 |
| RETLW k   | Возврат из подпрограммы. В регистр WREG загружается значение 8-ми битной константы «k». В счетчик команд загружается из стека адрес возврата. PCLATCH не изменяется. Команда выполняется за два цикла.    |   | 2 |
| RETURN    | Возврат из подпрограммы. В счетчик команд<br>загружается из стека адрес возврата.<br>PCLATCH не изменяется. Команда<br>выполняется за два цикла.                                                          |   | 2 |
| RLCF f,d  | Операция циклического сдвига содержимого регистра «f» влево через флаг переноса «С». Если d=0, то результат операции сохраняется в регистре WREG, если d=1, то в регистре «f» (f = 0255).                 |   | 1 |
| RLNCF f,d | Операция циклического сдвига содержимого регистра «f» влево.<br>Если d=0, то результат операции сохраняется в регистре WREG, если d=1, то в регистре «f» (f = 0255).                                      |   | 1 |
| RRCF f,d  | Операция циклического сдвига содержимого регистра «f» вправо через флаг переноса «С». Если d=0, то результат операции сохраняется в регистре WREG, если d=1, то в регистре «f» (f = 0255).                |   | 1 |

|                 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |                 | -    |
|-----------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------|------|
| RRNCF f,d       | Операция циклического сдвига содержимого                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | -               | 1    |
|                 | регистра «f» вправо.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |                 |      |
|                 | Если d=0, то результат операции сохраняется                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |                 |      |
|                 | в регистре WREG, если d=1, то в регистре «f»                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |                 |      |
|                 | (f = 0255).                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |                 |      |
| SETF f,s        | Установка всех битов регистра «f» в единицы.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | -               | 1    |
|                 | Если s=0, то значение 0FFh помещается в «f» и                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |                 |      |
|                 | в WREG, если s=1, то результат помещается                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |                 |      |
|                 | только в «f» (f = 0…255).                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |                 |      |
| SLEEP           | Сбрасывает «сторожевой таймер» и его                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | TO=1, PD=0      | 1    |
|                 | предделитель. Бит «ТО» устанавливается, а                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |                 |      |
|                 | «РО» сбрасывается. Процессор переходится в                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |                 |      |
|                 | режим «сна» (SLEEP) с остановкой тактового                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |                 |      |
|                 | генератора.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |                 |      |
| SUBLW k         | Содержимое регистра WREG вычитается из 8-                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    | OV. C. DC. 7    | 1    |
|                 | ми битной константы «k». Результат                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |                 | -    |
|                 | помещается в регистр WREG.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |                 |      |
| SUBWF f,d       | Вычитание содержимого регистра WREG из                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | OV. C. DC 7     | 1    |
| .,4             | содержимого регистра «f».                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    | , - , - , - , - | •    |
|                 | Если d=0, то результат операции сохраняется                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |                 |      |
|                 | в регистре WREG, если d=1, то в регистре «f»                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |                 |      |
|                 | (f = 0255).                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |                 |      |
| SUBWFB          | Вычитание содержимого регистра WREG и                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |                 | 1    |
| f,d             | флага переноса (заема) из содержимого                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |                 | 1    |
| ı,u             | регистра «f» (метод двоичного дополнения).                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |                 |      |
|                 | Бегистра «т» (метод двоичного дополнения).<br>Если d=0, то результат операции сохраняется                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |                 |      |
|                 | в регистре WREG, если d=1, то в регистре «f»                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |                 |      |
|                 | (f = 0255).                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |                 |      |
| S/MV DE 4 4     |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |                 | 1    |
| SVVAFI I,U      | , , , , , , , , , , , , , , , , , , , ,                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | _               | 1    |
|                 | · · ·                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |                 |      |
|                 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |                 |      |
|                 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |                 |      |
|                 | 1 ' ' ' '                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |                 |      |
| TABLED          | ,                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |                 | 2/2) |
|                 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |                 | 2(3) |
| τ,ι,τ           |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |                 |      |
|                 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |                 |      |
|                 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |                 |      |
|                 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |                 |      |
|                 | <b>y</b>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |                 |      |
|                 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |                 |      |
|                 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |                 |      |
|                 | ,                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |                 |      |
|                 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |                 |      |
|                 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |                 |      |
|                 | Команда выполняется 2 цикла, а если регистр                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |                 |      |
|                 | «f» является регистром PCL, то 3 цикла.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |                 |      |
| TABLRD<br>t,i,f | Обмен местами полубайтов регистра «f». Верхняя половина регистра и нижняя меняются местами. Если d=0, то результат операции сохраняется в регистре WREG, если d=1, то в регистре «f» (f = 0255).  1. Содержимое байта «табличной защелки» (ТВLАТ) пересылается в регистр «f» (f = 0255). Если t=1, то пересылается старший байт, если t=0, то младший байт.  2. Содержимое области памяти программ, указываемой 16-ти битным «табличным указателем» (ТВLРТR) загружается в 16-ти битную «табличную защелку» (ТВLАТ).  3. Если i=1, то значение ТВLРТR увеличивается на единицу, если i=0, то значение ТВLРТR | -               | 2(3) |

| TABLWT    | 1. Загрузка содержимого регистра «f» (f =                                       | - | 2(>2) |
|-----------|---------------------------------------------------------------------------------|---|-------|
| t,i,f     | 0255) в 16-ти битную «табличную защелку»                                        |   | , ,   |
|           | (TBLAT). Если t=1, то загружается в старший                                     |   |       |
|           | байт, если t=0, то в младший байт.                                              |   |       |
|           | 2. Содержимое «табличной защелки» (TBLAT)                                       |   |       |
|           | записывается в область памяти программ,                                         |   |       |
|           | указываемой «табличным указателем»                                              |   |       |
|           | (TBLPTR). Если TBLPTR указывает на область                                      |   |       |
|           | внешней памяти программ, то команда                                             |   |       |
|           | выполнится за 2 цикла. Если TBLPTR                                              |   |       |
|           | указывает на внутреннюю область FLASH                                           |   |       |
|           | памяти, то выполнение команды происходит до                                     |   |       |
|           | прерывания (т.е. >2 циклов).                                                    |   |       |
|           | 3. Если i=1, то значение TBLPTR                                                 |   |       |
|           | увеличивается на единицу, если і=0, то                                          |   |       |
|           | значение TBLPTR не изменяется.                                                  |   |       |
|           | Примечание: Для записи во внутреннюю                                            |   |       |
|           | память программ должно быть подано                                              |   |       |
|           | напряжение программирования. Если это                                           |   |       |
|           | условие не выполнено, то команда выполнится                                     |   |       |
| TLRD t,f  | за 2 цикла и значение памяти не изменится.  Считывание данных из 16-ти битной   |   | 1     |
| I LKD t,i | «табличной защелки» в регистр «f» (f =                                          | - |       |
|           | 0255). «Табличная защелка» при этом не                                          |   |       |
|           | изменяется. Команда используется совместно                                      |   |       |
|           | с TABLRD для пересылки данных из памяти                                         |   |       |
|           | программ в память данных.                                                       |   |       |
|           | Если t=1, то считывается старший байт,                                          |   |       |
|           | если t=0, то младший байт.                                                      |   |       |
| TLWT t,f  | Содержимое регистра «f» (f = 0255)                                              | - | 1     |
|           | записывается в 16-ти битную «табличную                                          |   |       |
|           | защелку» (ТВLАТ). Команда используется                                          |   |       |
|           | совместно с командой TABLWT для пересылки                                       |   |       |
|           | данных из памяти данных в память программ.                                      |   |       |
|           | Если t=1, то записывается старший байт,                                         |   |       |
|           | если t=0, то младший байт.                                                      |   | 4 (5) |
| TSTFSZ f  | Сравнение содержимого регистра «f» (f =                                         | - | 1(2)  |
|           | 0255) с нулем.                                                                  |   |       |
|           | Если (f) = 0, то вместо следующей команды                                       |   |       |
|           | выполняется операция NOP, в этом случае выполнение команды занимает 2 цикла.    |   |       |
| XORLW k   | выполнение команды занимает 2 цикла.  Логическая операция исключающего «ИЛИ» 8- | Z | 1     |
| AOILW K   | ми битной константы «k» (k = 0255) и                                            | _ | 1     |
|           | содержимого регистра WREG. Результат                                            |   |       |
|           | помещается в регистра WREG.                                                     |   |       |
| XORWF f,d | Погическая операция исключающего «ИЛИ»                                          | Z | 1     |
| , , u     | содержимого регистров WREG и «f».                                               | _ | '     |
|           | Если d=0, то результат сохраняется в регистре                                   |   |       |
|           | WREG, если d=1, то в регистре «f» (f = 0255).                                   |   |       |
|           | = 5, 55/// 5 1, 15 5 polylotpo «1// (1 5///200/)                                |   |       |

**Таблица 119** Коды команд

| T = =      |           |            |           | 1            | коды команд |
|------------|-----------|------------|-----------|--------------|-------------|
| Мнемоника  | Код       | Мнемоника  | Код       | Мнемоника    | Код         |
| команды    | команды   | команды    | команды   | команды      | команды     |
| ADDLW k    | 1011 0001 | DCFSNZ f,d | 0010 011d | RETURN       | 0000 0000   |
|            | kkkk kkkk |            | ffff ffff |              | 0000 0010   |
| ADDWF f,d  | 0000 111d | GOTO k     | 110k kkkk | RLCF f,d     | 0001 101d   |
|            | ffff ffff |            | kkkk kkkk |              | ffff ffff   |
| ADDWFC f,d | 0001 000d | INCF f,d   | 0001 010d | RLNCF f,d    | 0010 001d   |
|            | ffff ffff |            | ffff ffff |              | ffff ffff   |
| ANDLW k    | 1011 0101 | INCFSZ f,d | 0001 111d | RRCF f,d     | 0001 100d   |
|            | kkkk kkkk |            | ffff ffff |              | ffff ffff   |
| ANDWF f,d  | 0000 101d | INFSNZ f,d | 0010 010d | RRNCF f,d    | 0010 000d   |
|            | ffff ffff |            | ffff ffff |              | ffff ffff   |
| BCF f,b    | 1000 1bbb | IORLW k    | 1011 0011 | SETF f,s     | 0010 101s   |
|            | ffff ffff |            | kkkk kkkk |              | ffff ffff   |
| BSF f,b    | 1000 0bbb | IORWF f,d  | 0000 100d | SLEEP        | 0000 0000   |
|            | ffff ffff |            | ffff ffff |              | 0000 0011   |
| BTFSC f,b  | 1001 1bbb | LCALL k    | 1011 0111 | SUBLW k      | 1011 0010   |
|            | ffff ffff |            | kkkk kkkk |              | kkkk kkkk   |
| BTFSS f,b  | 1001 0bbb | MOVFP f,p  | 011p pppp | SUBWF f,d    | 0000 010d   |
|            | ffff ffff |            | ffff ffff |              | ffff ffff   |
| BTG f,b    | 0011 1bbb | MOVLB k    | 1011 1000 | SUBWFB f,d   | 0000 001d   |
|            | ffff ffff |            | uuuu kkkk |              | ffff ffff   |
| CALL k     | 111k kkkk | MOVLR k    | 1011 101x | SWAPF f,d    | 0001 110d   |
|            | kkkk kkkk |            | kkkk uuuu |              | ffff ffff   |
| CLRF f,s   | 0010 100s | MOVLW k    | 1011 0000 | TABLRD t,i,f | 1010 10ti   |
|            | ffff ffff |            | kkkk kkkk |              | ffff ffff   |
| CLRWDT     | 0000 0000 | MOVPF p,f  | 010p pppp | TABLWT t,i,f | 1010 11ti   |
|            | 0000 0100 |            | ffff ffff |              | ffff ffff   |
| COMF f,d   | 0001 001d | MOVWF f    | 0000 0001 | TLRD t,f     | 1010 00tx   |
|            | ffff ffff |            | ffff ffff |              | ffff ffff   |
| CPFSEQ f   | 0011 0001 | MULLW k    | 1011 1100 | TLWT t,f     | 1010 01tx   |
|            | ffff ffff |            | kkkk kkkk |              | ffff ffff   |
| CPFSGT f   | 0011 0010 | MULWF f    | 0011 0100 | TSTFSZ f     | 0011 0011   |
|            | ffff ffff |            | ffff ffff |              | ffff ffff   |
| CPFSLT f   | 0011 0000 | NEGW f,s   | 0010 110s | XORLW k      | 1011 0100   |
|            | ffff ffff |            | ffff ffff |              | kkkk kkkk   |
| DAW f,s    | 0010 111s | NOP        | 0000 0000 | XORWF f,d    | 0000 110d   |
|            | ffff ffff |            | 0000 0000 |              | ffff ffff   |
| DECF f,d   | 0000 011d | RETFIE     | 0000 0000 |              |             |
|            | ffff ffff |            | 0000 0101 |              |             |
| DECFSZ f,d | 0001 011d | RETLW k    | 1011 0110 |              |             |
|            | ffff ffff |            | kkkk kkkk |              |             |

#### Обозначения:

- **f** адрес регистра от 00h до FFh.
- **р** адрес периферийного регистра от 00h до 1Fh.
- **k** поле константы (данные или адрес).
- **b** адрес бита в 8-ми разрядном регистре.

#### Спецификация 1886ВЕ5АУ, 1886ВЕ5БУ, К1886ВЕ5АУ, К1886ВЕ5БУ

- **d** выбор места назначения для размещения результата: если =0 результат помещается в регистр WREG, если =1 в указанный регистр.
- **s** выбор места назначения для размещения результата: если =0 результат помещается в указанный регистр и регистр WREG, если =1 только в указанный регистр.
- i управление «табличным указателем»: если =1 значение указателя инкрементируется после выполнения операции, если =0 не изменяется.
- t выбор байта в 16-ти разрядной «табличной защелке»: если =1 старший байт, если =0 младший байт.
- х,и не используются, имеют значение 0.

# Предельные и предельно-допустимые режимы работы

Таблица 120

|                                                                                                                   |                          |                                   |                     | Таб.                | <u>пица 120</u>      |
|-------------------------------------------------------------------------------------------------------------------|--------------------------|-----------------------------------|---------------------|---------------------|----------------------|
|                                                                                                                   | Ф <del>Ф</del>           | Норма параметра                   |                     |                     |                      |
| Наименование параметра, единица<br>измерения                                                                      | Буквенное<br>обозначение | Предельно-<br>допустимый<br>режим |                     | Предельный<br>режим |                      |
|                                                                                                                   | Бу<br>060                | не<br>менее                       | не<br>более         | не<br>менее         | не<br>более          |
| 1886ВЕ5АУ, 1886ВЕ5БУ                                                                                              |                          |                                   |                     |                     |                      |
| Напряжение источника питания, В                                                                                   | U <sub>CC</sub>          | 4,5                               | 5,5                 | _                   | 7,0                  |
| Напряжение питания АЦП, В                                                                                         | U <sub>CCA</sub>         | 4,5                               | 5,5                 | _                   | _                    |
| Входное напряжение высокого уровня, В на выводах РА, РС, PD, PE, CAN_RX, OSC1, MCLRn/Upp                          | U <sub>IH</sub>          | 0,8•U <sub>CC</sub>               | U <sub>CC</sub>     | _                   | U <sub>CC</sub> +0,3 |
| Входное напряжение низкого уровня, В на выводах РА, РС, PD, PE, CAN_RX, OSC1, MCLRn/Upp                           | U <sub>IL</sub>          | 0                                 | 0,2∙U <sub>CC</sub> | минус<br>0,3        | _                    |
| Выходной ток высокого уровня, мА<br>на выводах РА, РС, PD, PE, CAN_TX                                             | I <sub>OH</sub>          | _                                 | 4                   | _                   | 10                   |
| на выводе OSC2                                                                                                    |                          | -                                 | 1                   | -                   | 2                    |
| Выходной ток низкого уровня, мА<br>на выводах РА, РС, РD, РЕ, CAN_TX                                              | I <sub>OL</sub>          | минус 4                           | _                   | минус<br>10         | _                    |
| на выводе OSC2                                                                                                    |                          | минус 1                           | _                   | минус 2             | _                    |
| Длительность программирования одного<br>слова, мс                                                                 | t <sub>CYW</sub>         | 4                                 | _                   | _                   | _                    |
| Длительность сигнала высокого уровня синхронизации на входах РА1 и OSC1, нс, при: U <sub>CC</sub> =4,5 В          | t <sub>WH(PA_OSC)</sub>  | 14                                | _                   | _                   | _                    |
| Длительность сигнала высокого уровня прерывания INT/PA0, нс, при: U <sub>CC</sub> =4,5 В                          | t <sub>WH(INT)</sub>     | 40                                | _                   | _                   | _                    |
| Длительность сигнала низкого уровня<br>системного сброса, nMCLR, нс,<br>при: U <sub>CC</sub> =4,5 B               | t <sub>WL(MCLR)</sub>    | 100                               | _                   | _                   | _                    |
| Параметры универсального последовательног приемопередатчика                                                       | о синхрон                | іно–асин)                         | кронного            |                     |                      |
| Время установления данных RX/DT относительно синхронизации TX/CK, нс, при: U <sub>CC</sub> =4,5 В                 | t <sub>SU(TX-RX)</sub>   | 17                                | _                   | _                   | _                    |
| Время удержания данных RX/DT относительно синхронизации TX/CK, нс, при: U <sub>CC</sub> =4,5 В                    | t <sub>H(TX-RX)</sub>    | 17                                | _                   | _                   | _                    |
| Параметры Таймера 0                                                                                               |                          |                                   |                     |                     |                      |
| Длительность сигнала высокого уровня на<br>линии РА1/Т0СКІ, нс,<br>прескалер включен, при: U <sub>CC</sub> =4,5 В | t <sub>WH(PA1)</sub>     | 15                                | _                   | _                   | _                    |

|                                                                                                                    | ф<br>7                           | Норма параметра                   |             |                     |             |  |
|--------------------------------------------------------------------------------------------------------------------|----------------------------------|-----------------------------------|-------------|---------------------|-------------|--|
| Наименование параметра, единица<br>измерения                                                                       | Буквенное<br>обозначение         | Предельно-<br>допустимый<br>режим |             | Предельный<br>режим |             |  |
|                                                                                                                    | Бу<br>060                        | не<br>менее                       | не<br>более | не<br>менее         | не<br>более |  |
| Длительность сигнала высокого уровня на линии PA1/T0CKI, нс, прескалер включен, при: U <sub>CC</sub> =4,5 В        | t <sub>WH(PA1)</sub>             | 15                                | _           | _                   | _           |  |
| Параметры Таймера 1, 2                                                                                             | •                                |                                   |             |                     |             |  |
| Период сигнала на линии PD4/T1CLK, нс, при: U <sub>CC</sub> =4,5 B                                                 | T <sub>C(PD)</sub>               | 4•T <sub>C</sub> +25              | _           | _                   | _           |  |
| Период сигнала на линии PD5/T2CLK, нс,<br>при: U <sub>CC</sub> =4,5 B                                              | T <sub>C(PD)</sub>               | 4•T <sub>C</sub> +25              | _           | _                   | _           |  |
| Параметры схем регистрации событий                                                                                 | •                                |                                   |             |                     |             |  |
| Длительность сигнала высокого уровня на<br>линиях CAP1 и CAP2, нс,<br>при: U <sub>CC</sub> =4,5 B                  | t <sub>WH(PB,PG,PE</sub> )       | 10                                | -           | _                   | -           |  |
| Длительность сигнала низкого уровня на<br>линиях САР1 и САР2, нс,<br>при: U <sub>CC</sub> =4,5 B                   | t <sub>WL(PB,PG,PE)</sub>        | 10                                | -           | _                   | _           |  |
| Период сигнала на линиях САР1 и САР2, нс, при: U <sub>CC</sub> =4,5 В                                              | T <sub>C(PB,PG,PE)</sub>         | 2•(4•T <sub>C</sub> )/N1          | _           | _                   | _           |  |
| Длительность фронта нарастания и спада<br>входного сигнала на выводе OSC1 (15), нс,<br>при: f <sub>C</sub> =35 МГц | τ <sub>r</sub><br>τ <sub>f</sub> | ı                                 | 5           | -                   | _           |  |
| Емкость нагрузки, пФ                                                                                               | C <sub>L</sub>                   | -                                 | 40          | _                   | 60          |  |
| 1886ВЕ5АУ                                                                                                          |                                  |                                   |             |                     |             |  |
| Частота следования импульсов тактовых<br>сигналов микроконтроллера PA1, OSC1, МГц                                  | f <sub>C</sub>                   | _                                 | 35          | _                   | _           |  |
| 1886ВЕ5БУ                                                                                                          |                                  |                                   |             |                     |             |  |
| Частота следования импульсов тактовых<br>сигналов микроконтроллера PA1, OSC1, МГц                                  | f <sub>C</sub>                   | _                                 | 25          | _                   | _           |  |

#### Примечание:

- 1. Не допускается одновременное воздействие двух и более предельных режимов.
- 2. п в названии вывода обозначает инверсию.
- 3. Напряжение питания АЦП (U<sub>CCA</sub>) должно осуществляться от общего источника питания микросхемы.
- 4. N1 значение прескалера блоков захвата и регистрации событий (см. ТСКЯ.431295.005РЭ).

### Электрические параметры микросхемы

Таблица 121

| Табли                                                                                                                                                                            |                                       |          |          | <u>іблица 12</u> 1                   |
|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------|----------|----------|--------------------------------------|
|                                                                                                                                                                                  | ое<br>Ие                              | -        | ома      | ′pa<br>°င                            |
| Наименование параметра,                                                                                                                                                          | іно<br>іен<br>этр                     | параг    | иетра    | ату<br> ы<br>(а),                    |
| единица измерения,<br>режим измерения                                                                                                                                            | Буквенное<br>обозначение<br>параметра | не менее | не более | Температура<br>среды<br>(корпуса),°С |
| 1886ВЕ5АУ, 1886ВЕ5БУ                                                                                                                                                             |                                       |          |          |                                      |
| Выходное напряжение низкого уровня, B, на выводах PA (5–8), PC (11, 12, 15–20), PD (23–30), PE (33–36) при: $U_{CCA} = U_{CC} = 4,5$ B, $I_{OL} = 4,0$ мA                        | U <sub>OL</sub>                       | -        | 0,45     | 25,<br>125,                          |
| на выводе CAN_TX (40) при: I <sub>OL</sub> = 4,0 мА                                                                                                                              | 0_                                    | _        | 0,45     | минус 60                             |
| на выводе OSC2 (1)<br>при: I <sub>OL</sub> = 1,0 мА                                                                                                                              |                                       | 1        | 0,45     |                                      |
| Выходное напряжение высокого уровня, В, на выводах РА (5–8), РС (11, 12, 15–20), РО (23–30), РЕ (33–36) при: U <sub>CCA</sub> =U <sub>CC</sub> = 4,5 B, I <sub>OH</sub> = 4,0 мА | U <sub>он</sub>                       | 4,05     | _        | 25,<br>125,                          |
| на выводе CAN_TX (40) при: I <sub>OH</sub> = 4,0 мA                                                                                                                              |                                       | 4,05     | _        | минус 60                             |
| на выводе OSC2 (1) при: I <sub>OH</sub> = 1,0 мА                                                                                                                                 |                                       | 4,05     | _        | 1                                    |
| Уровень напряжения для срабатывания схемы генерации сброса, В                                                                                                                    | U <sub>BOR</sub>                      | 3,6      | 4,3      | 25,<br>125,<br>минус 60              |
| Статический ток потребления в режиме покоя (память программ выключена), мкА, U <sub>CCA</sub> = U <sub>CC</sub> = 5,5 В                                                          | I <sub>CCS1</sub>                     | _        | 40       | 25,<br>125,<br>минус 60              |
| Статический ток потребления в режиме покоя (память программ выключена), мкА, при: U <sub>CCA</sub> = U <sub>CC</sub> = 5,5 В                                                     | I <sub>CCS2</sub>                     | _        | 1,5      | 25,<br>85,<br>минус 60               |
| Динамический ток потребления, мА, при: $U_{CCA} = U_{CC} = 5,5$ В, $f_{C} = 35$ МГц (1886ВЕ5АУ), $f_{C} = 25$ МГц (1886ВЕ5БУ)                                                    | l <sub>occ</sub>                      | -        | 50       | 25,<br>125,<br>минус 60              |
| Входной ток утечки высокого уровня, мкА, на выводах РА (3–8), РС (11, 12, 15–20), РD (23–30), РЕ (33–36) при: U <sub>CCA</sub> = U <sub>CC</sub> = 5,5 B, U <sub>I</sub> = 5,5 B |                                       | -        | ±1,0 *   | 0.5                                  |
| на выводе CAN_RX (39)<br>при: U <sub>CCA</sub> = U <sub>CC</sub> = 5,5 B, U <sub>I</sub> =5,5 B                                                                                  | I <sub>ILH</sub>                      | _        | ±1,0 *   | 25,<br>125,                          |
| на выводах OSC1 (42)<br>при: U <sub>CCA</sub> = U <sub>CC</sub> = 5,5 B U <sub>I</sub> = 5,5 B                                                                                   |                                       | -        | ±1,0 *   | -минус 60                            |
| на выводах nMCLRn (37), TEST (38)<br>при: U <sub>CCA</sub> = U <sub>CCP</sub> = 5,5 B U <sub>I</sub> = 5,5 B                                                                     |                                       | _        | ±1,0 *   |                                      |

| Наименование параметра,                                                                                                                                                                | ное<br>ение<br>тра                    | -            | ома<br>иетра | тура<br>ы<br>а),°С                   |
|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------|--------------|--------------|--------------------------------------|
| единица измерения,<br>режим измерения                                                                                                                                                  | Буквенное<br>обозначение<br>параметра | не менее     | не более     | Температура<br>среды<br>(корпуса),°С |
| Входной ток утечки низкого уровня, мкА,<br>на выводах РА (3–8), РС (11, 12, 15–20),<br>PD (23–30), PE (33–36)<br>при: U <sub>CCA</sub> = U <sub>CC</sub> = 5,5 B, U <sub>I</sub> = 0 B |                                       | -            | ±1,0 *       |                                      |
| на выводе CAN_RX (39)<br>при: U <sub>CCA</sub> = U <sub>CC</sub> = 5,5 B, U <sub>I</sub> = 0 B                                                                                         | I <sub>ILL</sub>                      | _            | ±1,0 *       | 25,<br>125,                          |
| на выводах OSC1 (42)<br>при: U <sub>CCA</sub> = U <sub>CC</sub> = 5,5 B U <sub>I</sub> = 0 B                                                                                           |                                       | -            | ±1,0 *       | минус 60                             |
| на выводах nMCLRn (37), TEST (38)<br>при: U <sub>CCA</sub> = U <sub>CC</sub> = 5,5 B U <sub>I</sub> = 0 B                                                                              |                                       | _            | ±1,0 *       |                                      |
| Период работы внутреннего RC - генератора сторожевого таймера, мкс при: U <sub>CCA</sub> = U <sub>CC</sub> = 4,5 B                                                                     | T <sub>RC</sub>                       | 60           | 120          | 25,<br>125,<br>минус 60              |
| Параметры универсального последовательного синхро                                                                                                                                      | нно-асин)                             | кронного при | емо-передап  | пчика                                |
| Время задержки данных RX/DT (5) от фронта TX/CK (6), нс при: U <sub>CCA</sub> = U <sub>CC</sub> = 4,5 В                                                                                | t <sub>d(TX-RX)</sub>                 | -            | 50           | 25,<br>125,<br>минус 60              |
| Параметры АЦП                                                                                                                                                                          |                                       |              |              |                                      |
| Дифференциальная нелинейность, единица младшего разряда при: U <sub>CCA</sub> = U <sub>CC</sub> = 5,12 B, 0 ≤U <sub>IN</sub> ≤ U <sub>CCA</sub>                                        | E <sub>DL</sub>                       | -            | ±1           | 25,<br>125,<br>минус 60              |
| Разрядность АЦП,<br>при: U <sub>CCA</sub> = U <sub>CC</sub> = 5,12 B, 0 ≤U <sub>IN</sub> ≤ U <sub>CCA</sub>                                                                            | E <sub>N</sub>                        | _            | 10           | 25,<br>125,<br>минус 60              |
| Интегральная нелинейность, единица младшего разряда при: U <sub>CCA</sub> = U <sub>CC</sub> = 5,12 B, 0 ≤UIN≤ U <sub>CCA</sub>                                                         | EL                                    | I            | ±2,5         | 25,<br>125,<br>минус 60              |
| Ошибка смещения, единица младшего разряда при: U <sub>CCA</sub> = U <sub>CC</sub> = 5,12 B, 0 ≤U <sub>IN</sub> ≤ U <sub>CCA</sub>                                                      | E <sub>OFF</sub>                      | _            | ±2           | 25,<br>125,<br>минус 60              |

#### Примечание

- 1. n в названии вывода обозначает инверсию.
- 2. \* допускается измерение суммарного тока по всем выводам одновременно.

### Типовые зависимости

Зависимость частоты RC генератора от внешних времязадающих элементов $(R,\,C)$  на входе OSC1.

Условия измерения: U<sub>CC</sub>=5 B, T= 25°C

| CEXT   | REXT    | fC       |
|--------|---------|----------|
| 22 пФ  | 10 кОм  | 2676 кГц |
| 22 ΠΦ  | 100 кОм | 278 кГц  |
|        | 3.3 кОм | 2856 кГц |
| 100 пФ | 5.1 кОм | 2000 кГц |
|        | 10 кОм  | 1080 кГц |
|        | 100 кОм | 116 кГц  |
|        | 3.3 кОм | 1120 кГц |
| 300 пФ | 5.1 кОм | 756 кГц  |
|        | 10 кОм  | 404 кГц  |
|        | 100 кОм | 27,6 кГц |

# Габаритный чертеж микросхемы



Рис. 55 Корпус Н14.42-1В

### Информация для заказа

| Обозначение | Маркировка    | Тип корпуса | Температурный<br>диапазон |  |
|-------------|---------------|-------------|---------------------------|--|
| 1886ВЕ5АУ   | 1886BE5У      | H14.42-1B   | минус 60 – 125 °C         |  |
| 1886ВЕ5БУ   | 1886ВЕ5У-25   | H14.42-1B   | минус 60 – 125 °C         |  |
| К1886ВЕ5АУ  | К1886ВЕ5У     | H14.42-1B   | минус 60 – 125 °C         |  |
| К1886ВЕ5БУ  | К1886ВЕ5У-25  | H14.42-1B   | минус 60 – 125 °C         |  |
| К1886ВЕ5ВУ  | К1886ВЕ5У*    | H14.42-1B   | 0 – 70 °C                 |  |
| К1886ВЕ5ГУ  | К1886ВЕ5У-25° | H14.42-1B   | 0 – 70 °C                 |  |

Микросхемы с приемкой «ВП» маркируются ромбом. Микросхемы с приемкой «ОТК» маркируются буквой «К».

# Лист регистрации изменений

| Nº | Дата       | Верс | Краткое содержание изменения         | NºNº         | NºNº   |
|----|------------|------|--------------------------------------|--------------|--------|
| п/ |            | ия   |                                      | изменяе-     | новых  |
| П  |            |      |                                      | мых          | листов |
|    |            |      |                                      | листов       |        |
| 1  | 15.10.2009 | 2.2  | Исправление названий выводов,        | 4, 6, 8, 14, | -      |
|    |            |      | регистров, битов, адресов.           | 16, 20-22,   |        |
|    |            |      |                                      | 25, 26, 32,  |        |
|    |            |      |                                      | 33, 35, 39,  |        |
|    |            |      |                                      | 41, 42, 44-  |        |
|    |            |      |                                      | 47, 51-53,   |        |
|    |            |      |                                      | 60, 64-66,   |        |
|    |            |      |                                      | 71, 73, 75,  |        |
|    |            |      |                                      | 77, 78, 80,  |        |
|    |            |      |                                      | 81, 83-96,   |        |
|    |            |      |                                      | 99, 100-     |        |
|    |            |      |                                      | 112, 114-    |        |
|    |            |      |                                      | 117, 119-    |        |
|    |            |      |                                      | 124, 126,    |        |
|    |            |      |                                      | 128-133      |        |
| 2  | 23.12.2009 | 2.3  | Введен лист регистрации изменений    | -            | 161    |
| 3  | 12.01.2010 | 2.4  | Введены группы исполнений микросхем  | по тексту    | ПО     |
|    |            |      | (изменения по тексту)                |              | тексту |
| 4  | 26.03.2010 | 2.5  | Корректировка на основании планового | 1, 160, 161  | -      |
|    |            |      | пересмотра документации              |              |        |
| 5  | 27.04.2010 | 2.6  | Замена логотипа                      | 1            |        |
|    |            |      |                                      |              |        |
|    |            |      |                                      |              |        |
|    |            |      |                                      |              |        |
|    |            |      |                                      |              |        |
|    |            |      |                                      |              |        |