



دانشگاه صنعتی امیرکبیر

درصورت داشتن سوال درمورد این تمرین، سوال خود را با موضوع <u>تمرین</u> <u>11</u> با ایمیل زیر درمیان بگذارید:

 $Caspring 2020@gmail.\,com$ 

## تمرین یازدهم درس معماری کامپیوتر

## **مهلت تحويل ساعت 59:23 9 خرداد 99**

تمرینات را انفرادی حل کرده و در سایت مودل (courses.aut.ac.ir) با قالب زیر بارگزاری نمایید:

StudentID\_Name\_Last Name

## ۱\_ مجموعه دستورالعمل های زیر را در نظر بگیرید:

- . دستورالعمل های دسته a که اجرای آنها به طور میانگین cycle به طول می انجامد.
- دستورالعمل های دسته b که اجرای آنها به طور میانگین ۵ cycle به طول می انجامد.
- دستورالعمل های دسته c که اجرای آنها به طور میانگین cycle به طول می انجامد.

اگر دو پردازنده cpu2 و cpu2 که فرکانس clock آنها به ترتیب dH 1.2 و dH باشد ، و یک برنامه شامل clock دستورالعمل که cpu2 و d و d و d و d و d و d باشد را داشته باشیم مطلوب است:

- . الف) محاسبه مقدار cpi و زمان اجرای برنامه بر روی پردازنده اول
- ب) محاسبه مقدار MIPS و زمان اجرای برنامه بر روی پردازنده دوم.
  - ج) مقایسه کارایی دو پردازنده در اجرای برنامه.
- د) اگر با بهینه کردن دستورالعمل های دسته c بتوان زمان اجرای آنها را به cycle رساند، مقدار cycle برنامه بر روی پردازنده دوم چقدر خواهد بود ؟ آیا این مقدار برای پردازنده اول متفاوت است ؟

## ۲\_ طراحی کامپیوتر پایه:

مجموعه دستورالعمل های یک پردازنده ۸ بیتی به صورت زیر می باشد. این پردازنده شامل ۸ ثبات عام منظوره است و حافظه به کار رفته در این کامپیوتر ۲<sup>۸</sup> ردیف یک بایتی است.

راهنمایی: (درصورت نیاز می توانید برای نگه داشتن دستورالعمل های ۱۶بیتی از دو ثبات دستور العمل استفاده کنید.)

با توجه به مجموعه دستورالعمل های داده شده بخش های بعدی را کامل کنید:

| دستور العمل                            | شرح دستور العمل                                   |
|----------------------------------------|---------------------------------------------------|
| MOV < register1 >, < register2 >       | انتقال داده موجود در ثبات دوم به داخل ثبات اول    |
| LDI < register >, < immediate - 8bit > | انتقال داده ۸ بیتی بلافصل به داخل ثبات موردنظر    |
| STORE[X], < register >                 | ذخیره داده ی داخل ثبات در آدرس X از حافظه         |
| ADD < register1 >, < register2 >       | جمع محتوای دو ثبات و قراردادن نتیجه در انباشتگر   |
| SUB < register1 >, < register2 >       | تفریق محتوای دو ثبات و قراردادن نتیجه در انباشتگر |
| POP < register >                       | انتقال محتوای پشته به داخل ثبات                   |
| PUSH < register >                      | انتقال محتوای ثبات به داخل پشته                   |

الف) قالب دستورالعمل مناسب برای این پردازنده را طراحی کنید.

ب) مسیر داده این پردازنده را رسم نمایید.

ج) ریزعملیات لازم برای اجرای هر یک از دستورات فوق را بنویسید.

- د) فلوچارت فرایند اجرای دستورالعمل ها را ترسیم کرده و در آن مراحل اجرای هر یک از دستورالعمل هارا طبق الگوریتم فون نیومن مشخص کنید.
  - ه) طولانی ترین و سریع ترین دستورالعمل را دراین کامپیوتر طراحی شده مشخص کنید.
- و) با توجه به وجود پایه های ورودی Decrement, Increment, Clear, load برای ثبات ها ، واحد کنترل سیم بندی شده آن را به طور کامل طراحی نمایید.