

دانشکده ی مهندسی کامپیوتر

دانشگاه صنعتی امیر کبیر

درصورت سوال داشتن درمورد این تمرین، آن را با موضوع تمرین ۶ به ايميل زير ارسال كنيد:

Caspring2020@gmail.com

تمرین ششم درس معماری کامپیوتر

مهلت تحویل ساعت 23:59 روز ۵ اردیبهشت 99

تمرینات را فردی حل کرده و در سایت مودل (courses.aut.ac.ir) با قالب زیر بارگزاری نمایید:

StudentID Name Last Name

۱– به دو سوال زیر پاسخ دهید.

الف) دو عدد A=10110010 و B=10011011 در سیستم نمایش مکمل ۲ درنظر بگیرید. پرچمهای وضعیت به ترتیب زیر داده شده است. مقدار هر پرچم را پس از عملیات A-B را مشخص کنید.

$$C = 1, V = 0, N = 0, Z = 1$$

ب) سختافزاری قادر به جمع اعداد ۸ بیتی باعلامت و بیعلامت است و پرچمهای نقلی، علامت و سرریز را تولید می کند. اگر دو عدد بى علامت A=11010101 و B=10011111 و A=11010101 بى علامت الماييد.

۲- برای ساخت یک ALU از بلوک شکل ۱ استفاده شده است. مدار کنترل کننده را به نحوی طراحی کنید که توابع داخل جدول را تولید  $W_i$  کند ( $C_1$  بیت  $C_i$  متصل به بلوک است و از  $S_1$  و  $S_2$  برای انتخاب تابع استفاده می شود.  $S_i$  هر دو ورودی هستند و کند ر خروجی مدار کنترل کننده است که به یک  $Full\ adder$  متصل است).

| <b>S</b> 1 | S0 | <b>C</b> 1 | F     |
|------------|----|------------|-------|
| 0          | 0  | 0          | A     |
| 0          | 0  | 1          | A+1   |
| 0          | 1  | 0          | A+B   |
| 0          | 1  | 1          | A+B+1 |
| 1          | 0  | 0          | A+B   |
| 1          | 0  | 1          | A+B+1 |
| 1          | 1  | 0          | A-1   |
| 1          | 1  | 1          | A     |



۳-مدار Ripple Adder بیتی مفروض است. چنانچه تاخیر انواع گیتها مطابق جدول زیر باشد، مطلوب است تاخیر کل مدار در بدترین حالت را همراه با توضیح کامل.

| تاخیر بر حسب پیکو ثانیه | گیت                  |
|-------------------------|----------------------|
| 20                      | AND with two input   |
| 25                      | AND with three input |
| 30                      | AND with four input  |
| 30                      | OR with two input    |
| 35                      | OR with three input  |
| 40                      | OR with four input   |
| 60                      | XOR                  |

۴- یک جـمع کننده ی ۱۶بیتی که بـا روش انـتخابگر نقلی پیادهسازی شـده اسـت، مفروض است. این جـمع کننده بـا اسـتفاده از سـه جـمع کننده ۸ بیتی پیشبینی کننده رقم نقلی و هشـت تسهیم کننده (Multiplexer) دو بـه یک (2:1) ساخته شده است. این جمع کننده را ترسیم کنید.

۵- (امتیازی) نشان دهید در سیستم نمایش مکمل ۱، مقدار عدد  $X=(X_{n-1},X_{n-2}$  , ....,  $X_{n-2}$  از رابطه زیر به دست می آید.

$$X = -X_{n-1}(2^{n-1} - 1) + \sum_{i=0}^{n-2} x_i 2^i$$