## **Department of Computer Engineering**

Microprocessors and Assembly Language, Fall 2022, Dr. Farbeh

# Homework 1 – Solutions

Lec 1-10



## سوال ۱:

در ارتباط با بحث Microcontroller و Microprocessor به سوالات زير پاسخ دهيد:

الف) اجزای مختلف Microcontroller را نام ببرید. (چهار مورد)

ب) چهار تفاوت اصلی Microcontroller و Microprocessor را شرح دهید.

پ) آیا استفاده از Microcontroller ها به جای Microprocessor ها بهینهتر است؟ توضیح دهید.

## پاسخ:

الف)

- Cpu •
- Ram •
- A/D Converter •
- Internal Oscillator
  - Memory •
  - I/O Ports
    - Timers •

(\_

| Microcontroller                                           | Microprocessor                                           |
|-----------------------------------------------------------|----------------------------------------------------------|
| مر کز و قلب سیستمهای نهفته                                | مرکز و قلب سیستمهای کامپیوتری                            |
| در کنار حافظه داخلی و اجزای دیگر، شامل پردازش گرهای       | یک پردازشگر است. حافظه و سایر اجزا به صورت خارجی به آن   |
| مختلف از جمله ریزپردازنده نیز میشود.                      | متصل هستند.                                              |
| بر خلاف ریزپردازنده از مدار کوچکتر برخوردار است.          | به دلیل اتصال خارجی اجزا، از مدار بزرگتر برخوردار است.   |
| به دلیل مدار کوچکتر در سیستم های جمع و جور به کار         | به دلیل مداربزرگتر در سیستمهای جمع و جور به کار نمیروند. |
| مىروند.                                                   |                                                          |
| به دلیل مصرف کمتر انرژی، مناسب برای سیستمهای باتری دار    | مصرف انرژی به دلیل اتصالات خارجی بالا است.               |
| است.                                                      |                                                          |
| برخلاف ریزپردازنده دسترسی به حافظه به دلیل برخورداری از   | دسترسی به حافظه کند است.                                 |
| حافظه داخلی نسبتا سریع است.                               |                                                          |
| بر اساس معماری هاروارد است. (حافظه برنامه و داده جدا است) | بر اساس معماری فون نیومن است. (برنامه و دادهها در یک     |
|                                                           | حافظه ذخيره مىشوند)                                      |

پ) بله با توجه به مقایسه بالا، از آنها میتوان در سیستمهای فشرده استفاده کرد. همچنین حافظه کمتری نیاز دارند و باتوجه به انرژی که مصرف میکنند مناسب برای سیستمهای باتری دار هستند اما نباید از این نکته غافل شد که اگر نیاز به دسترسی حجیمی از دادهها در زمان کم داریم، باید از ریزپردازندهها استفاده کنیم.

#### سوال ۲:

به پرسشهای زیر در مورد NVIC پاسخ دهید:

الف) Vector table چیست و محتوای آن چیست و آدرس آن در کجا ذخیره شدهاست؟

ب) با درنظر گرفتن این موضوع که NVIC-IPR اعداد بدون علامت در خود ذخیره می کند، چگونه وقفههایی با اولویت منفی داریم؟ پ) ۴ حالت کاری وقفه NVIC را نام برده و حالت Active and Pending را به صورت مختصر شرح دهید.

ت) توضیح دهید چرا برای ذخیره اولویتبندی وقفهها نیاز به ۶۰ رجیستر ۳۲ بیتی داریم؟ (منظور همان رجیسترهای NIVIC\_IPRO – NVIC\_IPR59

### پاسخ:

الف) یک جدول ۱۶ ردیفه است که شماره هر ردیف آن شماره وقفه مربوطه است. محتوای هر ردیف آن جدول آدرس مربوط به آن وقفه است. متغیری هم با اسم Vectors\_ داریم که در SCB ذخیره شده است که آدرس شروع همین Vector Table است. کاربرد این جدول این است که هنگامی که وقفه ای رخ می دهد، به کمک این جدول میتوان آدرس SCB مربوط به آن را پیدا کرد. مثلا در سطر یک در ابتدا یک DCD وجود دارد که در زبان اسمبلی یک فضای یک بعدی ISR مربوط به آن را پیدا کرد. مثلا در سطر یک در ابتدا یک Reset\_handler قرار دارد که لیبلی هست که به آدرس شروع ISR مربوط به آن وقفه اشاره می کند.

ب) این وقفه های ایستا مانند Reset و ... مدارشان به صورت سختافزاری پیادهسازی شدهاست و مانند بقیه وقفهها، رجیستری ندارند که به آن به صورت نرمافزاری و دستی مقدار دهیم.

پ)

- Inactive •
- Pending
  - Active
    - A&P •

در این حالت چنانچه یک وقفه در حال رسیدگی باشد و همزمان دوباره سیگنال وقفه آن از دستگاه به پردازنده فرستاده شود، در اینصورت وقفه در حالت A&P قرار خواهد گرفت. ت) برای اولوبتبندی هر یک از وقفهها به ۸ بیت نیاز داریم (حداکثر حالت) حال ۲۴۰ وقفه هم میتوانیم داشتهباشم. بنابراین ۲۴۰ \* ۸ برابر میشود با ۱۹۲۰. حال باید این ۱۹۲۰ بیت را در رجیسترهای ۳۲ بیتی ذخیره کنیم در نتیجه به ۶۰ رجیستر ۳۲ بیتی نیاز خواهیم داشت.

### سوال ۳:

الف) با توجه به تصویر رو به رو که منطق کنترلی پایه شماره صفر یک واحد Plo را نشان می دهد، اگر بخواهیم خروجی پایه تحت کنترل Peripheral A Output باشد (مقدار پایه ورودی بافر سه حالته برابر با Peripheral A Output باشد و مقدار پایه فعال سازی آن برابر با Plo\_MDSR, Plo\_ABSR و Plo\_PSR باید چه باز رجیستر های Plo\_PSR, Plo\_ABSR و Plo\_PSR باید چه مقداری داشته باشد؟ (پاسخ خود را به ترتیب به صورت Plo\_PSR[0]Plo\_ABSR[0]Plo\_MDSR[0] مانند XXX بنویسید)



ب) در شکل زیر Flip Flop ها چه کاربردی دارند و چرا فقط در مدار مربوط به ورودی از آنها استفاده میشود؟



#### ياسخ:

الف

مقدار رجیستر [Olabski Pic یکی از Pic peripheral های A یا B را انتخاب می کند. با توجه به صورت سوال، مقدار این رجیستر برابر با صفر است تا Peripheral انتخاب شود (Pio\_ABSR[0] = 0). مقدار رجیستر (Pio\_ABSR[0] مشخص می کند که پایه مورد نظر peripheral است تا حالت peripheral ها مقدار به خروجی متصل شود یا از یکی از peripheral ها مقدار بگیرد. در اینجا مقدار این رجیستر برابر با صفر است تا حالت Pio\_Psk[0] = 0 و اینجا مقدار شود (O = [Olo\_Psk[0] = 0). در نهایت مقدار رجیستر (Pio\_Mdsk[0] و و ودی بافر سه حالته را مشخص می کند. در اینجا مقدار این رجیستر برابر با صفر است تا ورودی بافر سه حالته به Peripheral A Output متصل شود (O = [Olo\_mdsk[0] = 0). با توجه به موارد تعیین شده، خروجی O که به پایه فعال سازی بافر متصل است برابر با مقدار Peripheral A Output Enable است؛ زیرا و ورودی دیگر آن برابر با صفر است و ورودی بافر نیز به Peripheral A output متصل است. پاسخ نهایی به فرم O خواهد بود.

وجود Flip Flop ها در مدار ورودی باعث می شود تا داده ورودی با کلاک درون سیستم همگام شود (درواقع عمل Flip Flop همواره با کلاک را انجام می دهند). داده ای که از دنیای خارج می آید با کلاک سیستم همگام نیست و می دانیم خروجی Flip Flop همواره با کلاک سیستم همگام است. به همین دلیل برای همگام سازی داده ورودی از دو Flip Flop استفاده می کنیم. در مدار خروجی، داده مورد نظر از درون خود سیستم انتخاب می شود که با کلاک درونی سیستم همگام است و به همین دلیل در مدار خروجی به Flip Flop نیازی نداریم.

#### سوال ۴:

با توجه به این که هر دو رابط I2C و SPI مناسب انتقال داده با سرعت پایین و تست و دیباگ هستند، به همراه دلیل مشخص کنید که برای هر کدام از سناریو های زیر، کدام یک از این دو رابط مناسبتر است:

- یک Master در ارتباط با یک Master
- یک Master در ارتباط با چند •
- چندین Master در ارتباط با یک یا چند

#### پاسخ:

- در این حالت، کار با رابط SPI ساده تر است و همچنین به دلیل عدم نیاز به آدرس دهی، بازدهی و سرعت ارتباط در SPI بالاتر است.
- در این حالت SPI نیاز به سخت افزار (پیاده سازی SSها) و پیکره بندی بیشتری نسبت به I2C دارد و اگر تعداد Slaveها زیاد باشد، I2C خیلی به صرفه تر است.
  - برای این حالت تنها گزینه قابل قبول I2C است و استفاده از SPI در حالت معمول امکان پذیر نیست.

### سوال ۵:

الف) فرض کنید شکل زیر یک فریم ۱۰ بیتی است(یک بیت شروع،۸ بیت داده و یک بیت پایان). با فرض این که خط قبل و بعد از انتقال داده بیکار است، ۸ بیت داده را مشخص کنید.



ب) مقدار baud rate در این کانال چند bit/s است؟

ج) در حالت کلی فرض کنید که BR مقدار baud rate یک کانال UART بر حسب bits/s است. رابطه ماکزیمم bandwidth و BR چیست؟

### پاسخ:

الف) هشت بیت از ۱۰۰ شروع و تا ۵۰۰ ادامه دارد: ۱۱۰۰۰۱۱

ب)

$$BR = \frac{1}{50\mu s} = \frac{20kb}{s}$$

ج)

Bandwidth = Bitrate/N
N = number of bit per symbol
Bitrate = baudrate × K
K = number of bit per baud

بنابراين:

$$BW = \frac{K}{N}BR$$

## سوال ۶:

به سوالات زیر در مورد baud rate generator برای ارتباط USART پاسخ دهید.

MCK = 512MHz

MCK/DIV = 128MHz



الف) در حالت آسنکرون در صورتی که baud rate = 8Kbps باشد، رجیسترهای USCLKS ،SYNC ،OVER و CD چه مقادیری باید داشته باشند؟

ب) فرض کنید در حالت سنکرون baud rate = 2Kbps باشد، مقادیر ممکن برای رجیستر های USCLKS ، SYNC و CD را بدست

#### باسخ:

الف)

SYNC = 0

ریعنی MCK انتخاب شود) مالت اول: اگر 
$$USCLK = 0$$
 انتخاب شود

:OVER = 0 اگر

baud rate = 
$$\frac{\text{MCK}}{8(2 - OVER)CD} = \frac{512 * 10^6}{8 * 2 * CD} = 8 * 10^3 \rightarrow CD = 4000$$

:OVER = 1 اگر

band rate = 
$$\frac{MCK}{8(2 - OVER)CD} = \frac{512 * 10^6}{8 * CD} = 8 * 10^3 \rightarrow CD = 8000$$

(یعنی 
$$\frac{MCK}{DIV}$$
 انتخاب شود)  $\frac{USCLK=1}{USCLK}$ 

اگر OVER = 0:

band rate = 
$$\frac{\frac{MCK}{DIV}}{8(2 - OVER)CD} = \frac{128 * 10^6}{8 * 2 * CD} = 8 * 10^3 \rightarrow CD = 1000$$

:OVER = 1 اگر

band rate = 
$$\frac{\frac{MCK}{DIV}}{8(2 - OVER)CD} = \frac{128 * 10^6}{8 * CD} = 8 * 10^3 \rightarrow CD = 2000$$

ب) چون در حالت سنکرون هستیم مقدار over برای ما بیاثر است.

SYNC = 1

 $\frac{USCLK = 0}{2}$  عالت اول اگر

baud rate = 
$$\frac{MCK}{CD} = \frac{512 * 10^6}{CD} = 2 * 10^3 \rightarrow CD = 256000 > 2^{16} = 65536$$

از آنجا که مقدار CD بیشتر از ۱۶ بیت میشود این حالت امکان پذیر نیست.

حالت دوم اگر USCLK = 1:

$$USCLK = 1$$

$$baud\ rate = \frac{MCK}{CD*DIV} = \frac{128*10^6}{CD} = 2*10^3 \rightarrow CD = 64000 < 2^{16} = 65536$$

در نتیجه مقادیر USCLK = 1 کواهد بود. USCLK = 1 خواهد بود.

## سوال ۷(امتیازی):

در مورد وقفهها به سوالات زیر پاسخ دهید:

الف) سياست tail chaining و late-arriving و late-arriving را در NVIC بررسى كنيد.

ب) دلایل وجود Masking را نام برده و ۳ نوع masking را که میتوانیم تعدادی از وقفهها را همزمان Mask کنیم را به صورت مختصر شرح دهید.

پ) فرض کنید میخواهیم وقفه شماره ۲ را Disable کنیم و وقفه شماره ۱۱ را Eanble کنیم و اولویت آنرا به ۶ تغییر دهیم. محتوای کدام یک از رجسیترهای NVIC تغییر میکند؟ (وقفهها از شماره ۱ شروع میشوند)

#### پاسخ

الف) در Tail chaining این گونه عمل می کنیم که مثلا در حال اجرای یک ISR هستیم و یک وقفه جدید می آید که باید بعد از این وقفه به آن رسیدگی کنیم. حال باید بعد از اتمام وقفه اول، stack قبلی سیستم را از stack لود کنیم و سپس بلافاصله دوباره همانها را به خاطر رسیدگی به وقفه جدید به stack باز گردانیم که کاری کاملا بیهوده است اما به کمک ویژگی tail chaining پس از اتمام وقفه اول بلافاصله وقفه دوم را شروع می کنیم و دیگر انتقالات بیهوده نداریم.

در Late arriving هم هنوز ISR وقفه فعلی شروع نشده و فعلا در حال انتقال state فعلی پردازنده به stack هستیم و حال اگر وقفه جدیدی که اولویت بالاتری داشته باشد، برسد با استفاده از تکنیک late-arriving وقفه با اولویت بالاتر را اجرا می کنیم. یعنی ذخیره سازی در stack به قصد وقفه اول بود اما پس از ذخیره سازی در stack به وقفه دوم میپردازیم.

کاربرد سیاست pulse and level هم این است که چون سیگنالهای وقفهها از دیوایسهای ورودی میآیند و تغییر وضعیت در یک سیگنال ورودی ما را متوجه وقفه می کند، این قابلیت به ما کمک می کند تا تنظیم کنیم چه نوع تغییری را به عنوان وقفه تشخیص دهیم. مثلا حساس به لبه و ....

ب) از قابلیت masking می توان بسته به شرایط به صورت نرم افزاری کاری کرد که تعدادی یا اکثر وقفه ها نتوانند اجرای برنامه یا قسمتی از قطعه کد شما را متوقف کنند مثلا هنگامی که حال اجرای

critical section هستیم می توانیم قبل از اجرای آن وقفه ها را متوقف کنیم و پس از اتمام دوباره اجازه اجرا به وقفه را بدهیم.

در پردازنده مورد مطالعه ۳ نوع masking داریم که بر شرح زیر است:

#### PRIMASK •

در این روش یک رجیستر یک بیتی داریم که اگر مقدار آن را یک کنیم در اصل اولویت اجرای برنامه ما صفر می شود؛ یعنی اگر در حال اجرای قطعه کد مهمی هستیم و نمیخواهیم توسط وقفهای متوقف شود باید این رجیستر را ست کنیم تا اولویتمان صفر شود. حال اولویت تمام وقفههای قابل تنطیم صفر و ۱ و به بالا بود و چون ما اولویتمان صفر شده دیگری نمی توانند کار ما را متوقف کنند.

#### BASEPRI •

k یک رجیستر هشت بیتی است که اگر بر فرض مقدار آن را k تنظیم کنیم، آنگاه اولویت قطعه کد ما همان k و ... می شود و وقفه هایی با ارزش k k و ... و ... و ... و k و ...

#### FAULTMASK •

• یک رجیستر یک بیتی است که اگر مقدار آن را ست کنیم مشابه همان PRIMASK عمل می کند اما وقفه 1- هم نمی تواند کار ما را قطع کند. در اصل انگار اولویت برنامه ما اولویت 1- را دارد و فقط دو وقفه 2- و 3- می تواند کار ما را قطع کند.

پ)

NVIC\_ICER0: 0x00000002 for Masking "2" NVIC ISER0: 0x00000400 for enable "11"

NVIC\_IPR2: 0x00060000 for change priority of "11" to 6