# 4. Entwurf des VISCY-Prozessors

(Very reduced Instruction Set Computer system)

- 4.1. Überblick
- 4.2. Entwurf der Teilkomponenten
- 4.3. Steuerwerk & Zusammenbau der CPU
- 4.4. Software-Entwicklung
- 4.5. Inbetriebnahme

Hardware-Systeme SS 2017 Prof. Dr. Gundolf Kiefer, Hochschule Augsburg 4. Entwurf des VISCY-Prozessors

# 4.1. Überblick

### Architektur der VISCY-CPU

- RISC-Architektur
- einfache Operationen
- einfache Befehlscodierung: ein Wort pro Befehl (einheitlich)
- Load-/Store-Architektur
- 3-Adress-Befehle
- 8 allgemeine Register: r0, ..., r7
- Wortbreite 16-Bit
- kein Status-Register (bedingte Sprünge durch Test, ob Register = 0)
- kein Prozessor-Stack (kann per Software realisiert werden)
- -> Befehlssatz ist einfach, aber dennoch (Turing-)vollständig!

Hardware-Systeme SS 2017 Prof. Dr. Gundolf Kiefer, Hochschule Augsburg

Hardware-Systeme SS 2017

Prof. Dr. Gundolf Kiefer, Hochschule Augsburg

4. Entwurf des VISCY-Prozessors

# Befehlssatz und -codierung

| Operation | Opcode                | Bedeutung                   |
|-----------|-----------------------|-----------------------------|
| ADD       | 00 000 ddd sss ttt    | Rddd <- Rsss + Rttt         |
| SUB       | 00 001 ddd sss ttt    | Rddd <- Rsss - Rttt         |
| SAL       | 00 010 ddd sss        | Rddd <- Rsss(14:0).'0'      |
| SAR       | 00 011 ddd sss        | Rddd <- Rsss(15).Rsss(15:1) |
| AND       | 00 100 ddd sss ttt    | Rddd <- Rsss & Rttt         |
| OR        | 00 101 ddd sss ttt    | Rddd <- Rsss   Rttt         |
| XOR       | 00 110 ddd sss ttt    | Rddd <- Rsss ^ Rttt         |
| NOT       | 00 111 ddd sss        | Rddd <- ~Rsss               |
|           |                       |                             |
| LDIL      | 01 -00 ddd nnn nnn nn | Rddd[7:0] <- nnnnnnn        |
| LDIH      | 01 -01 ddd nnn nnn nn | Rddd[15:8] <- nnnnnnn       |
| LD        | 01 -10 ddd sss        | Rddd <- Mem[Rsss]           |
| ST        | 01 -11 sss ttt        | Mem[Rsss] <- Rttt           |
|           |                       |                             |
| JMP       | 10 -00 sss            | PC <- Rsss                  |
| HALT      | 10 -01                | Prozessor hält an           |
| JZ        | 10 -10 sss ttt        | if (Rttt == 0) PC <- Rss    |
| JNZ       | 10 -11 sss ttt        | if (Rttt != 0) PC <- Rss    |

# **Beispiel-Programm**

; Berechnung der ersten 8 Fibonacci-Zahlen

```
.org 0x0000
                            ; alles folgende ab Adresse 0
start: xor r0, r0, r0
                            ; r0 := 0
       ldil r1, 1
                            ; r1 := 1
       ldih r1, 0
       ldil r2, result & 255 ; r2 := result (Adresse)
       ldih r2, result >> 8
       ldil r3, 8
                            ; r3 := 8 (Schleifenzähler)
       ldih r3, 0
       ldil r4, loop & 255 ; r4 := loop (Sprungadresse)
       ldih r4, loop >> 8
       xor r5, r5, r5
                           ; r5 := 0 = fib(0)
       add r6, r0, r1
                            : r6 := 1 = fib(1)
loop: st [r2], r5
                           ; aktuelle Fibonacci-Zahl schreiben
       add r7, r5, r6
                           ; r7 := r5 + r6 = fib(n) + fib(n+1)
       or r5, r6, r0
                           ; r5 := r6
       or r6, r7, r0
                            ; r6 := r7
       add r2, r2, r1
                            ; Zieladresse erhöhen
       sub r3, r3, r1
                             ; r3 := r3 - 1, Schleifenzähler erniedrigen
        jnz r3, r4
                             ; Sprung nach 'loop', falls r3 != 0
       halt
                             ; Prozessor anhalten
        .org 0x0100
                             ; alles folgende ab Adresse 0x0100
result: .res 8
                             ; 8 Worte reservieren
        .end
```

4. Entwurf des VISCY-Prozessors

### Struktur der CPU



Hardware-Systeme SS 2017 Prof. Dr. Gundolf Kiefer, Hochschule Augsburg 4. Entwurf des VISCY-Prozessors

# **Umgebung des VISCY-Prozessors**



Hardware-Systeme SS 2017 Prof. Dr. Gundolf Kiefer, Hochschule Augsburg 4. Entwurf des VISCY-Prozessors

# Schnittstelle der CPU

```
entity CPU is
  port (
    clk, reset: in std_logic;
    -- Takt & Reset
  adr: out std_logic_vector (15 downto 0);
    -- Adressbus
  data: inout std_logic_vector (15 downto 0);
    -- Datenbus
  rd, wr: out std_logic;
    -- Lese- und Schreibanforderung
  ready: in std_logic
    -- Rückmeldung für Lese-/Schreibzugriffe
);
end CPU;
```

# Praktikum: Zwei Varianten

- 1. Entwicklung des Prozessors ("blaue Piste")
  - Sprache: VHDL
  - Ziel:
    - Entwicklung der VISCY-CPU und Inbetriebnahme auf einem FPGA-Board
- 2. Entwicklung eines System-Modells für Leistungsanalysen ("rote Piste")
  - Sprache: SystemC
  - Ziel:
    - Entwicklung eines taktgenauen System-Modells in SystemC
    - Möglichkeit zur Leistungsanalyse auf System- und Architektur-Ebene (z.B. Auswirkung von Architekturänderungen, Speichereffizienz, Mehrkern-Varianten)

# **Ablauf des Praktikums (VHDL-Variante): Drei Phasen**

### 1. Entwurf der Teilkomponenten

- Kennenlernen der Entwurfs-Software
- Simulation und Synthese der Komponenten

#### 2. Entwurf des Steuerwerks und der Gesamtstruktur

- Entwurf des Steuerwerkes (zunächst nur teilweise)
- Simulation der gesamten CPU
- Entwicklung der Software

# 3. Inbetriebnahme und Optimierung

Hardware-Systeme SS 2017 Prof. Dr. Gundolf Kiefer, Hochschule Augsburg 4. Entwurf des VISCY-Prozessors

Hardware-Systeme SS 2017 Prof. Dr. Gundolf Kiefer, Hochschule Augsburg 4. Entwurf des VISCY-Prozessors

# a) ALU

```
entity ALU is
 port (
   a : in std logic vector (15 downto 0);
   b : in std logic vector (15 downto 0);
   sel : in std logic vector (2 downto 0);
   y : out std logic vector (15 downto 0);
   zero: out std logic
end ALU;
```



#### Funktion

- Ausführen aller ALU-Operationen
- Erzeugen des zero-Signals für bedingte Sprünge
- Operationen und deren Codierung: siehe Befehlssatz!

# 4.2. Entwurf der Teilkomponenten

- a) ALU
- b) Register-File
- c) Programmzähler (PC)
- d) Befehlsregister (IR)

#### Arbeitsschritte:

- Entwurf der Komponente (synthetisierbares VHDL, Architektur "RTL")
- Simulation mit Testbench
- Synthese

Checkliste zur Testbench

- Funktionieren die Operationen auf kompletter Wortbreite?
  - Tipp: einzelne ausgewählte + größere Menge (pseudo-)zufällige Muster simulieren
- Sind die Operationen richtig **codiert**? (oder wird z.B. oderverknüpft statt addiert?)
  - Tipp: ALU-Entwurf und Testbench unabhängig voneinander eingeben (verschiedene Personen!)
- Funktioniert der zero-Ausgang?
- Funktionieren die Schiebe-Operationen richtig (arithmetisch!)

Tipp: Schreiben Sie eine Prozedur, die zwei Operanden a. b entgegennimmt und mit ihnen alle 8 Operationen durchspielt und die Ausgaben automatisch überprüft.

### Hinweise zur Synthese

- Die ALU muss vollständig kombinatorisch sein.
- Synthese-Report beachten:
  - Wurden Latches oder Flipflops erzeugt?
  - Welche Komponenten wurden erzeugt? Entspricht das den Erwartungen, oder wurde evtl. unnötige Logik generiert?
  - Welche Warnungen / Fehlermeldungen gibt es?

Hardware-Systeme SS 2017 Prof. Dr. Gundolf Kiefer, Hochschule Augsburg 4. Entwurf des VISCY-Prozessors

### Tipps zum Entwurf

- Für Register-Inhalte Array verwenden
- Konvertieren der Select-Leitungen in Register-Nr. mit conv\_integer möglich

```
architecture RTL of REGFILE is
   type t_regfile is array (0 to 7) of STD_LOGIC_VECTOR(15 downto 0);
   signal reg: t_regfile;
begin

-- Ausgabe...
   out0_data <= reg(to_integer (unsigned (out0_sel)));
   ...

-- Zustandsübergang...
   process (clk)
begin
   if rising_edge (clk) then
        if (load_lo = '1') then
        reg(to_integer (unsigned (in_sel))) (7 downto 0) <= in_data(7 downto 0);
   ...
end process;
end RTL;</pre>
```

# b) Register-File

```
entity REGFILE is
                                                              load lo
                                                                        in
  port (
    clk: in std logic;
                                                                s<sub>in</sub>(2:0)
                                                                      R0...R7
                                                                s<sub>0</sub>(2:0)
    in_data: in std_logic_vector (15 downto 0);
    in sel: in std logic vector (2 downto 0);
    out0 data: out std logic vector (15 downto 0);
                                                                 out0
                                                                              out1
    out0 sel: in std logic vector (2 downto 0);
    out1 data: out std logic vector (15 downto 0);
    out1 sel: in std logic vector (2 downto 0);
    load lo, load hi: in std logic
end REGFILE;
```

#### Funktion

- Enthält die allgemeinen Register R0, ..., R7
- Zwei unabhängige Ausgabe-Ports (-> zwei ALU-Operanden)
- Ein Eingabe-Bus
- Low- und High-Byte können unabhängig voneinander geladen werden (-> LDIL-/LDIH-Befehle)

Hardware-Systeme SS 2017 Prof. Dr. Gundolf Kiefer, Hochschule Augsburg

Hardware-Systeme SS 2017

Prof. Dr. Gundolf Kiefer, Hochschule Augsburg

Entwurf des VISCY-Prozessors

Aus einer Testbench ...

```
-- Reset: Alle Register auf 0 setzen...
                                                -- ietzt Low-Bytes schreiben...
run cycle:
                                                in data <= "1111111111111111";
in data <= "000000000000000";
                                               load hi <= '0'; load lo <= '1';
load hi <= '1'; load lo <= '1';
                                                for i in 0 to 7 loop
for i in 0 to 7 loop
                                                 in sel <= std logic vector (
  in sel <= std logic vector (
                                                             to unsigned (i, 3));
              to unsigned (i, 3);
                                                 run cycle;
  run cycle;
                                                end loop;
end loop;
                                               load lo <= '0';
-- nur High-Bytes schreiben...
                                                -- Registerinhalte lesen & überprüfen...
in data <= "11111111100000000";
                                                for i in 0 to 7 loop
load hi <= '1'; load lo <= '0';
                                                 out0 sel <= std logic vector (
for i in 0 to 7 loop
                                                               to unsigned (i, 3));
  in sel <= std logic vector (
                                                 out1 sel <= std logic vector (
              to unsigned (i, 3);
                                                               to unsigned (i, 3));
  run cycle;
                                                 run cvcle;
end loop;
                                                 assert out0 data = "111111111111111";
load hi <= '0';
                                                 assert out1 data = "111111111111111";
                                                end loop;
-- Registerinhalte lesen & überprüfen...
for i in 0 to 7 loop
  out0 sel <= std logic vector (to unsigned (i, 3);
  out1 sel <= std logic vector (to unsigned (i, 3);
  run cycle;
  assert out0 data = "11111111100000000";
  assert out1 data = "11111111100000000";
end loop;
. . .
```

#### Checkliste für die Testbench

- Wo wird erkannt, ob
  - irgendwo in das falsche Register geschrieben wird?
  - irgendwo aus dem falschen Register gelesen wird?
  - bei *load\_hi* = 0 bzw. *load\_lo* = 0 das entsprechende Halbwort gehalten wird, egal
    - was in dem Halbwort gespeichert ist?
    - was am Dateneingang anliegt?
    - was in das andere Halbwort geschrieben wird?

### • Tipps:

- verschiedene Werte in verschiedene Register schreiben
- getrennte Schleifen zum Schreiben/Lesen verwenden
- out0 sel und out1 sel unterschiedlich belegen
- Testbench mit absichtlich falschem Entwurf überprüfen!

Hardware-Systeme SS 2017 Prof. Dr. Gundolf Kiefer, Hochschule Augsburg 4. Entwurf des VISCY-Prozessors

Hardware-Systeme SS 2017
Prof. Dr. Gundolf Kiefer, Hochschule Augsburg

4. Entwurf des VISCY-Prozessors

2033013

# c) Programmzähler

```
entity PC is
  port (
    clk: in std_logic;
    reset, inc, load: in std_logic;
    pc_in: in std_logic_vector (15 downto 0);
    pc_out: out std_logic_vector (15 downto 0)
);
end PC;
```



### Funktionalitäten

- Zurücksetzen (Programmstart an Adresse 0 nach globalem Reset)
  - Reset dominiert gegenüber allen anderen Operationen
- Wert halten
- Inkrementieren (nächster Befehl)
- Wert laden (Sprungbefehle)

### Checkliste zur Testbench

Hinweise zur Synthese

- Synthese-Report beachten:

Keine pegelgetriggerten Latches!

Wo wurden Latches oder Flipflops erzeugt?

• Welche Warnungen / Fehlermeldungen gibt es?

Keine weiteren D-Flipflops

- Funktioniert der Reset und dominiert er?
- Funktioniert das Laden?
- Funktioniert das Inkrementieren über die gesamte Worbreite?

Das Register-File soll exakt 128 (=8 \* 16) D-Flipflops enthalten

• Welche Komponenten wurden erzeugt? Entspricht das den Erwartungen, oder wurde evtl. unnötige Logik generiert?

- Funktioniert das Halten von Werten?

### Synthese

- siehe oben
- Sequentielle Elemente: 16 D-Flipflops (sonst nichts!)

# d) Befehlsregister

```
entity IR is
  port (
    clk: in std logic;
    load: in std logic;
    ir in: in std logic vector (15 downto 0);
    ir out: out std logic vector (15 downto 0)
  );
end IR:
```



#### Funktionalitäten

- Wert halten
- Wert laden (neuer Befehl)

#### Checkliste zur Testbench

- Funktioniert das Laden und Halten?

### Synthese

- Sequentielle Elemente: 16 D-Flipflops (sonst nichts!)

Hardware-Systeme SS 2017 Prof. Dr. Gundolf Kiefer, Hochschule Augsburg 4. Entwurf des VISCY-Prozessors

# **Aufbau der Architektur (Muster)**

```
architecture RTL of CPU is
 -- Component declarations...
 component alu is ...
 -- Configuration...
 for all: ALU use entity WORK.ALU(RTL);
 -- Internal signals...
 signal alu y, regfile out0 data, regfile out1 data, regfile in data,
         mem_data_in, mem_data_out: STD_LOGIC_VECTOR (15 downto 0);
 signal alu zero: STD LOGIC;
begin
  -- Component instatiations...
 U ALU: ALU port map (
     a => regfile out0 data, b => regfile out1 data, y => alu y, sel => ir(13 downto 11),
     zero => alu zero
   );
 -- Multiplexer vor Adressbus...
 process (pc, regfile out0 data, c adr pc not reg)
   if c_adr_pc_not_reg = '1' then adr <= pc;</pre>
   else
                                    adr <= regfile out0 data;
   end if;
 end process;
```

# 4.3. Steuerwerk & Zusammenbau der CPU 4.3.1. CPU-Gesamtstruktur

### Komponente 'CPU' enthält:

- bisher entworfene Komponenten
- Verbindungsstrukturen
- Steuerwerk

#### => Struktur-Stil

mit kleineren Ausnahmen (Verbindungen)

Hardware-Systeme SS 2017 Prof. Dr. Gundolf Kiefer, Hochschule Augsburg 4. Entwurf des VISCY-Prozessors

### 4.3.2. Tristate-Busse in VHDL

- Hat ein Signal mehr als einen *Treiber*, so wird der resultierende Wert mit einer Auflösungsfunktion ("resolution function") ermittelt (implizit!).

```
0 \rightarrow 0 \leftarrow Z
\mathbf{Z} \rightarrow \mathbf{1} \leftarrow \mathbf{1}
Z \rightarrow Z \leftarrow Z
0 \rightarrow X \leftarrow 1
                                  (Buskonflikt)
```

- *Treiber* können sein:
  - Ports vom Typ 'in' oder 'inout'
  - parallele Signalzuweisungen
  - instanziierte Komponenten
  - Prozesse
- Bei mehreren Zuweisungen in einem Prozess wird keine Auflösungsfunktion verwendet (letzte Zuweisung setzt sich durch).

4. Entwurf des VISCY-Prozessors

### Datenbus 'data'

#### Umsetzung des Tristate-Busses auf zwei gerichtete Busse

```
entity CPU is
  port ( ...
      data: inout std logic vector (15 downto 0);

→ data

end CPU;
                                                       data_in
architecture RTL of CPU is
  signal mem data in, mem data out: std logic vector (15 downto 0);
begin
  process (mem data out, c mem wr) -- Prozess für Ausgabe
  begin
    if c mem wr = '1' then
      data <= mem data out;
                                    -- CPU treibt den Bus
      data <= "ZZZZZZZZZZZZZZZZZ; -- CPU verhält sich passiv
    end if:
  end process;
  mem data in <= data;
                                    -- Dateneingang
end RTL;
```

Hardware-Systeme SS 2017 Prof. Dr. Gundolf Kiefer, Hochschule Augsburg 4. Entwurf des VISCY-Prozessors

# 4.3.3. Speicher-Schnittstelle

# Signale

ready: in std logic

- Zeigt an, dass Speicher bereit für neue Anforderung (-> '0')
- Zeigt an, dass Speicher Transaktion ausgeführt hat (-> '1')

Hardware-Systeme SS 2017 Prof. Dr. Gundolf Kiefer, Hochschule Augsburg 4. Entwurf des VISCY-Prozessors

# Speicher-Lesezyklus



# Speicher-Schreibzyklus



Daten müssen stabil anliegen

# 4.3.4. Steuerwerk

### **Entwurfsschritte:**

- a) Ein-/Ausgänge bestimmen
- b) Zustandsübergangs-Diagramm entwerfen
- c) Steuerwerk in VHDL modellieren

Hardware-Systeme SS 2017 Prof. Dr. Gundolf Kiefer, Hochschule Augsburg 4. Entwurf des VISCY-Prozessors

# a) Ein-/Ausgänge

```
entity CONTROLLER is
  port (
    clk, reset,
    -- Statussignale...
    ir: in std logic vector (15 downto 0);
    ready, zero: in std logic;
    -- Steuersignale...
    c reg ldmem, c reg ldi,
                            -- Auswahl beim Register-Laden
    c regfile load lo,
                              -- Steuersignale Registerfile
    c regfile load hi,
    c pc load, c pc inc,
                              -- Steuereingänge PC
    c ir load,
                              -- Steuereingang IR
    c mem rd, c mem wr,
                             -- Signale zum Speicher
    c adr pc not reg: out std logic -- Auswahl Adress-Quelle
  );
end CONTROLLER;
```

Hardware-Systeme SS 2017 Prof. Dr. Gundolf Kiefer, Hochschule Augsburg 4. Entwurf des VISCY-Prozessors

# b) Zustandsübergangs-Diagramm



# c) Modellierung in VHDL

#### · Zielstruktur:

Hardware-Systeme SS 2017

Prof. Dr. Gundolf Kiefer, Hochschule Augsburg



### **Hinweise**

#### • Falle 1:

Kombinatorische Zyklen und überlange Pfade in Gesamtschaltung => Moore-Automaten entwerfen

#### • Falle 2:

Ungewollte Latches oder Flipflops

- => zwei Prozesse: Ausgabe- und Übergangsfunktion
- => vor case-/if-Anweisungen Default-Werte setzen

#### Weitere Hinweise

- Aufzählungstyp für Zustand verwenden (Lesbarkeit, bessere Optimierung bei der Synthese)
- Ist die Belegung eines Steuersignals beliebig, sollte '-' zugewiesen werden (Optimierung)

Hardware-Systeme SS 2017 Prof. Dr. Gundolf Kiefer, Hochschule Augsburg

#### 4. Entwurf des VISCY-Prozessors

### Muster

```
architecture RTL of CONTROLLER is
 -- Aufzählungstyp für den Zustand...
  type t state is ( s reset, s if1, s if2, s id, s alu, ... );
 signal state: t state;
 -- Prozess für die Zustandsübergangsfunktion...
 state trans: process (clk) -- (nur) Taktsignal in Sensitivitätsliste
    if rising edge (clk) then
     if reset = '1' then state <= s reset; -- Reset hat Vorrang!
       case state is
         when s reset => state <= s if1;
         when s if1 => if ready = '0' then state <= s if2; end if;
         when s if2 => if ready = '1' then state <= s id; end if;
         when others => null;
        end case:
     end if:
    end if;
  end process;
```

Hardware-Systeme SS 2017 Prof. Dr. Gundolf Kiefer, Hochschule Augsburg 4. Entwurf des VISCY-Prozessors

### Muster

```
-- Prozess für die Ausgabefunktion...
 output: process (state) -- Zustand in Sensitiviätsliste
                           -- (bei Mealy-Automat auch Eingänge)
    -- Default-Werte für alle Ausgangssignale...
    c regfile load lo <= '0';
    c regfile load hi <= '0';
    c adr pc not reg <= '-'; -- Don't Care
    -- zustandsabhängige Belegung...
    case state is
       c adr pc not reg <= '1'; -- hier müssen nur Abweichungen von der
       c mem rd <= '1';
                                  -- Default-Belegung behandelt werden
       c ir load <= '1';
      when s id =>
        c pc inc <= '1';
      when others => null;
    end case;
 end process;
end RTL;
```

# 4.4. Software-Entwicklung

### **Zielsystem Entwicklungssystem**



Hardware-Systeme SS 2017 Prof. Dr. Gundolf Kiefer, Hochschule Augsburg

# SFPP

Software-Entwicklungswerkzeuge für einen Prozessor in Programmierbarer Logik

### Drei Werkzeuge:

- SEPPas Assembler
- SEPPsim Simulator
  - a) Software testen ohne verfügbare Hardware
  - b) Leistungsabschätzung bei Hard- und Software (noch nicht implementiert)
- qtSEPP grafische Oberfläche

Hardware-Systeme SS 2017 Prof. Dr. Gundolf Kiefer, Hochschule Augsburg 4. Entwurf des VISCY-Prozessors

# Tool: seppas

#### Funktion

- Assembler für VISCY-Programme

### Syntax

seppas programm>.asm

### Ausgabe

### Anmerkungen

- Die erzeugte Objektdatei kann sowohl in den Simulator als auch auf das Entwicklungsboard geladen werden.
- Die Objektdatei enthält auch Debugging-Informationen (Zeilennummern, Labels) => Quell- und Binärdatei sollten gleich heißen.
- Weitere Optionen (i.d.R. nicht benötigt): siehe Benutzerhandbuch

Hardware-Systeme SS 2017 Prof. Dr. Gundolf Kiefer, Hochschule Augsburg 4. Entwurf des VISCY-Prozessors

# **Beispiel einer Assembler-Datei**



# SEPPsim und qtSEPP

#### Frontend-/Backend-Modell

#### seppsim:

- Backend der eigentliche Simulator
- ermöglicht Kommandozeilen-Bedienung und Batch-Betrieb

#### qtsepp:

• Frontend – grafische Benutzeroberfläche

### Wichtige Funktionen in atsepp

- Compilieren (startet seppas)
- "Hochladen": Objektdatei in seppsim laden
- Setzen von Breakpoints, (schrittweises) Simulieren des Programmes
- Anzeigen von:
  - Quellcode
  - · Disassembler-Listing
  - Register- und Speicherinhalten

# qtSEPP



Hardware-Systeme SS 2017 Prof. Dr. Gundolf Kiefer, Hochschule Augsburg 4. Entwurf des VISCY-Prozessors

# 4.5. Inbetriebnahme



Hardware-Systeme SS 2017
Prof. Dr. Gundolf Kiefer, Hochschule Augsburg

Entwurf des VISCY-Prozessors

# Board anschließen



Spartan 3A Starter Kit

# Ein-/Ausgabe-Schnittstelle

### Adresse 0xfff0 schreibend

Bit 0-7: LEDs (0..7)

### Adresse 0xfff0 lesend

Bit 0-3: Schiebeschalter

Bit 4-7: Taster (W, S, N, O)

Bit 8-9: Drehknopf

Bit 10: Taster im Drehknopf

# Tool: ees-implement viscy

#### Funktion

- Einbetten einer VISCY-kompatiblen CPU in ein System mit Speicher, Debug-Schnittstelle, E/A-Anbindung
- Platzierung, Verdrahtung & Erzeugen eines Bit-Files

### Syntax

ees-implement viscy <cpu>.ngc

### Ausgabe

viscy.bit: komplettes System für das im Praktikum verwendete FPGA

### Anmerkungen

- Die Top-Level-Entity muss "cpu" heißen, die Schnittstelle muss exakt mit der Vorgabe übereinstimmen.
- Bei der Synthese der CPU darf die '-p'-Option nicht gesetzt sein.

Hardware-Systeme SS 2017 Prof. Dr. Gundolf Kiefer, Hochschule Augsburg 4. Entwurf des VISCY-Prozessors

# Tool: viscy2l

#### Funktion

- On-Chip-Debugging des VISCY-Systems
  - CPU-Takt erzeugen (einzeln, fortlaufend)
  - · Anzeigen der CPU-Pins
  - Anzeigen und Setzen von Speicherinhalten
- Ausgabe von Objekt-Dateien in VHDL-Syntax

#### Start

```
viscy21 [ -h ] [ -c "<Kommandos>" ]
```

Hardware-Systeme SS 2017 Prof. Dr. Gundolf Kiefer, Hochschule Augsburg 4. Entwurf des VISCY-Prozessors

# viscy2I – wichtige Kommandos

help [ <Kommando> 1 - Hilfe

open <file name>

- Objekt-Datei öffnen

dump

Objekt-Datei ausgeben (VHDL-Syntax)

upload

- Objekt-Datei in (VISCY-)Speicher laden

get <adr> [<n>]

- (VISCY-)Speicher anzeigen

set <adr> <val>

- (VISCY-)Speicher schreiben

reset

- CPU zurücksetzen

step

- einzelnen CPU-Takt erzeugen & Pins anzeigen

run monitored

- System taktweise ausführen & Speicherzugriffe anzeigen

run fullspeed

- System autonom laufen lassen