#### UNIVERSIDAD NACIONAL DEL NORDESTE

# FACULTAD DE CIENCIAS EXACTAS Y NATURALES Y AGRIMENSURA

Carrera de Ingeniería en Electrónica



MEMORIA DEL TRABAJO FINAL

# Diseño e implementación de un filtro CFAR con automatismos para un procesador de señales radar con tecnología SoC-FPGA

Autor: González, Fernando Augusto Nombre del Autor

Director: Ing. Oscar Guillermo Lombardero Nombre del Director

**Jurados**:

Nombre del jurado 1 (pertenencia)

Nombre del jurado 2 (pertenencia)

Nombre del jurado 3 (pertenencia)

Este trabajo fue realizado en la Ciudad Corrientes y Resistencia, entre noviembre de 2019 y agosto de 2020.

## Resumen

Acá va el resumen del trabajo. Debe ser lo más breve posible. No más de dos o tres párrafos, de unas cuatro o cinco oraciones cada uno. Leyendo esto debe quedar muy claro en qué consiste el trabajo realizado, por qué el trabajo es importante, por qué el trabajo muestra que el estudiante aplicó correctamente lo aprendido en la Carrera y qué información va a encontrar el lector en esta Memoria.

No usar en este resumen ninguna referencia bibliográfica del tipo [1], ni tampoco notas a pie de página ni siglas que no estén aclaradas como parte de este texto, ni tipografía en negritas, subrayada o cursiva. Dicho de otra forma, el texto en este resumen debe ser escrito de forma tal que si se recorta el mismo y se lo pega en un archivo .txt entonces este conserve su formato y sea perfectamente entendible sin ningún agregado adicional, es decir, quede autocontenido.

# Agradecimientos

Agradecimientos personales. [OPCIONAL]

No olvidarse de agradecer al tutor.

No vale poner anti-agradecimientos (este trabajo fue posible a pesar de...)

# Índice general

| 1.7. Lenguaje de descripción de hardware                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          | III |
|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----|
| 1.1.1. Radar 1.1.2. Medición de distancia 1.1.3. Interferencias  1.2. Procesamiento de la señal de radar 1.2.1. EDDR  1.3. Técnicas CFAR 1.3.1. CA-CFAR 1.3.2. Técnicas CA-CFAR relacionadas 1.3.3. Otras técnicas CFAR  1.4. FPGA 1.4.1. SoC-FPGA  1.5.1. ALM 1.5.2. Bloques básicos de una FPGA 1.5.3. Relojes y PLLs 1.5.4. Hard Processor System  1.6. Niveles de abstracción en el diseño digital 1.7. Lenguaje de descripción de hardware 1.7.1. Aspectos básicos del lenguaje VHDL                                                                                         | 1   |
| 1.1.1. Radar 1.1.2. Medición de distancia 1.1.3. Interferencias  1.2. Procesamiento de la señal de radar 1.2.1. EDDR  1.3. Técnicas CFAR 1.3.1. CA-CFAR 1.3.2. Técnicas CA-CFAR relacionadas 1.3.3. Otras técnicas CFAR  1.4. FPGA 1.4.1. SoC-FPGA  1.5.1. ALM 1.5.2. Bloques básicos de una FPGA 1.5.3. Relojes y PLLs 1.5.4. Hard Processor System  1.6. Niveles de abstracción en el diseño digital 1.7. Lenguaje de descripción de hardware 1.7.1. Aspectos básicos del lenguaje VHDL                                                                                         | 1   |
| 1.1.2. Medición de distancia 1.1.3. Interferencias  1.2. Procesamiento de la señal de radar 1.2.1. EDDR  1.3. Técnicas CFAR 1.3.1. CA-CFAR 1.3.2. Técnicas CA-CFAR relacionadas 1.3.3. Otras técnicas CFAR  1.4. FPGA 1.4.1. SoC-FPGA  1.5. Bloques básicos de una FPGA 1.5.1. ALM 1.5.2. Bloques de memoria 1.5.3. Relojes y PLLs 1.5.4. Hard Processor System  1.6. Niveles de abstracción en el diseño digital 1.7. Lenguaje de descripción de hardware 1.7.1. Aspectos básicos del lenguaje VHDL                                                                              | 1   |
| 1.1.3. Interferencias  1.2. Procesamiento de la señal de radar 1.2.1. EDDR  1.3. Técnicas CFAR 1.3.1. CA-CFAR 1.3.2. Técnicas CA-CFAR relacionadas 1.3.3. Otras técnicas CFAR  1.4.1. SoC-FPGA  1.5. Bloques básicos de una FPGA 1.5.1. ALM 1.5.2. Bloques de memoria 1.5.3. Relojes y PLLs 1.5.4. Hard Processor System  1.6. Niveles de abstracción en el diseño digital 1.7. Lenguaje de descripción de hardware 1.7.1. Aspectos básicos del lenguaje VHDL                                                                                                                     | 3   |
| 1.2.1. EDDR  1.3. Técnicas CFAR  1.3.1. CA-CFAR  1.3.2. Técnicas CA-CFAR relacionadas  1.3.3. Otras técnicas CFAR  1.4. FPGA  1.4.1. SoC-FPGA  1.5. Bloques básicos de una FPGA  1.5.1. ALM  1.5.2. Bloques de memoria  1.5.3. Relojes y PLLs  1.5.4. Hard Processor System  1.6. Niveles de abstracción en el diseño digital  1.7. Lenguaje de descripción de hardware  1.7.1. Aspectos básicos del lenguaje VHDL                                                                                                                                                                | 3   |
| <ul> <li>1.3. Técnicas CFAR <ul> <li>1.3.1. CA-CFAR</li> <li>1.3.2. Técnicas CA-CFAR relacionadas</li> <li>1.3.3. Otras técnicas CFAR</li> </ul> </li> <li>1.4. FPGA <ul> <li>1.4.1. SoC-FPGA</li> </ul> </li> <li>1.5. Bloques básicos de una FPGA <ul> <li>1.5.1. ALM</li> <li>1.5.2. Bloques de memoria</li> <li>1.5.3. Relojes y PLLs</li> <li>1.5.4. Hard Processor System</li> </ul> </li> <li>1.6. Niveles de abstracción en el diseño digital</li> <li>1.7. Lenguaje de descripción de hardware <ul> <li>1.7.1. Aspectos básicos del lenguaje VHDL</li> </ul> </li> </ul> | 4   |
| 1.3.1. CA-CFAR  1.3.2. Técnicas CA-CFAR relacionadas  1.3.3. Otras técnicas CFAR  1.4. FPGA  1.4.1. SoC-FPGA  1.5. Bloques básicos de una FPGA  1.5.1. ALM  1.5.2. Bloques de memoria  1.5.3. Relojes y PLLs  1.5.4. Hard Processor System  1.6. Niveles de abstracción en el diseño digital  1.7. Lenguaje de descripción de hardware  1.7.1. Aspectos básicos del lenguaje VHDL                                                                                                                                                                                                 | 4   |
| 1.3.1. CA-CFAR  1.3.2. Técnicas CA-CFAR relacionadas  1.3.3. Otras técnicas CFAR  1.4. FPGA  1.4.1. SoC-FPGA  1.5. Bloques básicos de una FPGA  1.5.1. ALM  1.5.2. Bloques de memoria  1.5.3. Relojes y PLLs  1.5.4. Hard Processor System  1.6. Niveles de abstracción en el diseño digital  1.7. Lenguaje de descripción de hardware  1.7.1. Aspectos básicos del lenguaje VHDL                                                                                                                                                                                                 | 5   |
| 1.3.3. Otras técnicas CFAR  1.4. FPGA  1.4.1. SoC-FPGA  1.5. Bloques básicos de una FPGA  1.5.1. ALM  1.5.2. Bloques de memoria  1.5.3. Relojes y PLLs  1.5.4. Hard Processor System  1.6. Niveles de abstracción en el diseño digital  1.7. Lenguaje de descripción de hardware  1.7.1. Aspectos básicos del lenguaje VHDL                                                                                                                                                                                                                                                       | 5   |
| 1.4. FPGA  1.4.1. SoC-FPGA  1.5. Bloques básicos de una FPGA  1.5.1. ALM  1.5.2. Bloques de memoria  1.5.3. Relojes y PLLs  1.5.4. Hard Processor System  1.6. Niveles de abstracción en el diseño digital  1.7. Lenguaje de descripción de hardware  1.7.1. Aspectos básicos del lenguaje VHDL                                                                                                                                                                                                                                                                                   | 6   |
| 1.4.1. SoC-FPGA  1.5. Bloques básicos de una FPGA  1.5.1. ALM  1.5.2. Bloques de memoria  1.5.3. Relojes y PLLs  1.5.4. Hard Processor System  1.6. Niveles de abstracción en el diseño digital  1.7. Lenguaje de descripción de hardware  1.7.1. Aspectos básicos del lenguaje VHDL                                                                                                                                                                                                                                                                                              | 6   |
| 1.5. Bloques básicos de una FPGA  1.5.1. ALM  1.5.2. Bloques de memoria  1.5.3. Relojes y PLLs  1.5.4. Hard Processor System  1.6. Niveles de abstracción en el diseño digital  1.7. Lenguaje de descripción de hardware  1.7.1. Aspectos básicos del lenguaje VHDL                                                                                                                                                                                                                                                                                                               | 6   |
| 1.5.1. ALM 1.5.2. Bloques de memoria 1.5.3. Relojes y PLLs 1.5.4. Hard Processor System 1.6. Niveles de abstracción en el diseño digital 1.7. Lenguaje de descripción de hardware 1.7.1. Aspectos básicos del lenguaje VHDL                                                                                                                                                                                                                                                                                                                                                       | 7   |
| 1.5.1. ALM 1.5.2. Bloques de memoria 1.5.3. Relojes y PLLs 1.5.4. Hard Processor System 1.6. Niveles de abstracción en el diseño digital 1.7. Lenguaje de descripción de hardware 1.7.1. Aspectos básicos del lenguaje VHDL                                                                                                                                                                                                                                                                                                                                                       | 8   |
| 1.5.3. Relojes y PLLs                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | 8   |
| <ul> <li>1.5.4. Hard Processor System</li> <li>1.6. Niveles de abstracción en el diseño digital</li> <li>1.7. Lenguaje de descripción de hardware</li> <li>1.7.1. Aspectos básicos del lenguaje VHDL</li> </ul>                                                                                                                                                                                                                                                                                                                                                                   | 8   |
| <ul><li>1.6. Niveles de abstracción en el diseño digital</li></ul>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | 9   |
| <ul><li>1.6. Niveles de abstracción en el diseño digital</li></ul>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | 9   |
| 1.7.1. Aspectos básicos del lenguaje VHDL                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | 10  |
| 1 0 )                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | 11  |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | 12  |
| EHHAAA AE AISENO                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | 12  |
| Arquitectura de diseño                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            | 12  |
| 1.7.2. Verilog                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    | 13  |
| 1.8. Flujo de diseño                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | 13  |
| 1.8.1. Diseño                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | 14  |
| 1.8.2. Simulación                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | 14  |
| 1.8.3. Síntesis                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | 15  |
| 1.8.4. Implementación                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | 15  |
| 1.8.5. Configuración                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | 15  |
| 2. Materiales y metodos                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | 17  |
| · ·                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               | 17  |
| 1 ,                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               | 17  |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | 18  |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | 20  |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | 21  |
| 3. Diseño e Implementación                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        | 23  |
| •                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | 23  |

|    |      | 3.1.1. Requerimientos            | 23 |
|----|------|----------------------------------|----|
|    |      | 3.1.2. Especificaciones          | 23 |
|    | 3.2. | Análisis del software            | 23 |
| 4. |      | y ob y nesuntation               | 25 |
|    | 4.1. | Pruebas funcionales del hardware | 25 |
| 5. | Con  | clusiones                        | 27 |
|    | 5.1. | Conclusiones generales           | 27 |
|    | 5.2. | Próximos pasos                   | 27 |

# Índice de figuras

| 1.1. | Rango, altura y distancia a nivel de tierra [WolfgangW]              | 1  |
|------|----------------------------------------------------------------------|----|
| 1.2. | Patrón de radiación de la antena                                     | 2  |
| 1.3. | Composición de una FPGA Cyclone V de Altera                          | 7  |
| 1.4. | Diagrama en bloques de un ALM                                        | 9  |
| 1.5. | Ejemplo de subsistema                                                | 12 |
| 1.6. | Ejemplo de un componente descrito con VHDL                           | 13 |
| 1.7. | Ejemplo de un componente descrito con Verlog                         | 13 |
| 1.8. | Diagrama en bloques de un test bench                                 | 14 |
| 2.1. | Placa ADC-SoC de TerasIC                                             | 18 |
| 2.2. | Diagrama en bloques de la placa ADC-SoC de TerasIC                   | 19 |
| 2.3. | Ubicación de los visores de netlist en el flujo de diseño de Quartus | 20 |

# Índice de Tablas

Dedicado a... [OPCIONAL]

## Introducción

#### 1.1. Conceptos generales de radares

#### 1.1.1. Radar

El radar (acrónimo del inglés Radio Detection and Ranging), de acuerdo a la definición dada por ENACOM (Ente Nacional de Comunicaciones), es un sistema que permite determinar la localización y/o la velocidad de un objeto a través del uso de radiaciones electromagnéticas. Estas ondas una vez emitidas en cierta dirección, cuando impactan en algún objeto, se reflejan en distintas direcciones. Una onda reflejada regresa al radar y contiene una pequeña parte de la energía emitida originalmente. De esta manera, conociendo la velocidad de propagación de la onda y midiendo el tiempo de retardo, se puede conocer datos del mismo, por ejemplo la posición relativa del objetivo y su velocidad.

En general se utiliza el sistema de coordenadas polares: proporciona el alcance y la orientación de los objetivos encontrados con respecto a la posición de la antena. Cabe mencionar que el rango es la distancia inclinada desde la antena y no la distancia horizontal, como se ilustra en la figura 1.1. El rango inclinado (1) es la hipotenusa del triángulo representado por la altitud de la aeronave y la distancia entre la antena del radar y la trayectoria en tierra de la aeronave (punto (3) en la tierra directamente debajo de la aeronave). En ausencia de información de altitud, la ubicación de la aeronave se trazaría más lejos (2) de la antena que su trayectoria real en tierra.

El patrón de radiación de la antena se ilustra en la figura 1.2 un haz estrecho cuando se ve desde arriba y, con cierta aproximación, puede considerarse como un trapecio si se ve de lado.



FIGURA 1.1: Rango, altura y distancia a nivel de tierra [WolfgangW].



FIGURA 1.2: Patrón de radiación de la antena.

Los radares que identifican objetos mediante la detección de reflexiones que estos producen de señales de radiofrecuencia se denominan radares primarios. Estos utilizan una antena que gira continuamente montada en una torre para transmitir ondas electromagnéticas que se reflejan, o se dispersan, desde la superficie de la aeronave hasta cierta cantidad de millas náuticas desde el radar. El sistema de radar mide el tiempo necesario para que el radar repita el eco y la dirección de la señal. A partir de esto, el sistema puede medir la distancia de la aeronave a la antena del radar y el azimut, o dirección, de la aeronave en relación con la antena.

Existen otro tipo de radares de vigilancia, denominados secundarios, que utilizan una segunda antena de baliza de radar unida a la parte superior de la antena del radar principal para transmitir y recibir datos del área de la aeronave para la altitud barométrica, el código de identificación y las condiciones de emergencia. Se emiten pulsos codificados, para realizar interrogaciones mediante trenes de pulsos. Las aeronaves militares, comerciales y algunas de aviación general tienen transpondedores que responden automáticamente a una señal del radar secundario informando un código de identificación y altitud. Los centros de control de tráfico aéreo utilizan estos datos del sistema para verificar la ubicación de la aeronave dentro de un radio determinado del sitio del radar. El radar secundario también proporciona una identificación rápida de aeronaves en peligro.

Se menciona a continuación algunas ventajas y desventajas de los radares primarios:

#### Ventajas

- El radar primario es el único sensor de vigilancia utilizado en la aviación civil que no requiere ningún equipo a bordo para localizar la aeronave. A diferencia de radar secundario, puede descubrir una aeronave que experimente una falla de transpondedor o un intruso.
- Se utiliza para captar objetivos de larga distancia. Puede detectar aviones desde una distancia de cientos de kilómetros.
- Mantiene 360 grados de vigilancia desde la superficie hasta grandes altitudes. Determina la orientación de los objetivos en un área más grande.

#### Desventajas

- Cono de silencio. Debido al patrón de radiación, hay una parte del espacio aéreo sobre la antena que no se puede inspeccionar. Este efecto se mitiga colocando una serie de radares de tal manera que el cono de silencio de cada radar quede cubierto por otro radar.
- Los objetivos con el mismo rango de inclinación (en diferentes niveles) son difíciles de distinguir (las señales recibidas se superpondrán). Esto se mitiga combinando el radar primario con un radar secundario que puede reconocer las diferentes aeronaves por sus códigos de transpondedor.
- Límite de rango mínimo. El PSR opera en una frecuencia, lo que significa que no puede emitir y recibir señal al mismo tiempo. Si el objetivo está demasiado cerca de la antena del radar, la señal reflejada puede recibirse antes del final de la transmisión. Si eso sucede, el objetivo no será detectado. Tenga en cuenta que acortar el pulso también reducirá la cantidad de energía emitida, lo que limitará el alcance máximo del radar. Esto se mitiga ajustando la longitud del pulso y la velocidad de rotación de la antena.

#### 1.1.2. Medición de distancia

Tradicionalmente se ha considerado que estas ondas electromagnéticas se propagan en línea recta en el espacio y esto puede variar ligeramente según las condiciones atmosféricas y meteorológicas. Mediante el uso de antenas de radar especiales, esta energía se puede enfocar en la dirección deseada. De esta forma, se puede medir la dirección (en azimut y ángulo de ubicación ) de los objetos que reflejan.

El radar emite pulsos de radio cortos con una potencia de pulso muy alta. Este pulso se concentra solo en una cierta dirección de la antena y se propaga a la velocidad de la luz en esta dirección. Si hay un obstáculo en esta dirección, entonces parte de la energía del pulso se dispersa en todas las direcciones. Una parte muy pequeña también se refleja en el radar. La antena del radar recibe esta energía y un sistema electrónico evalúa la información contenida en esta señal de eco.

El rango está determinado por la diferencia de tiempo del pulso emitido y recibido (la velocidad de propagación es la velocidad de la luz) y la demora se obtiene del azimut de la antena. La velocidad de rotación de la antena suele estar entre 5 y 12 rpm. Como las distancias de viaje y retorno deben tenerse en cuenta en la medición, se utiliza la siguiente ecuación:

$$R = \frac{c_0 t}{2} \tag{1.1}$$

La distancia se suele indicar en "millas náuticas" (en inglés abreviado NM, Nautical Miles). El factor de conversión es 1NM=1,852km.

#### 1.1.3. Interferencias

El procesamiento de la señal de radar involucra filtrar distintos tipos de señales indeseadas que se superponen a la señal de eco recibida en el radar. La relación señal a ruido del sistema (Signal to Noise Ratio, SNR, por sus siglás en inglés)

determina la capacidad del mismo para sobreponerse a la presencia de estas señales. Cuánto mayor sea la SNR del sistema, se puede aislar mejor los objetivos reales de las señales provenientes de fuentes de ruido del entorno. Las fuentes principales de estos ruidos se describen a continuación:

- Ruido: Es una fuente interna de interferencia que se origina en los componentes electrónicos. Como la potencia del eco recibido por el radar es muy baja, el receptor juega un papel clave en la minimización del ruido. La figura de ruido es una característica que permite conocer el nivel de ruido producido por el receptor. Además de las fuentes internas, la radiación térmica natural del entorno constituye una fuente externa de interferencias, en particular la que rodea al blanco.
- Clutter: Se denomina clutter a aquellos ecos recibidos por el radar que son, por definición, no deseados. Pueden estar causados por objetos del entorno, precipitaciones (lluvia, por ejemplo), tormentas de arena, animales (especialmente pájaros), turbulencias y otros efectos atmosféricos.

#### 1.2. Procesamiento de la señal de radar

La señal de vídeo analógico proveniente del radar por lo general viene con cierta cantidad de ruido y clutter incorporado. Los ecos de clutter son más intensos en zonas cercanas al radar y están influenciados por las condiciones atmosféricas. Se debe realizar un procesamiento sobre ésta señal de video para poder extraer la información sobre los blancos que circulen por el espacio aéreo cubierto por dicho radar. Se emplea para ello un extractor digital de datos de radar (EDDR).

#### 1.2.1. EDDR

Los Extractores Digitales de Datos Radar tienen por misión la obtención de un dato, denominado plot, por cada blanco detectado por el radar. Es por ello que se encuentran ubicados en la cadena de proceso después de los procesos de filtrado y detección (CFAR, por ejemplo). Normalmente los plots se proporcionan a través de un canal serie o sobre red en formato digital, donde cada blanco tiene asociados una serie de parámetros como la distancia, acimut, elevación (para radares tridimensionales), potencia, nivel de confianza, velocidad, etc. El Extractor extrae estos parámetros a partir de las señales de vídeo proporcionadas por etapas previas. Utilizando estas señales, el Extractor tiene que aglutinar la información procedente de un mismo blanco, pues el radar, de cada blanco, recibe un número de hits (reflejo de la emisión de un ciclo radar (PRF)) durante varios PRT consecutivos. El número de hits varía dependiendo del ancho del lóbulo de radiación, de la velocidad de giro de la antena, de la frecuencia de repetición de pulsos (PRF, Pulse repeticion frequency) del radar, del nivel de señal, de las condiciones meteorológicas, etc. Pues bien, el Extractor aplicando los algoritmos y procesos necesarios (ventana deslizante, por ejemplo) determinará los parámetros de Acimut y Distancia del Blanco respecto a la Estación Radar.

Por tanto, la misión del Extractor es, correlacionar toda la información procedente del blanco, agruparla y extraer la información útil (distancia, acimut, nivel de potencia, etc.), y proporcionar como salida la información correspondiente a un solo blanco, codificarlo en formato digital y enviarlo a consolas (locales o remotas) o a Centros de Fusión Remotos, donde se recibe este tipo de información de

1.3. Técnicas CFAR 5

varios radares para presentar un solo blanco visto por varios radares de forma simultánea. De esta forma se pueden visualizar en centros de control Remotos coberturas muy amplias.

#### 1.3. Técnicas CFAR

Para limitar la cantidad de plots generados es necesario establecer un umbral de comparación a partir del cual se considera a un eco recibido como válido. Para limitar la cantidad de plots generados, no es suficiente establecer un umbral fijo de comparación para la señal recibida por el radar. Esto es debido a que la distribución de clutter en el espacio aéreo es variante con el tiempo y espacio, y con las condiciones atmosféricas. Por tanto la predicción de dicha distribución se vuelve difícil y es necesario emplear técnicas más avanzadas para mejorar la relación señal a ruido.

El presente trabajo adopta una solución basada en la técnica CFAR (acrónimo inglés de Constant False Alarm Rate), el cual emplea un umbral de comparación variable con el objetivo de tener una tasa de falsa alarma constante, que se adapta a las condiciones presentes en una determinada zona del espacio aéreo.

En general el sistema CFAR basa su funcionamiento en almacenar datos de vídeo en un cierto entorno para caracterizar una distribución de ruido en ese recinto (podemos considerar ruido al clutter y a otros tipos de interferencias). Esto luego es usado para evaluar si el eco recibido en ese entorno puede ser considerado como un blanco o no, dependiendo de la relación existente entre el ruido medio y la amplitud de tensión del eco. Como es de esperar, a mayor cantidad de datos de video almacenado, mejor caracterización del ruido. Para realizar esta función, el CFAR dispone de una celda bajo testeo, un cierto número de celdas, denomindas celdas de entrenamiento o de referencia, que almacenan el dato de amplitud del video digital en el entorno de la celda bajo testeo y una etapa que opera sobre estos datos para generar un umbral cuyo valor se comparará con la celda bajo testeo.

#### 1.3.1. CA-CFAR

Existen diferentes técnicas CFAR. Empleando la técnica CFAR con promediado de celdas (CA-CFAR, por Cell-Averaging CFAR) se realiza un promediado de celdas llamadas celdas de referencia que se ubican a ambos lados de la celda bajo testeo. Es una técnica de aplicación general, ya que sirve para la mayoría de los casos. El ruido estimado se puede calcular como:

$$P_n = \frac{1}{N} \sum_{m=1}^{N} x_m \tag{1.2}$$

donde N es la cantidad de celdas utilizadas y  $x_m$  es el valor de la muestra en cada celda. Si  $x_m$  resulta ser la salida de un detector de ley cuadrática, entonces  $P_m$  será la potencia de ruido estimada.



Para evitar introducir en la promediación la potencia proveniente de la celda bajo testeo, se establece alrededor de ella unas celdas de guarda, cuyo valor almacenado no se computa, sólo se transfiere a las celdas siguientes, como se ilustra en la figura ??.

#### 1.3.2. Técnicas CA-CFAR relacionadas

Existen variaciones inmediatas del algoritmo CA-CFAR, en las cuales en lugar de considerar en la promediación de ruido los valores de ambas celdas de referencia, sólo se considera uno de ellos. Este es el caso de los algoritmos GOCA-CFAR (greatest of Cell-Averaging - CFAR) y SOCA-CFAR (smallest of Cell-Averaging - CFAR). Con estas técnicas se comparan los promedios parciales de las celdas de referencia y se considera el mayor o el menor respectivamente.

#### 1.3.3. Otras técnicas CFAR

Existen otros algoritmos no considerados en este trabajo, que incorporan otras herramientas estadísticas, como ser OS-CFAR (por Ordered Statistic CFAR) y (TM-CFAR, por Trimmed Mean - CFAR):

- OS-CFAR En la técnica CFAR de estadística ordenada, OS-CFAR, se ordenan las muestras de las celdas de referencia en orden ascendente. El elemento n/2 es la mediana de los datos. El k-simo elemento de la lista ordenada representa un determinado nivel de interferencia y el umbral es un múltiplo de este valor.
- TM-CFAR La técnica CFAR de constante media recortada (TM-CFAR), es una extensión de OS-CFAR en el que las celdas ordenadas en la ventana de referencia se recortan desde el extremo superior e inferior. El umbral es formado sumando las celdas restantes. En algunos TM-CFAR solo las celdas del extremo superior (celdas con mayor potencia) se descartan, por lo que si hay varios objetivos presentes en la ventana de referencia, el recorte elimina el efecto de la interferencia objetivo.

#### **1.4. FPGA**

Las FPGA (por sus siglas en inglés, Field Programmable Gate Array) son una matriz de compuertas lógicas programables cuyos elementos se componen un conjunto de bloques lógicos configurables, conectados mediante conexiones programables. Se crearon en el año 1984 como evolución de los dispositivos lógicos

1.4. FPGA 7



FIGURA 1.3: Composición de una FPGA Cyclone V de Altera

programables complejos (CPLD) y comparten ciertas similitudes con los Circuitos Integrados de Aplicación Específica, ASIC (acrónimo en inglés), sin embargo la diferencia con respecto a este viene marcada por su característica de ser reprogramable. También se pueden realizar comparaciones con otros dispositivos lógicos similares como GPP, DSP, ASIC estructurado, etc. Las FPGA se emplean en campos como la Medicina, procesamiento de imágenes y video, Aeroespacio y defensa, comunicaciones cableadas e inalámbricas, audio, entre otros.

A diferencia con un microcontrolador, las FPGA no tiene una función específica incorporada, sino que poseen recursos para reproducir un circuito dentro del chip. Esto es posible debido los elementos lógicos individuales denominados CLBs (Configuble Logic Module) o ALMs (Adaptative Logic Module), como se ilustra en la figura ??. Las FPGA modernas incluyen en estos bloques elementos básicos como Flip Flops, Look-Up-Tables, Digital Signal Prossencing Blocks, relojes dedicados, PLLs, etc. Tambien tiene bloques de entrada y salida que se conectan con pines individuales de las ALMs, que pueden ejercer no sólo funciones de buffers sino también estados de alta impedancia.

Cabe mencionar que son dispositivos volátiles es decir que no tienen memoria, por sí solos no pueden almacenar su configuración de conexión y por tanto cuando se desconecta la fuente de energía se pierde esa configuración. Generalmente se utiliza una memoria por fuera de la FPGA para almacenar esa configuración.

#### 1.4.1. SoC-FPGA

Los procesadores y las FPGA son dispositivos importantes en la mayoría de los sistemas embebidos. Los procesadores poseen la funcionalidad de gestión de alto nivel y las FPGA las estrictas operaciones en tiempo real, procesamiento de datos o funciones de interfaz.

Los dispositivos SoC-FPGA empezaron a producirse para brindar una alternativa de mayor desempeño y menor consumo y coste a sistemas que utilizan por separado una FPGA y un microprocesador o DSP. En los dispositivos SoC-FPGA se integra la arquitectura del procesador y FPGA en un sólo dispositivo. Esto brinda mayor integración, menor consumo de potencia, menor tamaño de placa y un mayor ancho de banda de comunicación entre el procesador y la FPGA.

Como las señales entre el procesador y la FPGA ahora residen en el mismo chip, la comunicación entre los dos consume sustancialmente menos potencia en comparación con el uso de chips separados. Además la integración de miles de conexiones internas entre el procesador y la FPGA proporciona un ancho de banda mucho mayor y una latencia más baja que usar ambos dispositivos por separado.

El paso siguiente es incluir el chip dentro de una placa de circuito impreso (PCB, por el acrónimo inglés Printed Circuit Board). Para ellos hay empresas que ofrecen en el mercado PCB con diferentes tecnologías FPGA y variados periféricos. Un ejemplo es la placa tipo ADC-SoC, que incorpora una SoC-FPGA con un convertidor analógico a digital (ADC, por Analog to Digital Conveter) de alta velocidad.

#### 1.5. Bloques básicos de una FPGA

En el presente trabajo se utilizó una FPGA de la firma Intel. A continuación se describe los componentes básicos que por generalmente incorpora una FPGA de esta empresa.

#### 1.5.1. ALM

El bloque básico de una FPGA Cyclone V se denomina Adaptative Logic Module (ALM), el cual se ilustra en la figura 1.4. Un ALM contiene cuatro registros programables, con los siguiente puertos:

- Data
- Clock
- Synchronous and asynchronous clear
- Load

Las señales globales, los pines de entrada y salida de propósito general (GPIO)o cualquier señal interna de lógica pueden comandar las señales de control de clock y de clear de un registro ALM. Además los pines GPIO o la lógica interna controlan la señal de activación del reloj. Para las funciones combinacionales, los registros se omiten y la salida de la LUT es conducida directamente a las salidas de un ALM.

#### 1.5.2. Bloques de memoria

Posee además dos tipos de memorias embebidas, M10K y MLAB:

M10K: Las de tipo M10K son de 256 hasta 8000 bits de profundidad aproximadamente, están diseñadas para arrays extensos de memoria con puertos independientes.



FIGURA 1.4: Diagrama en bloques de un ALM

MLAB: Las de tipo MLAB sin embargo son de hasta 32 bits de profundidad y están optimizadas para la implementación de registros de desplazamientos, buffers tipo FIFO anchos y líneas de retardo. Cada MLAB se compone de diez ALMs y hasta el 25 % de las ALM se pueden configurar como memoria distribuida usando los bloques MLABs.

#### 1.5.3. Relojes y PLLs

Posee 16 redes de reloj globales de 550 Mhz cuya arquitectura está basada en estructuras de Intel tipo globales, cuadrantes y periféricos. Esta estructura de reloj es compatible con pines de entrada de reloj dedicados y PLL fraccionales. Una característica importante del funcionamiento de los relojes es que en la herramienta Quartus identifica las secciones de la red de reloj sin usar y las desconecta, mejorando el consumo.

#### 1.5.4. Hard Processor System

La FPGA posee integración con un sistema de procesamiento dentro del mismo chip. Este último se compone de una unidad de microprocesador con procesador córtex-A9 de ARM, controladores de memoria flash, soporte de periféricos y de interfaz, PLLs, interconexión SDRAM L3, entre otros.

Las partes HPS y FPGA del dispositivo SoC-FPGA son diferentes. El HPS arranca desde cualquiera de las múltiples fuentes de arranque, incluida la estructura FPGA y los dispositivos flash externos, y la FPGA se configura a través del HPS o cualquier fuente externa compatible con el dispositivo.

#### 1.6. Niveles de abstracción en el diseño digital

En el ámbito del diseño digital se pueden distinguir diferentes niveles de abstracción que se distinguen por su impacto en el diseño y complejidad. Las decisiones a nivel conceptual son menos complejas pero tienen un impacto importante en el diseno final y a su vez la complejidad del diseno crece a medida que avanzamos en el ciclo del diseno. Podemos distinguir, por ejemplo, entre los siguientes niveles:

- Nivel conceptual o de sistema: Es el nivel más alto en el diseño. Consiste en captar los requerimientos y especificaciones del sistema y, a partir de los mismos, reducir opciones de diseño y algoritmos.
- Nivel algorítmico: Consiste en implementar los algoritmos en lenguajes de alto nivel con la intención de determinar resultados sobre la viabilidad del diseño. Por ejemplo implementar una simulación usando lenguaje Python, lenguaje C/C++ o entorno MATLAB.
- Nivel de transferencia de registros: En este nivel, también denominado RTL (por el acrónimo inglés, Register Transfer Level), se considera que el algoritmo ya está decidido y se procede a describir los detalles de cómo se mueven los datos entre y dentro de los subsistemas, además de cómo se manipulan los datos en función de las entradas del sistema. Su comportamiento se describe mediante un lenguaje de descripción de hardware (HDL, por el acrónimo de Hardware Description Language).
- Nivel de compuertas: El codigo escrito en RTL se sintetiza para la implementacion a nivel de compuerta. El proceso de síntesis toma el RTL y lo traduce, elaborando una lista de conexiones a nivel de puerta (netlist). Para la síntesis logica, el usuario especifica restricciones de diseno y la tecnologa de destino en forma de una biblioteca de celdas estandar (cell library). La biblioteca tiene compuertas logicas basicas estandar, como AND y OR, o macroceldas como sumadores, multiplicadores, flip-flops, multiplexores, etc. La herramienta convierte completamente el diseno descrito en RTL en un diseno que contiene celdas estandar. Para mapear de forma optima la descripcion de alto nivel en hardware real, la herramienta realiza varios pasos:
  - Convierte primero la descripcion RTL en logica booleana no optimizada.
  - Realiza varias transformaciones para optimizar la logica sujeto a restricciones de usuario, donde esta optimizacion es independiente de la tecnologa de destino.
  - Finalmente, la herramienta mapea la lógica optimizada a celdas estándar específicas de la tecnología.
- Nivel de transistor Es el nivel más bajo de abstracción, se describe el funcionamiento de las puertas y registros básicos utilizando transistores, cables y otros componentes eléctricos como resistencias y condensadores.

#### 1.7. Lenguaje de descripción de hardware

Los lenguajes de descripción de hardware (HDL) se utilizan a nivel RTL para describir la estructura y comportamiento de sistemas digitales en forma textual. No son lenguajes de programación ya que a diferencia de estos, los HLDs pueden manejar múltiples procesos paralelos (como flip-flops y sumadores) que se ejecutan automáticamente de forma independiente entre sí. Cualquier cambio en la entrada del proceso activa automáticamente una actualización en la pila de procesos. En el proceso de diseño es importante tener en cuenta que cada línea de código representa uno o más componentes de hardware.

El uso de un lenguaje de descripción de hardware (HDL) para diseñar en dispositivos FPGA tiene las siguientes ventajas:

- Enfoque de arriba hacia abajo (top-down) para proyectos grandes. Este enfoque para el diseño de sistemas funciona bien para grandes proyectos que requieren que muchos diseñadores trabajen juntos. Una vez que el equipo de diseño determina el plan de diseño general, los diseñadores individuales pueden trabajar de forma independiente en secciones de código separadas.
- Simulación funcional al principio del flujo de diseño. Probar la funcionalidad del diseño antes de que se implemente en el nivel RTL o en el nivel de puerta permite realizar los cambios necesarios desde el principio.
- Síntesis de código HDL para puertas. Sintetizando la descripción del hardware para apuntar a la implementación del dispositivo FPGA:
  - Disminuye el tiempo de diseño al permitir una especificación de diseño de mayor nivel, en lugar de especificar el diseño a partir de los elementos base del dispositivo FPGA.
  - Reduce los errores que pueden ocurrir durante una traducción manual de una descripción de hardware a un esquema de diseño.
  - Permite que la herramienta de síntesis aplique técnicas de automatización (como los estilos de codificación y la inserción automática de entradas y salidas) durante la optimización del código original. Esto se traduce en una mayor optimización y eficiencia.
- Permite probar diferentes implementaciones de diseño al principio del flujo de diseño. Utilizando la herramienta de síntesis para realizar la síntesis lógica y la optimización en puertas. Dado que el tiempo de síntesis es corto, se pueden explorar diferentes posibilidades arquitectónicas en el nivel de transferencia de registros (RTL).
- Reutilización del código de nivel de transferencia de registro (RTL). Se puede reorientar el código de nivel de transferencia de registro (RTL) a nuevos dispositivos FPGA con mínimos cambios.

Los lenguajes HDL soportados por la IEEE son Verilog-HDL y VHDL. VHDL es un lenguaje que inicialmente usaban los contratistas del Departamento de Defensa de EE.UU; ahora se usa comercialmente y en universidades de investigación. Verilog nació como un HDL exclusivo, promovido por una compañía llamada Cadence Data Systems, pero Cadence transfirió el control de Verilog a un consorcio



FIGURA 1.5: Ejemplo de subsistema

de empresas y universidades llamado Open Verilog International (OVI). Actualmente OVI y Open VHDL Internacional se unieron para formar Accellera. Para este proyecto se empleó ambos lenguajes, los cuales se describirán a continuación.

#### 1.7.1. Aspectos básicos del lenguaje VHDL

Un sistema digital está descrito por sus entradas y sus salidas y la relación que existe entre ellas. VHDL tiene una estructura que separa la declaración de puertos de entrada y de salida por un lado y por el otro la descripción del comportamiento del componente. En la entidad (entity), se declaran los puertos de entrada y salida a utilizar, y en la sección arquitectura (architecture) se describe el comportamiento de la entidad, como se ilustra en la figura 1.6. Cada arquitectura tiene asociada una entidad. Si es necesario, se pueden declarar bibliotecas a utilizar, por ejemplo para cálculo aritmético o para operación entre señales lógicas.

#### Entidad de diseño

La entidad de diseño es la principal abstracción en VHDL. Una entidad puede representar un sistema entero, un subsistema, una plaqueta, un chip, una macrocelda, una compuerta lógica o cualquier nivel de abstracción que se encuentre entre los antes mencionados.

Una entidad de diseño también puede describirse en términos de componentes interconectados. Cada componente de una entidad de diseño puede estar vinculada a una entidad de diseño de nivel inferior para definir la estructura o el comportamiento de ese componente, como se ilustra en la figura 1.5. La separación de una entidad de diseño en componentes y la interconexión de esos componentes a otras entidades de diseño que pueden separarse de manera similar, da como resultado una jerarquía de entidades de diseño representando un diseño completo. Esta colección de entidades de diseño se denomina jerarquía de diseño. El bloque superior, denominado top-level, es un bloque externo y los bloques anidados en la jerarquía son bloques internos. El uso de jerarquías permite crear código reutilizable y crear componentes que realizan una función específica.

#### Arquitectura de diseño

La arquitectura define el cuerpo de una entidad de diseño. Especifica las relaciones entre las entradas y las salidas de esta, y puede estar expresada en términos de estructura, flujo de datos o comportamiento.



FIGURA 1.6: Ejemplo de un componente descrito con VHDL.

```
module FA(
   input a,
   input b,
   input c_in,
   output sum,
   output c_out);
   assign {c_out, sum}
   = a+b+c_in;
endmodule
```

FIGURA 1.7: Ejemplo de un componente descrito con Verlog.

Dentro de la arquitectura se pueden crear las señales internas a esa entidad, que efectúan el proceso de las señales de entrada para proporcionar un cierto resultado en los puertos de salida. Para ello se utilizan procesos, asignaciones, instancias de componentes, registros y operaciones lógicas.

#### 1.7.2. Verilog

Es un lenguaje de descripción de hardware que fue diseñado con una sintaxis similar a C. Puede operar a nivel RTL y de compuertas. El diseño se estructura mediante módulos, como se ilustra en la figura 1.7, que incluyen tanto declaración de puertos como el comportamiento.

Hay similitudes y diferencias en comparación con VHDL, sin embargo al parecer no hay una clara ventaja de usar uno u otro en términos de implementación.

#### 1.8. Flujo de diseño

El diseño de un circuito digital involucra diferentes fases que se describen a continuación:



FIGURA 1.8: Diagrama en bloques de un test bench

#### 1.8.1. **Diseño**

Es la primer etapa del proceso. Consiste en ejecutar una toma de decisiones sobre el diseño a implementar y la manera de hacerlo. Esto implica tanto como determinar el tipo de placa, lenguaje HDL y herramientas a utilizar así como establecer jerarquías en el diseño y elaborar las especificaciones que deben cumplirse.

#### 1.8.2. Simulación

Se utiliza una computadora para representar la estructura y comportamiento del sistema lógico digital. Mediante la simulación lógica, se interpreta la descripción HDL para predecir el comportamiento del hardware. De esta manera se pueden detectar errores en el funcionamiento del circuito antes de que se fabrique físicamente. Estos errores son corregidos modificando las sentencias del lenguaje empleado y sometiendo el diseño a un proceso de simulación. Una de las formas más usadas para simular diseños es el banco de pruebas (Testbench), que proporciona una forma gráfica de producir y visualizar las formas de onda de las señales de entrada y salida.

El testbench no posee puertos de entrada ni de salida, sino señales de estimulación que se conectan a cada puerto de entrada del dispositivo bajo testeo o DUT (por el acrónimo inglés Device Under Test) y señales de observación que se conectar a los puertos de salida para observar la respuesta del DUT a esos estímulos, como se muestra en la figura 1.8.

Así, el proceso de simulación se resume en las siguientes etapas:

- Diseño del componente con HDL
- 2. Diseño del marco de pruebas
- 3. Verificación
- 4. Corrección del componente

#### 1.8.3. Síntesis

En este proceso se emplea una herramienta de síntesis, proporcionada en general por el fabricante del chip, que elabora una lista de primitivas y sus interconexiones (netlist) a partir del diseño descrito en mediante HDL. La síntesis depende del dispositivo utilizado y de los recursos lógicos de los que disponga; diferentes dispositivos pueden implementar una misma función de distintas formas sin cambiar la funcionalidad del diseño.

El grado de optimización del proceso de síntesis a la hora de convertir el código HDL al un circuito equivalente, depende de los siguientes factores:

- 1. La descripción del circuito. Este punto es el más importante porque impacta en los recursos a utilizar y en las directivas a incluir. En la descripción además de decir qué función realiza el circuito, se describe la forma en la que debe realizarlo. Cuando se describe el funcionamiento de un circuito, existen muchas formas de hacer las mismas operaciones, y todas ellas darán lugar a distintas formas de implementación.
- 2. Los recursos disponibles en el dispositivo seleccionado. Los recursos afectan a la forma en que las funciones descritas son interpretadas e implementadas en los bloques lógicos existentes en el dispositivo. Por ejemplo, un circuito que realice una división entre un número que no sea potencia de dos no podría hacerse en ciertos dispositivos, que no cuentan con esta característica.
- 3. Las directivas de síntesis seleccionadas por el diseñador. Las directivas de síntesis son aquellos parámetros que se configuran para que la herramienta de síntesis los tenga en cuenta en el proceso de implementación. Por ejemplo, incluir restricciones de tiempo a ciertas señales permite que la implementación de los bloques que se conecten a dichas señales se realice de manera de ubicarlos en una sección del chip que permita que esta restricción se cumpla. En caso de que no se cumpla, la herramienta dará un error de síntesis para comunicar que el diseño debe ser modificado.

#### 1.8.4. Implementación

La implementación, también denominado como Place And Route (P & R)en las FPGAs, consiste en situar el diseño sintetizado usando las celdas lógicas del dispositivo. La implementación transforma las Netlist de nivel medio creadas en la síntesis, y las mapea en la superficie de la FPGA, usando la lógica y los recursos internos disponibles. El archivo final es un Bitstream (.bit) que será el fichero final que se cargará en la FPGA.

#### 1.8.5. Configuración

La configuración incluye la transferencia del fichero bitstream a la FPGA. Éste puede residir en una memoria no volátil como una PROM, o dentro de la FPGA (Muchas FPGA vienen con una memoria interna capaz de mantener el fichero de configuración). El bitstream puede ser cargado en la FPGA mediante programación JTAG, a través de un procesador, microcontrolador u otro dispositivo externo.

# Materiales y metodos

#### 2.1. Dispositivos y herramientas utilizadas

Para la implementación del presente trabajo se utilizó:

- Placa ADC-SoC de TerasIC.
- Software Quartus Prime.
- Software ModelSim.
- Extractor analógico.
- Simulador de radar.

#### 2.1.1. Placa ADC-SoC de TerasIC

Es una placa tipo SoC-FPGA. El circuito de conversión analógica a digital incorporado utiliza conectores SMA como interfaz de entrada y proporciona dos canales de conversión, cada uno de 14-bits de resolución y una frecuencia de muestreo de hasta 150 MSPS (Megasamples per Second).

El siguiente hardware se proporciona en la placa:

- FPGA
  - Dispositivo Altera Cycloneő V.
  - Dispositivo de configuración en serie.
  - USB-Blaster II integrado para programación; Modo JTAG
  - 2 pulsadores
  - 4 interruptores deslizantes
  - 8 LED de usuario verdes
  - Tres fuentes de reloj de 50 MHz del generador de reloj
  - Un cabezal de expansión de 40 pines
  - Un encabezado de expansión Arduino (compatibilidad con Arduino Uno R3) donde se puede conectar con los 'shields' Arduino.
  - Un encabezado de expansión de entrada analógica de 10 pines (compartido con la entrada analógica Arduino).
  - Convertidor A / D, interfaz SPI de 4 pines con FPGA



FIGURA 2.1: Placa ADC-SoC de TerasIC

- Dos convertidores AD de 14 bits con 150 MSPS (megamuestras por segundo)
- HPS (Hard Processor System)
  - Procesador ARM Cortex-A9 de doble núcleo de 925 MHz
  - 1GB DDR3 SDRAM (bus de datos de 32 bits)
  - 1 Gigabit Ethernet PHY con conector RJ45
  - Puerto USB OTG, conector USB Micro-AB
  - Toma de tarjeta micro SD
  - Acelerómetro (interfaz I2C + interrupción)
  - UART a USB, conector USB Mini-B
  - Botón de reinicio en caliente y botón de reinicio en frío
  - Un botón de usuario y un LED de usuario
  - Cabecera de expansión LTC 2x7
  - RTC integrado (reloj en tiempo real)

En el chip Cyclone V de Altera (propiedad de Intel) se integra una FPGA y un HPS unidos por un puente HPS. Por defecto, la tarjeta micro SD tiene instalado el SO Linux Yocto Poky 8.0, el cual permite correr programas compilados en lenguaje C/C++ entre otros.

#### 2.1.2. Quartus Prime

Quartus Prime es una herramienta de software producida por Altera para el análisis y la síntesis de diseños realizados en HDL. Permite compilar diseños, realizar análisis temporales, examinar diagramas RTL y configurar el dispositivo de destino con el programador.



FIGURA 2.2: Diagrama en bloques de la placa ADC-SoC de TerasIC

Proporciona herramientas para trabajar en diferentes fases del diseño en FPGA como la creación del diseño, el agregado de restricciones, la compilación, el análisis de tiempos y la configuración de la FPGA con un promagrador. Se describen las características de Quartus a continuación:

- Creación del diseño: Es posible diseñar en nivel RTL con lenguajes VHDL, Verilog o SystemVerilog. Además posee una herramienta llamada Platform Designer que crea automáticamente la lógica de interconexión a partir de la conectividad de alto nivel que se especifique. La automatización de interconexión elimina la laboriosa tarea de especificar conexiones HDL a nivel del sistema. De esta manera se pueden especificar los requisitos de la interfaz e integrar componentes de IP dentro de una representación gráfica del sistema. En el presente proyectó se utilizó Platform Designer para configurar el puente HPS.
- Permite el agregado de restricciones al diseño con herramientas denominadas assigment editor y pin planner.
- Permite compilar el diseño, compuesto por las siguientes etapas:
  - Análisis y Síntesis Se evalúa el código para detectar la correcta escritura del mismo y se verifica que el mismo sea sintetizable, es decir que pueda ser implementado con lógica.
  - Fitter (Colocación y Ruteo, Place & Route): Se asignan recursos específicos de la FPGA para cumplir con el diseño. En etapa etapa además la herramienta utiliza la información sobre las restricciones de tiempo evaluar qué celdas utilizar (en terminos de distancia). Por otro lado, luego de la colocación, se emplean técnicas de optimización en la asignación de recursos.



FIGURA 2.3: Ubicación de los visores de netlist en el flujo de diseño de Quartus

- Generación de archivos de programación: Se generan los archivos necesarios para programar la FPGA.
- Análisis de tiempos: Se verifica que se cumplan con las restricciones de tiempo especificadas en el diseño. Por ejemplo los referidos a la generación de señales de reloj internas, derivadas de fuentes de señales de reloj externas.
- Posee una herramienta llamada Signal Tab Logic Analyzer que permite realizar un debug mientras el sistema se ejecuta en la FPGA.

#### Visores de netlist

A medida que los diseños de FPGA crecen en tamaño y complejidad, la capacidad de analizar, depurar, optimizar y restringir el diseño es fundamental. Quartus posee visores llamados RTL Viewer, State Machine Viewer y Technology Map Viewer. Cada uno permite ver representaciones esquemáticas de la estructura interna del diseño. Cada visor muestra una vista única del netlist (lista de redes) que se producen en diferentes etapas de la compilación, como se ilustra en la figura 2.3. Se describen a continuación:

- RTL Viewer: Permite ver un esquema de la lista de conexiones de diseño después de la etapa de Análisis y elaboración y de la extracción de la lista de conexiones, pero antes de la síntesis y las optimizaciones de ajuste. Esta vista no es la estructura final del diseño, porque no se incluyen todas las optimizaciones; en cambio, es la vista más cercana posible al diseño original. Si el diseño utiliza síntesis integrada, esta vista muestra cómo el Quartus interpreta los archivos de diseño; Si está utilizando una herramienta de síntesis de EDA de terceros, esta vista muestra la lista de conexiones escrita por la herramienta de síntesis de EDA.
- State Machine Viewer Proporciona una vista de alto nivel de las máquinas de estados finitos en el diseño y muestra la estructura interna de las máquinas de estados en el diseño, incluida una vista más detallada de la entrada

y salida de los nodos de estado individuales. También muestra las transiciones de los nodos en formato de tabla.

Technology Map Viewer Permite ver un esquema de bajo nivel específico de la tecnología de la lista de redes de diseño después del ajuste o después de Análisis y síntesis. Puede acceder a la vista del esquema posterior al ajuste (post-fitting) o posterior al mapeo (post-mapping), independientemente de la herramienta de síntesis que se utilice. Cuando se abre desde una ruta de tiempo en el informe del Analizador de tiempo, el Visor de mapas de tecnología también muestra información detallada sobre el retardo de tiempo para la ruta de tiempo.

#### 2.1.3. ModelSim

La simulación es un paso crítico en el diseño para FPGA y ASIC. Permite al diseñador estimular su diseño y ver cómo el código que escribió reacciona al estímulo. Una gran simulación contendrá todos los estados posibles del diseño para garantizar que todos los escenarios de entrada se manejen de manera adecuada. Este ejercicio permite descubrir si en alguna parte del diseño, por ejemplo en procesos combinacionales, no se contempló todos casos posibles y en caso de descubrir un comportamiento no esperado se procede a corregirlo.

Para este proyecto se utilizó ModelSim, un entorno de simulación creado por Mentor Graphics. ModelSim Está diseñado para trabajar con Verilog y VHDL. Además cuenta con un debugger, el cual se puede emplear, por ejemplo, para descubrir comportamientos más difíciles de dilucidar que no son determinados a simple vista.

# Diseño e Implementación

#### 3.1. Requerimientos y especificaciones del proyecto

#### 3.1.1. Requerimientos

- Diseñar un sistema CFAR con algoritmos CA-CFAR, GA-CFAR y SO-CFAR.
- Introducir automatismos al sistema CFAR para la variación del factor de escala que afecta al umbral de comparación.
- Independizarse de los recursos del fabricante para tener más libertad de implementación.

#### 3.1.2. Especificaciones

- Emplear FPGA de la marca Intel.
- Emplear lenguaje de descripción de hardware VHDL.
- Realizar simulación a nivel RTL y Gate Level.
- Emplear simulador Quartus y ModelSim.
- Emplear sistema de control de versiones Git.
- Emplear repositorio remoto en GitHub.

#### 3.2. Análisis del software

3 #define MAX\_ACTUATOR\_NUMBER 6

La idea de esta sección es resaltar los problemas encontrados, los criterios utilizados y la justificación de las decisiones que se hayan tomado.

Se puede agregar código o pseudocódigo dentro de un entorno lstlisting con el siguiente código:

```
\begin{lstlisting}[caption= "un epígrafe descriptivo"]
las líneas de código irían aquí...
\end{lstlisting}
A modo de ejemplo:

#define MAX_SENSOR_NUMBER 3
#define MAX_ALARM_NUMBER 6
```

```
5 uint32_t sensorValue[MAX_SENSOR_NUMBER];
6 FunctionalState alarmControl[MAX_ALARM_NUMBER]; //ENABLE or DISABLE
                                         //ON or OFF
7 state_t alarmState[MAX_ALARM_NUMBER];
s state_t actuatorState[MAX_ACTUATOR_NUMBER];
                                                  //ON or OFF
void vControl() {
11
    initGlobalVariables();
12
13
    period = 500 ms;
14
15
    while(1) {
17
      ticks = xTaskGetTickCount();
18
19
      updateSensors();
20
21
      updateAlarms();
22
23
      controlActuators();
24
      vTaskDelayUntil(&ticks, period);
26
27
28 }
```

ALGORITMO 3.1: Pseudocódigo del lazo principal de control.

# Ensayos y Resultados

#### 4.1. Pruebas funcionales del hardware

La idea de esta sección es explicar cómo se hicieron los ensayos, qué resultados se obtuvieron y analizarlos.

# **Conclusiones**

## 5.1. Conclusiones generales

La idea de esta sección es resaltar cuáles son los principales aportes del trabajo realizado y cómo se podría continuar. Debe ser especialmente breve y concisa. Es buena idea usar un listado para enumerar los logros obtenidos.

#### 5.2. Próximos pasos

Acá se indica cómo se podría continuar el trabajo más adelante.