## PROVA FINALE DI RETI LOGICHE

Filippo Caliò (907675) - Cod. Persona: 10628126 Giovanni Caleffi (907455) - Cod. Persona: 10665233

Prof. William Fornaciari - AA: 2020/2021

## Contents

| 1 | Introduzione                      |                                                                 |    |  |  |  |
|---|-----------------------------------|-----------------------------------------------------------------|----|--|--|--|
|   | 1.1                               | Scopo del progetto                                              | ]  |  |  |  |
|   | 1.2                               | Specifiche generali                                             |    |  |  |  |
|   | 1.3                               | Interfaccia del componente                                      | 2  |  |  |  |
|   | 1.4                               | Dati e descrizione memoria                                      |    |  |  |  |
| 2 | Design                            |                                                                 |    |  |  |  |
|   | 2.1                               | Gestione dell'o_address, dell'enable, dell'o_done e del carica- |    |  |  |  |
|   |                                   | mento di o_data:                                                | 5  |  |  |  |
|   | 2.2                               | Lettura dei pixel                                               | 6  |  |  |  |
|   | 2.3                               | Calcolo pixel massimo e minimo e applicazione algoritmo per     |    |  |  |  |
|   |                                   | trovare valore nuovo pixel                                      | 7  |  |  |  |
| 3 | Risultati dei test<br>Conclusioni |                                                                 |    |  |  |  |
| 4 |                                   |                                                                 |    |  |  |  |
|   | 4.1                               | Risultati della sintesi                                         | 11 |  |  |  |
|   | 4.2                               | Ottimizzazioni                                                  | 11 |  |  |  |

#### 1 Introduzione

#### 1.1 Scopo del progetto

Lo scopo del progetto è la realizzazione di un componente hardware, scritto in VHDL. Esso riceve in ingresso un'immagine in scala di grigi a 256 livelli e, dopo aver applicato un algoritmo di equalizzazione a ciascun pixel, scrive in output l'immagine equalizzata.

Di seguito, un esempio di un'immagine 2x2 equalizzata (l'indirizzo dei dati in memoria verrà spiegato nel paragrafo 1.4).

| - |   |    | 3   |    | -  | - |     | -  | -   |
|---|---|----|-----|----|----|---|-----|----|-----|
| 2 | 2 | 46 | 131 | 62 | 89 | 0 | 255 | 64 | 172 |

#### 1.2 Specifiche generali

L'algoritmo usato per l'equalizzazione delle immagini è una versione semplificata rispetto all'algoritmo standard. Esso può essere applicato solo a immagini in scala di grigi e per trasformare ogni pixel dell'immagine, esegue le seguenti operazioni:

```
DELTA_VALUE = MAX_PIXEL_VALUE - MIN_PIXEL_VALUE

SHIFT_LEVEL = (8 - FLOOR(LOG2(DELTA_VALUE + 1)))

TEMP_PIXEL = (CURRENT_PIXEL_VALUE - MIN_PIXEL_VALUE)

<<SHIFT_LEVEL

NEW_PIXEL_VALUE = MIN(255, TEMP_PIXEL)
```

MAX\_PIXEL\_VALUE e MIN\_PIXEL\_VALUE rappresentano rispettivamente il massimo e il minimo valore dei pixel dell'immagine, CURRENT\_PIXEL\_VALUE rappresenta il valore del pixel da trasformare e NEW\_PIXEL\_VALUE rappresenta il valore del nuovo pixel in output.

Il componente hardware è inoltre progettato per poter codificare più immagini, una dopo l'altra. Prima di codificare l'immagine successiva, però, l'algoritmo di equalizzazione deve essere stato applicato prima a tutti i pixel dell'immagine precedente.

#### 1.3 Interfaccia del componente

L'interfaccia del componente, così come presentata nelle specifiche, è la seguente: entity project\_reti\_logiche is

#### In particolare:

- i\_clk: segnale di CLOCK in ingresso generato dal TestBench;
- i\_rst: segnale di RESET che inizializza la macchina pronta per ricevere il primo segnale di START;
- i\_start: segnale di START generato dal Test Bench;
- i\_data: segnale (vettore) che arriva dalla memoria in seguito ad una richiesta di lettura;
- o\_address: segnale (vettore) di uscita che manda l'indirizzo alla memoria;
- o\_done: segnale di uscita che comunica la fine dell'elaborazione e il dato di uscita scritto in memoria;
- o\_en: segnale di ENABLE da dover mandare alla memoria per poter comunicare (sia in lettura che in scrittura);
- o\_we: segnale di WRITE ENABLE da dover mandare alla memoria (=1) per poter scriverci. Per leggere da memoria esso deve essere 0;
- o\_data: segnale (vettore) di uscita dal componente verso la memoria.

#### 1.4 Dati e descrizione memoria

Le dimensioni dell'immagine, ciascuna di dimensione di 8 bit, sono memorizzati in una memoria con indirizzamento al Byte:

- Nell'indirizzo 0 viene salvato il numero di colonne (N-COL) dell'immagine.
- Nell'indirizzo 1 viene salvato il numero di righe (N-RIG) dell'immagine.
- A partire dall'indirizzo 2 vengono memorizzati i pixel dell'immagine, ciascuno di 8 bit.
- A partire dall'indirizzo 2+(N-COL\*N-RIG) vengono memorizzati i pixel dell'immagine equalizzata.

| N_COLONNE   | Indirizzo 0                       |
|-------------|-----------------------------------|
| $N_{RIGHE}$ | Indirizzo 1                       |
| PIXEL_1     | Indirizzo 2                       |
| •••         |                                   |
| PIXEL_N     |                                   |
| NEW_PIXEL_1 | Indirizzo 2+(N_COL*N_RIGHE)       |
| •••         |                                   |
| NEW_PIXEL_N | Indirizzo $1+2*(N\_COL*N\_RIGHE)$ |

La dimensione massima dell'immagine è 128x128 pixel.

## 2 Design

La macchina è composta da 18 stati. Qui di seguito è fornita una descrizione dei vari processi.



## 2.1 Gestione dell'o\_address, dell'enable, dell'o\_done e del caricamento di o\_data:

Specificare che l'oaddress è uguale a mux definitivo che se uguale a 0 prende il valore di mux roaddr e se uguale a 1 prende il valore di new o roAddr, usando il segnale di mux definitivo sel.



Figure 1: Gestione o\_address

## 2.2 Lettura dei pixel

Processo per la gestione del ciclo dedicato alla lettura di tutti i pixel tramite l'uso del numero di righe e colonne:



Figure 2: Gestione o\_address

# 2.3 Calcolo pixel massimo e minimo e applicazione algoritmo per trovare valore nuovo pixel

Processo dedicato alla determinazione del pixel con valore massimo e minimo, del delta\_value e dello shift\_level e del nuovo valore del pixel



Figure 3: Gestione o\_address



Figure 4: Gestione o $\_$ address

3 Risultati dei test

## 4 Conclusioni

## 4.1 Risultati della sintesi

## 4.2 Ottimizzazioni

Nel progettare il componente hardware, abbiamo prestato particolare attenzione nel rimuovere tutti i latch presenti.