# PROVA FINALE DI RETI LOGICHE

Filippo Caliò (907675) - Cod. Persona: 10628126 Giovanni Caleffi (907455) - Cod. Persona: 10665233

Prof. William Fornaciari - AA: 2020/2021

## Contents

| 1        | Introduzione                |                                                               |    |  |  |  |
|----------|-----------------------------|---------------------------------------------------------------|----|--|--|--|
|          | 1.1                         | Scopo del progetto                                            | 1  |  |  |  |
|          | 1.2                         | Specifiche generali                                           |    |  |  |  |
|          | 1.3                         | Interfaccia del componente                                    | 2  |  |  |  |
|          |                             | Dati e descrizione memoria                                    |    |  |  |  |
| <b>2</b> | Design e scelte progettuali |                                                               |    |  |  |  |
|          | 2.1                         | Gestione dell'o_address, dell'enable, dell'o_done e del cari- |    |  |  |  |
|          |                             | camento di $o\_data$ :                                        | 5  |  |  |  |
|          | 2.2                         | Lettura dei pixel                                             | 7  |  |  |  |
|          | 2.3                         | Calcolo MAX_PIXEL_VALUE e MIN_PIXEL_VALUE e applicazione      |    |  |  |  |
|          |                             | algoritmo per calcolare NEW_PIXEL_VALUE                       | 9  |  |  |  |
| 3        | Risultati sperimentali      |                                                               |    |  |  |  |
|          | 3.1                         | Report di sintesi                                             | 11 |  |  |  |
|          | 3.2                         | Simulazioni                                                   | 11 |  |  |  |
| 4        | Cor                         | Conclusioni 1                                                 |    |  |  |  |

### 1 Introduzione

#### 1.1 Scopo del progetto

Lo scopo del progetto è la realizzazione di un componente hardware, scritto in VHDL. Esso riceve in ingresso un'immagine in scala di grigi a 256 livelli e, dopo aver applicato un algoritmo di equalizzazione a ciascun pixel, scrive in output l'immagine equalizzata.

Di seguito, un esempio di un'immagine 2x2 equalizzata (l'indirizzo dei dati in memoria verrà spiegato nel paragrafo 1.4).

| - |   |    | 3   |    | -  | - |     | -  | -   |
|---|---|----|-----|----|----|---|-----|----|-----|
| 2 | 2 | 46 | 131 | 62 | 89 | 0 | 255 | 64 | 172 |

## 1.2 Specifiche generali

L'algoritmo usato per l'equalizzazione delle immagini è una versione semplificata rispetto all'algoritmo standard. Esso può essere applicato solo a immagini in scala di grigi e per trasformare ogni pixel dell'immagine, esegue le seguenti operazioni:

```
DELTA_VALUE = MAX_PIXEL_VALUE - MIN_PIXEL_VALUE

SHIFT_LEVEL = (8 - FLOOR(LOG2(DELTA_VALUE + 1)))

TEMP_PIXEL = (CURRENT_PIXEL_VALUE - MIN_PIXEL_VALUE)

<<SHIFT_LEVEL

NEW_PIXEL_VALUE = MIN(255, TEMP_PIXEL)
```

MAX\_PIXEL\_VALUE e MIN\_PIXEL\_VALUE rappresentano rispettivamente il massimo e il minimo valore dei pixel dell'immagine, CURRENT\_PIXEL\_VALUE rappresenta il valore del pixel da trasformare e NEW\_PIXEL\_VALUE rappresenta il valore del nuovo pixel in output.

Il componente hardware è inoltre progettato per poter codificare più immagini, una dopo l'altra. Prima di codificare l'immagine successiva, però, l'algoritmo di equalizzazione deve essere stato applicato prima a tutti i pixel dell'immagine precedente.

### 1.3 Interfaccia del componente

L'interfaccia del componente, così come presentata nelle specifiche, è la seguente: entity project\_reti\_logiche is

#### In particolare:

- i\_clk: segnale di CLOCK in ingresso generato dal TestBench;
- i\_rst: segnale di RESET che inizializza la macchina pronta per ricevere il primo segnale di START;
- i\_start: segnale di START generato dal Test Bench;
- i\_data: segnale (vettore) che arriva dalla memoria in seguito ad una richiesta di lettura;
- o\_address: segnale (vettore) di uscita che manda l'indirizzo alla memoria;
- o\_done: segnale di uscita che comunica la fine dell'elaborazione e il dato di uscita scritto in memoria;
- o\_en: segnale di ENABLE da dover mandare alla memoria per poter comunicare (sia in lettura che in scrittura);
- o\_we: segnale di WRITE ENABLE da dover mandare alla memoria
   (=1) per poter scriverci. Per leggere da memoria esso deve essere 0;
- o\_data: segnale (vettore) di uscita dal componente verso la memoria.

#### 1.4 Dati e descrizione memoria

Le dimensioni dell'immagine, ciascuna di dimensione di 8 bit, sono memorizzati in una memoria con indirizzamento al Byte:

- Nell'indirizzo 0 viene salvato il numero di colonne (N-COL) dell'immagine.
- Nell'indirizzo 1 viene salvato il numero di righe (N-RIG) dell'immagine.
- A partire dall'indirizzo 2 vengono memorizzati i pixel dell'immagine, ciascuno di 8 bit.
- A partire dall'indirizzo 2+(N-COL\*N-RIG) vengono memorizzati i pixel dell'immagine equalizzata.

| N_COLONNE   | Indirizzo 0                   |
|-------------|-------------------------------|
| N_RIGHE     | Indirizzo 1                   |
| PIXEL_1     | Indirizzo 2                   |
|             |                               |
| PIXEL_N     |                               |
| NEW_PIXEL_1 | Indirizzo $2+(N-COL^*N-RIG)$  |
|             |                               |
| NEW_PIXEL_N | Indirizzo $1+2*(N-COL*N-RIG)$ |

La dimensione massima dell'immagine è 128x128 pixel.

## 2 Design e scelte progettuali

La macchina è pensata per lege

La macchina è composta da 18 stati. Qui di seguito è fornita una descrizione dei vari processi.



# 2.1 Gestione dell'o\_address, dell'enable, dell'o\_done e del caricamento di o\_data:

Specificare che l'oaddress è uguale a mux definitivo che se uguale a 0 prende il valore di mux roaddr e se uguale a 1 prende il valore di new o roAddr, usando il segnale di mux definitivo sel.



- S0: caricamento nel registro o\_roAddr dedl valore iniziale di o\_address ("0000000000000000").
- S1-S2-S3-S\_1xN-S4: incremento il valore di o\_roAddr per leggere tutti i valori in memoria.
- S5-S\_1x1: il valore dell'o\_address smette di incrementare (necessario per il processo di gestione di righe e colonne).
- S6: ricomincia l'incremento di o\_address.
- S7: caricamento nel registro new\_dim dell'ultimo valore di o\_address che indica quanti elementi sono stati letti in memoria nel primo ciclo. Reset dell'o\_address e di o\_roAddr al valore iniziale.
- S8: caricamento del valore del registro new\_dim all'interno del registro contatore, mentre il secondo ciclo dedicato all'equalizzazione dei pixel inizia, ricominciando a incrementare il valore di o\_roAddr.
- S9: caricamento in new\_o\_roAddr del valore di new\_dim e o\_roAddr continua a incrementare.
- S10: l'o\_address prende il valore new\_o\_roAddr che ora vale new\_dim+1 e smette di seguire o\_roAddr. Nel frattempo il valore di o\_roAddr continua a incrementare.
- S11: new\_o\_roAddr e contatore eseguono la stessa funzione dello stato precedente, tuttavia o\_roAddr si ferma al valore che aveva in S10.
- S12: i 3 registri si comportano allo stesso modo di S11, ma in questo stato viene caricato in memoria il valore equalizzato di un pixel ponendo o\_we <= '1'.</li>
- S13: decremento il valore di contatore di 1, ricomincio a incrementare o\_roAddr e new\_o\_roAddr facendo in modo che però o\_address ora segua o\_roAddr.
- S14: o\_roAddr e new\_o\_roAddr non si incrementano più e ora o\_address segue new\_o\_roAddr. Si ferma anche valore di contatore.
- S\_FINAL: pongo o\_done <= '1' e o\_en <= '0' e la macchina termina.

### 2.2 Lettura dei pixel

Processo per la gestione del ciclo dedicato alla lettura di tutti i pixel tramite l'uso del numero di righe e colonne:



- S1: viene scritto il numero di colonne all'interno del registro o\_colonneIn (registro che poi non verrà più modificato e utile per la gestione del secondo ciclo)
- S2: viene scritto il numero di righe all'interno del registro o\_righeIn (registro che poi non verrà più modificato e utile per la gestione del secondo ciclo). Inoltre viene caricato nel registro o\_colonneAgg il valore di o\_colonneIn (registro che salva un valore e, quando necessario, decrementa il valore di 1).
- S3: viene caricato nel registro o\_righeAgg il valore di o\_righeIn (registro che salva un valore e, quando necessario, decrementa il valore di 1).
- S1xN: stato che decrementa di 1 il valore di o\_righeAgg (tramite sub\_righe), ponendo a 1 righeAgg\_sel.

- S4: stato di loop che per ogni ciclo di clock decrementa di 1 il valore di o\_colonneAgg (tramite sub\_colonne), ponendo a 1 colonneAgg\_sel.
- S5: stato che riporta il valore di o\_colonneAgg al valore iniziale contenuto in o\_colonneIn e nel frattempo decrementa di 1 il valore di o\_righeAgg (tramite sub\_righe), ponendo a 1 righeAgg\_sel.
- S6: stato che riporta il valore di o\_colonneAgg al valore iniziale contenuto in o\_colonneIn.

## 2.3 Calcolo max\_pixel\_value e min\_pixel\_value e applicazione algoritmo per calcolare new\_pixel\_value

Processo dedicato alla determinazione del pixel con valore massimo e minimo, del delta\_value e dello shift\_level e del nuovo valore del pixel





Figure 1: Gestione  $o_address$ 

- S3: salva il valore del primo pixel in o\_pixelIn, o\_pixelMax, mentre in o\_pixelMin viene caricato il valore 255.
- S1x1: stato di eccezione quando la tabella contiene un solo pixel, viene salvato il valore di quel pixel in o\_pixelMin.
- S4-S5-S6-S7-S\_1xN: stati in cui vengono letti tutti i pixel di una colonna e viene verificato quale sia il pixel con valore massimo e minimo.
- S8: carica nel registro delta\_value la differenza tra i valori finali di o\_pixelMax e o\_pixelMin e carica il valore di i\_data in o\_pixelIn.
- S9: carica il valore di i\_data in o\_pixelIn.
- S10: parte il secondo ciclo e inserisco il primo valore della tabella nel registro o\_current\_pixel\_value e salvo nel registro shift\_level la differenza tra 8 e il valore di o\_floor.
- S14: stato che per ogni ciclo carica il valore di un pixel nel registro o\_current\_pixel\_value.

# 3 Risultati sperimentali

## 3.1 Report di sintesi

## 3.2 Simulazioni

. test bench 1 (cosa fa e perchè lo fa e cosa verifica; per esempio, controlla una condizione limite) ii. test bench 2 (...)

## 4 Conclusioni

Nel progettare il componente hardware, abbiamo prestato particolare attenzione nel rimuovere tutti i latch presenti.