# Design Report

R06943087 葉玲瑜 R06943086 張奕凡

## 1. 架構設計

我們的設計主要使用到一個256x16與512x16的ram組成一個768\*16的ram, address 從0~767我們可以把這個ram分成3塊,從DCK讀跟GCK寫分別都會用到3塊其中的兩塊,根據tb的輸入方法,不管是30fps或是60fps(會多visit的這種),我們都可以確保重疊的部分使用讀出的資料必定早於寫入該處的位置。

我們在輸出PWM的時候,為了壓縮RTL面積,不想要一次load 16 bit,所以我們會分成四輪去load sram,一次只load 4 bit,分別依序load進15:12, 11:8, 7:4, 3:0的資料,如果是3:0就讓counter數一個0~15,7:4就讓counter數0~255-15,如果11:8就讓counter數0~4095-255,如果是30fps就讓counter數0~65535-4095。當Counter<資料[n+3:n]時,該對應的PWM就輸出1,即可做出pwm的效果。

如果假設是60fps的情形,我們會改為依序load 0,14:12,在Vsync拉高的那個cycle 表現個為的情形,之後讓ccounter從 $0\sim32767-4095$ ,後三輪則跟30fps相同。

我們會在要計算這輪或這條scanline的PWM時,要先從SRAM load出下個scanline的下16個pixel的資料,並在最後一個cycle時準備更新至負責比較的register上。

透過計算address目前的狀態,我們可以得到目前已經做了幾條scanline,如果目前是60fps, round0且address已經正在做第31條scanline的最後一輪時,則會把address倒回第一條scanline時,如果假設是60fps round1或是30fps結束時就不會倒回。透過此種方式則可以不斷循環處理照片。

下圖為本架構合成後的相關資訊:

#### 2. DRC

```
Begin Summary ...
              : 0
  Cells
              : 0
  SameNet
  Wiring
              : 0
  Antenna
              : 0
  Short
              : 0
  0verlap
              : 0
End Summary
  Verification Complete: 0 Viols. 0 Wrngs.
********End: VERIFY GEOMETRY*******
*** verify geometry (CPU: 0:00:00.7 MEM: 16.7M)
```

### 3. LVS

```
Begin Summary
Found no problems or warnings.
End Summary

End Time: Thu Jan 10 02:49:12 2019
Time Elapsed: 0:00:00.0

******* End: VERIFY CONNECTIVITY *******

Verification Complete: 0 Viols. 0 Wrngs.
(CPU Time: 0:00:00.0 MEM: 0.000M)
```

## 4. APR後CHIP Area