# Výstupná správa

Meno: **Gabriel Biel** xbiela00 Login:

## Architektúra navrhnutého obvodu

Schéma obvodu:



- - Automat **FSM** riadi tok dát (DIN) na vývod(DOUT). Dáta sú zaznamenávané v strede ich signálu a potvrdené(DOUT VLD).
  - V obvode sú dve počítadlá. **COUNT** je určený na výpočet prvotného oneskorenia na stred signálu a zaznamenávanie jednotlivých bitov. **COUNT\_B** počíta počet čítaných bitov a umožňuje prepínať (selektovať) výstupy.
  - **DECODER** prepína signály jednotlivých bitov do registrov D[0-7].

Spočiatku sa riadiaca jednotka FSM nachádza v stave WAIT\_TO\_START, kde čaká na zmenu signálu DIN do log. 0. Po prijatí signálu FSM vyšle signál na spustenie COUT. Keď sa signál z COUNT rovná 24 (DIN je v strede prvého bitu - bit0), FSM spúšťa COUNT\_B. Po načítaní 8 bitov sa FSM prepne na stav STOP\_BIT. Ďalej FSM čaká, dokým signál DIN nebude signalizovať log.1, čo značí validáciu dát. Po validácii sa FSM prepne do stavu WAIT TO START, kde čaká na prijiatie log.1 na DIN, čo proces opäť aktivuje.

## Návrh automatu

Schéma automatu:

#### Legenda:

- Stavy automatu: WAIT\_TO\_START; START\_BIT; READ\_DATA; STOP\_BIT; VAL\_D
- Vstupné signály:COUNT;COUNT\_B;DIN
- Moorove výstupy:COUNT\_EN;COUNT\_B\_EN;DOUT\_VLD



Obrázok 2: Schéma automatu

#### Popis funkcie:

- 1. WAIT\_TO\_START. V tomto stave sa nečítajú žiadne data. Pre zmenu stavu automat čaká na zmenu signálu DIN z logickej 1 na logickú 0. Pri zmene stavu FSM pošle signál na zapnutie počítadiel COUNT, COUNT\_B.
- 2. START\_BIT. Spúšťa sa COUNT\_EN. Na prechod na ďalší stav závisí od vstupu COUNT, ktorý sa musí rovnať 24. Čaká teda na nastavenie čítana zo stredu bitu.
- 3. *READ\_DATA.* Signalizuje *COUNT\_B\_EN*. Po prečítaní 8 bitov mení stav (vstupný signál *COUNT\_B sa musí rovnať 8*).
- 4. STOP\_BIT. Automat tu vyčkáva na prijatie validačného signálu (DIN = 1).
- 5. VAL\_D. Validuj správu(DOUT\_VLD = 1) a prepni stav na WAIT TO START.

