### 计算机体系结构 第四讲: 单周期和多周期微体系结构

### 栾钟治 北京航空航天大学 计算机学院 中德联合软件研究所 2021-03-19

1



作业 0

• 03-12日截止!

• 统计了58份提交的作业

2



3

Δ



7

### 提醒:接下来两周的作业

- 作业 1
  - 已发布, 3月26日提交, 课程网站
  - MIPS 、ISA 基本概念,基本的性能分析评价
- 作业 2
  - 3月26日发布…

职业规划

- •未来规划:各有不同☺,而且
  - •有人说想当老师了◎◎◎◎



6

### 如何对论文做评价

- 1: 简要的总结(摘要)
  - 论文试图解决什么问题?
  - 论文的核心/关键思路(创新点)是什么?
  - 论文在当时的主要贡献是什么?
  - 你从中领悟到的最重要的东西是什么?
- 2: 论文的优点 (最重要的几点)
  - 论文对相关问题解决的好吗?
- 3: 论文的弱点 (最重要的几点)
  - 这一部分是应该仔细思考的,每一篇论文都有弱点。这不意味着这篇 论文不好,它意味着还有改进的空间,在未来的工作中能够完成这种 改进。
- 4: 你能做得更好吗? 列出你的想法/思路。
- 5: 从论文中你学到了什么,喜欢哪一部分,不喜欢哪一部分,为什么?
- 短小精干 (可以半页纸甚至更短)
- 严肃认真
- 始终思考有没有更好的解决问题的方法

8

### 提醒:实验 1

- 已发布, 4月16日提交
  - 用Logisim设计1个7指令单周期MIPS CPU
- 学习 MIPS ISA
  - 课程网站上传了部分相关材料

9

### 回顾: ISA Tradeoffs

- 复杂指令与简单指令: semantic gap
- 利用"翻译"的方法改变tradeoff策略
- 固定长度与可变长度,统一与非统一译码
- 寄存器个数
- 寻址方式

Wulf, "Compilers and Computer Architecture," IEEE Computer 1981

- 执行指令之前把复杂指令翻译成"简单"指令有什么好处?
  - •硬件 (Intel, AMD)?
  - •软件 (Transmeta)?
- •哪一种 ISA 更容易扩展: 固定长度 还是 可变长度?
- ·如何拥有可变长度、统一译码的 ISA?

阅读材料

- Patterson & Hennessy's Computer Organization and Design: The Hardware/Software Interface (计算机组成与设计:软硬件接口)
  - 第四章 (重点阅读4.1-4.4, 预习4.5-4.8,流水线)
  - 附录 D
- 选读
  - Maurice Wilkes, "The Best Way to Design an Automatic Calculating Machine," Manchester Univ. Computer Inaugural Conf., 1951.
  - Patt & Patel's Introduction to Computing Systems: From Bits and Gates to C and Beyond (计算机系统概论)
    - 附录C: LC-3b ISA及微体系结构

10

10

### 回顾: x86 vs. Alpha 指令格式

• x86:



Alpha:

| 31 26  | 25 21  | 20 16 | 15       | 5         | 4              | (             | <u>)</u>       |
|--------|--------|-------|----------|-----------|----------------|---------------|----------------|
| Opcode | Number |       |          |           | PALcode Format |               |                |
| Opcode | RA     | Disp  |          |           | Branch Format  |               |                |
| Opcode | RA     | RB    | Disp     | Disp      |                | Memory Format |                |
| Opcode | RA     | RB    | Function | nction RC |                |               | Operate Format |
|        |        |       |          |           |                |               | •              |

12

11

### 回顾: 其它有关ISA的折衷

- 有 vs. 无状态码
- VLIW vs. 单指令
- 精确 vs. 非精确异常
- 有vs. 无虚拟存储
- 对齐 vs. 非对齐访问
- 硬件互锁 vs. 软件保证的互锁
- 软件 vs. 硬件管理的页失效处理
- Cache 一致性 (硬件 vs. 软件)

• ...

13

## 回顾微体系结构:最基本的指令处理引擎

- 每条指令花费一个时钟周期来执行
- 只用组合逻辑来实现指令的执行
  - 没有中间的、程序员不可见的状态更新

A = 时钟周期开始时的体系结构状态(程序员可见)

在一个时钟周期内处理指令

A' = 时钟周期结束时的体系结构状态(程序员可见)

15

### 回顾微体系结构: 机器如何处理指令

- 处理指令是什么意思?
- 冯诺依曼模型/结构

A = 指令执行之前程序员可见的体系结构状态



A'= 指令执行之后程序员可见的体系结构状态

· 处理指令:根据ISA的指令规范将A变换成A'

14

14

### 回顾微体系结构:最基本的指令处理引擎

• 单周期机器



- 时钟周期长度由谁来决定?
- •组合逻辑中的关键路径由谁来决定?

16



### 指令处理"周期"

- 指令在"控制单元"的指示下一步一步地处理
- 指令周期: 指令处理的步骤序列
- 从根本上说, 指令处理大约分为6个阶段:
  - 取指令
  - 译码
  - 计算地址
  - 取操作数
  - 执行
  - 存结果
- 不是所有的指令都需要所有6个阶段

19

### 单周期 vs. 多周期

- 单周期的机器
  - 每条指令执行需要一个时钟周期
  - 所有状态的更新在指令执行结束的时刻完成
  - 劣势: 最慢的指令决定时钟周期的长度 > 时钟周期时间长
- 多周期的机器
  - 指令处理分到多个周期/阶段中完成
  - 指令执行过程中可以更新状态
  - 但是体系结构状态的更新只能在指令执行结束的时刻完成
  - 与单周期相比的"优势": 最慢的"阶段"决定时钟周期长度
  - ■单周期和多周期在微体系结构层面都遵从冯诺依曼结构

18

18

### 指令处理"周期" vs. 机器时钟周期

- 单周期的机器:
  - 指令处理周期的所有阶段都在一个机器时钟周期中完成
- 多周期的机器:
  - 指令处理周期的所有阶段可以在多个机器时钟周期中完成
  - 实际上,每个阶段都可以在多个时钟周期中完成

### 观察指令处理的另一个视角

- 指令将数据(AS)转换成数据(AS')
- 由功能单元完成转换
  - "操作"数据的单元
- 需要有人告诉这些单元对数据做什么操作
- •一个指令处理的引擎由两部分组件构成
  - 数据通路: 由处理和转换数据信号的硬件部件组成
    - 操作数据的功能单元
    - 存储数据的存储单元(比如寄存器)
    - 使数据流能够流入功能单元和寄存器的硬件结构(比如连线和多路选择器)
  - 控制逻辑:由决定控制信号的硬件部件组成,这些控制信号 决定了数据通路上的部件会如何操作数据

21

21

### 数据通路和控制逻辑的设计方法很多

- 有很多方法可以用来设计数据通路和控制逻辑
- 单周期, 多周期, 流水线等
- 单总线vs. 多总线数据通路
- 硬连线/组合逻辑vs. 微码/微程序控制
  - 由组合逻辑电路产生控制信号
  - 在存储器结构中存储控制信号
- 控制信号和结构依赖于数据通路的设计

23

### 单周期vs. 多周期:控制&数据

- 单周期的机器:
  - 数据信号操作的同时产生控制信号(在同一个时钟周期内起作用)
  - 与一条指令相关的所有事情都发生在一个时钟周期内
- 多周期的机器:
  - 下一个周期需要的控制信号可以在前一个周期就产生
  - 数据通路上的延迟可以和控制处理的延迟重叠

22

22

### 初步的性能分析

- 指令执行时间
  - {CPI} x {clock cycle time}
- •程序执行时间
  - 所有指令的[{CPI} x {clock cycle time}]之和
  - {指令数} x {平均 CPI} x {clock cycle time}
- 单周期微体系结构的性能
  - CPI = 1
- 多周期微体系结构的性能
  - CPI = 每条指令不同
    - 平均 CPI → 希望能很小

• Clock cycle time 短

现在,我们有两个独 立的自由度可以优化

24

23

# 单周期微体系结构—— *近距离观察*

25

25



例子: MIPS Register-Register 26 25 21 20 16 15 11 10 6 5 Op Rs1 Rs2 Rd Орх Register-Immediate 26 25 21 20 16 15 immediate Op Rs1 Rd Branch 26 25 21 20 16 15 Rs1 Rs2/Opx immediate Jump / Call target Op Op Rd, Rs1, Rs2

26



27

### 现在,我们假设

- "理想化"内存和寄存器堆
- 组合读
  - 读数据端口的输出是寄存器堆中内容和相应的读端口地址的组合函数
- 同步写
  - 写使能信号有效时,被选定的寄存器在时钟信号上升沿 更新
    - 不会影响时钟沿之间的寄存器读输出
    - 会影响时钟沿上的寄存器读输出 (无所谓?)
- 单周期, 同步存储
  - 内存读写需要确保数据准备好

29

29

# + 多个一般步骤 (Patterson & Hennessy's Book) ● 取指令 (IF) ● 指令译码和取寄存器操作数 (ID/RF) ● 执行/计算内存地址 (EX/AG) ● 取内存操作数 (MEM) ● 存储/写回结果 (WB)

## Patterson & Hennessy's Book

• 取指令 (IF)

• 指令译码和取寄存器操作数 (ID/RF)

• 执行/计算内存地址 (EX/AG)

• 取内存操作数 (MEM)

• 存储/写回结果 (WB)

30



## 单周期数据通路—— *算术和逻辑指令*

33

33



R类型ALU指令

• 汇编指令(例如, 寄存器-寄存器带符号加法)

 $\mathsf{ADD}\,\mathsf{rd}_\mathsf{reg}\,\mathsf{rs}_\mathsf{reg}\,\mathsf{rt}_\mathsf{reg}$ 

• 机器码



• 语义

if MEM[PC] == ADD rd rs rt 
$$\begin{aligned} \mathsf{GPR}[\mathsf{rd}] \leftarrow \mathsf{GPR}[\mathsf{rs}] + \mathsf{GPR}[\mathsf{rt}] \\ \mathsf{PC} \leftarrow \mathsf{PC} + 4 \end{aligned}$$

2.4

34

### I类型ALU指令

• 汇编指令(例如, 寄存器-立即数带符号加法) ADDI rt<sub>reg</sub> rs<sub>reg</sub> immediate<sub>16</sub>

• 机器码

ADDI rs rt immediate I-type

• 语义

36

if MEM[PC] == ADDI rt rs immediate

$$GPR[rt] \leftarrow GPR[rs] + sign-extend (immediate)$$

$$PC \leftarrow PC + 4$$



# 单周期数据通路—— 数据移动类指令

R类型和I类型ALU指令数据通路

| Read | Register | Read | Register | Read | Register | Register | Register | Register | Read | Register | Register | Read | Read | Read | Read | Register | Read | Read | Register | Read | Read | Read | Register | Read | R







Store • 汇编指令 (例如, store 4-byte的字) SW rt<sub>reg</sub> offset<sub>16</sub> (base<sub>reg</sub>) • 机器码 I-type SW offset base 5-bit 16-bit • 语义 if MEM[PC]==SW rt offset<sub>16</sub> (base) EA = sign-extend(offset) + GPR[base]  $MEM[EA] \leftarrow GPR[rt]$  $PC \leftarrow PC + 4$ 







单周期数据通路-控制流指令

46













### 单周期硬连线控制

• Inst=MEM[PC]的组合函数



- 考虑
  - 所有All R-type 和 I-type ALU 指令
  - LW 和 SW
  - BEQ, BNE, BLEZ, BGTZ
  - J, JR, JAL, JALR

单周期控制逻辑

54

54

### 1-Bit 控制信号

|          | 无效 (=0)                       | 有效 (=1)                        | 判断条件                               |
|----------|-------------------------------|--------------------------------|------------------------------------|
| RegDest  | 寄存器堆写入地址为rt,<br>即 inst[20:16] | 寄存器堆写入地址为<br>rd, 即 inst[15:11] | opcode==0                          |
| ALUSrc   | ALU的第二个输入来自<br>寄存器堆的第二个读      | ALU的第二个输入来自<br>16位立即数的符号扩      | (opcode!=0) &&<br>(opcode!=BEQ) && |
|          | 出端口                           | 展                              | (opcode!=BNE)                      |
| MemtoReg | ALU 的输出结果写入<br>寄存器堆的写入端口      | 内存load出来的结果<br>写入寄存器堆的写入<br>端口 | opcode==LW                         |
|          | 寄存器堆写无效                       | 寄存器堆写使能                        | (opcode!=SW) &&                    |
| RegWrite |                               |                                | (opcode!=Bxx) &&                   |
|          |                               |                                | (opcode!=J) &&                     |
|          |                               |                                | (opcode!=JR))                      |

56

### 1-Bit 控制信号

|                    | 无效 (=0)                 | 有效 (=1)                     | 判断条件                                  |
|--------------------|-------------------------|-----------------------------|---------------------------------------|
| MemRead            | 内存读无效                   | 内存读端口返回 load的值              | opcode==LW                            |
| MemWrite           | 内存写无效                   | 内存写使能                       | opcode==SW                            |
| PCSrc <sub>1</sub> | 由 PCSrc <sub>2</sub> 决定 | 下一个 PC 由26位立即数<br>决定无条件转跳目标 | (opcode==J)  <br>(opcode==JAL)        |
| PCSrc <sub>2</sub> | PC = PC + 4             | 下一个 PC 由16位立即数<br>决定分支转跳目标  | (opcode==Bxx) && "bcond is satisfied" |

57



ALU 控制信号

case opcode

'0' ⇒ 按照指令的 funct 字段决定执行的操作

'ALUi' ⇒ 按照指令的 opcode 字段决定执行的操作

'LW' ⇒ 加法

'sw' ⇒加法

'Bxx' ⇒ 由bcond决定操作

其它 ⇒ 不用考虑

·一些 ALU 操作的例子

• ADD, SUB, AND, OR, XOR, NOR, 等等.

• bcond on equal, not equal, LE zero, GT zero, 等等.

58

58

## I-Type ALU指令的控制信号



59











# 单周期微体系结构性能 评价

67

### 椭圆形的 "Control" 圈圈里是什么?

- •组合逻辑→ 硬连线控制
  - 思路: 基于指令用组合逻辑生成控制信号
- 时序逻辑 > 时序/微程序控制
  - 控制存储
  - 思路: 用一个存储结构保存指令的控制信号

66

### 单周期微体系结构

- 它是一个好的设计吗?
- 它什么时候会是一个好的设计?
- 什么时候不好?
- 我们如何才能设计一个更好的微体系结构?

68

### 单周期微体系结构:分析

- 每条指令执行占用1个时钟周期
  - CPI (Cycles per instruction) = 1
- 每条指令执行的时间受限于执行最慢的那条指令
  - 即使很多指令不需要执行那么长时间
- 微体系结构中的时钟周期长度由完成最慢的指令所需时间决定
  - 处理最慢指令的时间决定了关键路径的设计

69

### 单周期数据通路分析

• 假设以下的部件时延

• 内存单元(读或写): 200 ps • ALU和加法器: 100 ps • 寄存器堆(读或写): 50 ps

• 其它组合逻辑: 0 ps

| 阶段     | IF  | ID | EX  | MEM | WB | 时延 (关 |
|--------|-----|----|-----|-----|----|-------|
| 来源     | mem | RF | ALU | mem | RF | 键路径)  |
| R类型    | 200 | 50 | 100 |     | 50 | 400   |
| I类型    | 200 | 50 | 100 |     | 50 | 400   |
| LW     | 200 | 50 | 100 | 200 | 50 | 600   |
| SW     | 200 | 50 | 100 | 200 |    | 550   |
| Branch | 200 | 50 | 100 |     |    | 350   |
| Jump   | 200 |    |     |     |    | 200   |

1

### 最慢的指令流程是什么?

■ 指令处理周期的全部6个阶段在一个机器时钟周期内完成

取指

1. 取指令 (IF)

译码

2. 指令译码和取寄存器操作数 (ID/RF)

计算地址 取操作数 3. 执行/计算内存地址 (EX/AG) 4. 取内存操作数 (MEM)

执行 存结果 5, 存储/写回结果 (WB)

•上面这些阶段对所有的指令来说都会花费同样的时间 (时延)吗?

70

70

# PCSTC,=Dump Address [31-0] PCSTC,=Dump Address [31-0] PCSTC,=Dump Address [31-0] PCSTC,=Bump Address [31-0] PCSTC,=BrTaken PC





350ps

74

LW指令





### 最慢的指令流程是什么?

- 存储器不是理想的
- 如果有时候访存要花费100ms怎么办?
- 让简单的寄存器加或者无条件转跳花上和访存操作一 样的100ms+的时间有意义吗?
- 另外,如果处理一条指令需要不止一次访存该怎么办?
  - 什么指令需要?
  - 是否提供了多个内存端口?

控制逻辑?

- 控制逻辑如何影响关键路径?
  - 控制逻辑能否出现在关键路径上?
  - 控制存储的访问有时可能会花费很长时间

78

78