# 实验报告

题

单周期处理器设计

| 学生? | 姓名 | 刘凌云        |
|-----|----|------------|
| 学   | 号  | 161710237  |
| 学   | 院  | 计算机科学与技术学院 |
| 专   | 业  | 计算机科学与技术   |
| 班   | 级  | 1617102    |
| 指导  | 教师 |            |

二〇一九年七月

### 南京航空航天大学 实验报告诚信承诺书

| 本人   | 、郑重声明 | : 所呈 | 交的毕业   | 业设计 | (论文) | (题目:_ | 单周期   |
|------|-------|------|--------|-----|------|-------|-------|
| 处理器设 | 计     |      | _) 是本人 | 在导师 | 币的指导 | 下独立进  | 行研究所取 |
| 得的成果 | !。尽本人 | 所知,  | 除了毕』   | 业设计 | (论文) | 中特别加  | 以标注引用 |
| 的内容夕 | 、,本毕业 | 设计(  | 论文)不   | 包含值 | 壬何其他 | 个人或集  | 体已经发表 |
| 或撰写的 | 」成果作品 | 0    |        |     |      |       |       |
|      |       |      |        |     |      |       |       |

作者签名: 刘凌云

2019

年 7 月 4 日

(学号): 161710237

### 单周期处理器设计

#### 摘要

单周期 CPU 指的是一条指令的执行在一个时钟周期内完成,然后开始下一条指令的执行,即一条指令用一个时钟周期完成。 单周期 CPU 的功能: 能够实现一些指令功能操作。单周期 CPU 指的是一条指令的执行在一个时钟周期内完成,然后开始下一条指令的执行,即一条指令用一个时钟周期完成。电平从低到高变化的瞬间称为时钟上升沿,两个相邻时钟上升沿之间的时间间隔称为一个时钟周期。

关键词: 五级流水线处理器 指令实现

**批注 [F1]:** 300 字左右,小四宋体,首行缩进 2 个字符, 摘要正文 1.5 倍行距

Single-cycle processor design

#### Abstract

Single cycle refers to the execution of an instruction CPU completed in one clock cycle, and then start the next instruction execution, namely an instruction in a single cycle, the CPU clock cycles to complete function: to achieve some CPU instruction function single cycle refers to the execution of an instruction completed in one clock cycle, and then start the next instruction execution, namely an instruction with a clock cycles to complete level changes from low to high moment called clock rise along, the time interval between two adjacent clock up along the called one clock cycle

Key Words: Single cycle processor

批注 [x2]: 小三新罗马字体,居行首。

| _ | _   |
|---|-----|
|   | _   |
|   | 747 |
|   | 71  |

| 1. 课程设计说明                 | 4 -    |
|---------------------------|--------|
| 1.1 指令实现                  | 4 -    |
| 1.2 完成情况                  | 4 -    |
| 2.模块化和层次化设计说明             | 4 -    |
| 2.1 设计电路图                 | 4 -    |
| 2.2 设计原理                  | 8 -    |
| 3.具体模块化定义                 | 9 -    |
| 3.1.1 ctrl 模块化定义          | 9 -    |
| 3.1.2 datapath 模块化定义      | 14 -   |
| 3.1.3 instruction 模块化定义   | 16 -   |
| 3.1.4 PC 模块化定义            | 17 -   |
| 3.1.5 NPC 模块化定义           | 18 -   |
| 3.1.6 alu 模块化定义           | 20 -   |
| 3.1.7 mux,mux4,mux8 模块化定义 |        |
| 3.1.8 ext 模块化定义:          | 24 -   |
| 3.1.9 regfiles 模块化定义      | 25 -   |
| 3.1.10 im_4k 模块化定义        | 26 -   |
| 3.1.10 dm_4k 模块化定义        | 27 -   |
| 4 测试代码                    | 29 -   |
| adder.v                   | 29 -   |
| alu.v                     | 30 -   |
| ctrl_signals_def.v        | 31 -   |
| ctrl.v                    | 36 -   |
| datapath.v                | 44 -   |
| dm.v:                     | 49 -   |
| ext.v                     | 51 -   |
| im.v                      | 52 -   |
| instructions.v            |        |
| mux.v                     |        |
| npc.v                     |        |
| pc.v                      |        |
| register.v                |        |
| 测试指令                      |        |
| code.txt                  |        |
| 5 测试截图                    |        |
| 应跳转与应不执行                  |        |
| 寄存器、alu 运算结果、主存存取测试       | 70 -   |
| 6 心得休全                    | - 73 - |

### 1. 课程设计说明

#### 1.1 指令实现

11 条指令部分对于 11 条指令全部实现。为: add,sub,subu,slt,sltu,ori,addiu,lw,sw,beq,j.

36条指令部分期盼实现指令如下: addu、subu、stl、and、nor、or、xor、addiu、lui、stlu、sllv、srav、srlv、slti、sltiu、andi、ori、xori、sll、srl、sra、beq、bne、begez、bgtz、blez、bltz、lw、sw、lb、lbu、sb、j、jr、jalr、jal.

#### 1.2 完成情况

自主完成了36条指令并且通过了测试程序的测试。

### 2.模块化和层次化设计说明

#### 2.1设计电路图

#### 2.1.1 总体设计图

这张图时 ppt 的 11 条的。36 条的图有点大。总体上 36 条和 11 条的总体图差不多,只是控制信号线的位数多了一些。后面分开来画了 36 条的图。



#### 2.1.2 ctrl 与 datapath



#### 2.1.3 指令顺序执行、各种分支与跳转的 NPC 与 PC 部分的数据通路

#### rst复位信号复位指令初始位置 时钟上升沿写入NPC OffsetType Jump MUX BranchPC► 1 adder imm32( offset32) imm16 (offset16) rsVal(\$rs)-RegTypeJu bgez bgtz Pseudo Typ eJump bltz 与门 {PC[31:28],pseudoaddr,00} MUX4 Jump Type是Offset Type Jump -BranchTypesel MUX8 Jump Type

#### 2.1.4 数据通路中的 alu, 寄存器, dm 存取等



数据通路——alu、寄存器组、dm存取

#### 2.2 设计原理

单周期 CPU 指的是一条指令的执行在一个时钟周期内完成,然后开始下一条指令的执行,即一条指令用一个时钟周期完成。电平从低到高变化的瞬间称为时钟上升沿,两个相邻时钟上升沿之间的时间间隔

称为一个时钟周期。时钟周期一般也称振荡周期(如果晶振的输出没有经过分频就直接作为 CPU 的工作时钟,则时钟周期就等于振荡周期。若振荡周期经二分频后形成时钟脉冲信号作为 CPU 的工作时钟,这样,时钟周期就是振荡周期的两倍)

### 3.具体模块化定义

#### 3.1.1 ctrl 模块化定义

#### (1) 基本描述

ctrl 模块以从 datapath 得到的 opcode,funct,bit16 为输入,产生各种控制信号,以让各部件协同工作。 其输出是各类控制信号。

#### (2) 模块接口

| 信号名             | 方 | 描述                              |
|-----------------|---|---------------------------------|
|                 | 向 |                                 |
| op[5:0]         | Ι | 指令 opcode, 用于区分指令               |
| Funct[5:0]      | Ι | 用于区分 opcode=0x00 的 R 型指令        |
| bit16           | Ι | 是指令的位序号 16 的数据,用于区分 bgez 和 bltz |
|                 |   | 指令                              |
| RegWrite        | 0 | 控制寄存器是否能够写入                     |
| RwIdSrc [1:0]   | 0 | 控制寄存器写入地址来源                     |
| RwDataSrc[1:0]  | 0 | 控制写入寄存器的数据的来源                   |
| BranchType[2:0] | 0 | 控制分支类型                          |
| JumpType[1:0]   | 0 | 控制跳转类型                          |
| AluCtr[4:0]     | 0 | 控制 Alu 的具体行为                    |
| AluBSrc[1:0]    | 0 | 标记 Alu 的第二运算数 B 的来源             |
| ExtType         | 0 | 标记是立即数的拓展是符号拓展还是零拓展             |

MemDataExtType 0 控制 Alu 的具体运算行为

表中涉及到的类型对应取值及其含义如下

#### (3) 输出的各种控制信号常量

```
// RwIdSrc_对人等存器的编号是曲什么字段决定

'define RwIdSrc_rd 2'b00 // rt 字段决定

'define RwIdSrc_rd 2'b01 // rd 字段决定

'define RwIdSrc_ra 2'b10 // 周定的ra(31)号寄存器

// RwDataSrc

'define RwDataSrc_alu 2'b00

'define RwDataSrc_pc1 2'b10 // 计算出来的pc+4

// MemOpType

'define MemByWord 1'b1

'define MemByByte 1'b0

// Branch Types 分支类型

'define branch_beq 3'd4

'define branch_begz 3'd0

'define branch_blez 3'd2

'define branch_blez 3'd2

'define branch_blez 3'd3

'define no_branch 3'd7

// emmm, this is wrong

// define branch_jr 3'd6
```

```
define No_Jump 2'b00 // 不跳转
define RegTypeJump 2'b10 // 直接从寄存器读取的数据
define PseudoTypeJump 2'b11 // 26 位直接地址
define SignExt 1'b1
define ZeroExt 1'b0
define alu_addu 5'd0
define alu_subu 5'd1
define alu_slt 5'd2
define alu_and 5'd3
define alu_nor 5'd4
define alu_or 5'd5
define alu_xor 5'd6
define alu_sltu 5'd7
define alu_sllv 5'd8
define alu_srav 5'd9
define alu_srlv 5'd10
define alu_sll 5'd11
define alu_srl 5'd12
define alu_sra 5'd13
```

```
`define alu_lui 5'd14

//`define alu_add 5'd15 // 虽然指令中没有直接的实现 add 指令,但是地址的计算需要有符号加

// 不需要,在不考虑溢出抛出异常的情况下,alu 的 add 和 addu 无差异

`define alu_nop 5'b11111

// AluBSrc Alu 运算器B 的来源 常量表

`define aluBsrc_rt 2'd0 // 来源于$rt

`define aluBsrc_imm 2'd1 // 立即数经过拓展之后的imm32,具体拓展受 ExtOp 控制

`define aluBsrc_zero 2'd2 // 指令固定的0

`define aluBsrc_imm00 2'd3 // 立即数后面添16 个 0 的立即数拓展,for Lui

`define True 1'b1

`define False 1'b0

`define ra 5'b11111
```

#### (4) 功能定义及实现

#### 寄存器写入控制

| 信号名           | 取值                            | 解释                         |
|---------------|-------------------------------|----------------------------|
| RegWrite      | 1/0                           | 控制是否需要写入寄存器; 仅当            |
|               |                               | RegWrite=1 时下列寄存器写方面       |
|               |                               | 的信号有效                      |
| [1:0] RwIdSrc | RwIdSrc/RwIdSrc_rd/RwIdSrc_ra | 需要写入的寄存器的情况下, R            |
|               |                               | 型写入 rd,I 型写入 rt,jalr 与 jal |
|               |                               | 写入固定 ra(31)寄存器。            |
|               |                               | 对于 R 型中的 jr 和 jalr 无需特别    |
|               |                               | 置。因为,对于 jalr 而言, rd 是      |
|               |                               | 11111,恰好是 ra 寄存器,是 jalr    |

|                 |                             | 需要写入的目标寄存器编号;对         |
|-----------------|-----------------------------|------------------------|
|                 |                             | 于 jr 的 rd 是 0 号寄存器,始终为 |
|                 |                             | 0, 写入操作被忽略             |
| [1:0] RwDataSrc | RwDataSrc_alu/RwDataSrc_dm/ | 需要写入时,R型和大多I型写         |
|                 | RwDataSrc_pc1               | 入寄存器的数据来自 alu 运算结      |
|                 |                             | 果; oad 类型的来自于 dm 中读取   |
|                 |                             | 的数据; jalr 和 jal 写入的寄存器 |
|                 |                             | 来自 pc+4                |

#### 访存控制

| 信号名            | 取值                  | 解释                        |
|----------------|---------------------|---------------------------|
| MemRead        | 1/0                 | 控制是否读 dm, 更准确地说, 控        |
|                |                     | 制 dm 中流出的数据是否要被使          |
|                |                     | 用。当且仅当 lw/lb/lbu 指令取 1.   |
| MemWrite       | 1/0                 | 控制能否向 dm 写入数据。当且仅         |
|                |                     | 当 sw/sb 指令取 1.            |
| МетОрТуре      | MemByByte/MemByWord | 只有 MemRead 或者 MemWrite 有  |
|                |                     | 一个有效时,MemOpType 有效。       |
|                |                     | 它控制访存指令是按照字节还是            |
|                |                     | Word 操作。lw/sw,MemOpType=` |
|                |                     | MemByWord;lb/lbu/sb       |
|                |                     | 时,MemOpType= MemByByte    |
| MemDataExtType | SignExt/ZeroExt     | Lb 时,取 SignExt; lbu 时取    |
|                |                     | ZeroExt.                  |

#### 分支跳转控制

| 旧节名 收值 解釋 |
|-----------|
|-----------|

| [2:0] BranchType | branch_beq/branch_bne/            | 6条分支指令每条对应一个值,另           |
|------------------|-----------------------------------|---------------------------|
|                  | branch_bgez/branch_bgtz/          | 一个额外的值表示 wu 分支顺序          |
|                  | branch_blez/branch_bltz/no_branch | 执行,非分支指令 no_branch.       |
| [1:0] JumpType   | No_Jump/OffsetTypeJump/           | J 型指令即 jal 和 j 设          |
|                  | RegTypeJump/PseudoTypeJump        | PseudoTypeJump; jr,jalr 设 |
|                  |                                   | RegTypeJump,从寄存器读取地       |
|                  |                                   | 址;分支指令全部需要通过 offset       |
|                  |                                   | 计算分支地址,设                  |
|                  |                                   | OffsetTypeJump; 其余指令顺序执   |
|                  |                                   | 行不跳转,设 No_Jump。           |

#### 3.1.2 datapath 模块化定义

#### (1) 基本描述

以 clk, rst 信号及控制器给出的各种输出的控制信号为输入,输出 opcode, funct, bit16 作为 ctrl 模块的输入。同时随着指令的执行,数据在数据通路内部流动。数据通路 datapath 模块内部包含 im, dm, pc, npc, reg\_files, alu 等模块。

#### (2) 模块接口

| 信号名        | 方 | 描述                            |
|------------|---|-------------------------------|
|            | 向 |                               |
| op[5:0]    | 0 | 指令 opcode, 用于区分指令             |
| Funct[5:0] | 0 | 用于区分 opcode=0x00 的 R 型指令      |
| bit16      | 0 | 是指令的位序号 16 的数据,用于进一步区分 bgez 和 |
|            |   | bltz 指令                       |

| RegWrite        | Ι | 控制寄存器是否能够写入                 |
|-----------------|---|-----------------------------|
| RwSrc[1:0]      | Ι | 控制寄存器写入地址来源                 |
| RwDataSrc[1:0]  | Ι | 控制写入寄存器的数据的来源               |
| BranchType[2:0] | Ι | 控制分支类型                      |
| JumpType[1:0]   | Ι | 控制跳转类型                      |
| AluCtr[4:0]     | Ι | 控制 Alu 的具体行为                |
| AluBSrc[1:0]    | Ι | 标记 Alu 的第二运算数 B的来源,具体来源标记已在 |
|                 |   | 控制器部分给出                     |
| ExtType         | Ι | 标记是立即数的拓展是符号拓展还是零拓展         |
| MemDataExtType  | Ι | 控制对于 lb, lbu 的取出来的字节做不同的拓展  |
| clk             | Ι | 输入信号                        |
| rst             | Ι | 复位信号                        |
|                 |   |                             |

#### (3) 功能定义

| 序号 | 功能名称       | 功能描述                 |
|----|------------|----------------------|
| 1  | 控制程序按照正确顺序 | NPC 计算下一条要执          |
|    | 执行         | 行的指令地址,PC 每次时        |
|    |            | 钟上升沿更新为 NPC.         |
| 2  | 取值译码       | 根据 PC 地址取指令          |
|    |            | 并分离各字段译码。            |
|    |            | im_4k和 Instruction 模 |
|    |            | 块。                   |
| 3  | 根据指令执行不同的运 | Alu模块。               |
|    | 算          |                      |
| 4  | 寄存器组正确读写   | regfiles 模块          |
| 5  | 正确读写主存     | dm_4k 模块             |
| 6  | 各模块配合正常    | 不应该出现错误的数据           |

通路。

#### 3.1.3 instruction 模块化定义

#### (1) 基本描述

Instruction 主要功能是根据当前的指令,进行各字段的分离,进行译码。

#### (2) 模块接口

| 信号名                | 方向 | 描述             |
|--------------------|----|----------------|
| [31:0] Instruction | I  | 输入的指令码         |
| [5:0] op           | 0  | 指令 op 字段       |
| [4:0] rs           | 0  | rs 寄存器编号       |
| [4:0] rt           | 0  | rt 寄存器编号       |
| [4:0] rd           | 0  | rd 寄存器编号       |
| [4:0] shamt        | 0  | 移位操作的位移数       |
| [5:0] funct        | 0  | 指令的 funct 字段   |
| [15:0]             | 0  | 指令的立即数字段       |
| imm16_or_offset    |    |                |
| [25:0] PseudoAddr  | 0  | 指令的 PseudoAddr |
|                    |    | 字段, J类型指令需要    |
| bit16              | 0  | 指令的第 16 位      |

#### (3) 功能定义

各字段截取指令 Instuction 的位置如表所示。

| 序号 | 功能名称 | 功能描述                |
|----|------|---------------------|
| 1  | ор   | Instruction[31:26]; |

| 2 | rs              | Instruction[25:21]; |
|---|-----------------|---------------------|
| 3 | rt              | Instruction[20:16]; |
| 4 | rd              | Instruction[15:11]; |
| 5 | shamt           | Instruction[10:6];  |
| 6 | funct           | Instruction[5:0];   |
| 7 | imm16_or_offset | Instruction[15:0];  |
| 8 | PseudoAddr      | Instruction[25:0];  |
| 9 | bit16           | Instruction[16];    |

#### 3.1.4 PC 模块化定义

#### (1) 基本描述

pc 主要功能是完成输出当前指令地址。复位后,pc 指向  $0x0000\_3000$ ,此处为第一条指令的地址。

#### (2) 模块接口

| 信号名       | 方向 | 描述      |
|-----------|----|---------|
| [31:0]npc | I  | 输入的指令地址 |
| clk       | I  | 时钟信号    |
| rst       | I  | 复位信号    |
| [31:0]pc  | 0  | 输出的指令地址 |

#### (3) 功能定义

| 序号 | 功能名称 | 功能描述 |
|----|------|------|
|----|------|------|

| 1 | 复位     | rst=1 时,将 pc 置为 |
|---|--------|-----------------|
|   |        | 0X0000_3000     |
| 2 | 输出指令地址 | 时钟信号到来时,将       |
|   |        | npc 赋给 pc       |

#### 3.1.5 NPC 模块化定义

#### (1) 基本描述

npc 主要功能是通过计算下一条要执行的指令的地址 NPC,并送入 pc,以实现指令执行顺序的控制。其输出是下一条指令。

其从四类大情况的"NPC"中用 mux4 模块选择 NPC。

四类情况为——正常执行的 PC+4、分支指令条件应当前往分支的地址、寄存器 rs 直接读出的地址、J型指令 PseudoAddr 直接特殊拓展的地址。

选择由 JumpType 控制信号控制。分支指令条件应当前往分支的地址受 JumpType 和 BranchType 共同控制。

#### (2) 模块接口

| 信号名                  | う向 | 描述                |
|----------------------|----|-------------------|
| [31:0]<br>PC         | I  | 当前指令地址            |
| [25:0]<br>PseudoAddr | I  | J型指令直接给出的截断地址     |
| [15:0]<br>offset     | I  | 分支指令给出的地址偏移量      |
| [31:0]<br>RegTypeNPC | I  | NPC 是寄存器 rs 存储的地址 |

| [2:0]      | I 分支指令类型               |
|------------|------------------------|
| BranchType |                        |
| pc         |                        |
| [1:0]      | I 跳转类型                 |
| ЈитрТуре   |                        |
| zero       | I 标记 alu 运算结果 (分支条件通   |
|            | 过 alu 做减法) 是否为 0, 用于判断 |
|            | 分支条件成立与否               |
| pos        | I 标记 alu 运算结果 (分支条件通   |
|            | 过 alu 做减法) 是否为正, 用于判断  |
|            | 分支条件成立与否               |
| neg        | I 标记 alu 运算结果 (分支条件通   |
|            | 过 alu 做减法) 是否为负, 用于判断  |
|            | 分支条件成立与否               |
| [31:0]     | 0 下条应该执行的指令            |
| NPC        |                        |
| [31:0]     | 0 PC+4,为了跳转链接类型的指令     |
| NormalNPC  | 准备写入寄存器的数据             |

### (3) 功能定义

| 序号 | 功能名称     | 功能描述                     |
|----|----------|--------------------------|
| 1  | 输出下一指令地址 | 根 据 zero ,               |
|    |          | pos, neg, branchType, Ju |
|    |          | mpType, PC, offset, rsVa |
|    |          | 1 的值输出下一条指令的             |
|    |          | 地址。                      |
| 2  | 输出跳转回调地址 | 计算 pc+4, 方便\$ra          |
|    |          | 保存回调地址                   |

#### 3.1.6 alu 模块化定义

#### (1) 基本描述

实现 addu, subu, slt, and, nor, or, xor, sltu, sllv, srav, srlv, sll, srl, sra, lui 十五种计算。

并且通过设置 AluCtr, AluBSrc 等控制信号的设置,使得 load/store 类型之类的内存地址被 alu 计算并通过 result 输出;而分支类型的指令的比较通过 subu 操作转换为判断 result的正负零性,并输出了 pos, neg, zero 三个标志。

#### (2) 模块接口

| <i>A</i> - E - A |     | LIEV IV                    |
|------------------|-----|----------------------------|
| 信号名              | 方   | 描述                         |
|                  | 向   |                            |
|                  | , , |                            |
| [4:0]            | Ι   | ALU 控制信号                   |
| ALUctr           |     |                            |
| [31:0]A          | I   | Alu 运算的操作数 A, 固定来源 rs      |
|                  |     | 寄存器                        |
| [31:0]B          | I   | Alu 运算的操作数 A,由 datapath 中控 |
|                  |     | 制信号 AluBSrc 决定来源           |
| shamt            | I   | 由 shamt 字段决定的位移数           |
| zero             | 0   | 若 A!=B, zero=0, 否则,zero=1  |
| pos              | 0   | 为 A-B 数学上是否为正的标志           |
| neg              | 0   | 为 A-B 数学上是否为负的标志           |
| [31:0]re         | 0   | Alu 计算输出的结果。               |
| sult             |     |                            |

#### (3) 功能定义

| 序号 | 功能名称              | 功能描述           |
|----|-------------------|----------------|
| 1  | 输出计算结果            | 根据 alu 控制信号,   |
|    |                   | 输出 A 与 B 的计算结果 |
|    |                   |                |
| 2  | 输出 zero, neg, pos | 分别标记 result 是  |
|    |                   | 否为0,正数,负数。     |
|    |                   |                |

#### 3. 1. 7 mux, mux4, mux8 模块化定义

### (1) 基本描述

实现 32 位二选一数据选择器

#### (2) 2 选 1mux 模块接口

| 信号     | ŗ | j | 描述     |
|--------|---|---|--------|
| 名      | 向 |   |        |
| Sel    |   | Ι | mux 控制 |
|        |   |   | 信号     |
| [WII   | ) | Ι | mux 输入 |
| TH -   | - |   |        |
| 1:0]i0 |   |   |        |
| [WII   | ) | Ι | mux 输入 |
| TH -   | - |   |        |
| 1:0]i1 |   |   |        |
| [WII   | ) | 0 | mux 输出 |

| ТН -    |  |  |
|---------|--|--|
| 1:0]out |  |  |

4 选 1 模块 mux4

| 4 近 1 侯块 MUX4 |   |        |  |
|---------------|---|--------|--|
| 信号            | j | 描述     |  |
| 名             | 向 |        |  |
| [1:0          | Ι | mux 控制 |  |
| ]Se1          |   | 信号     |  |
| [WID          | Ι | mux 输入 |  |
| ТН -          |   |        |  |
| 1:0]i00       |   |        |  |
| [WID          | Ι | mux 输入 |  |
| ТН –          |   |        |  |
| 1:0]i01       |   |        |  |
| [WID          | Ι | mux 输入 |  |
| TH -          |   |        |  |
| 1:0]i10       |   |        |  |
| [WID          | Ι | mux 输入 |  |
| ТН –          |   |        |  |
| 1:0]i11       |   |        |  |
| [31:          | 0 | mux 输出 |  |
| 0]out         |   |        |  |

8 选 1 模块 mux8

|     | 信号   |   | j | 描述     |
|-----|------|---|---|--------|
| 名   |      | 向 |   |        |
|     | [2:0 |   | Ι | mux 控制 |
| ]Se | 1    |   |   | 信号     |
|     | [WID |   | Ι | mux 输入 |
| ТН  | _    |   |   |        |

| 1:0]i000 |   |        |
|----------|---|--------|
| [WID     | I | mux 输入 |
| ТН -     |   |        |
| 1:0]i001 |   |        |
| [WID     | I | mux 输入 |
| TH -     |   |        |
| 1:0]i010 |   |        |
| [WID     | I | mux 输入 |
| TH -     |   |        |
| 1:0]i011 |   |        |
| [1:0]Sel | I | mux 控制 |
|          |   | 信号     |
| [WIDTH - | I | mux 输入 |
| 1:0]i100 |   |        |
| [WIDTH - | I | mux 输入 |
| 1:0]i101 |   |        |
| [WIDTH - | I | mux 输入 |
| 1:0]i110 |   |        |
| [WID     | I | mux 输入 |
| ТН –     |   |        |
| 1:0]i111 |   |        |
| [31:     | 0 | mux 输出 |
| 0]out    |   |        |

#### (3) 功能定义

根据 sel 的值,选择相应的输入引脚的值作为。WIDTH 是 parameter 参数,默认为 32. 由于功能比较简单不在制表。

#### 3.1.8 ext 模块化定义:

#### (1) 基本描述

将输入的 WIDTH(默认 16)位地址按 ExtType 指定的拓展方式扩展为 BIGWIDTH(默认 32) 位。

#### (2) 模块接口

| 信号名         | j | 描述        |
|-------------|---|-----------|
|             | 向 |           |
| ExtType     | I | 控制拓展类     |
|             |   | 型,1为符号拓展0 |
|             |   | 为零拓展      |
| [WIDTH -    | I | 输入的 16 位  |
| 1:0]in      |   | 地址        |
|             | 0 | 输出的默认     |
| [BIGWIDTH - |   | 32 位的拓展数  |
| 1:0]out     |   |           |

#### (3) 功能定义

| 序号 | 功能名称    | 功能描述             |
|----|---------|------------------|
| 1  | 输出扩展的数. | 根据拓展类型将 a        |
|    |         | 扩展为默认 32 位的 out. |

#### 3.1.9 regfiles 模块化定义

#### (1) 基本描述

根据输入的两个寄存器地址,读取相应寄存器的值,根据寄存器写信号和寄存器地址,将输入的数据选择写入寄存器。

#### (2) 模块接口

| <b>片</b> 口 | _ | 44.44   |
|------------|---|---------|
| 信号名        | フ | 描述      |
|            | 向 |         |
| clk        | I | 时钟信号    |
| [4:0]r     | I | Rs 寄存器地 |
| a          |   | 址       |
| [4:0]r     | I | Ra 寄存器编 |
| b          |   | 묵       |
| [31:0]     | С | Rb 寄存器编 |
| busA       |   | 묵       |
| [31:0]     | C | Rt 寄存器值 |
| busB       |   |         |
| writeE     | I | 写寄存器信号  |
| n          |   |         |
| [4:0]r     | I | Rw 写寄存器 |
| W          |   | 地址      |
| [31:0]     | Ι | 写入寄存器的  |
| busW       |   | 数据流     |

### (3) 功能定义

| 序号 | 功能名称     | 功能描述                    |
|----|----------|-------------------------|
| 1  | 读寄存器数据   | 读 ra、rb 寄存器的数<br>据      |
| 2  | 向寄存器写入数据 | 根据写信号向 rw 寄<br>存器选择写入数据 |

#### 3.1.10 im\_4k 模块化定义

#### (1) 基本描述

指令内存大小为 4K,初始化从  $code.\ txt$  载入指令。根据输入的指令地址,输出当前位置存储的指令。

#### (2) 模块接口

| 信号名    | - | 描述 |
|--------|---|----|
|        | 向 |    |
| [11:2] | ] | 指令 |
| . 11.  |   | 地址 |
| addr   |   | 地址 |
| [31:0] | ( | 指  |

#### (3) 功能定义

| 序号 | 功能名称 | 功能描述      |
|----|------|-----------|
| 1  | 载入指令 | 初 始 化 载 入 |

|   |      | code. txt 中的指令 |
|---|------|----------------|
| 2 | 输出指令 | 根据输入的指令地       |
|   |      | 址,输出当前指令       |

#### 3.1.10 dm\_4k 模块化定义

#### (1) 基本描述

"数据内存"大小为 4K,根据输入的地址读出"数据内存"中的数据,并根据数据写信号,将输入的数据选择写入"数据内存"中。

#### (2) 模块接口

| 信号名     | j. | 描述           |  |
|---------|----|--------------|--|
|         | 向  |              |  |
| clk     | Ι  | 时钟信号         |  |
| [11 :   | Ι  | 数据地址         |  |
| 2]addr  |    |              |  |
| [1:0]By | Ι  | 数据地址后        |  |
| teOff   |    | 两位,即字节偏      |  |
|         |    | 移量           |  |
| MemOpTy | Ι  | 控制存/取        |  |
| ре      |    | 操作是按字还是      |  |
|         |    | 字节模式,有       |  |
|         |    | `MemByWord 和 |  |
|         |    | `MemByByte 两 |  |
|         |    | 种模式          |  |
| MemData | I  | 当 为          |  |
| ExtType |    | lb/lbu 按字节   |  |

|         |   | 模式读时,          |
|---------|---|----------------|
|         |   | MemDataExtType |
|         |   | 控制此字节是符        |
|         |   | 号扩展还是零扩        |
|         |   | 展以写入目标寄        |
|         |   | 存器             |
| [31:0]d | I | 写入的数据          |
| _in     |   |                |
| wr_en   | I | 数据内存写          |
|         |   | 信号             |
| [31:0]d | 0 | 读出的数据          |
| _out    |   |                |

#### (3) 功能定义

| 序号 | 功能名称          | 功能描述               |
|----|---------------|--------------------|
| 1  | Lw 指令读整个 word | 根据输入的数据地           |
|    | 内存数据          | 址,读出数据内存的数         |
|    |               | 据,读出的数据不一定被        |
|    |               | 使用, lw 指令会使用。      |
| 2  | Lb/lbu 指令读指定  | 根据输入的数据地           |
|    | 内存中的字节的数据并    | 址,读出数据内存的一个        |
|    | 符号/零拓展为32位    | 字节的数据并符号/零拓        |
|    |               | 展为 32 位, lb/lbu 指令 |
|    |               | 才会使用。              |
| 2  | 向数据内存写入数      | 在时钟信号到来时,          |
|    | 据             | 根据写数据信号, sw 指令     |
|    |               | 将输入的数据选择写入         |
|    |               | 数据内存中的一个 word,     |

而 sb 写入指定的一个字 节,写入的那个字节的值 位\$rt&0xff。

### 4测试代码

代码使用 visual studio code 编写,文件编码为 gbk,编译运行使用 modelsim。

4.1Verilog 代码实现

#### adder. v

```
module adder(a, b, ci,
    sum, co, cf, zf, sf, of
);
    parameter WIDTH = 32;

input [WIDTH-1:0] a,b;
input ci;

output [WIDTH-1:0] sum;
output co;
output co;
output cf,zf,sf,of;

assign {co,sum}=a+b+ci;
assign sf = sum[WIDTH-1];
assign of = (sf^a[WIDTH-1])&(sf^b[WIDTH-1]);
assign zf = sum=0 ? 1 : 0;
assign cf = co^ci;
```

endmodule

#### alu. v

```
include "..\control\ctrl_signals_def.v'
zero, pos, neg,
output reg [WIDTH-1:0] result;
always@(A or B or ALUctr or shamt)
```

```
`alu_sllv: result <= (B << A);
    `alu_srav: result <= (($signed(B)) >>> A);
    `alu_srlv: result <= (B >> A);
    `alu_sll: result <= (B << shamt);
    `alu_srl: result <= (B >> shamt);
    `alu_sra: result <= (($signed(B)) >>> shamt);
    `alu_lui: result <= B;
    `alu_nop: result <= 32'h0000_0000;
    default: result <= 32'h0000_0000;
    endcase
end
    assign zero = (result == 0);
    assign pos = ($signed(result) > 0);
    assign neg = ($signed(result) < 0);
endmodule</pre>
```

#### ctrl\_signals\_def.v

```
// opcode
`define Most_R_Type_op 6'b000000 // need differ by funct
/*contains follow
sllv
srlv
srav
sllv
srlv
srlv
```

```
define bgez_bltz_op 6'b000001 // need differ by bit16
define opcode_addiu 6'b001001
define opcode_lui 6'b001111
define opcode_slti 6'b001010
define opcode_sltiu 6'b001011
define opcode_andi 6'b001100
define opcode_ori 6'b001101
define opcode_xori 6'b001110
define opcode_beq 6'b000100
define opcode_bne 6'b000101
define opcode_bgtz 6'b000111
define opcode_blez 6'b000110
define opcode_lw 6'b100011
define opcode_sw 6'b101011
define opcode_lb 6'b100000
define opcode_lbu 6'b100100
define opcode_sb 6'b101000
define opcode_j 6'b000010
```

```
define opcode_jal 6'b000011
define bit16_bgez 1
define bit16_bltz 0
define funct_addu 6'b100001
define funct_subu 6'b100011
define funct_and 6'b100100
define funct_nor 6'b100111
define funct_or 6'b100101
define funct_xor 6'b100110
define funct_sllv 6'b000100
define funct_srav 6'b000111
define funct_srlv 6'b000110
define funct_sll 6'b000000
define funct_srl 6'b000010
define funct_sra 6'b000011
define funct_jr 6'b001000
define funct_jalr 6'b001001
define RwIdSrc_rd 2'b01 // rd 字段决定
```

```
define RwDataSrc_alu 2'b00
define RwDataSrc_dm 2'b01
define RwDataSrc_pc1 2'b10 // 计算出来的pc+4
define MemByWord 1'b1
define MemByByte 1'b0
define branch_beq 3'd4
define branch_bne 3'd5
define branch_bgez 3'd0
define branch_bgtz 3'd1
define branch_blez 3'd2
define branch_bltz 3'd3
define no_branch 3'd7
define No_Jump 2'b00 // 不跳转
define OffsetTypeJump 2'b01 // 使用offset 计算的地址
define RegTypeJump 2'b10 // 直接从寄存器读取的数据
define PseudoTypeJump 2'b11 // 26 位直接地址
```

```
define SignExt 1'b1
define ZeroExt 1'b0
define alu_addu 5'd0
define alu_subu 5'd1
define alu_slt 5'd2
define alu_and 5'd3
define alu_nor 5'd4
define alu_or 5'd5
define alu_xor 5'd6
define alu_sltu 5'd7
define alu_sllv 5'd8
define alu_srav 5'd9
define alu_srlv 5'd10
define alu_sll 5'd11
define alu_srl 5'd12
define alu_sra 5'd13
define alu_lui 5'd14
define alu_nop 5'b11111
define aluBsrc_imm 2'd1 // 立即数经过拓展之后的imm32,具体拓展受ExtOp 控制
define aluBsrc_zero 2'd2 // 指令固定的0
define aluBsrc_imm00 2'd3 // 立即数后面添16 个0 的立即数拓展,for Lui
```

```
`define True 1'b1
`define False 1'b0
`define ra 5'b11111

`define clock_T 30
`define alu_temp_to_alu_res_T 1
```

#### ctrl.v

```
rinclude "ctrl_signals_def.v"
module ctrl(
  input [5:0] opcode, funct,
  input bit16,

  output reg RegWrite,
  output reg [1:0] RwIdSrc, RwDataSrc,

  output reg MemRead, MemWrite, MemOpType,

  output reg [2:0] BranchType,
  output reg [1:0] JumpType,

  output reg [4:0] AluCtr,
  output reg [1:0] AluBSrc,

  output reg ExtType, MemDataExtType
);
```

```
always@(opcode or funct or bit16)
 if (opcode == `Most_R_Type_op) begin
  RegWrite = `True;
  BranchType = `no_branch;
    JumpType = `RegTypeJump; RwDataSrc = `RwDataSrc_pc1;
    JumpType = `No_Jump; RwDataSrc =`RwDataSrc_alu;
```

```
RegWrite = `False;
JumpType = `OffsetTypeJump;
```

```
RegWrite = `True; RwIdSrc = `RwIdSrc_rt; RwDataSrc = `RwDataSrc_alu;
MemWrite = `False; MemRead = `False;
JumpType = `No_Jump; BranchType = `no_branch;
RegWrite = `True; RwIdSrc = `RwIdSrc_rt; RwDataSrc = `RwDataSrc_alu;
MemWrite = `False; MemRead = `False;
JumpType = `No_Jump; BranchType = `no_branch;
RegWrite = `True; RwIdSrc = `RwIdSrc_rt; RwDataSrc = `RwDataSrc_alu;
MemWrite = `False; MemRead = `False;
JumpType = `No_Jump; BranchType = `no_branch;
ExtType = `SignExt;
```

```
RegWrite = `True; RwIdSrc = `RwIdSrc_rt; RwDataSrc = `RwDataSrc_alu;
MemWrite = `False; MemRead = `False;
JumpType = `No_Jump; BranchType = `no_branch;
RegWrite = `True; RwIdSrc = `RwIdSrc_rt; RwDataSrc = `RwDataSrc_alu;
MemWrite = `False; MemRead = `False;
JumpType = `No_Jump; BranchType = `no_branch;
RegWrite = `True; RwIdSrc = `RwIdSrc_rt; RwDataSrc = `RwDataSrc_alu;
MemWrite = `False; MemRead = `False;
JumpType = `No_Jump; BranchType = `no_branch;
ExtType = `ZeroExt;
```

```
RegWrite = `True; RwIdSrc = `RwIdSrc_rt; RwDataSrc = `RwDataSrc_alu;
JumpType = `No_Jump; BranchType = `no_branch;
ExtType = `ZeroExt;
RegWrite = `False; // no need to set RwIdSrc,RwDataSrc
MemWrite = `False; MemRead = `False;
JumpType = `OffsetTypeJump;
BranchType = `branch_beq;
RegWrite = `False; // no need to set RwIdSrc,RwDataSrc
MemWrite = `False; MemRead = `False;
JumpType = `OffsetTypeJump;
BranchType = `branch_bne;
RegWrite = `False; // no need to set RwIdSrc,RwDataSrc
```

```
MemWrite = `False; MemRead = `False;
JumpType = `OffsetTypeJump;
BranchType = `branch_bgtz;
RegWrite = `False; // no need to set RwIdSrc,RwDataSrc
MemWrite = `False; MemRead = `False;
JumpType = `OffsetTypeJump;
BranchType = `branch_blez;
RegWrite = `True; RwIdSrc = `RwIdSrc_rt; RwDataSrc = `RwDataSrc_dm;
MemRead = `True; MemWrite = `False; MemOpType = `MemByWord;
JumpType = `No_Jump; BranchType = `no_branch;
RegWrite = `True; RwIdSrc = `RwIdSrc_rt; RwDataSrc = `RwDataSrc_dm;
MemRead = `True; MemWrite = `False; MemOpType = `MemByByte;
JumpType = `No_Jump; BranchType = `no_branch;
```

```
ExtType = `SignExt; MemDataExtType = `SignExt;
RegWrite = `True; RwIdSrc = `RwIdSrc_rt; RwDataSrc = `RwDataSrc_dm;
MemRead = `True; MemWrite = `False; MemOpType = `MemByByte;
JumpType = `No_Jump; BranchType = `no_branch;
ExtType = `SignExt; MemDataExtType = `ZeroExt;
RegWrite = `False; // no need to set RwIdSrc RwDataSrc
MemRead = `False; MemWrite = `True; MemOpType = `MemByWord;
JumpType = `No_Jump; BranchType = `no_branch;
ExtType = `SignExt; // no need to set MemDataExtType
RegWrite = `False; // no need to set RwIdSrc RwDataSrc
MemRead = `False; MemWrite = `True; MemOpType = `MemByByte;
JumpType = `No_Jump; BranchType = `no_branch;
```

#### datapath. v

```
`include "..\\control\\ctrl_signals_def.v"

module datapath(
  input clk, rst,
  input RegWrite,
```

```
input MemRead, MemWrite, MemOpType,
input [2:0] BranchType,
input [1:0] JumpType,
input ExtType, MemDataExtType,
output [5:0] opcode, funct,
pc pc(.NPC(NPC), .PC(PC), .rst(rst), .clk(clk));
im_4k im(.addr(PC[11:2]), .dout(Instruction));
wire [15:0] imm16_or_offset;
wire [25:0] PseudoAddr;
```

```
Instruction,
 imm16_or_offset,
 PseudoAddr,
wire [4:0]rw;
wire [31:0]rsVal, rtVal, regWriteData;
 .writeEn(RegWrite), .rw(rw), .busW(regWriteData),
wire [31:0] imm32_or_offset, lui_imm;
 .in(imm16_or_offset),
 .out(imm32_or_offset),
```

```
assign lui_imm = { imm16_or_offset, 16'b0 }; // prepare lui_imm
 .i01(imm32_or_offset), // Done: to prepare imm32_or_offset by ext module
 .ill(lui_imm), // Done: to prepare lui_imm by special extend
 .sel(AluBSrc),
wire zero, pos, neg;
wire [31:0] alu_res;
 .A(rsVal), .B(AluB), // DONE: to prepare ALuB
 .ALUctr(AluCtr),
 .result(alu_res),
 .zero(zero), .pos(pos), .neg(neg),
wire [31:0] dm_read_data;
 .addr(alu_res[11:2]), .ByteOff(alu_res[1:0]),
```

```
.wr_en(MemWrite), .d_in(rtVal),
.d_out(dm_read_data),
.MemOpType(MemOpType), .MemDataExtType(MemDataExtType),
.i00(alu_res),
.i01(dm_read_data), // dm
.i10(NormalNPC), // calulate pc
.sel(RwDataSrc),
.out(regWriteData)
.PC(PC),
.PseudoAddr(PseudoAddr),
.offset(imm16_or_offset),
.RegTypeNPC(rsVal),
.BranchType(BranchType),
.JumpType(JumpType),
.zero(zero), .pos(pos), .neg(neg),
.NPC(NPC),
.NormalNPC(NormalNPC)
```

```
endmodule
```

#### dm. v:

```
include "..\\control\\ctrl_signals_def.v"
module dm_4k(
   addr, d_in,
   wr_en, d_out,
   MemOpType, MemDataExtType,
   ByteOff,
   clk
);
   input [11:2] addr;
   input memOpType, MemDataExtType;
   input [1:0] ByteOff;
   input [31:0] d_in;
   input wr_en;
   input clk;
   output [31:0] d_out;
   reg [31:0] dm[1023:0];
   wire [7:0] byte, be_to_wr_byte;
   wire [31:0] word_buffer, byte_ext_word;
   integer i;
   initial
   begin
   for(i = 0;i < 1024;i = i + 1)</pre>
```

```
assign word_buffer = dm[addr[11:2]];
 .i00(word_buffer[7:0]),
 .i01(word_buffer[15:8]),
 .i10(word_buffer[23:16]),
 .i11(word_buffer[31:24]),
 .sel(ByteOff),
 .out(byte)
 .in(byte),
 .ExtType(MemDataExtType),
 .out(byte_ext_word)
 .i0(byte_ext_word), // byte type
 .i1(word_buffer), // word type
 .sel(MemOpType),
 .out(d_out)
assign be_to_wr_byte = d_in[7:0];
```

```
always@(posedge clk)
begin

if (wr_en)

if (MemOpType == `MemByByte)

begin

// big endian

case (ByteOff)

2'b00: dm[addr[11:2]][7:0] <= be_to_wr_byte;

2'b01: dm[addr[11:2]][5:8] <= be_to_wr_byte;

2'b10: dm[addr[11:2]][23:16] <= be_to_wr_byte;

2'b11: dm[addr[11:2]][31:24] <= be_to_wr_byte;

endcase
end else

begin

dm[addr[11:2]][31:0] <= d_in;
end
end
end</pre>
```

#### ext. v

```
module ext #(parameter WIDTH = 16,BIGWIDTH = 32)(in, out, ExtType);
input [WIDTH - 1:0]in;
input ExtType;
output [BIGWIDTH - 1:0]out;
assign out = ExtType ?
```

```
{{BIGWIDTH-WIDTH{in[WIDTH - 1]}},in} :
{{BIGWIDTH-WIDTH{1'b0}},in};
endmodule
```

### im. v

```
module im_4k(
  input [11:2] addr,
  output [31:0] dout
);
  reg [31:0] im[1023:0];
  initial
  begin
    $readmemh("code.txt",im);
  end
  assign dout = im[addr[11:2]];
endmodule
```

### instructions. v

```
module instruction(
  input [31:0] Instruction,
  output [5:0] op,
  output [4:0] rs,rt,rd,
  output [4:0] shamt,
  output [5:0] funct,
  output [15:0] imm16_or_offset,
```

```
output [25:0] PseudoAddr,
output bit16
);

assign op = Instruction[31:26];
assign rs = Instruction[25:21];
assign rt = Instruction[20:16];
assign rd = Instruction[15:11];
assign shamt = Instruction[10:6];
assign funct = Instruction[5:0];
assign imm16_or_offset = Instruction[15:0];
assign PseudoAddr = Instruction[25:0];
assign bit16 = Instruction[16];
```

#### mux. v

```
module mux #(parameter WIDTH = 32) (i0, i1, sel,out);
input [WIDTH - 1:0] i0,i1;
input sel;
output [WIDTH - 1:0] out;
assign out = sel ? i1 : i0;
endmodule

// 本来是4 选1 复用 mux 的,然而发生了奇怪的错误

module mux4 #(parameter WIDTH = 32) (
i00, i01,
i10, i11,
```

```
( (sel[0]) ? i11 : i10 ) :
        ( ((sel[0]) ? i01 : i00 ) );
module mux8 #(parameter WIDTH = 32) (
 i000, i001, i010, i011,
 input [WIDTH - 1:0] i000, i001, i010, i011, i100, i101, i110, i111;
        ( ((sel[0]) ? i001 : i000 ) ) );
```

```
output [WIDTH - 1:0] out;
input [2:0] sel;
wire [WIDTH - 1:0] out0, out1;
mux4 #(.WIDTH(WIDTH)) mux_lowpart0(
    .i00(i000), .i01(i001),
    .i10(i010), .i11(i011),
    .sel(sel[1:0]), .out(out0)
);
mux4 #(.WIDTH(WIDTH)) mux_lowpart1(
    .i00(i100), .i01(i101),
    .i10(i110), .i11(i111),
    .sel(sel[1:0]), .out(out0)
);
mux #(.WIDTH(WIDTH)) mux(
    .i0(out0), .i1(out1), .sel(sel[2]), .out(out)
);
endmodule*/
```

#### npc. v

```
`include "..\\control\\ctrl_signals_def.v"

module npc(
   PC,
   PseudoAddr,
   offset,
   RegTypeNPC,
   BranchType,
   JumpType,
```

```
zero, pos, neg,
NPC, NormalNPC
input [25:0] PseudoAddr;
input [31:0] RegTypeNPC;
input [1:0] JumpType;
input zero, pos, neg;
output [31:0] NPC;
wire cmp_flag;
wire should_go_to_branch;
 .i000(zero | pos), // bgez
 .i010(neg | zero), // blez
 .i011(neg), // bltz
```

```
.sel(BranchType),
   .out(cmp_flag)
 assign should_go_to_branch = (JumpType == `OffsetTypeJump) ? cmp_flag : `False;
 wire [29:0]offset_30;
 wire [31:0]offset_32;
  .ExtType(`SignExt),
  .out(offset_30)
 assign offset_32 = {offset_30, 2'b00};
 wire [31:0] PseudoTypeNPC = {PC[31:28], PseudoAddr, 2'b00};
 assign NormalNPC = PC + 4;
 wire [31:0] BranchOffsetNPC = PC + offset_32;
 wire [31:0] shouldGotoBranchNPC = (should_go_to_branch) ? BranchOffsetNPC :
NormalNPC;
   .i01(shouldGotoBranchNPC), // OffsetTypeJum for branch
   .i10(RegTypeNPC), // RegTypeJump
   .i11(PseudoTypeNPC), // PseudoTypeJump
   .sel(JumpType),
```

```
.out(NPC)
);
endmodule
```

### pc. v

```
module pc(
    input rst,clk,
    input [31:0] NPC,
    output reg [31:0] PC
);
    initial
    begin
        PC = 32'h0000_3000;
    end
    always@(posedge clk)
    begin
        PC <= rst ? 32'h0000_3000 : NPC;
    end
endmodule
// 无需更改, 36 条直接复用11 条的
```

#### register. v

```
module regfiles(writeEn, rw, busW, ra, rb, busA, busB, clk);
input clk, writeEn;
input [4:0] rw, ra, rb;
input [31:0] busW;
output [31:0] busA, busB;
```

```
reg [31:0] reg_file[31:0];
initial
begin
    reg_file[0] = 0; // set $zero to 0. keep $zero=0
end
always@(posedge clk)
begin
    if(writeEn && (rw != 0)) // keep $zero=0 确保零寄存器始终为0
    reg_file[rw] = busW;
end
assign busA = (ra != 0) ? reg_file[ra] : 0;
assign busB = (rb != 0) ? reg_file[rb] : 0;
endmodule
```

### 测试指令

| 指令  | 》下分社A             | <b>4+ ⊞ +#-}</b>             | 机器指令的机器码 |                                         |  |  |
|-----|-------------------|------------------------------|----------|-----------------------------------------|--|--|
| 地址  | 汇编指令              | 结果描述                         | 16 进制    | 二进制                                     |  |  |
| 00H | addiu \$1, \$0,#1 | [\$1] = 0000_0001H           | 24010001 | 0010_0100_0000_0001_0000_0000_0000_0001 |  |  |
| 04H | sll \$2, \$1,#4   | [\$2] = 0000_0010H           | 00011100 | 0000_0000_0000_0001_0001_0001_0000_0000 |  |  |
| 08H | addu \$3, \$2,\$1 | [\$3] = 0000_0011H           | 00411821 | 0000_0000_0100_0001_0001_1000_0010_0001 |  |  |
| 0СН | srl \$4, \$2,#2   | [\$4] = 0000_0004H           | 00022082 | 0000_0000_0000_0010_0010_0000_1000_0010 |  |  |
| 10H | slti \$25,\$4,#5  | [\$25] = 0000_0001H          | 28990005 | 0010_1000_1001_1001_0000_0000_0000_0101 |  |  |
| 14H | bgez \$25,#16     | 跳转到 54H                      | 07210010 | 0000_0111_0010_0001_0000_0000_0001_0000 |  |  |
| 18H | subu \$5, \$3,\$4 | [\$5] = 0000_000DH           | 00642823 | 0000_0000_0110_0100_0010_1000_0010_0011 |  |  |
| 1CH | sw \$5, #20(\$0)  | Mem[0000_0014H] = 0000_000DH | AC050014 | 1010_1100_0000_0101_0000_0000_0001_0100 |  |  |
| 20H | nor \$6, \$5,\$2  | [\$6] = FFFF_FFE2H           | 00A23027 | 0000_0000_1010_0010_0011_0000_0010_0111 |  |  |

|     |          |               | 114 -4 14 -                     | ., ,     | • • •                                   |
|-----|----------|---------------|---------------------------------|----------|-----------------------------------------|
| 24H | or       | \$7, \$6,\$3  | [\$7] = FFFF_FFF3H              | 00C33825 | 0000_0000_1100_0011_0011_1000_0010_0101 |
| 28H | xor      | \$8, \$7,\$6  | [\$8] = 0000_0011H              | 00E64026 | 0000_0000_1110_0110_0100_0000_0010_0110 |
| 2CH | sw       | \$8, #28(\$0) | Mem[0000_001CH] = 0000_0011H    | AC08001C | 1010_1100_0000_1000_0000_0000_0001_1100 |
| 30H | beq      | \$8, \$3,#2   | 跳转到 38H                         | 11030002 | 0001_0001_0000_0011_0000_0000_0000_0010 |
| 34H | slt      | \$9, \$6,\$7  | 不执行                             | 00C7482A | 0000_0000_1100_0111_0100_1000_0010_1010 |
| 38H | addiu \$ | 51, \$0,#8    | [\$1] = 0000_0008H              | 24010008 | 0010_0100_0000_0001_0000_0000_0000_1000 |
| 3СН | lw       | \$10,#20(\$1) | [\$10] = 0000_0011H             | 8C2A0014 | 1000_1100_0010_1010_0000_0000_0001_0100 |
| 40H | bne      | \$10,\$5,#4   | 跳转到 50H                         | 15450004 | 0001_0101_0100_0101_0000_0000_0000_0100 |
| 44H | and      | \$11,\$2,\$1  | 不执行                             | 00415824 | 0000_0000_0100_0001_0101_1000_0010_0100 |
| 48H | sw       | \$11,#28(\$1) | 不执行                             | AC2B001C | 1010_1100_0010_1011_0000_0000_0001_1100 |
| 4CH | sw       | \$4, #16(\$1) | 不执行                             | AC240010 | 1010_1100_0010_0100_0000_0000_0001_0000 |
| 50H | jal      | #25           | 跳转到 64H,<br>[\$31] = 0000_0054H | 0C000019 | 0000_1100_0000_0000_0000_0000_0001_1001 |
| 54H | lui      | \$12,#12      | [\$12] = 000C_0000H             | 3C0C000C | 0011_1100_0000_1100_0000_0000_0000_1100 |
| 58H | srav     | \$26,\$12,\$2 | [\$26] = 0000_000CH             | 004CD007 | 0000_0000_0100_1100_1101_0000_0000_0111 |
| 5CH | sllv     | \$27,\$26,\$1 | [\$27] = 0000_0018H             | 003AD804 | 0000_0000_0011_1010_1101_1000_0000_0100 |
| 60H | jalr     | \$27          | 跳转到 18H,<br>[\$31] = 0000_0064H | 0360F809 | 0000_0011_0110_0000_1111_1000_0000_1001 |
| 64H | sb       | \$26,#5(\$3)  | MEM[0000_0016H] = 000C_000DH    | A07A0005 | 1010_0000_0111_1010_0000_0000_0000_0101 |
| 68H | sltu     | \$13,\$3,\$3  | [\$13] = 0000_0000H             | 0063682B | 0000_0000_0110_0011_0110_1000_0010_1011 |
| 6CH | bgtz     | \$13,#3       | 不跳转                             | 1DA00003 | 0001_1101_1010_0000_0000_0000_0000_0011 |
| 70H | sllv     | \$14,\$6,\$4  | [\$14] =FFFF_FE20H              | 00867004 | 0000_0000_1000_0110_0111_0000_0000_0100 |
| 74H | sra      | \$15,\$14,#2  | [\$15] =FFFF_FF88H              | 000E7883 | 0000_0000_0000_1110_0111_1000_1000_0011 |
| 78H | srlv     | \$16,\$15,\$1 | [\$16] =00FF_FFFFH              | 002F8006 | 0000_0000_0010_1111_1000_0000_0000_0110 |
| 7CH | blez     | \$16,#8       | 不跳转                             | 1A000008 | 0001_1010_0000_0000_0000_0000_0000_1000 |
| 80H | srav     | \$16,\$15,\$1 | [\$16] =FFFF_FFFFH              | 002F8007 | 0000_0000_0010_1111_1000_0000_0000_0111 |
|     |          |               |                                 |          |                                         |

| 84H | addiu \$11,\$0,#140     | [\$11] = 0000_008CH                | 240B008C | 0010_0100_0000_1011_0000_0000_1000_1100 |
|-----|-------------------------|------------------------------------|----------|-----------------------------------------|
| 88H | bltz \$16,#6            | 跳转到 A0H                            | 06000006 | 0000_0110_0000_0000_0000_0000_0000_0110 |
| 8CH | lw \$28,#3(\$10)        | [\$28] = 000C_000DH<br>/000C_880DH | 8D5C0003 | 1000_1101_0101_1100_0000_0000_0000_0011 |
| 90H | bne \$28,\$29,#7        | 不跳转/跳转 ACH                         | 179D0007 | 0001_0111_1001_1101_0000_0000_0000_0111 |
| 94H | sb \$15,#8(\$5)         | Mem[0000_0015H] = 0000_0088H       | A0AF0008 | 1010_0000_1010_1111_0000_0000_0000_1000 |
| 98H | lb \$18,#8(\$5)         | [\$18] =FFFF_FF88H                 | 80B20008 | 1000_0000_1011_0010_0000_0000_0000_1000 |
| 9СН | lbu \$19,#8(\$5)        | [\$19] = 0000_0088H                | 90B30008 | 1001_0000_1011_0011_0000_0000_0000_1000 |
| АОН | sltiu \$24,\$15,#0xFFFF | [\$24] = 0000_0001H                | 2DF8FFFF | 0010_1101_1111_1000_1111_1111_1111_1111 |
| A4H | or \$29,\$12,\$5        | [\$29] = 000C000DH                 | 0185E825 | 0000_0001_1000_0101_1110_1000_0010_0101 |
| A8H | jr \$11                 | 跳转指令 8CH                           | 01600008 | 0000_0001_0110_0000_0000_0000_0000_1000 |
| ACH | andi \$20,\$15,#0xFFFF  | [\$20] = 0000_FF88H                | 31F4FFFF | 0011_0001_1111_0100_1111_1111_1111_1111 |
| ВОН | ori \$21,\$15,#0xFFFF   | [\$21] =FFFF_FFFFH                 | 35F5FFFF | 0011_0101_1111_0101_1111_1111_1111_1111 |
| В4Н | xori \$22,\$15,#0xFFFF  | [\$22] = FFFF_0077H                | 39F6FFFF | 0011_1001_1111_0110_1111_1111_1111_1111 |
| В8Н | ј #00Н                  | 跳转指令 00H                           | 08000000 | 0000_1000_0000_0000_0000_0000_0000_0000 |

表 1 CPU 测试所用 36 条汇编指令程序(续)

| 指令  | 汇给长人                | 44 #4 FB 45                        | 机器指令的机器码 |                                         |  |  |
|-----|---------------------|------------------------------------|----------|-----------------------------------------|--|--|
| 地址  | 汇编指令                | 结果描述                               | 16 进制    | 二进制                                     |  |  |
| 84H | addiu \$11,\$0,#140 | [\$11] = 0000_008CH                | 240B008C | 0010_0100_0000_1011_0000_0000_1000_1100 |  |  |
| 88H | bltz \$16,#6        | 跳转到 A0H                            | 06000006 | 0000_0110_0000_0000_0000_0000_0000_0110 |  |  |
| 8CH | lw \$28,#3(\$10)    | [\$28] = 000C_000DH<br>/000C_880DH | 8D5C0003 | 1000_1101_0101_1100_0000_0000_0000_0011 |  |  |
| 90H | bne \$28,\$29,#7    | 不跳转/跳转 ACH                         | 179D0007 | 0001_0111_1001_1101_0000_0000_0000_0111 |  |  |

| 94H | sb \$15,#8(\$5)         | Mem[0000_0015H] = 0000_0088H | A0AF0008 | 1010_0000_1010_1111_0000_0000_0000_1000 |
|-----|-------------------------|------------------------------|----------|-----------------------------------------|
| 98H | lb \$18,#8(\$5)         | [\$18] =FFFF_FF88H           | 80B20008 | 1000_0000_1011_0010_0000_0000_0000_1000 |
| 9СН | lbu \$19,#8(\$5)        | [\$19] = 0000_0088H          | 90B30008 | 1001_0000_1011_0011_0000_0000_0000_1000 |
| АОН | sltiu \$24,\$15,#0xFFFF | [\$24] = 0000_0001H          | 2DF8FFFF | 0010_1101_1111_1000_1111_1111_1111_1111 |
| A4H | or \$29,\$12,\$5        | [\$29] = 000C000DH           | 0185E825 | 0000_0001_1000_0101_1110_1000_0010_0101 |
| A8H | jr \$11                 | 跳转指令 8CH                     | 01600008 | 0000_0001_0110_0000_0000_0000_0000_1000 |
| ACH | andi \$20,\$15,#0xFFFF  | [\$20] = 0000_FF88H          | 31F4FFFF | 0011_0001_1111_0100_1111_1111_1111_1111 |
| ВОН | ori \$21,\$15,#0xFFFF   | [\$21] =FFFF_FFFFH           | 35F5FFFF | 0011_0101_1111_0101_1111_1111_1111_1111 |
| В4Н | xori \$22,\$15,#0xFFFF  | [\$22] = FFFF_0077H          | 39F6FFFF | 0011_1001_1111_0110_1111_1111_1111_1111 |
| В8Н | ј #00Н                  | 跳转指令 00H                     | 08000000 | 0000_1000_0000_0000_0000_0000_0000_0000 |

### code. txt

24010001

00011100

00411821

00022082

28990005

07210010

00642823

AC050014

00A23027

00C33825

00E64026

AC08001C

11030002

00C7482A

24010008

8C2A0014 15450004 00415824 AC2B001C AC240010 0C000019 3C0C000C 004CD007 003AD804 0360F809 A07A0005 0063682B 1DA00003 00867004 000E7883 002F8006 1A000008 002F8007 240B008C 06000006 8D5C0003 179D0007 A0AF0008 80B20008 90B30008 2DF8FFFF 0185E825 01600008 31F4FFFF

35F5FFFF

39F6FFFF

08000000

240B008C

06000006

8D5C0003

179D0007

A0AF0008

80B20008

90B30008

2DF8FFFF

0185E825

01600008

31F4FFFF

35F5FFFF

39F6FFFF

08000000

### 5测试截图

### 应跳转与应不执行

14H 跳转到 54H, bgez 测试成功



beq 跳转到 38H,见下页图。



jalr60 跳转到 18H, 并且检验寄存器值



### Jalr成功跳转并把PC+4写入ra寄存器



#### bgtz 6ch 不跳转通过测试



#### 其余分支指令, 跳转指令也测试检验过, 通过测试。



| (000010                                 | (d) 100 1                               |  |  |  |  |  |
|-----------------------------------------|-----------------------------------------|--|--|--|--|--|
| 000000                                  | (d)0001                                 |  |  |  |  |  |
|                                         |                                         |  |  |  |  |  |
| (000000b8                               | (cb000000                               |  |  |  |  |  |
| (0000000                                | (D000004                                |  |  |  |  |  |
| (000000bc                               | (d)000004                               |  |  |  |  |  |
| (08000000                               | 24010001                                |  |  |  |  |  |
| (00000                                  |                                         |  |  |  |  |  |
| 00000                                   | (0001                                   |  |  |  |  |  |
| (00000                                  |                                         |  |  |  |  |  |
| (00000                                  |                                         |  |  |  |  |  |
| (000000000000000                        | (0000000000000000001                    |  |  |  |  |  |
| (00000000000000000000000000000000000000 | (00000000000000000000000000000000000000 |  |  |  |  |  |
| 00000                                   | (0001                                   |  |  |  |  |  |
| , 00000                                 | , e 3001                                |  |  |  |  |  |
|                                         |                                         |  |  |  |  |  |
|                                         |                                         |  |  |  |  |  |
| 000101                                  | (00110                                  |  |  |  |  |  |
| 000111                                  | 11111                                   |  |  |  |  |  |
|                                         |                                         |  |  |  |  |  |
| (0000090                                | (00000 <mark>0</mark> ac                |  |  |  |  |  |
| (000000ac                               | (000000000                              |  |  |  |  |  |
| (00000094                               | (00000 <mark>0</mark> 60                |  |  |  |  |  |
| (179d0007                               | , 31f4ff f                              |  |  |  |  |  |
| 11100                                   | 01111<br>10100                          |  |  |  |  |  |
| 11101                                   |                                         |  |  |  |  |  |
|                                         | 11111                                   |  |  |  |  |  |
|                                         | 11111                                   |  |  |  |  |  |
| (000000000000111                        | 11111 111111111                         |  |  |  |  |  |
| 1110011101000000000000111               | 01111 0100111111111111111               |  |  |  |  |  |
| 11101                                   | 10100                                   |  |  |  |  |  |
| (0000000c                               | (ffffff8                                |  |  |  |  |  |
| 000c000d                                |                                         |  |  |  |  |  |
|                                         | 100011                                  |  |  |  |  |  |
| (001000                                 | (000011                                 |  |  |  |  |  |
|                                         | (000011                                 |  |  |  |  |  |
| (000000a8                               | ,0000008c                               |  |  |  |  |  |
|                                         |                                         |  |  |  |  |  |
| 0000008c                                | 00000090                                |  |  |  |  |  |
| 000000ac                                | ( 00000090                              |  |  |  |  |  |
| 01600008                                | 8d5c0003                                |  |  |  |  |  |
| 01011                                   | 01010                                   |  |  |  |  |  |
| 00000                                   | 11100                                   |  |  |  |  |  |
| 100000                                  |                                         |  |  |  |  |  |
|                                         |                                         |  |  |  |  |  |

|                                         |                   |           |                      |                                         | +    |                      | _                                       | +              |                      |
|-----------------------------------------|-------------------|-----------|----------------------|-----------------------------------------|------|----------------------|-----------------------------------------|----------------|----------------------|
|                                         | 00000             | 1         |                      |                                         |      |                      | 001011                                  |                |                      |
|                                         | 00011             | )         |                      |                                         |      |                      | 1111111                                 |                |                      |
|                                         |                   |           |                      |                                         |      |                      |                                         |                |                      |
|                                         | (00000            | 088       |                      |                                         |      |                      | 000000a                                 | 0              |                      |
|                                         | 000000            | 0a0       |                      |                                         |      |                      | 000000a                                 | 4              |                      |
|                                         | 000000            |           |                      |                                         |      |                      | 000000a                                 |                |                      |
|                                         | 060000            |           |                      |                                         |      |                      | 2df8ffff                                |                |                      |
|                                         | 10000             | 300       |                      |                                         |      |                      | 01111                                   |                |                      |
|                                         |                   |           |                      |                                         |      |                      |                                         |                |                      |
|                                         | 00000             |           |                      |                                         |      |                      | 11000                                   |                |                      |
|                                         |                   |           |                      |                                         |      |                      | 11111                                   |                |                      |
|                                         | 00000             |           |                      |                                         |      |                      | 11111                                   |                |                      |
|                                         |                   | 000000001 |                      |                                         |      |                      |                                         | 111111111      |                      |
|                                         | 100000            | 000000000 | 00000000             | 110                                     |      |                      | 0111111                                 | 00011111111111 | 111111               |
|                                         | 00000             |           |                      |                                         |      |                      | 11000                                   |                |                      |
|                                         | , ffffffff        |           |                      |                                         |      |                      | ffffff88                                |                |                      |
|                                         |                   |           |                      |                                         |      |                      |                                         |                |                      |
| 000110                                  |                   |           |                      | 001000                                  |      |                      |                                         | 000111         |                      |
|                                         | $\longrightarrow$ |           |                      |                                         |      |                      |                                         |                |                      |
| 00000078<br>0000007c                    |                   |           |                      | 0000007c                                |      |                      |                                         | 100000080      |                      |
| 10000007c                               |                   |           |                      | 00000000                                |      |                      |                                         | 00000084       |                      |
| 002f8006                                |                   |           |                      | 1a000008                                |      |                      |                                         | 002f8007       |                      |
| 00001                                   |                   |           |                      | 10000                                   |      |                      |                                         | 00001          |                      |
| 01111                                   |                   |           |                      | 00000                                   |      |                      |                                         | 01111          |                      |
| 10000                                   |                   |           |                      | 00000                                   |      |                      |                                         | 10000          |                      |
| 110000000000000000000000000000000000000 | 0110              |           |                      | (00000000000000000000000000000000000000 | 1000 |                      |                                         | 1000000000     | 000111               |
|                                         |                   |           |                      |                                         |      |                      |                                         | *              |                      |
|                                         |                   |           |                      |                                         |      |                      |                                         |                |                      |
| (000101                                 |                   |           | 000011               |                                         |      | 101000               |                                         |                | [000000              |
| 000100                                  |                   |           | 011001               |                                         |      | 000101               |                                         |                | 101011               |
| 00000040                                |                   |           | 00000050             |                                         |      | 00000064             |                                         |                | 00000068             |
| 00000050                                |                   |           | 00000064             |                                         |      | 00000068             |                                         |                | 0000006c             |
| 15450004                                |                   |           | 00000054<br>0c000019 |                                         |      | 00000068<br>a07a0005 |                                         |                | 0000006c<br>0063682b |
| 01010                                   |                   |           | 00000                |                                         |      | 00011<br>(11010      |                                         |                | [00011               |
| ,00101                                  |                   |           | ,00000               |                                         |      | , 11010              |                                         |                | 01101                |
| 10 [0000000000000                       | 100               |           | 00000000000000001    | 1001                                    |      | (00000000            | 00000101                                |                | [0110100000          |
| 00 010100010100                         | 000000000000100   |           | 0000000000000        | 00000000011001                          |      |                      | 100000000000000000000000000000000000000 | 101            | 0001100011           |
| 00101                                   |                   |           | 11111                |                                         |      | 00000011             |                                         |                | 01101                |
|                                         |                   |           |                      |                                         |      |                      |                                         |                |                      |
|                                         |                   |           |                      |                                         |      |                      |                                         |                |                      |



### 寄存器、alu 运算结果、主存存取测试

Alu 运算结果及寄存器内容





一开始 dm 的 sb 实现有点问题。后经过调试已更正。

先是错误例子——



#### 更正后——



#### lw/lb/lbi 等指令也通过了测试



### 6 心得体会

这一个学期学 cpu, 说句实在话, 感觉比较吃力, 在单周期的任务表出来的时候, 尝试过很多次去写去设计, 却屡屡一晚上过去进度没有任何进展, 于是有一个星期彻底的不想写计组试验了。可是想想, 东西总归是要学的。于是, 每周都会有硬着头皮看计组的时间。

前期做实验的时候感觉很多重要的东西都不明白。走了许多弯路,很多代码写的完全不知道什么意思,前期实验课的很多任务我感觉很多都只是在抄老师给的文档上的例子,当在让我们完成加减法运算器的时候,尚算比较艰难的完成了,当进入11条指令的设计的时候,真的尝试了不少次,也看了不少次书,但依旧很不理解,好在许多晚上的努力加上书与ppt的对于11条都有,所以最后算是比较顺利的完成了。

当我完成 11 条的时候,我感觉我不在是一头雾水了,我有了大概的框架。我有自信能写出 36 条来。但是,由于我是非常晚的时间才完成了最简单的 11 条。在计组的单周期的截至时间之前提交对于我看起来几乎是不可能的事情。加上 7 月 2 日的拉稀,我果然最终没能按时完成。

我身边有不少人早早放弃。但是,即使知道肯定无法截至时间之前完成,我也不想放弃。 我在过了截至时间之后依然默默的写着自己未完成的任务。我做好了重修的准备,写只是为 了让自己能真正的取学一些东西。

在实现的 36 条的控制器部分的时候,与 11 条所不同的是,指令的分析等工作,不再是书上比较容易找到,而是要真正的理解书上的内容并且加上自己的设计。虽然在代码的实现过程中,我发现了不少纰漏,但是,但一点点的改完这些错误之后,开始总结的时候,我发现我对很多东西理解的更为透彻了。

目前回过头来, 发现自己有不少的问题是出在自己硬件思维的缺乏。

对于流水线,我扪心自问,我不会。因此,我也不愿拿着他人代码替换替换变量名混过去。同时,这些实验的历程走来,我发现,有些东西,只要肯硬着头皮干,总会会有收获的。

最终还是谢谢老师,虽然这门课任务重,题目难,但是老师真的很考虑我们的条件,在 该验收指令的时候,因考试拖延,我们真的真的很感激老师!