

#### Masterarbeit

# Effiziente String-Verarbeitung in Datenbankanfragen auf hochgradig paralleler Hardware

Florian Lüdiger Juni 2019

Gutachter: Prof. Dr. Jens Teubner Henning Funke

Technische Universität Dortmund Fakultät für Informatik Datenbanken und Informationssysteme (LS-6) http://dbis.cs.tu-dortmund.de

### Inhaltsverzeichnis

| 1 | $\mathbf{Ein}$                               | leitung 1                                          |    |  |  |  |  |
|---|----------------------------------------------|----------------------------------------------------|----|--|--|--|--|
|   | 1.1                                          | Motivation und Hintergrund                         |    |  |  |  |  |
|   | 1.2                                          | Aufbau der Arbeit                                  |    |  |  |  |  |
| 2 | Gru                                          | Grundlagen der GPU-Programmierung                  |    |  |  |  |  |
|   | 2.1                                          | Grundaufbau einer NVIDIA-Grafikkarte               | •  |  |  |  |  |
|   | 2.2                                          | Scheduling auf GPU                                 | 4  |  |  |  |  |
|   | 2.3                                          | Synchronisation von Threads                        | (  |  |  |  |  |
|   | 2.4                                          | Shared Memory                                      | (  |  |  |  |  |
|   | 2.5                                          | Die CUDA-Programmierschnittstelle für C++          | (  |  |  |  |  |
| 3 | Cor                                          | npiled Query Pipelines                             | Ć  |  |  |  |  |
| 4 | Ein                                          | facher, paralleler String-Vergleich                | 13 |  |  |  |  |
|   | 4.1                                          | Vorgehen                                           | 13 |  |  |  |  |
|   | 4.2                                          | Implementierung                                    | 1  |  |  |  |  |
|   | 4.3                                          | Präfixtest als alternativer Workload               | 1  |  |  |  |  |
|   | 4.4                                          | Nachteile des Verfahrens                           | 1' |  |  |  |  |
| 5 | Verbesserung des einfachen String-Vergleichs |                                                    |    |  |  |  |  |
|   | 5.1                                          | Umsetzung mit Lane-Refill                          | 19 |  |  |  |  |
|   | 5.2                                          | Implementierung                                    | 19 |  |  |  |  |
| 6 | Gru                                          | ındlagen von regulären Ausdrücken                  | 2  |  |  |  |  |
| 7 | Par                                          | Paralleler Musterabgleich mit regulären Ausdrücken |    |  |  |  |  |
|   | 7.1                                          | Vorgehen                                           | 23 |  |  |  |  |
|   | 7.2                                          | Implementierung                                    | 23 |  |  |  |  |
| 8 | Ver                                          | besserung des Verfahrens zum Musterabgleich        | 25 |  |  |  |  |
|   | 8.1                                          | Ansatzpunkte für Lane-Refill                       | 25 |  |  |  |  |
|   | 8.2                                          | Umsetzung mit Lane-Refill                          | 2  |  |  |  |  |

| 9 Optimierung der Ausführungsparameter        | 27 |  |  |  |
|-----------------------------------------------|----|--|--|--|
| 10 Evaluation des einfachen String-Vergleichs |    |  |  |  |
| 10.1 Verwendete Workloads und deren Merkmale  | 29 |  |  |  |
| 10.2 Vorstellung der Messergebnisse           | 29 |  |  |  |
| 10.3 Diskussion der Ergebnisse                | 31 |  |  |  |
| 11 Evaluation des parallelen Musterabgleichs  |    |  |  |  |
| 11.1 Verwendete Workloads und deren Merkmale  | 33 |  |  |  |
| 11.2 Vorstellung der Messergebnisse           | 33 |  |  |  |
| 11.3 Diskussion der Ergebnisse                | 33 |  |  |  |
| 12 Ergebnis und Fazit                         | 35 |  |  |  |
| A Weitere Informationen                       | 37 |  |  |  |
| f Abbildungsverzeichnis                       |    |  |  |  |
| Literatur                                     |    |  |  |  |
| Erklärung                                     |    |  |  |  |

## Einleitung

- 1.1 Motivation und Hintergrund
- 1.2 Aufbau der Arbeit

## Grundlagen der GPU-Programmierung

Um die in dieser Arbeit vorgestellten Herausforderungen bei der Verarbeitung von String-Daten mit Grafikprozessoren, nachfolgend auch GPU genannt, verstehen zu können, ist zunächst ein Verständnis der grundlegenden Eigenschaften aktueller Hardware nötig. Dabei beschränkt sich diese Untersuchung auf die Grafikkarten-Serie Maxwell von NVIDIA, die hier besprochenen Prinzipien lassen sich allerdings auch auf andere GPU anderer Hersteller übertragen und finden dort ebenfalls Anwendung.

#### 2.1 Grundaufbau einer NVIDIA-Grafikkarte

Der Hauptprozessor eines Computers, auch Central Processing Unit (CPU) genannt, arbeitet eher sequenziell schwerwiegende Threads ab, wodurch individuelle Operationen schnell abgearbeitet werden können, ein hoher Durchsatz allerdings schwierig zu erreichen ist. Für die Verarbeitung großer Datenmengen wurden daher spezielle Co-Prozessoren in Form von Grafikkarten entwickelt, die hochgradig parallel arbeiten und somit einen massiven Durchsatz erreichen können. Die Graphics Processing Unit (GPU) bildet das Herzstück der Grafikkarte. Sie besteht aus einer hohen Anzahl an Kernen, die zwar individuell eine vergleichsweise geringe Leistung besitzen, allerdings aufgrund ihrer hohen Anzahl in datenparallelen Anwendungsfällen in Kombination mit einer hohen Speicherbandbreite eine hervorragende Performanz bieten.

Neben der GPU benötigt eine Grafikkarte noch weitere Peripherie, um effizient funktionieren zu können. Zur Speicherung der zu verarbeitenden Daten gibt es eigenständige Speichermodule, die unabhängig vom Hauptspeicher des Computers verwaltet werden. Für die NVIDIA GTX950, welche im Folgenden als Beispiel genutzt werden soll, beträgt die Größe dieses Speichers 2 GB. Über eine PCI-Express-Anbindung wird die Kommunikation

mit dem Hauptprozessor und die Übertragung der Daten zwischen den Speicherbereichen realisiert.



Abbildung 2.1: Architektur einer GPU [7]

Wie in Abbildung 2.1 dargestellt, lässt sich die GPU wiederum in kleinere Module, sogenannte Streaming Multiprocessors (SM), unterteilen, welche jeweils eigenständige Recheneinheiten darstellen. Eine GTX950 besitzt beispielsweise sechs dieser Streaming Multiprocessors, welche sich ebenfalls in kleinere Einheiten unterteilen lassen. Die SM bestehen aus vier unabhängigen Blöcken von Rechenkernen, welche jeweils 32 skalare Recheneinheiten, auch CUDA-Kerne genannt, beinhalten. Jeder dieser Blöcke besitzt einen eigenen Scheduler und einige Unterstützungselektronik, sodass diese logisch gesehen ebenfalls unabhängig voneinander arbeiten können. [6] Bei sechs Streaming Multiprocessors mit jeweils vier Blöcken und 32 Recheneinheiten pro Block besitzt die GTX950 also 768 Kerne, welche über eine Programmierschnittstelle angesprochen werden können.

#### 2.2 Scheduling auf GPU

Um die hohe Anzahl von Kernen innerhalb einer GPU effizient mit Arbeit versorgen zu können, wird schnell klar, dass ein individuelles Scheduling für die einzelnen Recheneinheiten durch den großen Overhead unpraktikabel wäre. Aus diesem Grund werden die Threads eines Programms in sogenannte Warps zusammengefasst, was damit die kleinste Einheit für das Scheduling bildet. Ein Warp enthält dabei genau 32 Threads, welche in diesem Kontext auch Lanes genannt werden. Mehrere Warps werden außerdem zu Blöcken zusammengefasst, welche schließlich als Ganzes an einzelne Streaming Multiprocessors zu-

gewiesen werden. Innerhalb eines SM werden Warps ausgetauscht, wenn der vorher aktive Warp beispielsweise auf einen Speicherzugriff wartet, um die dadurch entstehende Latenz zu verstecken.

Über die Anzahl der Threads pro Block und die gesamte Anzahl der Blöcke, ist die Konfiguration des sogenannten *Grids* definiert. Die Grid-Konfiguration nimmt starken Einfluss auf die Ausführungszeit der Software. Beispielsweise kann eine zu geringe Anzahl von Threads pro Block dazu führen, dass eventuell entstehende Latenzen nicht mehr so gut versteckt werden können, da nicht genug Threads innerhalb eines SM vorhanden sind. Eine zu hohe Anzahl von Threads pro Block kann allerdings auch von Nachteil sein, da Hardwareressourcen wie die Speichergröße pro SM gegebenenfalls nicht mehr ausreichen und das Programm nicht mehr korrekt funktioniert. Das Finden der richtigen Parameter gestaltet sich als äußerst schwierig, da die verwendete Hardware ein komplexes Konstrukt mit vielen Faktoren bildet, die auf unterschiedliche Aspekte des Grids Einfluss nehmen.

Eine für die Programmierung von GPU entscheidende Eigenschaft besteht darin, dass die Threads innerhalb eines Warps parallel ausgeführt werden. Ähnlich wie bei dem Prinzip Single Instruction Multiple Data (SIMD), führen die Threads in einem Warp die Instruktionen synchron aus, sodass dieses Prinzip auch Single Instruction Multiple Threads (SIMT) genannt wird. Die Trennung in mehrere Threads, bietet hierbei den Vorteil, dass eigene Register angesprochen werden können, an unterschiedlichen Stellen im Speicher gelesen werden kann und Threads verschiedene Kontrollflüsse verfolgen können. Prozesse laufen außerdem zwar logisch parallel ab, allerdings muss dies nicht notwendigerweise physikalisch auch so sein, sodass in einigen Fällen eine höhere Leistung erzielt werden kann. Für die optimale Performanz einzelner Operationen sollte allerdings gewährleistet sein, dass die Threads größtenteils synchron ausgeführt werden.

Bei der Verwendung von Branching-Instruktionen kann es vorkommen, dass unterschiedliche Threads verschiedene Kontrollflüsse durchlaufen, was auch als *Divergenz* bezeichnet wird. Da allerdings alle Threads identische Instruktionen ausführen müssen, führt dies dazu, dass sämtliche Threads in einem Warp alle notwendigen Kontrollflüsse durchlaufen und dabei gegebenenfalls das Ergebnis verwerfen, wenn diese sich logisch gesehen in einem anderen Zweig befinden. Alle Threads, für die der aktuell bearbeitete Kontrollfluss nicht relevant ist, werden als inaktiv bezeichnet. Inaktive Threads warten somit lediglich auf die aktiven Threads, bis diese die Arbeit innerhalb ihres Kontrollflusses abgeschlossen haben, sodass an dieser Stelle gegebenenfalls massiv Rechenleistung verschwendet wird. In dieser Problematik liegt der Grund dafür, dass die Verarbeitung von Strings auf Grafikkarten aufgrund ihrer variablen Länge problematisch ist, da die auftretenden Kontrollflüsse divergieren.

#### 2.3 Synchronisation von Threads

Der Compiler und die GPU selbst versuchen innerhalb eines Warps die Anzahl der synchron ausgeführten Operationen zu maximieren, da dadurch eine höhere Leistung erzielt wird. [5] Diese Synchronisation kann allerdings auch explizit durch den Entwickler erfolgen, indem er die dafür vorgesehenen Operationen der Entwicklungsschnittstelle verwendet. Das Verwenden solcher Operationen führt dazu, dass alle Threads an dieser Stelle aufeinander warten müssen.

Diese Methoden können außerdem dazu verwendet werden, Informationen über die anderen Threads zu erlangen und die Zusammenarbeit innerhalb der Warps effektiver zu gestalten. Die Instruktionen werden von der Hardware unterstützt, sodass sie typischerweise sehr effizient ausgeführt werden können. Ein Beispiel für eine solche Operation ist das Auswerten eines Prädikates für alle Threads und anschließend das Erstellen einer Bitmaske, welche das Ergebnis der Auswertung für alle Threads enthält. Ein weiteres Beispiel ist das Generieren einer Maske für alle Threads, die in dem aktuellen Ausführungszweig aktiv sind. Schließlich können noch alle Threads ohne besondere Berechnung synchronisiert werden. Dies ist zum Beispiel nötig, wenn ein Thread aus dem Speicher lesen will, den andere Threads vorher beschreiben und dieser sicherstellen will, dass die Daten fertig geschrieben wurden. [4]

#### 2.4 Shared Memory

Eine Kommunikation zwischen Threads innerhalb eines Blocks, kann über sogenannten Shared Memory geschehen. Dadurch können größere Mengen von Informationen ausgetauscht werden, als dies über die Synchronisations-Operationen effizient möglich wäre. Dieser Speicher ist um einige Größenordnungen schneller als der globale Speicher, da sich dieser direkt auf dem Chip der GPU befindet. [3] Die Speichergröße innerhalb eines Streaming Multiprocessors ist allerdings beschränkt, weshalb die Anzahl der Threads ebenfalls beschränkt ist, sofern eine große Menge Shared Memory von diesen benötigt wird.

#### 2.5 Die CUDA-Programmierschnittstelle für C++

Für eine effiziente Entwicklung der hochgradig spezialisierten Grafikhardware stellt NVI-DIA die CUDA-Programmierschnittstelle bereit. Diese ermöglicht es die GPU aus einer Hochsprache wie C++ heraus anzusprechen und durch verschiedene Hilfestellungen leicht ein funktionierendes Programm zu erstellen. Neben vordefinierten Schlüsselwörtern und Syntaxelementen bietet die Entwicklungsumgebung auch einen eigenen Compiler, welcher das erstellte Programm für den Einsatz auf der Grafikkarte optimiert. Für das Verständnis der Beispiele in dieser Arbeit sollen im Folgenden einige Grundkonzepte des Programmiermodells erläutert werden.

Das Hauptprogramm von CUDA-Programmen besteht aus Code für die CPU, welcher dafür zuständig ist, die Grafikkarte für ihre Aufgabe vorzubereiten und anschließend das Unterprogramm aufzurufen, welches auf der GPU ausgeführt werden soll. Ein solches Unterprogramm wird Kernel genannt und besteht im einfachsten Falle aus einer einfachen Funktion, welche durch das Schlüsselwort \_\_global\_\_ gekennzeichnet wird. In diesem Kontext wird der GPU-Code üblicherweise Device Code und der CPU-Code Host Code genannt.

Auf die Schnittstellen zur Speicherverwaltung oder zur Festlegung der Grid-Konfiguration aus dem Host Code heraus soll hier nicht weiter eingegangen werden, da für die untersuchten Kriterien lediglich der Device Code interessante Aspekte bietet.

Einem Kernel können verschiedene Parameter wie Zeiger auf Speicherbereiche innerhalb des Grafikspeichers aus dem Hauptprogramm übergeben werden. Zum Durchlaufen eines solchen Speicherbereiches in einem sequenziellen Programm wäre es ausreichend mit einem Index über das Feld zu iterieren und diesen nach jeder Iteration um eins zu erhöhen. Bei einer parallelen Architektur würden so allerdings sämtliche Threads über den gesamten Datensatz laufen, anstatt wie gewünscht den Datensatz auf die einzelnen Threads aufzuteilen. Zu diesem Zweck muss jeder Thread die Informationen darüber haben, welchen globalen Index er innerhalb des Grids hat, um mit dem entsprechenden Element aus dem Datensatz zu beginnen und wie viele Threads in dem Grid vorhanden sind, damit er den entsprechenden Abstand zu dem nächsten zu untersuchenden Element kennt. Der Index eines Threads berechnet sich aus Blockindex \* Blocksize + Threadindex und die Sprungweite ist definiert durch Blocksize \* Gridsize. Die dafür zur Verfügung gestellten Variablen und eine beispielhafte Iteration über zwei Datensätze sind in Listing 2.1 dargestellt.

Listing 2.1: Beispielhafter CUDA-Kernel zum Iterieren über zwei Datensätze [2]

### Compiled Query Pipelines

Die Untersuchungen der String-Vergleiche, die in dieser Arbeit durchgeführt werden, finden im Kontext des Query Compilers DogQC für GPUs statt. Dieser basiert auf dem Query Compiler HorseQC, welcher in [1] vorgestellt und für das erleichterte testen von aktuellen Techniken vereinfacht wurde. DogQC erstellt aus einem gegebenen Anfrageplan eine Query Pipeline, die für die Ausführung auf GPUs optimiert ist. Um die später verwendeten Codebeispiele zu verstehen, wird hier die grundsätzliche Funktionsweise des Query Compilers erklärt und die Vorteile dieser Technik erläutert.

Klassische Verarbeitungsstrategien arbeiten die Operatoren innerhalb eines Anfrageplans nacheinander ab, was auch Operator At A Time genannt wird. Dabei wird für den gesamten Datensatz zunächst der erste Operator vollständig ausgeführt, bevor der gesamte Datensatz an den nächsten Operator weiter gegeben wird, bis schließlich der gesamte Anfrageplan abgearbeitet wurde. Der Nachteil dieser Strategie, welcher sich besonders auf GPU-Hardware niederschlägt, besteht darin, dass eine Tabelle, die zu groß für den GPU-Cache ist, im GPU-Speicher materialisiert werden muss. Ist dieser ebenfalls zu klein, muss die Tabelle sogar in den Hauptspeicher des Systems übertragen werden, wobei massive Flaschenhälse durch die begrenzte Bandbreite entstehen. Das Pipelining-Prinzip, welches bei dem vorgestellten Query Compiler zum Einsatz kommt, besagt, dass der Anfrageplan in Pipelines aufgeteilt wird, welche von den Tupeln immer vollständig durchlaufen werden, bevor das Ergebnis materialisiert wird. Dieses Vorgehen wird Tuple At A Time genannt.

Die Operatoren innerhalb des Anfrageplans aus Abbildung 3.1 werden zu zwei Pipelines zusammengefasst. In der linken Pipeline wird die orders-Relation gelesen, die Selektion ausgeführt und die Hashtabelle für den Join berechnet. Die rechte Pipeline fasst das Lesen der dates-Relation, die Selektion, das Proben der Hashtabelle und das Zählen der Ergebnisse zusammen. Technisch werden die Operationen innerhalb der Pipeline zu einem einzigen Operator verschmolzen, indem der Query Compiler für eine Pipeline einen eigenständigen Kernel generiert, welcher mit der CUDA-Schnittstelle ausgeführt werden kann. Der Vorteil des Pipelinings besteht drain, dass die Ergebnisse jedes Operators nicht immer



Abbildung 3.1: Beispielplan mit eingezeichneten Pipelines

wieder im Speicher materialisiert werden müssen, sondern die einzelnen Tupel stets in den GPU-Registern vorgehalten werden können, bis diese fertig verarbeitet wurden.

Der verwendete Query Compiler verwendet die CUDA-Operationen zur Synchronisation von Threads<sup>1</sup>, um zwischen den Threads innerhalb eines Warps kommunizieren zu können. Da sämtliche Threads für den Aufruf der Synchronisierungsoperationen die gleiche Instruktion aufrufen müssen, ist das parallele Durchlaufen des Kernels nötig, wodurch auch der vom Query Compiler generierte Code diese Parallelität explizit macht.

In Listing 3.1 wird der Code vorgestellt, welcher von dem Query Compiler für den in Abbildung 3.1 dargestellten Anfrageplan generiert wurde. Hier ist zu erkennen, dass die drei Operationen innerhalb eines Kernels zusammengefasst wurden, wodurch eine Pipeline entsteht.

Um jedem Thread eine Menge von Tupel zuweisen zu können, wird zunächst der globale Index des aktuellen Threads innerhalb des Grids berechnet, damit dieser als Schleifenindex loop\_var verwendet werden kann. Anschließend wird über alle Elemente aus dem Datensatz iteriert, für die der aktuelle Thread zuständig ist. Die Anzahl dieser Elemente lässt sich durch Datensatzgröße berechnen. Die Variable active zeigt im Algorithmus an, ob der aktuelle Thread aktiv läuft oder nur darauf wartet, dass die anderen Threads aus seinem Warp ihre Berechnung abschließen.

In einem Schleifendurchlauf, bei dem das Element mit dem Index loop\_var untersucht wird, wird zunächst die rot markierte Selektion ausgeführt. Ist diese fehlgeschlagen, da das Datum nicht im Jahr 2019 liegt, wird der Thread deaktiviert und im weiteren Verlauf nicht mehr beachtet, bis er ein neues Tupel erhält. Hat sich das Tupel qualifiziert, folgt darauf der Hash Probe, welche in grün dargestellt ist. Dabei wird das Tupel in der übergebenen Hashtabelle hashtable\_customer\_build gesucht und anschließend über die zutreffenden Elemente iteriert.

<sup>&</sup>lt;sup>1</sup>Siehe Kapitel 2.3

```
1
   __global__
2
   void joinProbePipeline(
3
     int *date_year,
                                             // year attribute of date table
4
     int *date_complete,
                                             // complete attribute of date table
5
     multi_ht *hashtable_customer_build,
                                            // hashtable from other pipeline
     int *number_of_matches) {
                                             // return value
6
     // global index of the current thread,
8
     // used as the iterator in this case
9
     unsigned loop_var = ((blockIdx.x * blockDim.x) + threadIdx.x);
10
     // offset for the next element to be computed
11
     unsigned step = (blockDim.x * gridDim.x);
12
13
14
     bool active = true;
15
     bool flush_pipeline = false;
16
     while (!flush_pipeline) {
17
       // element index must not be higher than number of tuples
        active = loop_var < TUPLE_COUNT;</pre>
18
19
20
        // break computation when every line is finished and therefore inactive
21
        flush_pipeline = !__ballot_sync(ALL_LANES, active);
22
23
        // selection
^{24}
        if (active)
25
          active = date_year[loop_var] == 2019;
26
27
        // hash join probe
28
        int matchOffset = 0, matchEnd = 0;
29
        if (active)
          active = hashProbeMulti(hashtable_customer_build, HASHTABLE_SIZE,
30
31
            date_complete[loop_var], matchOffset, matchEnd);
32
        while (__any_sync(0xFFFFFFFF, active)) {
33
34
          // count and write
35
          numProj = __popc(__ballot_sync(0xFFFFFFFF, active))
          if (threadIdx.x \% 32 == 0)
36
37
            atomicAdd(number_of_matches, numProj);
38
39
          matchOffset++;
40
          active = matchOffset < matchEnd;</pre>
41
42
43
        loop_var += step;
     }
44
   }
45
```

Listing 3.1: Generierter Kernel für den Beispielplan

An dieser Stelle fällt die parallele Struktur des Kernels besonders auf, da die Ergebnisse des Hash Probes parallel von den Threads durchlaufen werden und diese erst aufhören, wenn der letzte Thread den ihm zugewiesenen Datensatz vollständig durchlaufen hat. Daher setzt ein Thread, welcher seinen Teil der zutreffenden Elemente aus dem Hash Probe vollständig durchlaufen hat, lediglich seine active-Variable auf false und iteriert dann parallel mit den anderen Threads weiter. Mit der Synchronisierungsoperation \_\_any\_sync lässt sich in Zeile 33 überprüfen, ob sämtliche Lanes auf diese Weise inaktiv geworden sind, wodurch der Hash Probe abgeschlossen ist.

Schließlich wurde vom Query Compiler innerhalb des Hash Probes noch das Zählen der Ergebnisse umgesetzt, welches hier in gelb hervorgehoben wurde. Dabei wird wieder mithilfe der Synchronisierungsoperation \_\_ballot\_sync die Anzahl der aktiven Lanes gezählt, welche jeweils ein Element des Ergebnisses repräsentieren. Diese Anzahl wird daraufhin vom ersten Thread innerhalb des Warps auf das Ergebnis addiert.

Nach der Durchführung der gesamten Pipeline von Operationen für das untersuchte Tupel, wird in Zeile 43 der Index erhöht, sodass im nächsten Schleifendurchlauf das nächste Tupel untersucht wird. Falls der neu gewählte Index hinter dem Ende der Daten liegt, hat der aktuelle Thread seine Arbeit vollständig abgeschlossen und er wird nicht mehr benötigt, sodass die active-Variable in Zeile 18 auf false gesetzt wird. Wird in Zeile 21 mithilfe der \_\_ballot\_sync-Methode festgestellt, dass sämtliche Lanes inaktiv sind, ist der Datensatz vollständig durchlaufen worden und die Berechnung kann abgeschlossen werden.

### Einfacher, paralleler String-Vergleich

Für die Evaluation des Lane-Refill-Verfahrens für die Verarbeitung von String-Daten wird zunächst ein einfacher String-Vergleich auf einer GPU untersucht. Ein Vergleich auf Gleichheit ist dabei die einfachste Variante von String-Verarbeitung, die vom Lane-Refill profitieren könnte. Diese Untersuchung wird dabei helfen, zu erfahren, ob die Anwendung des Lane-Refill-Verfahrens bei String-Daten allgemein Potenzial dafür bietet, den Durchsatz entsprechender Anwendungen zu erhöhen.

Zunächst wird dazu ein String-Vergleich mittels der CUDA Schnittstelle ohne spezielle Optimierungen implementiert, um einen Vergleich mit der optimierten Version durchführen zu können. Außerdem wird eine leichte Anpassung an dem Verfahren vorgenommen, sodass ein alternativer Workload für weitere Tests genutzt werden kann.

#### 4.1 Vorgehen

Als Basis für die Untersuchung wird zunächst der Gleichheitstest für Strings naiv, also ohne tiefgehende Optimierungen umgesetzt. Das hier vorgestellte Verfahren soll eine lange Liste von Zeichenketten mit einem vorher spezifizierten String vergleichen. Diese Operation könnte im Kontext einer Datenbankanfrage einer Selektion über eine Spalte mit String-Daten entsprechen.

Zur Durchführung dieser Operation wird jedem Thread der GPU eine Zeichenkette aus dem Datensatz zugewiesen. Zunächst wird überprüft, ob die Länge des Strings mit der des Suchstrings übereinstimmt, sodass der entsprechende Eintrag direkt verworfen werden kann. Sind die Längen identisch, werden beide Zeichenketten Zeichen für Zeichen durchlaufen und diese an jeder Stelle auf Gleichheit überprüft. Sobald eine Ungleichheit gefunden wurde, wird ein entsprechendes Flag gesetzt und die weiteren Zeichen müssen nicht mehr genauer betrachtet werden.

Sämtliche Threads innerhalb eines Warp werden entsprechend dem Verarbeitungsmodell der GPU parallel abgearbeitet. Somit sind die Positionen, an denen die Strings ver-

glichen werden ebenfalls für alle Threads identisch. Sobald der Vergleichsstring im gesamten Warp vollständig durchlaufen wurde, wird das Zwischenergebnis geschrieben. Im Falle dieser konkreten Untersuchung wird hier der Einfachheit halber lediglich die Anzahl der passenden Zeichenketten gezählt. Es wäre allerdings auch denkbar, dass die Indizes der entsprechenden Einträge gespeichert wird, oder in einer Pipelining-Umgebung der Eintrag an die nächste Operation in der Pipeline weitergegeben wird. Sollten alle Threads in dem Warp vorzeitig feststellen, dass keiner der Strings mit dem Suchstring übereinstimmt, wird die aktuelle Untersuchung vorzeitig abgebrochen.

Schließlich wird jedem Thread eine neue Zeichenkette aus dem Datensatz zugewiesen, sodass das Verfahren im weiteren Verlauf wiederholt wird. Sobald der gesamte Datensatz durchlaufen wurde, ist die Berechnung abgeschlossen.



Abbildung 4.1: Funktionsweise des Algorithmus innerhalb eines Warps mit drei Threads

In Abbildung 4.1 ist der Ablauf des Algorithmus innerhalb eines Warps mit drei Threads dargestellt. Es ist erkennbar, an welchen Stellen die Lanes inaktiv werden, wann die Berechnung frühzeitig abgebrochen werden kann und an welchen Stellen das Ergebnis geschrieben wird und neue Daten aus dem Datensatz geholt werden.

#### 4.2 Implementierung

Als Basis für die Untersuchung wird zunächst der Gleichheitstest für Strings naiv, also ohne tief greifende Optimierungen umgesetzt. Dies gibt Gelegenheit dazu, die Programmierung einfacher Algorithmen mithilfe der CUDA Schnittstelle für Grafikkarten darzustellen. Da die Analyse im Rahmen dieser Arbeit innerhalb einer Pipelining-Umgebung durchgeführt werden, lassen sich hier außerdem einige Besonderheiten der Implementierung erläutern.

```
__global__
1
2
   void naiveKernel(
3
     int *char_offset,
                                // indices of the first letter of every string
                                // concatenated list of compare strings
4
     char *data_content,
     char *search_string,
                                // string that will be searched for
5
     int search_length,
                                // length of the search string
6
7
     int line_count,
                                // number of lines in the data set
8
     int *number_of_matches) { // return value for the number of matches
     /* implementation */
9
   }
10
```

Listing 4.1: Methodensignatur des Kernels

Für die Umsetzung des Gleichheitstests ist am interessantesten, wie lange das Ausführen des eigentlichen Kernels zum Abgleich des Datensatzes dauert. Dieser Kernel erwartet, dass die benötigten Daten vorher vom Hauptspeicher in den Speicherbereich der GPU kopiert wurden und dort zur Verfügung stehen. In Listing 4.1 ist die Methodensignatur des Kernels für den einfachen Stringvergleich dargestellt.

Die Position des Datensatzes, welcher mit dem Vergleichsstring abgeglichen werden soll, wird über den Zeiger data\_content übergeben. Der Datensatz besteht aus einer Aneinanderreihung der entsprechenden Zeichenketten ohne Trennzeichen. Damit daraus die ursprünglichen Strings extrahiert werden können, gibt es einen zweiten Array, welcher Informationen über die Indizes der Einzelstrings innerhalb des Datensatzes enthält. Die Position dieser Informationen wird über die Variable char\_offset übergeben. Ebenfalls muss natürlich ein Zeiger auf den Suchstring und dessen Länge in den entsprechenden Parametern search\_string und search\_string\_length mitgeliefert werden. Um die Berechnung rechtzeitig vor Speicherüberschreitungen abbrechen zu können, wird schließlich noch die Variable line\_count übergeben, welche die Anzahl der Zeichenketten im Datensatz beschreibt. Der letzte Parameter number\_of\_matches dient dazu, dass an die entsprechende Speicherstelle das Ergebnis der Berechnung geschrieben werden kann und dieses aus dem Hauptprogramm heraus wieder ausgelesen werden kann.

```
__global__
1
2
   void naiveKernel( /* parameters */ ) {
3
4
     /* define loop_var, step, active and flush_pipeline */
5
6
     while(!flush_pipeline) {
7
       active = loop_var < line_count;
8
       flush_pipeline = !__ballot_sync(0xFFFFFFFF, active);
9
10
       data_length = char_offset[loop_var+1] - char_offset[loop_var] - 1;
11
12
       // if string lengths are unequals, discard
13
       if (active && data_length != search_length)
14
          active = false;
15
16
       int search_id = 0;
17
       // iterate over strings completely or until they don't match anymore
18
       while(__any_sync(0xFFFFFFFF, active) && search_id < search_length) {</pre>
19
20
          int data_id = search_id + char_offset[loop_var];
21
          // when strings don't match, inactivate the lane
22
23
          if (active && data_content[data_id] != search_string[search_id])
          active = false;
^{24}
25
26
          search_id++;
       }
27
28
29
       // if still active, a match has been found
        if (active)
30
31
          atomicAdd(number_of_matches, 1);
32
33
       loop_var += step;
     }
34
   }
35
```

Listing 4.2: Naive Implementierung des String-Vergleichs

In Listing 4.2 ist die Implementierung des Algorithmus dargestellt, welcher alle Strings aus dem Datensatz mit dem Suchstring vergleicht und daraufhin die Anzahl der passenden Zeichenketten zurückliefert. Die Struktur des Kernels ist dieselbe wie die des in Kapitel 3 vorgestellten Beispiels, weshalb einige Stellen hier gekürzt wurden. Es wird ebenfalls der globale Index des aktuellen Threads als Schleifenindex loop\_var verwendet und so über den gesamten Datensatz iteriert.

Die Variable active zeigt im Algorithmus an, ob das aktuell untersuchte Datenelement noch aktiv geprüft wird, oder dieses bereits verworfen wurde. Somit zeigt diese Variable auch an, ob der aktuelle Thread aktiv läuft, oder nur darauf wartet, dass die anderen Threads aus seinem Warp ihre Berechnung abschließen. Im ersten Schritt wird in Zeile 13 für einen String überprüft, ob dessen Länge mit der des Suchstrings übereinstimmt und dieser anderenfalls verworfen.

Sind die Längen identisch, wird in der in Zeile 19 beginnenden Schleife über beide Zeichenketten iteriert, bis das Ende beider erreicht wurde, oder festgestellt wird, dass ein Zeichen aus dem Vergleichsstring nicht mit dem aus dem Suchstring übereinstimmt. Die Struktur dieser Schleife ähnelt sehr stark dem Iterieren über die passenden Elemente aus der Hashtabelle in dem Beispiel aus Kapitel 3. Ist die Schleife vollständig durchlaufen oder vorzeitig abgebrochen worden, kann am Zustand der active-Variable abgelesen werden, ob die Strings übereinstimmen oder nicht. Somit wird die Anzahl passender Elemente gegebenenfalls im Datensatz erhöht und der Index des zu untersuchenden Elementes um die vorher berechnete Schrittweite erhöht.

#### 4.3 Präfixtest als alternativer Workload

#### 4.4 Nachteile des Verfahrens

## Verbesserung des einfachen String-Vergleichs

- 5.1 Umsetzung mit Lane-Refill
- 5.2 Implementierung



**Abbildung 5.1:** Berechnung von  $R \bowtie S$  mit schlechter Auslastung aufgrund der ungleichmäßigen Verteilung von S. (Quelle: Henning Funke)



Abbildung 5.2: Divergence Buffer

## Grundlagen von regulären Ausdrücken

## Paralleler Musterabgleich mit regulären Ausdrücken

- 7.1 Vorgehen
- 7.2 Implementierung

 $24KAPITEL~7.~PARALLELER~MUSTERABGLEICH~MIT~REGUL\"{A}REN~AUSDR\"{U}CKEN$ 

## Verbesserung des Verfahrens zum Musterabgleich

- 8.1 Ansatzpunkte für Lane-Refill
- 8.2 Umsetzung mit Lane-Refill

## Optimierung der Ausführungsparameter

## Evaluation des einfachen String-Vergleichs

#### 10.1 Verwendete Workloads und deren Merkmale

#### 10.2 Vorstellung der Messergebnisse







### 10.3 Diskussion der Ergebnisse

#### Kapitel 11

# Evaluation des parallelen Musterabgleichs

- 11.1 Verwendete Workloads und deren Merkmale
- 11.2 Vorstellung der Messergebnisse
- 11.3 Diskussion der Ergebnisse

### Kapitel 12

## Ergebnis und Fazit

#### Anhang A

#### Weitere Informationen

# Abbildungsverzeichnis

| 2.1 | Architektur einer GPU [7]                                                                                                       | 4  |
|-----|---------------------------------------------------------------------------------------------------------------------------------|----|
| 3.1 | Beispielplan mit eingezeichneten Pipelines                                                                                      | 10 |
| 4.1 | Funktionsweise des Algorithmus innerhalb eines Warps mit drei Threads                                                           | 14 |
| 5.1 | Berechnung von $R\bowtie S$ mit schlechter Auslastung aufgrund der ungleichmäßigen Verteilung von $S$ . (Quelle: Henning Funke) | 19 |
| 5.2 | Divergence Buffer                                                                                                               | 20 |

LITERATUR 41

#### Literatur

[1] Henning Funke u.a. "Pipelined Query Processing in Coprocessor Environments". In: Proceedings of the 2018 International Conference on Management of Data. SIGMOD '18. Houston, TX, USA: ACM, 2018. DOI: 10.1145/3183713.3183734. URL: http://doi.acm.org/10.1145/3183713.3183734.

- [2] Mark Harris. An Even Easier Introduction to CUDA. 2017. URL: https://devblogs.nvidia.com/even-easier-introduction-cuda/.
- [3] Mark Harris. Using Shared Memory in CUDA C/C++. 2013. URL: https://devblogs.nvidia.com/using-shared-memory-cuda-cc/.
- [4] Yuan Lin und Vinod Grover. *Using CUDA Warp-Level Primitives*. 2018. URL: https://devblogs.nvidia.com/using-cuda-warp-level-primitives/.
- [5] John Nickolls und David Kirk. "Graphics and Computing GPUs". In: Computer Organization and Design: The Hardware/Software Interface. 2009.
- [6] NVIDIA GeForce GTX 980. Featuring Maxwell, The Most Advanced GPU Ever Made. Techn. Ber. NVIDIA Corporation, 2014.
- [7] Vasily Volkov. *Understanding Latency Hiding on GPUs*. Techn. Ber. University of California at Berkley, 2016.

ERKLÄRUNG 43

Hiermit versichere ich, dass ich die vorliegende Arbeit selbstständig verfasst habe und keine anderen als die angegebenen Quellen und Hilfsmittel verwendet sowie Zitate kenntlich gemacht habe.

Dortmund, den 23. Februar 2019

Florian Lüdiger