## Compte-rendu du TD1:

## I) Analyse de løarchitecture de type « Banc de registres » :

1) Le diagramme décrivant løentité « register\_file » est le suivant :



Figure 1 : entité register\_file

La définition de chacune des entrées et sorties de løentité est la suivante :

- rs1\_add\_i et rs2\_add\_i sont deux entrées correspondant aux adresses respectives des deux registres sources
- rd add i correspond à løadresse du registre de destination
- rd\_data\_i correspond à la donnée de 32 bits que l\u00e3on souhaite \u00e9crire sur le registre de destination
- clk i correspond au signal d\( \phi\)horloge de l\( \phi\)entit\( \epsilon\)
- resetn\_i est le signal de reset (lorsquøil est actif, tout est mis à zéro)
- we\_i est le bit doautorisation doécriture sur le registre de destination (write enable). On ne peut écrire sur le registre que si ce bit est actif
- rs1\_data\_o et rs2\_data\_o correspondent aux contenus des registres (respectivement rs1 et rs2) obtenus en sortie du register\_file

Pour lœxemple donné sur le sujet de TD, le chronogramme du register\_file sera le suivant :



2) Le schéma du banc de registre donné sur 3 registres successifs (i-1, i et i+1) est le suivant :



3) Pour compléter le corps de løarchitecture du composant register\_file, on commence døabord par inclure les composants utilisés dans le banc de registres (demux\_comp, mux\_comp et reg\_comp), que løon va port mapper correctement selon les connexions prévues sur le schéma réalisé à la question précédente. Pour cela, il va falloir créer deux composants DEMUX\_1 et DEMUX\_2 (pour løun, løentrée sera reliée à rd\_data\_i, pour løautre ça sera we\_i), un generate de taille 32 dans lequel on crée 32 reg\_comp que løon mappera aux sorties des deux demux, ainsi que deux multiplexeurs MUX\_1 et MUX\_2 dont les sorties respectives sont rs1\_data\_o et rs2\_data\_o.

4) Les résultats obtenus avec le testbench sont les suivants :



## II) Banc de registres et ALU:

- 1) Les deux sorties des deux registres vont être connectées aux entrées de løALU; elles sont utilisées pour effectuer le calcul et déterminer løentrée définissant la fonction à réaliser.
- 2) Sorties ALU:
- 3) Les quatre lignes du code, de la ligne 100 à 103, permettent déavoir la sélection des bons bits dans leinstruction. En effet, les bits 31 à 25 et 14 à 12 déterminent la nature de léopération arithmétique, tandis que déautres plages de bits comme les bits 24 à 20, déterminent les registres utilisés.
- 4) Pour vérifier la validité du code, le testbench fonctionne comme suit :
- On met døabord la valeur de R2 à 1 et celle de R3 à 0
- Quelques ns plus tard, on met R3 à 1
- Quelques ns plus tard, on calcule la somme R2 + R3 et on la met dans R1

La traduction en langage assembleur RV32I ainsi que sa compilation du programme donné est la suivante :

| Langage assembleur | Compilation |
|--------------------|-------------|
| LOAD R1, 6         | X"000000B3" |
| LOAD R2, 2         | X"00000133" |
| LOAD R3, 3         | X"000001B3" |
| LOAD R4, 1         | X"00000233" |
| ADD R1, R1, R2     | X"003080B3" |
| ADD R3, R3, R4     | X"004181B3" |
| SUB R5, R1, R3     |             |