# Interrupciones Básicas

Programación de Sistemas Operativos

David Alejandro González Márquez

Departamento de Computación Facultad de Ciencias Exactas y Naturales Universidad de Buenos Aires

### Usted ..



## Usted estabá aquí



## Usted estará aquí



- Soporta 256 tipos de interrupciones

- Soporta 256 tipos de interrupciones
- Se utiliza una tabla denominada IDT

- Soporta 256 tipos de interrupciones
- Se utiliza una tabla denominada IDT
- La IDT almacena descriptores de interrupción

- Soporta 256 tipos de interrupciones
- Se utiliza una tabla denominada IDT
- La IDT almacena descriptores de interrupción
- El registro IDTR almacena la dirección de la IDT

### IDTR and IDT



Figure 5-1. Relationship of the IDTR and IDT



DPL Descriptor Privilege Level
Offset Offset to procedure entry point
P Segment Present flag
Selector Segment Selector for destination code segment
Size of gate: 1 = 32 bits; 0 = 16 bits
Reserved

Figure 5-2. IDT Gate Descriptors





Figure 5-2. IDT Gate Descriptors

 Task Gate: Inicia una tarea para anteder la interrupción.



DPL Descriptor Privilege Level
Offset Offset to procedure entry point
P Segment Present flag
Selector Segment Selector for destination code segment
Segment Selector for destination code segment
Size of gate: 1 = 32 bits; 0 = 16 bits
Reserved

Figure 5-2. IDT Gate Descriptors

- Task Gate: Inicia una tarea para anteder la interrupción.
- Interrupt Gate: Detene interrupciones y atiende la interrupción.





Figure 5-2. IDT Gate Descriptors

- Task Gate: Inicia una tarea para anteder la interrupción.
- Interrupt Gate: Detene interrupciones y atiende la interrupción.
- Trap Gate: No detene interrupciones y atiende la interrupción.





Figure 5-2. IDT Gate Descriptors

- Task Gate: Inicia una tarea para anteder la interrupción.
- Interrupt Gate: Detene interrupciones y atiende la interrupción.
- Trap Gate: No detene interrupciones y atiende la interrupción.

Vamos a utilizar **Interrupt Gate** para atender nuestras interrupciones.



Figure 5-3. Interrupt Procedure Call



Figure 5-3. Interrupt Procedure Call

- Llega el vector de interrupción (índice) y se atiende según indique su entrada en la IDT.



Figure 5-3. Interrupt Procedure Call

- Llega el vector de interrupción (índice) y se atiende según indique su entrada en la IDT.
- Se obtiene el segment y se lo busca en la GDT



Figure 5-3. Interrupt Procedure Call

- Llega el vector de interrupción (índice) y se atiende según indique su entrada en la IDT.
- Se obtiene el segment y se lo busca en la GDT
- Se obtiene la base del segmento, y junto al offset se calcula la dirección de la rutina de atención de interrupciones.



Figure 5-3. Interrupt Procedure Call

- Llega el vector de interrupción (índice) y se atiende según indique su entrada en la IDT.
- Se obtiene el segment y se lo busca en la GDT
- Se obtiene la base del segmento, y junto al offset se calcula la dirección de la rutina de atención de interrupciones.
- Se comienzá a ejecutar la rutina en la dirección segment: offset



Figure 5-5. Interrupt Task Switch



Figure 5-5. Interrupt Task Switch

- Llega el vector de interrupción (índice) y se atiende según indique su entrada en la IDT.



Figure 5-5. Interrupt Task Switch

- Llega el vector de interrupción (índice) y se atiende según indique su entrada en la IDT.
- Se obtiene el segment y se lo busca en la GDT



Figure 5-5. Interrupt Task Switch

- Llega el vector de interrupción (índice) y se atiende según indique su entrada en la IDT.
- Se obtiene el segment y se lo busca en la GDT
- Se obtiene el contexto de ejecución de la tarea asociada a la entrada en la GDT.



Figure 5-5. Interrupt Task Switch

- Llega el vector de interrupción (índice) y se atiende según indique su entrada en la IDT.
- Se obtiene el segment y se lo busca en la GDT
- Se obtiene el contexto de ejecución de la tarea asociada a la entrada en la GDT.
- Se comienzá a ejecutar la tarea, intercambiandola con la tarea actual.

## Tipos de Interrupciones

#### - Fault

Excepción que puede corregirse permitiendo al programa retomar la ejecución de esa instrucción sin perder continuidad. El procesador guarda en la pila la dirección de la instrucción que produjo la falla.

## Tipos de Interrupciones

#### - Fault

Excepción que puede corregirse permitiendo al programa retomar la ejecución de esa instrucción sin perder continuidad. El procesador guarda en la pila la dirección de la instrucción que produjo la falla.

#### Traps

Excepción producida inmediatamente a continuación de una instrucción de trap. Algunas permiten al procesador retomar la ejecución sin perder continuidad. Otras no. El procesador guarda en la pila la dirección de la instrucción a ejecutarse luego de la instrucción trapeada.

## Tipos de Interrupciones

#### - Fault

Excepción que puede corregirse permitiendo al programa retomar la ejecución de esa instrucción sin perder continuidad. El procesador guarda en la pila la dirección de la instrucción que produjo la falla.

#### Traps

Excepción producida inmediatamente a continuación de una instrucción de trap. Algunas permiten al procesador retomar la ejecución sin perder continuidad. Otras no. El procesador guarda en la pila la dirección de la instrucción a ejecutarse luego de la instrucción trapeada.

#### Aborts

Excepción que no siempre puede determinar la instrucción que la causá, ni permite recuperar la ejecución de la tarea que la causá. Reporta errores severos de hardware o inconsistencias en tablas del sistema.

## Interrupt Table

Table 5-1. Protected-Mode Exceptions and Interrupts

| Vector<br>No. | Mne-<br>monic | Description                                   | Туре           | Error<br>Code | Source                                                              |
|---------------|---------------|-----------------------------------------------|----------------|---------------|---------------------------------------------------------------------|
| 0             | #DE           | Divide Error                                  | Fault          | No            | DIV and IDIV instructions.                                          |
| 1             | #DB           | RESERVED                                      | Fault/<br>Trap | No            | For Intel use only.                                                 |
| 2             | -             | NMI Interrupt                                 | Interrupt      | No            | Nonmaskable external interrupt.                                     |
| 3             | #BP           | Breakpoint                                    | Тгар           | No            | INT 3 instruction.                                                  |
| 4             | #OF           | Overflow                                      | Тгар           | No            | INTO instruction.                                                   |
| 5             | #BR           | BOUND Range Exceeded                          | Fault          | No            | BOUND instruction.                                                  |
| 6             | #UD           | Invalid Opcode (Undefined Opcode)             | Fault          | No            | UD2 instruction or reserved opcode. <sup>1</sup>                    |
| 7             | #NM           | Device Not Available (No<br>Math Coprocessor) | Fault          | No            | Floating-point or WAIT/FWAIT instruction.                           |
| 8             | #DF           | Double Fault                                  | Abort          | Yes<br>(zero) | Any instruction that can generate an exception, an NMI, or an INTR. |
| 9             |               | Coprocessor Segment<br>Overrun (reserved)     | Fault          | No            | Floating-point instruction. <sup>2</sup>                            |
| 10            | #TS           | Invalid TSS                                   | Fault          | Yes           | Task switch or TSS access.                                          |
| 11            | #NP           | Segment Not Present                           | Fault          | Yes           | Loading segment registers or accessing system segments.             |

## Interrupt Table

| 12 | #SS | Stack-Segment Fault                          | Fault | Yes           | Stack operations and SS register loads.           |
|----|-----|----------------------------------------------|-------|---------------|---------------------------------------------------|
| 13 | #GP | General Protection                           | Fault | Yes           | Any memory reference and other protection checks. |
| 14 | #PF | Page Fault                                   | Fault | Yes           | Any memory reference.                             |
| 15 | -   | (Intel reserved. Do not use.)                |       | No            |                                                   |
| 16 | #MF | x87 FPU Floating-Point<br>Error (Math Fault) | Fault | No            | x87 FPU floating-point or WAIT/FWAIT instruction. |
| 17 | #AC | Alignment Check                              | Fault | Yes<br>(Zero) | Any data reference in memory. <sup>3</sup>        |

Table 5-1. Protected-Mode Exceptions and Interrupts (Contd.)

| the state of the s |     |                                            |           |    |                                                                   |  |  |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----|--------------------------------------------|-----------|----|-------------------------------------------------------------------|--|--|
| 18                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | #MC | Machine Check                              | Abort     | No | Error codes (if any) and source are model dependent. <sup>4</sup> |  |  |
| 19                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | #XM | SIMD Floating-Point<br>Exception           | Fault     | No | SSE/SSE2/SSE3 floating-point instructions <sup>5</sup>            |  |  |
| 20-31                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          | _   | Intel reserved. Do not use.                |           |    |                                                                   |  |  |
| 32-<br>255                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | -   | User Defined (Non-<br>reserved) Interrupts | Interrupt |    | External interrupt or INT <i>n</i> instruction.                   |  |  |

#### NOTES:

- 1. The UD2 instruction was introduced in the Pentium Pro processor.
- 2. Processors after the Intel386 processor do not generate this exception.
- 3. This exception was introduced in the Intel486 processor.
- This exception was introduced in the Pentium processor and enhanced in the P6 family processors.
- 5. This exception was introduced in the Pentium III processor.

### Stack



Figure 5-4. Stack Usage on Transfers to Interrupt and Exception-Handling Routines



Figure 5-6. Error Code



Figure 5-6. Error Code

EXT: (External Event)
 Se setea para indicar que la excepción ha sido causada por un evento externo al procesador.



Figure 5-6. Error Code

- EXT: (External Event)
   Se setea para indicar que la excepción ha sido causada por un evento externo al procesador.
- IDT: (Descriptor Location)
   Cuando está seteado indica que el campo Segment Selector Index se refiere a un descriptor de puerta en la IDT. Cuando est en cero indica que dicho campo se refiere a un descriptor en la GDT o en la LDT de la tarea actual.



Figure 5-6. Error Code

- EXT: (External Event)
   Se setea para indicar que la excepción ha sido causada por un evento externo al procesador.
- IDT: (Descriptor Location)
   Cuando está seteado indica que el campo Segment Selector Index se refiere a un descriptor de puerta en la IDT. Cuando est en cero indica que dicho campo se refiere a un descriptor en la GDT o en la LDT de la tarea actual.
- TI: (GDT/LDT)
   Tiene significado cuando el bit anterior est en cero. Indica a que tabla de descriptores corresponde el selector del campo Indice. (GDT=0, LDT=1)

idt.hDescripción de las estructuras

- idt.hDescripción de las estructuras
- 2 idt.c Estructura de la IDT con cada una de sus entradas

- idt.hDescripción de las estructuras
- 2 idt.c Estructura de la IDT con cada una de sus entradas

```
- idt_entry idt[255] = { ... };
```

- idt.hDescripción de las estructuras
- 2 idt.C Estructura de la IDT con cada una de sus entradas

```
- idt_entry idt[255] = { ... };
```

- IDT\_ENTRY(numero)

Permite declarar una entrada en la IDT, para la utilizar el handler de nombre \_isrnumero

- idt.hDescripción de las estructuras
- 2 idt.C Estructura de la IDT con cada una de sus entradas
- idt\_entry idt[255] = { ... };
- IDT\_ENTRY (numero)
  Permite declarar una entrada en la IDT, para la utilizar el handler de nombre \_isrnumero
- void init\_idt()
   Función llamada desde el kernel para inicializar las entradas en la IDT

#### Estructuras

Struct de descriptor de IDT

```
typedef struct str_idt_descriptor {
    unsigned short idt_length;
    unsigned int idt_addr;
} __attribute__((__packed__)) idt_descriptor;
```

- Struct de una entrada de la IDT

```
typedef struct str_idt_entry_fld {
    unsigned short offset_0_15;
    unsigned short segsel;
    unsigned short attr;
    unsigned short offset_16_31;
} __attribute__((__packed__, aligned (8))) idt_entry;
```

### Cómo manejar correctamente una interrupción

Preservar los registros que vayamos a romper

### Cómo manejar correctamente una interrupción

1 Preservar los registros que vayamos a romper  $\rightarrow$  ; la interrupción debe ser transparente!

### Cómo manejar correctamente una interrupción

- 1 Preservar los registros que vayamos a romper  $\rightarrow$  ila interrupción debe ser transparente!
- Realizar la tarea correspondiente a la interrupción

### Cómo manejar correctamente una interrupción

- 1 Preservar los registros que vayamos a romper  $\rightarrow$ ; la interrupción debe ser transparente!
- Realizar la tarea correspondiente a la interrupción
- Restaurar los registros

### Cómo manejar correctamente una interrupción

- 1 Preservar los registros que vayamos a romper  $\rightarrow$  ila interrupción debe ser transparente!
- Realizar la tarea correspondiente a la interrupción
- 3 Restaurar los registros
- 4 Retornar de la interrupción

## Bibliografía: Fuentes y material adicional

- Convenciones de llamados a función en x86:https://en.wikipedia.org/wiki/X86\_calling\_conventions
- Notas sobre System V ABI: https://wiki.osdev.org/System\_V\_ABI
- Documentación de NASM: https://nasm.us/doc/
  - Artículo sobre el flag -pie: https://eklitzke.org/position-independent-executables
- Documentación de System V ABI: https://uclibc.org/docs/psABI-x86\_64.pdf
- Manuales de Intel: https://software.intel.com/en-us/articles/intel-sdm

# ¡Gracias!

Recuerden leer los comentarios al final de este video por aclaraciones o fe de erratas.