# COMPUTADORES DIGITAIS I

• Disciplina: Computadores Digitais I

Código: FEN 504.7
Carga Horária: 75 horas
Número de Créditos: 4

Professora: Nadia Nedjah

# EMENTA E BIBLIOGRAFIA

### **Ementa**

- Introdução
- Código e Aritmética
- Unidade Lógica e Aritmética
- Unidade de Controle
- Memória e Armazenamento
- Entrada e Saída
- Multi-Programação
- Sistemas Operacionais

### **Bibliografia**

- Andrew S. Tenenbaum, Organização Estruturada de Computadores, Prentice-Hall do Brasil.
- William Stalling, Arquitetura de Computadores, Prentice-Hall.

# AVALIAÇÃO

### **Avaliação**

1. Provas parciais escritas

(2)

(1)

2. Freqüência

- (75%)
- 3. Média parcial computada:

$$M_p = (2N_1 + 2N_2 + L)/5$$

- 4. Se for necessário, prova final escrita
- 5. Média final computada:

$$M_p \ge \mathcal{F}.0 \Rightarrow M_f = M_p$$
  
 $4.0 \le M_p < \mathcal{F}.0 \Rightarrow M_f = (M_p + N_f)/2$ 

# INTRODUÇÃO

### Histórico

| Denominação      | Tecnologia                 | Período        |  |
|------------------|----------------------------|----------------|--|
| Geração Zero     | Mecânica                   | (1642 - 1945)  |  |
| Primeira Geração | Válvulas                   | (1945 - 1955)  |  |
| Segunda Geração  | Transistores               | (1955 - 1965)  |  |
| Terceira Geração | Circuitos integrados       | (1965 - 1980)  |  |
| Quarta Geração   | Integração de larga escala | (1980 - atual) |  |
| Quinta Geração   | Circuitos quânticos        | (futuro)       |  |

### Histórico: Geração Zero

 Blaise Pascal constrói a primeira máquina de calcular somas e subtrações (1623 – 1662);



Blaise Fascal



La Pascaline



# INTRODUÇÃO

### Histórico: Geração Zero

 Gottfried Leibniz completa a máquina de calcular de Blaise Pascal com as operações de multiplicação e divisão (1646 – 1716);



Gottfried Leibniz



The Rockoner

### Histórico: Geração Zero

 Charles Babbage constrói a máquina de diferenças que implementa o método de diferenças finitas (1792 – 1871);



Charles Babbage



A máquina de diferenças

# INTRODUÇÃO

### Histórico: Geração Zero

 Charles Babbage constrói uma nova máquina que possui quatro componentes: o armazenamento (memória), o engenho (unidade de cálculo), leitora de cartões perfurados (entrada) e perfurador de cartões (saída).



A máquina analítica



Perfurador de cartões

### Histórico: Primeira Geração

• John Mauchley e seu aluno Presper Eckert constroem o Electronic Numerical Integrator and Computer − ENIAC. Consiste de 18.000 válvulas e 1.500 relés.





válvulas e relés

ENIAC

# INTRODUÇÃO

### Histórico: Primeira Geração

• John von Neumann constrói o Electronic Discrete Variable Automatic Computer − EDIVAC.



EDIVAC



MARKI

### Histórico: Primeira Geração

- Hoje em dia, EDIVAC é conhecido por máquina de von Neumann.
- É o primeiro computador com um programa armazenado.
- Possui a seguinte arquitetura, dita de von Neumann:



# INTRODUÇÃO

### Histórico: Segunda Geração

- A firma DEC (Digital Equipement Corporation) constrói o PDP-1 e a IBM o 709, todos dois baseados em transistores;
- Primeiro display (CRT Cathode Ray Tube);
- Primeiro videogame "Guerra nas estrelas";
- A DEC constrói o PDP-8 e a IBM o 7090 baseados em um barramento único, diferentemente da máquina de von Neumann;



A firma CDC (Control Data Corporation) constrói o 6600 cuja
 CPU inclui várias unidades funcionais que podem atuar em paralelo.

### Histórico: Terceira Geração

- Encapsulamento de dezenas a milhares de transistores em uma única pastilha (SSI, MSI, LSI);
- Computadores menores, mais rápidos e mais baratos;
- a IBM constrói o System 360 baseado em circuitos integrados;
- Avanço no mundo de mini-computadores;
- A DEC lança o mini-computador PDP-11

# INTRODUÇÃO

### Histórico: Quarta Geração

- Ecapsulamento de milhões de transistores em uma única pastilha (VLSI);
- Avanços na indústria de micro-computadores;
- a IBM lança o micro-computador IBM OS/2;
- A Intel lança o 8080 e Zílog o Z80 que são os primeiros processadores de 8 bits numa única pastilha;
- A Intel lança o 8086 que é o primeiro processador de 16 bits em uma única pastilha;
- A Intel lança o 80386 e a Motorola o 68020 que são verdadeiros processadores de 32 bits em uma única pastilha.



- Uma instrução é um comando para uma máquina;
- Um <u>programa</u> é uma seqüência de instruções que descrevem como executar uma determinada tarefa;
- Uma <u>linguagem de máquina</u> consiste num conjunto de instruções primitivas da máquina; devem ser simples reduzindo a complexidade e custo da implementação;
- Uma <u>máquina</u> é um dispositivo capaz de executar um programa escrito na sua linguagem de máquina;

### Conceitos Básicos

- Uma <u>linguagem de baixo nível</u> é toda aquela cujas instruções estão intimamente ligadas às características da máquina;
- Uma <u>linguagem d alto nível</u> é toda aquela cujas instruções estão intimamente ligadas às características da aplicação;
- Um <u>máquina virtual</u> é uma máquina hipotética para uma determinada linguagem;
- Uma máquina define uma linguagem, assim como uma linguagem define uma máquina;

## INTRODUÇÃO

- <u>Tradução</u> é um método pelo qual um programa escrito numa linguagem ∟<sub>2</sub> é substituído por um outro programa escrito em linguagem ∟<sub>1</sub>, então executado pela máquina M<sub>1</sub>, cuja linguagem de máquina é ∟<sub>1</sub>;
- <u>Compilação</u> é um processo de tradução de uma linguagem de alto nível para uma linguagem de baixo nível;
- <u>Interpretação</u> é o método pelo qual uma máquina M₁, cuja linguagem de máquina é L₁, executa um programa escrito em linguagem L₂, instrução por instrução, através de uma seqüência de instruções equivalentes em L₁;

### Conceitos Básicos

- O <u>hardware</u> constitui a parte física do computador;
- O software consiste em programas para o computador;
- O firmware consiste em software embutido em dispositivos eletrônicos durante a fabricação;
- Hardware e software são logicamente <u>equivalentes</u>, já que qualquer operação efetuada pelo software pode também ser implementada pelo hardware assim como qualquer operação executada pelo hardware pode ser também simulada pelo software;
- A decisão entre uma implementação em hardware ou software depende de custo, velocidade, confiabilidade e freqüência de alterações;

# INTRODUÇÃO

- O computador é um sistema complexo. A divisão em níveis permite uma melhor compreensão da sua organização e funcionamento;
- Um computador pode ser visto como uma hierarquia de N níveis, cada um associado a uma máquina virtual, exceto o nível mais baixo que corresponde à máquina real;
- Um programador de um determinado nível não precisa conhecer os níveis inferiores;
- Os computadores atuais são organizados em seis níveis;



- O nívelo ou de lógica digital
  - é o hardware verdadeiro do computador e consiste nos dispositivos eletrônicos que respondem aos estímulos gerados pelas instruções da linguagem de máquina do NÍVEL;
  - não existe o conceito de programa;
  - os objetos são denominados portas.

### Conceitos Básicos

- O nível, ou de micro-programação
  - é o verdadeiro nível de máquina, havendo um programa denominado micro-programa, cuja função é interpretar as instruções de wível<sub>2</sub>; a instrução neste nível é chamada micro-instrução;
  - as instruções deste nível são executadas diretamente pelo hardware do computador (nível<sub>o</sub>).

# INTRODUÇÃO

- $\mathcal{O}$  wivel, ou de máquina convencional
  - é o primeiro nível de máquina virtual;
  - a linguagem de máquina deste nível é comumente denominada <u>linguagem de máquina</u> do computador;
  - as instruções são interpretadas pelo micro-programa;
  - em computadores que não tenham o nível de microprogramação, as instruções do nível convencional são executadas diretamente pelo hardware do computador (vívelo).

### Conceitos Básicos

- O nível, ou de sistema operacional
  - apresenta a maior parte das instruções do nívelo.
  - apresenta um conjunto de novas instruções que são chamadas ao sistema operacional;
  - tem organização diferente da memória principal, utilizando o conceito de memória virtual;
  - tem a capacidade de executar dois ou mais programas em paralelo, utilizando o conceito de multi-programação;
  - as novas funcionalidades são realizadas por um interpretador denominado sistema operacional em execução no vível;
  - as instruções do nível, idênticas às de nível, são executadas pelo micro-programa (nível,).

# INTRODUÇÃO

- O nível, ou de linguagem de montagem
  - apresenta as instruções do wivel, na forma de mnemônicos;
  - os programas em linguagem de montagem (assembly language) são traduzidos para a linguagem de nívelz e então interpretados pela máquina apropriada (nívelz ou nívelz);
  - O programa que realiza essa tradução é denominado montador (assembler).

### Conceitos Básicos

- O nível ou de linguagem orientada para problemas
  - consiste em linguagem de alto nível;
  - os programas escritos nestas linguagens são geralmente compilados para o nível₄ ou nível₂;
  - o programa que executa essa transformação é denominado compilador da linguagem de alto nível em questão.
- Os programas de nível<sub>2</sub> e nível<sub>3</sub> são sempre interpretados, enquanto os de nível<sub>4</sub> e nível<sub>5</sub> são geralmente traduzidos;
- As linguagens de  $\text{nivel}_1$ ,  $\text{nivel}_2$  e  $\text{nivel}_3$  são binárias, ao passo que as de  $\text{nivel}_4$  e  $\text{nivel}_5$  são simbólicas, contendo palavras e abreviaturas.

# CÓDIGOS E ARITMÉTICA

### <u>Códigos</u>

- Um código é um conjunto de regras (ou tabela de combinações)
  pelo qual informações podem ser convertidos a uma
  representação do código e vice-versa.
- Código BCDIC ou Bínary-Coded Decímal Interchange Code é formado de 4 bits
- Código ASCII ou American Standard Code for Information Interchange: é um conjunto de códigos de sete bits para símbolos alfanuméricos e de pontuação. O oitavo bit é usado como bit de paridade.
- Código EBCDIC ou Extended Binary-Coded Decimal Interchange Code é formado de 8 bits. É uma extensão do BCDIC e mais abrangente que o código ASCII mas é um código escasso.

### **Códigos**

- Código de Gray ou reflected binary code, mais usado em controle.
- a distância de Hamming de dois códigos é o número de posições em que estes são diferentes



Código de Gray de 2 bits



Código de Gray de 3 bits

| Núm                      | Código |     |  |  |  |  |
|--------------------------|--------|-----|--|--|--|--|
| 0                        | 0      | 000 |  |  |  |  |
| 1                        | 0      | 001 |  |  |  |  |
| 2                        | 0      | 011 |  |  |  |  |
| 3                        | 0      | 010 |  |  |  |  |
| 4                        | 0      | 110 |  |  |  |  |
| 5                        | 0      | 111 |  |  |  |  |
| 6                        | 0      | 101 |  |  |  |  |
| チ                        | 0      | 100 |  |  |  |  |
| 8                        | 1      | 100 |  |  |  |  |
| 9                        | 1      | 101 |  |  |  |  |
| 10                       | 1      | 111 |  |  |  |  |
| 11                       | 1      | 110 |  |  |  |  |
| 12                       | 1      | 010 |  |  |  |  |
| 13                       | 1      | 011 |  |  |  |  |
| 14                       | 1      | 001 |  |  |  |  |
| 15                       | 1      | 000 |  |  |  |  |
| Código de Gray de 4 bits |        |     |  |  |  |  |

# CÓDIGO E ARITMÉTICA

### Sistemas de Numeração

• Número decimal consiste na representação de um número na base 10;

$$(213)_{10} = 2.10^2 + 1.10^1 + 3.10^0$$

• Número binário consiste na representação de um número na base 2.

$$(213)_{10} = 1.2^7 + 1.2^6 + 0.2^5 + 1.2^4 + 0.2^3 + 1.2^2 + 0.2^1 + 1.2^0 = (11010101)_2$$

• Número hexadecimal consiste na representação de um número na base 16.

$$(1293)_{10} = 5.16^2 + 0.16^1 + D.16^0 = (50D)_{16}$$

### Números Binários Negativos

Existem 4 sistemas de representação de números negativos no computador.

 Sinal e magnitude: o bit mais significativo é usado para representar o sinal (0 é + e 1 é -) e os bits restantes representam a valor absoluto do número;

Sinal e magnitude complica somadores e comparadores!

2. <u>Complemento de um</u>: um número negativo de valor absoluto ∨ é o complemento lógico do número positivo de mesmo valor absoluto, incluindo o bit de sinal;

Este sistema é obsoleto!

# CÓDIGOS E ARITMÉTICA

### Números Binários Negativos

3. <u>Complemento de dois</u>: é a soma da constante 1 e do complemento de um do número; Se houver um vai-um, este é des prezado;

$$+8 \rightarrow 00001000$$
  $-8 \rightarrow \begin{cases} 00001000 \\ 11110111 \\ + 1 \\ = 11111000 \end{cases}$ 

4. Excesso de  $2^{n-1}$ : Números positivos e negativos são representados pela soma deles com  $2^{n-1}$ .

$$+8 + 128 = 136 \rightarrow 10001000$$
  
 $-8 + 128 = 120 \rightarrow 01111000$ 

Observe que esse sistema é idêntico ao sistema complemento de dois com bit de sinal invertido.

### **Operações Aritmética**



Subtração decimal

Subtração sinal magnitude

Subtração complemento de 1

11111100

Subtração complemento de dois

Subtração excesso de 27

# CÓDIGOS E ARITMÉTICA

O complemento de dois tem várias vantagens:

- 1. Tão fácil de determinar o sinal quanto na representação sinal magnitude;
- 2. Quase tão fácil de mudar o sinal de um número quanto na representação sinal magnitude;
- 3. Adição pode ser realizada sem se preocupar com qual dos operandos é o maior;
- 4. O número zero tem uma única representação;
- 5. Um único hardware é usado tanto para a soma de operandos com sinal quanto operandos sem sinal;

O complemento de dois tem uma desvantagem:

 Numa representação de tamanho n bits, o número -2<sup>n</sup> pode ser representado mas o número +2<sup>n</sup> não!

### Números em Ponto Fixo

- A palavra do computador é dividida em duas parte: <u>inteira</u> e <u>fracionária</u>, não necessariamente iguais;
- O ponto decimal é fictício;

$$3.625_{10} = 1.2^{1} + 1.2^{0} + 1.2^{-1} + 0.2^{-2} + 1.2^{-3} = 11(.)101_{2}$$

 Para somar e subtrair em ponto fixo, a posição do ponto decimal não faz diferença.

# CÓDIGOS E ARITMÉTICA

### Números em Ponto Fixo

- O resultado da multiplicação e divisão em ponto fixo depende da localização do ponto decimal;
- Se o número de bits significativos na parte inteira do produto é maior do que o número de bits associados a parte inteira na representação, então tem um transbordamento (overflow)
- Se o número de bits significativos na parte fracionária do produto do que o número de bits associados a parte fracionária na representação, então tem uma <u>perda de precisão</u>

3.750011.11
$$101111.1101_2 = 47.8125$$
x12.7500+ $1100.11$  $T_i = 4 \Rightarrow$  overflow=47.8125= $101111.1101$  $T_f = 2 \Rightarrow$  perda de precisão e o resultado será 47.75

### Números em Ponto Flutuante

- Os problemas de overflow e perda de precisão introduzidos pela representação em ponto fixo podem ser superado com a representação de números em ponto flutuante.
- Na representação em ponto flutuante, um número qualquer N na base 2 é definido com três componentes: o sinal, a mantissa M, o expoente €.



# CÓDIGOS E ARITMÉTICA

### Números em Ponto Flutuante

- Nos dois formatos (ponto fixo ou flutuante), o expoente é representado em notação de excesso de 128 e 1024 respectivamente.
- O número de dígitos no expoente determina efetivamente o intervalo dos dados representados;
- O número de dígitos na mantissa determina a precisão do dado representado;
- Uma representação em ponto flutuante é normalizada se o dígito mais significativo da mantissa é diferente de zero.
- Representação não-normalizado:

$$-0.0275 \times 2^{-19} = 1 | 01101101 | 000001110001010001 \dots$$

• Representação normalizado:

$$-0.0275 \times 2^{-19} = 1 | 01110010 | 1110001010001 ...$$



# ORGANIZAÇÃO BÁSICA

- A <u>MCP</u> (Unidade Central de Processamento) tem como função executar programas armazenados na memória principal (MP), buscando as instruções, examinando-as e, então, executando uma após a outra.
- A MC (Unidade de Controle) é responsável pela busca das instruções da MP e sua análise.
- A MLA (Unidade Lógica e Aritmética) realiza operações lógicas e aritméticas.
- Os registradores da <u>MCP</u> constituem uma memória local, de alta velocidade, usada para armazenar resultados temporários, informação de controle (CP, RI, ACC)

# ORGANIZAÇÃO BÁSICA

- A UCP executa uma instrução na seguinte seqüência:
  - 1. busca a próxima instrução;
  - 2. atualiza PC;
  - 3. determina tipo da instrução;
  - 4. determina onde estão os dados;
  - 5. busca os dados;
  - 6. executa a instrução;
  - 7. armazena resultados;
  - 8. volta ao passo 1.
- Esta següência de passos é frequentemente referida como ciclo de busca, decodificação e execução.

# ORGANIZAÇÃO BÁSICA

### Classificação de Flynn

- Limites físicos determinam até que ponto as máquinas podem ser aceleradas simplesmente aumentando a velocidade do hardware.
- Uma alternativa está em explorar a execução paralela de instruções, ao invés da tradicional execução següencial (von Neumann).
- As máquinas paralelas podem ser classificadas de acordo com o fluxo de instruções e de dados que elas tem.

# ORGANIZAÇÃO BÁSICA • Classe SISD – Single Instruction, Single Data (fluxo único de instruções e de dados); máquina von Neumann; algum paralelismo, buscando-se e iniciando-se a próxima instrução antes de terminar a corrente (CDC6600) UC Análíse de Instrução UF<sub>1</sub> UF<sub>2</sub> WF<sub>n-1</sub> UF<sub>n</sub> MP







# ORGANIZAÇÃO BÁSICA

- A memória compartilhada deve possuir a propriedade de coerência.
- O problema deste esquema é que com um número pequeno de processadores (4 ou 5), o barramento fica saturado e o desempenho do sistema cai drasticamente.
- Uma solução para evitar a saturação do barramento é acrescentar cada processador de uma memória cache (memória de acesso direto e alta velocidade). A cache guarda as palavras consultadas recentemente.



# ORGANIZAÇÃO BÁSICA

- Todas as requisições à memória compartilhada passam pela memória cache.
- Se a palavra estiver na cache, ela própria responde ao processador, sem necessidade de usar o barramento.
- Análise estatística mostra que com uma memória cache de 64 KByte, o grau de acerto é de 90%.
- Senão a requisição é encaminhada para a memória compartilhada
- Para conservar a propriedade de coerência, a memória cache precisa ter duas características principais:
  - write-through: modificar a memória compartilhada
  - Snoopy: monitora o barramento para se atualizar.

# ORGANIZAÇÃO BÁSICA

- Para um sistema multi-processador com mais de 64 processadores, não se pode empregar uma comunicação processador/memória por barramento.
- Uma possibilidade consiste em dividir a memória em módulos e conectá-los aos diferentes processadores do sistema.
- Isso pode ser implementado através de:
  - uma barra cruzada, permitindo um acesso rápido mas um número alto de chaves; Para conectar N processadores à N módulos de memória, são necessárias N² chaves
  - uma rede ômega, permitindo um acesso relativamente rápido com um número muito mais reduzido de chaves; Para conectar N processadores à N módulos de memória utilizando chaves de tipo k xk, são necessárias N/k xlog<sub>k</sub> N chaves.



- Uma das partes de um computador digital é a unidade lógica e aritmética (NLA);
- A MLA é responsável pela execução direta de somas, subtrações, funções Booleanas, comparações, etc.
- Em geral, a NLA é um circuito combinatório com dois sinais de entrada de dados e um sinal de saída de resultado, havendo outros sinais de controle.



# UNIDADE LÓGICA E ARITMÉTICA

### Componentes Básicos

- Um <u>multiplexador</u> tem 2<sup>n</sup> entradas, uma saída da mesma largura da entrada e uma entrada de controle de n bits, que seleciona uma das entradas e a direciona para a saída.
- Um <u>demultiplexador</u> é o inverso de um multiplexador, direcionando a entrada para uma dentre 2<sup>n</sup> saídas, de acordo com as n linhas de controle.



### Componentes Básicos

- Um decodificador tem n linhas de entrada e 2<sup>n</sup> linhas de saída.
   De acordo com o código binário da entrada, uma das linhas é ativada.
- Um <u>codificador</u> é o inverso de um decodificador, possuindo 2<sup>n</sup> entradas e n saídas. Somente uma das entradas estará ativa.





# UNIDADE LÓGICA E ARITMÉTICA

### Componentes Básicos

- Um <u>deslocador</u> é um circuito com capacidade para deslocar à direita ou à esquerda, ou mesmo não deslocar.
- Um somador de n bits é um circuito que adiciona dois operandos cada um de n bits retornando a soma de n bits e o bit de "vai um".





### Componentes básicos

- Um meio-somador é um circuito que recebe 2 bits na entrada e fornece 2 bits na saída: o primeiro é a soma módulo 2 dos bits de entrada e o segundo é o "vai-um" ou carry-out;
- Um somador completo é um circuito que recebe três bits na entrada e fornece 2 bits na saída: o primeiro é a soma módulo 2 do bits de entrada e o segundo é o "vai-um"; O terceiro bit na entrada é geralmente chamado o "vem-um" ou carry-in;





### Componentes Básicos

 Somador com propagação do "vai um" (ripple carry adder): é um somador paralelo, bastante usado pela sua simplicidade e economia apesar do atraso introduzido pela propagação do "vai um".



# UNIDADE LÓGICA E ARITMÉTICA

### Componentes Básicos

 Somador com "vai um" antecipado (carry lookahead adder): é um somador paralelo com previsão do "vai um".

$$\begin{split} \mathcal{S}_i &= X_i \bigoplus Y_i \bigoplus \vee_{i\text{-}1} & \quad \vee_i = \mathcal{C}_i + T_i \,. \, \vee_{i\text{-}1} \\ \mathcal{C}_i &= X_i \,. \, Y_i & \quad T_i = X_i \bigoplus Y_i \end{split}$$

- Chama-se Gi de geração de "vai um", pois se Gi = 1, com certeza há um "vai um" gerado pelos bits dos operandos no estágio i do somador.
- Chama-se  $\top_i$  de transporte de "vai um", pois se  $\top_i = 1$ , haverá um "vai um" se houver um "vem um".  $\mathcal O$  "vem um" é gerado por um bit de um dos operandos e o "vem um".
- Para operandos de 4 bits, o "vai um" antecipado é calculado:

$$\vee_{a} = {}_{G_{o}} + \top_{o}.G_{1} + \top_{o}.\top_{1}.G_{2} + \top_{o}.\top_{1}.\top_{2}.G_{3} + \top_{o}.\top_{1}.\top_{2}.\top_{3}.\vee_{e}$$

# 







- A <u>unidade de controle</u> (MC) tem a função específica de executar o micro-programa cujas as instruções permitem controlar os registradores, os barramentos, a MLA, as memórias e outros componentes do hardware.
- O <u>micro-programa</u> é armazenado numa <u>memória de controle</u> localizada fisicamente dentro do processador;
- Os <u>registradores</u> estão localizados fisicamente dentro do processador.
- Um <u>bavramento</u> é uma coleção de fios usados para transmitir sinais em paralelo. Pode ser <u>unidirecional</u> ou <u>bidirecional</u>.



- A maioria dos computadores tem um bavramento de endereços, um bavramento de dados e um bavramento de controle para a comunicação entre a UCP e a memória.
- Um acesso à memória é quase sempre consideravelmente mais demorado que o tempo necessário para executar uma única micro-instrução.
- O registrador MAR (Memory Access Register) é responsável pelo armazenamento do endereço da memória.
- O registrador MBR (Memory Buffer Rgister) é responsável pelo armazenamento do dado.

### UNIDADE DE CONTROLE

• A linha de controle de MBR permite carregar o registrador com dado da UCP. O sinal RD (Read) permite carregar o MBR com dado do barramento. O sinal WR (Write) permite liberar o conteúdo do registrador no barramento.



- Há 16 registradores de 16 bits que formam uma memória local, acessível apenas ao micro-programa.
- Os barramentos A e B alimentam uma ULA de largura de 16 bits, que executa quatro funções: A+B, A.B, A, NOT A.
- A MLA fornece dois bits de status, de acordo com a saída atual:
   N e Z.
- O deslocador permite deslocar um bit à esquerda, um à direita ou não deslocar.
- Os circuitos de latch  $L_A$  e  $L_B$  permitem manter os dados estáveis durante o ciclo de operação.
- O MAR é carregado a partir do latch B, em paralelo com uma operação da ULA.

# UNIDADE DE CONTROLE

- Durante uma escrita, o MBR é cavregado com dado do deslocador, em paralelo ou ao invés de uma escrita na memória local.
- Durante uma leitura, o dado lido da memória é passado pelo lado esquerdo da ULA via um multiplexador.
- Para controlar as vias de dados, precisamos de 61 sinais, que correspondem ao número de bits da micro-instrução.
- À custa de um aumento na lógica de controle, pode-se reduzir o número de bits necessários ao controle da via de dados através da codificação dos campos da micro-instrução.

### UNIDADE DE CONTROLE

• Um formato de micro-instrução, contendo alguns campos codificados, pode ser:

| 1                | 2                | 2           | 2      | 1           | 1 1 1 1  | 4 | 4 | 4 | 8    |
|------------------|------------------|-------------|--------|-------------|----------|---|---|---|------|
| A<br>M<br>U<br>X | C<br>O<br>N<br>D | A<br>L<br>U | S<br>H | M<br>B<br>R | MARDWRNC | C | В | A | ADDR |

AMUX:  $0 \Rightarrow \text{latch } A; 1 \Rightarrow MBR$ 

COND:  $0 \Rightarrow \text{não salta}; 1 \Rightarrow \text{salta se N} = 1;$ 

 $2 \Rightarrow$  salta se Z = 1;  $3 \Rightarrow$  salta sempre

ALU:  $0 \Rightarrow A + B; 1 \Rightarrow A.B; 2 \Rightarrow A; 3 \Rightarrow NOTA$ 

SH:  $0 \Rightarrow \text{não desloca; } 1 \Rightarrow \text{desloca 1 bit à direita;}$ 

 $2 \Rightarrow$  desloca 1 bit à esquerda;  $3 \Rightarrow$  não usada.

• Para os campos de um bit:  $0 \Rightarrow$  desativado e  $1 \Rightarrow$  ativado.

- Um ciclo básico consiste em colocar os valores nos barramentos
  A e B, armazená-los nos dois circuitos de latch, passá-los pela
  ULA e pelo deslocador, e armazená-los na memória local ou
  no MBR.
- Para conseguir a seqüência correta dos eventos utiliza-se o relógio de quatro ciclos:
  - 1. carregar a próxima micro-instrução no registrador de micro-instrução (µIR);
  - 2. colocar o conteúdo dos registros nos barramentos A e B, e guardá-los nos circuitos de latch A e B;
  - 3. dar tempo à ULA e ao deslocador para produzirem um resultado e carregar o MAR, se necessário;
  - 4. armazenar o valor existente no barramento C, na memória local (registradores) ou no MBR.

### UNIDADE DE CONTROLE

- Um <u>circuito de clock</u> emite uma següência periódica de pulsos, os quais definem os <u>ciclos da máquina</u>. Durante cada ciclo ocorre alguma atividade básica, como a execução de uma microinstrução.
- A divisão em sub-ciclos permite executar partes da microinstrução em uma determinada ordem.



- A memória de controle guarda as micro-instruções.
- O MAR da memória de controle é o μPC (micro-program counter), cuja função é apontar para a próxima microinstrução a ser executada.
- O MBR da memória de controle é o μIR (micro-instruction register), cuja função é armazenar a micro-instrução atual.
- Para permitir saltos condicionais no micro-programa há dois campos: ADDR e COND.
  - ADDR: contém o endereço de uma possível micro-instrução.
  - COND: contém o código que determina a condição de desvio.



- A escolha da próxima micro-instrução é determinada pela lógica de micro-seqüenciamento, durante ⊤₄, quando № e Z. são válidos
- As condições de desvio são:
  - $COND = 0 \Rightarrow$  não salte (a próxima micro = instrução está em MPC + 1);
  - COND =  $1 \Rightarrow$  desvie para ADDR, se N = 1;
  - COND =  $2 \Rightarrow$  desvie para ADDR, se Z = 1;
  - $COND = 3 \Rightarrow$  desvie incondicionalmente para ADDR.
- A lógica de micro-seqüenciamento combina os bits N, Z e os dois bits de COND ( $C_1$  e  $C_0$ ):

$$\mu$$
Mux =  $\overline{C_1}$ . $C_0$ .N+  $C_1$ . $\overline{C_0}$ .Z+  $C_1$ . $C_0$  =  $C_0$ .N+ $C_1$ .Z+ $C_1$ . $C_0$ 



- A macro-arquitetura consiste em uma memória de 4096 palavras de 16 bits, registradores PC, AC, SP e endereçamento direto, indireto e local.
- A micro-linguagem de montagem consiste nos seguintes comandos:
  - atribuição: AC := A;
  - aritmética: PC := PC + 1;
  - lógica: A := band (IR,SMASK);
    - B := inv(C);
  - deslocamento: TIR:= lshift (TIR);
    - D := rshift (A + B)
  - desvios: goto 0;
    - if N then goto 50

- O micro-programa, para a arquitetura proposta, deve realizar a busca, decodificação e execução da instrução do programa de nível convencional de máquina.
- O registrador AMASK é a máscara de endereço (Ox007777)
  usada para separar os bits de endereço do restante da
  instrução.
- O registrador SMASK é a máscara de pilha (OX000377) usada para separar a constante, associada às instruções INSP e DESP, do restante da instrução.
- Para realizar uma subtração utiliza-se complemento a dois

#### UNIDADE DE CONTROLE

- Em muitos computadores, a micro-arquitetura tem suporte de hardware para extrair código de operação da macro-instrução e colocá-lo diretamente no µPC.
- Não há instruções de E/S, utilizando E/S mapeada em memória.

```
(4092): dado a ser lido
```

(4093): o bit de sinal indica dado para leitura (=1)

(4094): dado a ser escrito

(4095): a bit de sinal indica dispositiva pronto (=1)

- Micro-programação horizontal: micro-instrução com campos muito pouco codificados.
- Micro-programação vertical: micro-instrução com campos mais codificados.
- Um micro-programa é mais vertical quanto maior for o grau de codificação da micro-instrução.
- Uma micro-instrução extremamente vertical poderia ter um código de operação e operandos.



|    | OPCODE | $\mathrm{ALU_{H}}$ | $\mathrm{ALU_L}$ | $SH_H$ | $\mathrm{SH}_{\mathrm{L}}$ | NZ | AMUX | AND | MAR | MBR | RD | WR | $MSL_H$ | $MSL_L$ |
|----|--------|--------------------|------------------|--------|----------------------------|----|------|-----|-----|-----|----|----|---------|---------|
| 0  | ADD    |                    |                  |        |                            | 1  |      | 1   |     |     |    |    |         |         |
| 1  | AND    |                    | 1                |        |                            | 1  |      | 1   |     |     |    |    |         |         |
| 2  | MOVE   | 1                  |                  |        |                            | 1  |      | 1   |     |     |    |    |         |         |
| 3  | COMPL  | 1                  | 1                |        |                            | 1  |      | 1   |     |     |    |    |         |         |
| 4  | LSHIFT | 1                  |                  | 1      |                            | 1  |      | 1   |     |     |    |    |         |         |
| 5  | RSHIFT | 1                  |                  |        | 1                          | 1  |      | 1   |     |     |    |    |         |         |
| 6  | GETMBR | 1                  |                  |        |                            | 1  | 1    | 1   |     |     |    |    |         |         |
| チ  | TEST   | 1                  |                  |        |                            | 1  |      |     |     |     |    |    |         |         |
| 8  | BEGRD  | 1                  |                  |        |                            |    |      |     | 1   |     | 1  |    |         |         |
| 9  | BEGWR  | 1                  |                  |        |                            |    |      |     | 1   | 1   |    | 1  |         |         |
| 10 | CONRD  | 1                  |                  |        |                            |    |      |     |     |     | 1  |    |         |         |
| 11 | CONWR  | 1                  |                  |        |                            |    |      |     |     |     |    | 1  |         |         |
| 12 |        |                    |                  |        |                            |    |      |     |     |     |    |    |         |         |
| 13 | NJUMP  | 1                  |                  |        |                            |    |      |     |     |     |    |    |         | 1       |
| 14 | ZJUMP  | 1                  |                  |        |                            |    |      |     |     |     |    |    | 1       |         |
| 15 | ишмр   | 1                  |                  |        |                            |    |      |     |     |     |    |    | 1       | 1       |

# MEMÓRIA CACHE

- Apesar da evolução tecnológica, as CPUS continuam mais rápidas que a memória.
- O problema não é tecnológico, mas econômico.

pequena quantidade de memória rápida

 $\Leftrightarrow$ 

grande quantidade de memória lenta

• A memória pequena e rápida é chamada cache e está sob o controle do microprograma

- Se uma dada referência à memória é para o endereço A, é
  possível que a próxima referência à memória seja nas
  vizinhanças de A.
- O princípio da localidade consiste em que referências à memória, feitas em qualquer intervalo curto de tempo, tendem a usar apenas uma pequena fração da memória total.



### MEMÓRIA CACHE

Considerando:

k: nº de vezes que uma palavra é referenciada

c: tempo de acesso ao cache

m: tempo de acesso à memória principal

h: taxa de acerto ("hit ratio")

1 - h: taxa de falha ("miss ratio")

#### tem-se:

$$h = (k-1)/k$$

tempo médio de acesso = c + (1 - h) m

- A memória, de 2<sup>n</sup> bytes, é dividida em blocos consecutivos de b bytes, totalizando (2<sup>n</sup>)/b blocos.
- Cada bloco tem um endereço, que é um múltiplo de b, e o tamanho do bloco é, normalmente, uma potência de 2.
- O cache associativo apresenta um número de posições ("slots" ou linhas), cada uma contendo um bloco e seu número de bloco, junto com um bit dizendo se aquela posição está em uso ou não.
- A ordem das entradas é aleatória.



- Se o cache estiver cheio, uma entrada antiga terá que ser descartada para deixar lugar para uma nova.
- Quando aparece um endereço de memória, o microprograma deve calcular o número do bloco e, então, procurar aquele número no cache.
- Para evitar a pesquisa linear, o cache associativo tem um hardware especial que pode comparar simultaneamente todas as posições com o número do bloco dado, ao invés de um "loop" do microprograma. Este hardware torna o cache associativo caro.
- No cache com mapeamento direto, cada bloco é colocado numa posição, cujo número pode corresponder, por exemplo, ao resto da divisão do número do bloco pelo número de posições.

#### MEMÓRIA CACHE

| posição | u | tag | valor | endereços                      |
|---------|---|-----|-------|--------------------------------|
| 0       | 1 | 0   | 137   | 0, 4096, 8192, 12288,          |
| 1       | 1 | 600 | 2131  | 4, 4100, 8196, 12292,          |
| 2       | 1 | 2   | 1410  | 8, 4104, 8200, 12296,          |
| 3       | 0 |     |       | -                              |
|         |   |     |       | cache com<br>mapeamento direto |
| 1023    | 0 |     |       | 4092, 8188, 12284, 16380,      |

• Um problema com o cache com mapeamento direto é identificar a palavra que está ocupando uma dada posição.

- A solução está em criar um campo tag no slot, que guarda a parte do endereço que não participa do endereçamento da posição.
- Ex: Seja a palavra no endereço 8192.

endereço da palavra tag posição 00
12 bits 10 bits 2

- Os dois bits menos significativos são V, pois os blocos são inteiros e múltiplos do tamanho do bloco (4 bytes).
- O fato de que blocos múltiplos mapeiam na mesma posição pode degradar o desempenho do cache se muitas palavras que estiverem sendo usadas mapeiem na mesma posição.

#### MEMÓRIA CACHE No cache associativo por conjunto utiliza-se um cache de mapeamento direto com múltiplas entradas por posição. tag valor v tag valor tag valor posição 1 2 3 entrada 0 entrada 1 entrada n-1

- Tanto o cache associativo quanto o de mapeamento direto são casos especiais do cache associativo por conjunto.
- O cache de mapeamento direto é mais simples, mais barato e tem tempo de acesso mais rápido.
- O cache associativo tem uma taxa de acerto maior para qualquer dado número de posições, pois a probabilidade de conflitos é mínima.
- Uma vantagem de se usar um tamanho de bloco com mais de uma palavra é que existe menos "overhead" na busca de um bloco de oito palavras do que na busca de oito blocos de uma palavra.

### MEMÓRIA CACHE

- Uma desvantagem é que nem todas as palavras podem ser necessárias, de modo que algumas das buscas podem ser desperdiçadas.
- Uma técnica para manipular escritas é denominada write through, quando uma palavra é escrita de volta na memória imediatamente após ter sido escrita no cache (consistência de dados).
- Outra técnica é denominada copy back, em que a memória só é atualizada quando a entrada é expurgada do cache para permitir que outra entrada tome conta da posição (consistência de dados).

- A técnica write through causa mais tráfego de barramento.
- A técnica de copy back pode gerar inconsistência se a CPU efetuar uma transferência entre memória e disco, enquanto a memória não tiver sido atualizada.
- Se a razão de leituras para escritas for muito alta, pode ser mais simples usar write through.
- Se houver muitas escritas, pode ser melhor usar copy back e fazer com que o microprograma expurgue todo o cache antes de uma operação de entrada/saída.