## به نام خدا

گزارش کار پروژه

نام ونام خانوادگی:فروغ افخمی

شماره دانشجویی:9823006

**استاد:**زهرا زارع

بخش اول:

ابتدا یک کلاک و یک up\_down به صورت ورودی تعریف میکنیم.

چون counter باید با فرکانس یک پنجم فرکانس کلاک تغییر کند در نتیجه با استفاده از تکنیک clkdivider یک کلاک دیگر (clk\_5) که پریود ان 1/5 کلاک اولیه(clk) و duty cycle ان 50% است ایجاد میکنیم.

با توجه به اینکه برای مقادیر فرد هستند دو counter\_1 تعریف میکنیم یکی لبه های بالا روند کلاک را میشمارد یک clk دو counter\_2 لبه این رونده را میشمارد .مثلا برای تقسیم بر 5 به ازای 2 لبه علی ورودی  $ds_1$  ورودی  $ds_1$  با  $ds_2$  با لبه بالارونده میشمارد یعنی هر لبه  $ds_1$  مقدارش را صفر میگذاریم.  $ds_1$  با لبه بالارونده میشمارد یعنی هر لبه بالارونده ای بیاید  $ds_1$  میکنیم و  $ds_2$  نیز  $ds_3$  با  $ds_4$  کلاک تغییراتش  $ds_4$  کلاک ورودی است. ولی  $ds_4$  دیوتی سایکل  $ds_4$  نیست.درنتیجه یک  $ds_4$  نیز تعریف میکنیم که با لبه های پایین رونده  $ds_4$  را بشمارد و همانند  $ds_4$  تا لبه 1 باشد 2 تا 0 .حال وقتی این دو را باهم  $ds_4$  کنیم خروجی اصلی ایجاد میشود که فرکانسش  $ds_4$  کلاک ورودی است و  $ds_4$  است.

برای اینکه Dff ها به لبه بالا رونده یا پایین رونده حساسند پس لازم است دو process تعریف کنیم.

در کد برای هر clk divider باید دو سیگنال ds و دو سیگنال counter تعریف کنیم.counter با یک شروع میشود.

Process اول حساس به لبه بالا رونده clk است.1 counter\_1 از یک شروع میکند وقتی 1 است در Process اول حساس به لبه بالا رونده clk است.1 counter\_1 اخر هستیم و مقدار ds\_1 میگذاریم. تا زمانی که مقدار ds\_1 برسد ds\_1 را صفر میکنیم. counter\_1 میرود تا برسد به 5 وقتی به 5رسید ds\_1 را تغییر میدهیم به 1 و counter\_1 را یک میکنیم.

برای  $ds_2$  نیز به همین شکل است فقط حساس به لبه پایین رونده کلاک است.یعنی اگر clk اتفاق افتاد و مقدارش 0 بود.

سپس ds\_1, ds\_2 را با هم orمیکنیم و در سیگنال clk\_5 قرار میدهیم.

## Counter:

برای counter از  $clk_5$  استفاده میکنیم و process ما به  $clk_5$  و  $up_down$  و ابسته است. به توجه به مقدار  $up_down$  قرار است شمارش به سمت بالا یا پایین باشد در نتیجه اینگونه عمل میکنیم. اگر  $up_down=0$  باشد باید شمارش به سمت بالا باشد در نتیجه چک میکنیم اگر  $up_down=0$  بر ابر مقدار باینری عدد99 بود ان را صفر میکنیم در غیر ان صورت یکی به ان اضافه میکنیم.

و در صورتی که up\_down=1 باشد باید شمارش پایین رونده باشد چک میکنیم اگر counterبرابر 0 بود که ان را برابر مقدار باینری 99 میکنیم در غیر این صورت یکی از ان کم میکنیم. Counter را به صورت سیگنال unsigned بیتی با مقدار اولیه صفر تعریف کرده ایم.

Convert to decimal:

حال باید مقدار counter را به decimal تبدیل کنیم.

برای اینکار باید عدد 7 بیتی را به 8 بیت تبدیل کنیم در نتیجه با یک صفر سمت چپ اش کان کتنیت میکنیم.

و در binary\_s ریخته شده است.

حال باید رقم های باینری این عدد باینری 8 بیتی را جدا کنیم.یک 8 decimal بیتی تعریف میکنیم.برای وقتی که باینری ورودی ما بین 0 تا 9 است یعنی کوچکتر از (ورودی ما بین 0 تا 9 است یعنی کوچکتر از (g,8) to unsigned را به decimal میدهیم. اگر بین 10 تا19 باشد باینری را باعدد 6 جمع میکنیم و به decimalمیدهیم.

همینطور ادامه میدهیم و با مضارب 6 جمع میکنیم . و ما عدد6 بیتی داریم در نتیجه تا 63 بیشتر نمیتوان شمرد. این عدد decimal ایجاد شده در 4 بیت پایینش رقم یکان عدد باینری ورودی قرار دارد و در 4 بیت بالا دهگان قرار دارد.

\*\*(9,8)\*\* نك عدد unsigned: يك عدد unsigned: يك عدد

set 2 MHz for enables and sevensegment:

حال باید بین دو seven segment تقسیم زمان کنیم با توجه به صورت سوال باید با فرکانس تغییرات 0 و 1 شدن en ها 2 مرتز باشد. یک counter تعریف میکنیم که در صورتی که کمتر از 50/2 لبه کلاک اتفاق بیفتد حالت را تغییر میدهد سون سگمنت را برابر 4 بیت بالای دسیمال قرار میدهیم و en2 رو فعال میکنیم و کانتر را اضافه میکنیم تا برسد به 50/2 وقتی به 50/2 رسید این بار 4 بیت پایین decimal را به سون سگمنت میدهیم و en1 را فعال میکنیم 6 و en2 غیر فعال) و کانتر را اضافه میکنیم. وقتی counter به 6 رسید ان را ریست میکنیم. و همین روند ادامه میابد.

عدد 50 از تقسیم فرکانس clk\_5 بر فرکانس enableها به دست امده است یعنی:

حال باید عدد باینری خود را به ورودی سون سگمنت تبدیل کنیم در واقع دیکدر باینری به seven\_s به ازای 50/2 کلاک seven\_s است که seven\_s به ازای 50/2 کلاک مقدارش برابر 4 بیت پایین decimalاست و به ازای 5000 کلاک دیگر برابر 4 بیت بالای دسیمال است.

که همانند تمرینات با توجه به اینکه که مقدار seven\_s چه باشد اعداد باینری متفاوت به seven میدهیم.

Flag:

حال برای مقدار دهی به flag اینگونه عمل کرده ایم که processرا به  $clk_5$  و  $clk_5$  حساس کرده ایم. با هر لبه بالا رونده  $clk_5$  چک میکنیم اگر  $clk_5$  بود  $clk_5$  به با هر لبه بالا رونده  $clk_5$  چک میکنیم اگر  $clk_5$  و برای اینکه با کلاک بعدی  $clk_5$  شود میتوان از شمارنده یا counter استفاده کرد چون بود  $clk_5$  از میکنیم و برای اینکه با کلاک بعدی  $clk_5$  شود میتوان از شمارنده یا  $clk_5$  استفاده کرد چون counter با  $clk_5$  تغییر میکند. در نتیجه وقتی  $clk_5$  میکنیم و بعد از ان وقتی  $clk_5$  شد ان را  $clk_5$  میکنیم همینطور برای  $clk_5$  ان وقتی  $clk_5$  میکنیم همینطور برای  $clk_5$ 

اگر up\_down=1 بود چک میکنیم اگر counter به counter بود 25 ایا 1 میکنیم و برای اینکه با کلاک up\_down=1 بعدی 0 شود میتوان از شمارنده یا counter استفاده کرد چون counter با clk\_5 تغییر میکند. در نتیجه وقتی  $f_2$  وقتی counter شد  $f_2$  را صفر میکنیم. برای  $f_3$  هم از وقتی کانتر 50 میشود ان را یک میکنیم و بعد از ان وقتی  $f_4$  شد ان را 0 میکنیم همینطور برای  $f_4$ .

در تست بنچ نیز دوره تناوب کلاک را 2ns میگذاریم.

constant clk\_period : time := 2 ns; و با توجه به صورت سوال زمان تغییر از up\_down به 1 هم 700ns تنظیم میکنیم.

\*\*فایل تست بنچ کل برنامه نیز به اسم testcounter میباشد.

Test bench:



همانطور که مشاهده میکنیم clk\_5 فرکانسش clk 1/5 ورودی است. زمانی که up\_down صفر است کلاک در حال شمارش به سمت بالاست. Decimal به دلیل اینکه process اش با کلاک همراه هست یک کلاک دیرتر از counter است.



هر پریود en ها 500ns میباشد که برابر است با فرکانس تغییرات 2مگاهرتز و خواسته مسیله برآورده شده است.

Seven سگمنت نیز در حال شمارش است و عدد های دو رقمی به دوتا چهار بیتی تقسیم شده اند با زمان مشخص نمایش داده میشوند.



برای flag ها هم مثلاً  $f_25$  زمانی که کانتر 25 شده است منتظر یک لبه ی کلاک مانده است و 1 شده است و یک کلاک بعد صفر شده است.

## سوال 2:

الف:ساختار اول

ب.

چک کردن a و مقدار دهی out put را نباید حساس به لبه کلاک بنویسیم وباید کامبینیشنال تعریف کنیم. چون این سیگنال های تعریف شده bas هم حساس به لبه ی بالا رونده کلاک هست و هم در لبه های پایین رونده تغییرات دارد . اگر a را در لبه های بالا رونده کلاک مقدار دهی کنیم وقتی ds15 در لبه ی پایین رونده تغییر کرده سریع خروجی تغییر نمیکند و منتظر لبه بالاروند کلاک میماند بعد خروجی را تغییر میدهد درنتیجه خروجی کلاک دیوتی سایکلش 50 درصد نمیشود. یعنی انگار فقط یکی از 1\_ds15 را به خروجی داده ایم. پس برای مقدار دهی به خروجی حساس به لبه کلاک نباید باشد. bds15\_1 خودشان سنکرون با کلاک هستندو اینجوری تولید میشوند.

ج:مشكل: a ممكن هست با كلاك سنكرون نباشد و تا اين ورودى بيايد اين سيگنال ها ds به خروجى متصل ميشوند و منتظر كلاك نمى مانند براى حل اين مسئله a را يک لول رجيستر ميكنيم. تغييرات a را بايد كند تر تغييرات باشد وگرنه خروجى را نميتوان خوب مشاهده كرد. اگر در تست بنچ تغييرات a با كلاك نباشد باعث ميشود output با كلاك تغيير نكند و وسط كلاك مقدارش تغيير كند و كلاك قبلى و بعدى ما خراب شود.

درنتیجه یک a\_S تعریف میکنیم و یک process مینویسیم و a را به a\_S متصل میکنیم.

Process(clk)

Begin

If rising\_edge(clk) then

a\_s<=a;
end if;
end process;

حال مشکل برای a\_s زمانی است که ما یک بخش کامبینیشنال داریم که نسبتا کند است هر بخش کد ما در یک قسمت باهم or میشوند و در یک قسمت باهم or میشوند و خروجی به یه قسمت دیگر میرود که Mux را در آن پیاده سازی کرده ایم.خروجی ها ممکن است فاصله فیزیکی زیادی داشته باشند و وقتی فرکانس کاری ما بالاست تاخیر مسیر ها روی مدار تاثیر زیاد میگذارد.اگر مدار سنکرون با کلاک باشد ما مطمینیم قبل از اینکه لبه کلاک برسد خروجی ما رسیده است. اما در ساختار کامبینیشنال یک لبه کلاک می اید ds \_ 1,2 مقدار میگیرند قبل از اینکه لبه کلاک بعدی بیاید باید مقدار دهی برای خروجی انجام شود در غیر این صورت مقدار که ها ممکن است عوض شود و ما اطلاعات از دست میدهیم. در نتیجه در همان کلاکی که ds \_ 1,2 تولید میشوند باید به عوض شود و ما اطلاعات از دست میدهیم. در نتیجه در همان کلاکی که ds \_ 2,1 \_ ds و کانس کلاک را پایین بیاوریم.